KR20030004555A - 영상표시기기의 입력신호 처리장치 - Google Patents

영상표시기기의 입력신호 처리장치 Download PDF

Info

Publication number
KR20030004555A
KR20030004555A KR1020010040066A KR20010040066A KR20030004555A KR 20030004555 A KR20030004555 A KR 20030004555A KR 1020010040066 A KR1020010040066 A KR 1020010040066A KR 20010040066 A KR20010040066 A KR 20010040066A KR 20030004555 A KR20030004555 A KR 20030004555A
Authority
KR
South Korea
Prior art keywords
signal
input
unit
mode
microcomputer
Prior art date
Application number
KR1020010040066A
Other languages
English (en)
Other versions
KR100407961B1 (ko
Inventor
장석호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0040066A priority Critical patent/KR100407961B1/ko
Priority to US10/167,595 priority patent/US7173670B2/en
Priority to CNB021401675A priority patent/CN1187960C/zh
Publication of KR20030004555A publication Critical patent/KR20030004555A/ko
Application granted granted Critical
Publication of KR100407961B1 publication Critical patent/KR100407961B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4402Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
    • H04N21/440218Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by transcoding between formats or standards, e.g. from MPEG-2 to MPEG-4
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

입력모드를 미리 판단하여 마이컴으로 입력하여 마이컴의 부담 없이 모드를 자동적으로 절환할 수 있도록 한 영상표시기기의 입력신호 처리장치에 관한 것으로, 다양한 신호모드를 갖는 영상신호를 입력받기 위한 신호 입력부와, 상기 신호 입력부를 통해 입력된 신호에서 수평 동기신호를 분리하는 동기신호 분리부와, 상기 동기신호 분리부에서 분리된 수평 동기신호를 입력받아 입력된 영상신호의 모드를 판별하기 위한 모드 판별부와, 상기 모드 판별부에서 판별된 모드에 따라 각기 다른 방식으로 입력된 영상신호를 처리하는 신호 처리부와, 상기 신호 처리부에서 처리된 영상신호를 화면상에 표시하기 위한 디스플레이부와, 상기 모드 판별부의 판별 결과에 따라 상기 신호 처리부에서 서로 각기 다른 방식으로 영상신호가 처리될 수 있도록 제어신호를 출력하는 마이컴을 포함하여 구성되며, 입력모드를 미리 판단하여 마이컴에 신호를 입력함으로써 마이컴에서 직접 판단하였던 종래와는 달리 마이컴의 부하를 저하시킬 수 있는 효과가 있다.

Description

영상표시기기의 입력신호 처리장치{Apparatus for processing input signal of a display device}
본 발명은 영상표시기기에 관한 것으로, 특히 영상표시기기의 신호처리 장치에 관한 것이다.
종래 기술에 따른 영상표시기기의 신호처리장치는 도 1에 도시된 바와 같이, 다양한 신호모드를 갖는 영상신호를 입력받기 위한 신호 입력부(1)와, 상기 신호 입력부(1)를 통해 입력된 신호에서 수평 동기신호를 분리하는 동기신호 분리부(2)와, 상기 동기신호 분리부(2)에서 분리된 수평동기 신호를 입력받아 입력모드를 판단하기 위한 마이컴(3)과, 상기 마이컴(3)의 제어신호에 따라 입력된 모드에 따라 스위칭하는 스위칭부(4)와, 상기 스위칭부(4)의 스위칭에 따라 서로 각기 다른 방식으로 영상신호를 처리하는 제 1 및 제 2 신호처리부(5)(6)와, 상기 제 1 신호처리부(5) 또는 제 2 신호처리부(6)의 출력을 화면상에 출력하기 위한 디스플레이부(7)로 구성된다.
이와 같이 구성된 영상신호 처리장치의 동작을 설명하면 다음과 같다.
먼저, 상기 신호 입력부(1)를 통해 480i 또는 480p∼1080i가 입력되면 상기 동기신호 분리부(2)는 이와 같이 입력된 신호에서 수평동기신호를 분리하여 상기 마이컴(3)으로 출력한다.
상기 마이컴(3)은 입력된 동기신호의 주파수를 카운터하여 주파수를 판별하고, 이 결과로 입력신호의 모드를 구분하여 제 1 신호처리부(5) 또는 제 2 신호처리부(6)로 입력되도록 상기 스위칭부(4)에 제어신호를 출력한다.
상기 제 1 신호처리부(5)는 480i 신호가 입력되었을 경우 이 신호를 화면상에 디스플레이 가능하도록 신호처리하며, 상기 제 2 신호처리부(6)는 480p∼1080i의 신호가 입력되었을 경우 이 신호를 화면상에 디스플레이 가능하도록 신호처리한다.
따라서 상기 디스플레이부(7)는 상기 제 1 신호처리부(5) 또는 제 2 신호처리부(6)에서 처리된 신호를 디스플레이한다.
이상에서 설명한 바와 같이 종래 기술에 따른 영상표시기기의 신호처리장치는 항상 마이컴이 입력되는 신호의 주파수를 카운터 하여 모드를 판별하므로 마이컴의 카운터 입력에 여유가 없거나, 카운터 하기 위해 번번히 인터럽트 처리를 해야 하므로 마이컴의 부하를 가중시키는 문제점이 있었다.
본 발명은 이러한 문제점을 해결하기 위해 안출한 것으로, 입력모드를 미리 판단하여 마이컴으로 입력하여 마이컴의 부담 없이 모드를 자동적으로 절환할 수 있도록 한 영상표시기기의 입력신호 처리장치를 제공하는데 그 목적이 있다.
도 1은 종래 기술에 따른 영상표시기기의 입력신호 처리장치를 나타낸 블록도
도 2는 본 발명에 따른 영상표시기기의 입력신호 처리장치를 나타낸 블록도
도 3은 도 2에 도시된 모드 판별부를 보다 상세히 나타낸 도면
도 4는 도 3에 도시된 단안정 멀티 바이브레이터의 신호 입출력 관계를 나타낸 진리표
도 5a 내지 도 5d는 도 3에 도시된 단안정 멀티 바이브레이터의 신호 입출력 파형을 나타낸 도면
도면의 주요부분에 대한 부호의 설명
10 : 신호입력부 20 : 수평동기 분리부
30 : 모드 판별부 31 : 단안정 멀티 바이브레이터
40 : 마이컴 50 : 스위칭부
60 : 제 1 신호처리부 70 : 제 2 신호처리부
80 : 디스플레이부
이와 같은 목적을 달성하기 위한 본 발명에 따른 영상표시기기의 신호처리장치는 다양한 신호모드를 갖는 영상신호를 입력받기 위한 신호 입력부와, 상기 신호 입력부를 통해 입력된 신호에서 수평 동기신호를 분리하는 동기신호 분리부와, 상기 동기신호 분리부에서 분리된 수평 동기신호를 입력받아 입력된 영상신호의 모드를 판별하기 위한 모드 판별부와, 상기 모드 판별부에서 판별된 모드에 따라 각기다른 방식으로 입력된 영상신호를 처리하는 신호 처리부와, 상기 신호 처리부에서 처리된 영상신호를 화면상에 표시하기 위한 디스플레이부와, 상기 모드 판별부의 판별 결과에 따라 상기 신호 처리부에서 서로 각기 다른 방식으로 영상신호가 처리될 수 있도록 제어신호를 출력하는 마이컴을 포함하여 구성되는데 그 특징이 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 영상표시기기의 신호 처리장치를 설명하면 다음과 같다.
도 2는 본 발명에 따른 영상표시기기의 신호 처리장치를 나타낸 블록도이고, 도 3은 도 2에 도시된 모드 판별부를 상세히 나타낸 도면이고, 도 4는 도 3에 도시된 단안정 멀티 바이브레이터의 진리표를 나타낸 도면이며, 도 5a 내지 도 5d는 입력신호에 따른 출력 파형을 나타낸 도면이다.
본 발명에 따른 영상표시기기의 신호 처리장치는 도 2에 도시된 바와 같이, 다양한 신호모드를 갖는 영상신호를 입력받기 위한 신호 입력부(10)와, 상기 신호 입력부(10)를 통해 입력된 신호에서 수평 동기신호를 분리하는 수평동기 분리부(20)와, 상기 수평동기 분리부(20)에서 분리된 수평 동기신호를 입력받아 입력된 영상신호의 모드를 판별하기 위한 모드 판별부(30)와, 상기 모드 판별부(30)에서 판별된 모드에 따라 제어신호를 출력하느 마이컴(40)과, 상기 마이컴(40)의 제어신호에 따라 스위칭하는 스위칭부(50)와, 상기 스위칭부(50)의 스위칭 동작에 따라 입력신호를 각기 다른 방식으로 입력된 영상신호를 처리하는 제 1 및 제 2 신호 처리부(60)(70)와, 상기 제 1 신호 처리부(60) 또는 제 2 신호 처리부(70)에서 처리된 영상신호를 화면상에 표시하기 위한 디스플레이부(80)를 포함하여 구성된다.
여기서, 상기 모드 판별부(30)는 상기 수평동기 분리부(20)의 신호를 입력받아 하이(Hihg)/로우(Low) 신호를 발생하는 단안정 멀티 바이브레이터(31)와, 상기 단안정 멀티 바이브레이터(31)의 출력에 따라 도통되어 상기 마이컴(40)으로 신호를 출력하는 트랜지스터(Q1)로 구성된다.
이와 같이 구성된 본 발명에 따른 영상표시기기의 전원 제어장치의 동작을 설명하면 다음과 같다.
상기 수평동기 분리부(20)는 상기 신호 입력부(10)를 통해 입력되는 신호에서 수평동기신호를 분리해내고, 상기 분리된 신호를 입력받은 모드판별부(30)는 입력신호 모드에 따라 하이(High) 또는 로우(Low) 신호 형태로 상기 마이컴(40)으로 입력한다.
즉, 입력신호의 모드가 480i일 경우에는 로우(Low) 신호가 발생되도록 하고, 480p∼1080i일 경우에는 하이(High) 신호가 발생되도록 함으로써 상기 마이컴(40)은 입력신호에 따라서 자동적으로 모드를 판단할 수 있다.
이때, 상기 단안정 멀티 바이브레이터(31)의 동작을 도 3 및 도 4를 참조하여 설명하면 단안정 멀티 바이브레이터(31)의 '가' 단자에 폴링 에지(Falling Edge)가 입력될 때 마다 R, C로 설정된 시정수 만큼 하이(High) 신호의 출력을 유지한다.
또한 상기 단안정 멀티 바이브레이터(31)의 출력신호가 하이(High)를 유지하는 동안 다시 폴링 에지가 입력되면 재 입력된 폴링 에지로부터 다시 설정된 시정수만큼 하이(High) 신호를 출력한다.
그러므로, R,C의 시정수에 의해 설정된 하이(High) 기간중에 계속에서 폴링 에지가 입력된다면 상기 단안정 멀티 바이브레이터(31)는 계속해서 하이(High) 신호를 출력하고, 에지를 가진 신호가 입력되지 않으면 상기 단안정 멀티 바이브레이터(31)의 출력은 로우(Low)를 유지한다.
상기 시정수는 상기 단안정 멀티 바이브레이터(31)의 REXT, CEXT단자에 사용되는 R, C 값을 다음식에 적용하여 산출되며, 도 4에 나타낸 진리표의 4∼6번째에 해당하는 출력의 펄스폭이 결정된다.
Tw = 0.45 ×R_ext ×C_ext
이때의 상수 ,값(0.45)은 단안정 멀티 바이브레이터에 따라 조금씩 달라질 수 있다.
따라서 도 5a에 도시된 바와 같이, 상기 수평동기 분리부(20)에서 출력되는 파형(가)이 1차로 단안정 멀티 바이브레이터(31)를 거치고, 시정수를 480i의 수평주파수인 15.75㎑(63.5㎲) 보다는 짧고, 480p의 주파수 31.5㎑(31.75㎲)보다는 길게 설정하게되면 '나'의 파형이 출력된다.
또한, 상기 '나' 파형이 상기 단안정 멀티 바이브레이터(31)에 2차로 거치고, R2, C2 시정수를 '나' 파형의 로우(Low) 레벨 시간보다 길게 설정하면 '다'의 파형이 출력된다.
이때, 480i의 수직 귀선 구간 안에는 31.5㎑ 주파수의 등화 펄스가 존재하기 때문에 수직귀선 구간은 '다'의 파형이 로우(Low) 레벨로 출력된다.
따라서, '다' 파형을 R3, C3의 수직 주파수 60㎐(16㎲) 보다 큰 시정수로 적분하고, 상기 트랜지스터(Q1)를 거쳐 상기 마이컴(40)에 로우(Low) 신호를 입력한다.
또한, 입력신호가 480p(수평주파수 31.5㎑), 720p(수평주파수 45㎑), 1080i(수평주파수 33.75㎑)일 경우는 R1, C1의 시정수가 31.5㎑ 보다 길게 설정되어 있으므로 '나'의 파형이 도 5c 및 도 5d에 나타낸 바와 같이 하이(high) 레벨을 유지하고, '나'의 파형에는 상기 단안정 멀티 바이브레이터(31)의 입력 트리거용 에지가 존재하지 않으므로 '다'의 은 로우(Low) 레벨을 유지한다.
이때, 상기 R3, C3는 노이즈성 임펄스 제거의 역할을 하고, 상기 마이컴(40)에는 상기 트랜지스터(Q1)를 거쳐 하이(High) 신호를 상기 마이컴(40)에 입력한다.
따라서, 상기 마이컴(40)은 입력되는 신호가 하이(High) 인지 로우(Low)인지 여부에 따라 모드절환이 가능하다.
이상에서 설명한 바와 같이 본 발명에 따른 영상표시기기의 신호 처리장치는 입력모드를 미리 판단하여 마이컴에 신호를 입력함으로써 마이컴에서 직접 판단하였던 종래와는 달리 마이컴의 부하를 저하시킬 수 있는 효과가 있다.

Claims (3)

  1. 다양한 신호모드를 갖는 영상신호를 입력받기 위한 신호 입력부;
    상기 신호 입력부를 통해 입력된 신호에서 수평 동기신호를 분리하는 동기신호 분리부;
    상기 동기신호 분리부에서 분리된 수평 동기신호를 입력받아 입력된 영상신호의 모드를 판별하기 위한 모드 판별부;
    상기 모드 판별부에서 판별된 모드에 따라 각기 다른 방식으로 입력된 영상신호를 처리하는 신호 처리부;
    상기 신호 처리부에서 처리된 영상신호를 화면상에 표시하기 위한 디스플레이부; 그리고,
    상기 모드 판별부의 판별 결과에 따라 상기 신호 처리부에서 서로 각기 다른 방식으로 영상신호가 처리될 수 있도록 제어신호를 출력하는 마이컴을 포함하여 구성됨을 특징으로 하는 영상표시기기의 신호처리장치.
  2. 제 1 항에 있어서,
    상기 모드 판별부는 상기 동기신호 분리부의 출력신호를 입력받아 하이(High) 또는 로우(Low) 신호를 발생하는 단안정 멀티 바이브레이터와,
    상기 단안정 멀티 바이브레이터의 출력에 따라 온/오프되어 상기 마이컴으로 신호를 출력하는 트랜지스터를 더 포함하여 구성됨을 특징으로 하는 영상표시기기의 신호처리장치.
  3. 제 2 항에 있어서,
    상기 단안정 멀티 바이브레이터는 480i의 신호가 입력되면 로우(Low) 신호를 출력하고, 480p, 720p, 1080i가 입력되면 하이(High) 신호를 출력함을 특징으로 하는 영상표시기기의 신호처리장치.
KR10-2001-0040066A 2001-07-05 2001-07-05 영상표시기기의 입력신호 처리장치 KR100407961B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2001-0040066A KR100407961B1 (ko) 2001-07-05 2001-07-05 영상표시기기의 입력신호 처리장치
US10/167,595 US7173670B2 (en) 2001-07-05 2002-06-13 Device and method to detect video format based on a cyclical period of a horizontal synchronizing signal
CNB021401675A CN1187960C (zh) 2001-07-05 2002-07-01 处理到显示器的图像信号的装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0040066A KR100407961B1 (ko) 2001-07-05 2001-07-05 영상표시기기의 입력신호 처리장치

Publications (2)

Publication Number Publication Date
KR20030004555A true KR20030004555A (ko) 2003-01-15
KR100407961B1 KR100407961B1 (ko) 2003-12-03

Family

ID=19711791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0040066A KR100407961B1 (ko) 2001-07-05 2001-07-05 영상표시기기의 입력신호 처리장치

Country Status (3)

Country Link
US (1) US7173670B2 (ko)
KR (1) KR100407961B1 (ko)
CN (1) CN1187960C (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4595709B2 (ja) * 2005-06-27 2010-12-08 船井電機株式会社 映像処理装置
JP2007041258A (ja) * 2005-08-03 2007-02-15 Mitsubishi Electric Corp 画像表示装置およびタイミングコントローラ

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4635099A (en) * 1985-02-04 1987-01-06 Rca Corporation Apparatus for detecting nonstandard video signals
JPH065476B2 (ja) * 1986-10-02 1994-01-19 富士写真フイルム株式会社 Crtデイスプレイ装置の制御装置
DE3744470A1 (de) * 1986-12-30 1988-07-14 Gold Star Co Modusdiskriminator fuer monitoren
US6331862B1 (en) * 1988-07-06 2001-12-18 Lg Philips Lcd Co., Ltd. Image expansion display and driver
KR940004612Y1 (ko) * 1991-11-08 1994-07-14 주식회사 한일정공 쓰레기 수거차량의 쓰레기 수거 압축 및 하차 장치
JPH05268545A (ja) * 1992-03-17 1993-10-15 Sony Corp テレビジョン信号種類判別装置
US5812210A (en) * 1994-02-01 1998-09-22 Hitachi, Ltd. Display apparatus
FR2716765B1 (fr) * 1994-02-28 1996-05-31 Sgs Thomson Microelectronics Procédé de reconnaisance de standard vidéo, et circuit mettant en Óoeuvre ce procédé.
JPH07322092A (ja) * 1994-05-20 1995-12-08 Fujitsu General Ltd 信号適応フィルタ処理装置
JP3318852B2 (ja) * 1994-08-16 2002-08-26 ソニー株式会社 テレビジョン受像機
JP3123358B2 (ja) * 1994-09-02 2001-01-09 株式会社日立製作所 ディスプレイ装置
JP2919278B2 (ja) * 1994-09-14 1999-07-12 日本電気株式会社 マルチシンク対応液晶ディスプレイ装置の表示制御装置及び表示制御方法
KR0150123B1 (ko) * 1995-05-17 1998-10-15 김광호 모드 검출 및 자동 센터링 디스플레이 구동 장치
US6078361A (en) * 1996-11-18 2000-06-20 Sage, Inc Video adapter circuit for conversion of an analog video signal to a digital display image
KR100220697B1 (ko) * 1996-12-27 1999-09-15 전주범 영상모드 판별방법
KR100263165B1 (ko) * 1997-07-29 2000-08-01 윤종용 비디오 모드 판별장치
KR100268061B1 (ko) 1998-08-20 2000-10-16 윤종용 비디오 포맷 모드 검출기
CA2312562C (en) * 1998-10-01 2006-07-25 Matsushita Electric Industrial Co., Ltd. Image signal conversion equipment
JP2000244767A (ja) * 1999-02-19 2000-09-08 Matsushita Electric Ind Co Ltd 水平ドライブパルスの位相制御装置

Also Published As

Publication number Publication date
US20030007094A1 (en) 2003-01-09
CN1396761A (zh) 2003-02-12
CN1187960C (zh) 2005-02-02
KR100407961B1 (ko) 2003-12-03
US7173670B2 (en) 2007-02-06

Similar Documents

Publication Publication Date Title
KR960003311A (ko) 방송상태 자체진단회로
KR100407961B1 (ko) 영상표시기기의 입력신호 처리장치
KR100234312B1 (ko) 고정도 동기 신호 검출방법 및 장치
KR100487319B1 (ko) 티브이의 입력신호 처리장치 및 방법
KR100528478B1 (ko) 디스플레이 장치와 그것의 동기신호 판별장치 및 판별방법
JP3241539B2 (ja) 映像信号処理回路
KR101002882B1 (ko) 티브이의 입력신호 처리장치 및 방법
KR100197381B1 (ko) 피디피 티브이에서의 채널전환시 영상신호 뮤트장치
KR100777279B1 (ko) 모니터 및 그 가시화면 조정방법
JP2865441B2 (ja) 垂直同期信号検出回路およびそれを利用したオンスクリーン表示回路
KR0126776B1 (ko) 영상장치의 동기신호 발생기
KR0166758B1 (ko) Vga영상신호를 액정패널에 표시하는 방법 및 장치
KR100939935B1 (ko) 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법
KR100206784B1 (ko) 영상기기의 수퍼임포즈 장치 및 방법
JPH02205180A (ja) 画面表示回路
US7508453B2 (en) Synchronization signal processor
KR20050000026A (ko) 영상표시기기의 입력신호 판별장치 및 방법
JP2000165775A (ja) 波形整形装置及びこれを具備した表示装置、並びに電子機器
KR0129516B1 (ko) 다중 동기 대응 주파수 판별회로
KR100425098B1 (ko) 디지털 티브이의 입력신호 처리장치 및 방법
JPH09270937A (ja) 垂直同期回路及びタイミングコントローラ
KR0137171Y1 (ko) 모니터에서의 개선된 영상신호 처리장치
JPH08202329A (ja) ディスプレイ表示装置
KR100396665B1 (ko) 티브이의 모드 판단방법
KR100311367B1 (ko) 티브이시스템의라인선택및필드검출장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121026

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20131024

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee