KR100939935B1 - 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법 - Google Patents

동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법 Download PDF

Info

Publication number
KR100939935B1
KR100939935B1 KR1020020077204A KR20020077204A KR100939935B1 KR 100939935 B1 KR100939935 B1 KR 100939935B1 KR 1020020077204 A KR1020020077204 A KR 1020020077204A KR 20020077204 A KR20020077204 A KR 20020077204A KR 100939935 B1 KR100939935 B1 KR 100939935B1
Authority
KR
South Korea
Prior art keywords
input
frequency
signal
vertical sync
vertical
Prior art date
Application number
KR1020020077204A
Other languages
English (en)
Other versions
KR20040049434A (ko
Inventor
김규섭
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020020077204A priority Critical patent/KR100939935B1/ko
Publication of KR20040049434A publication Critical patent/KR20040049434A/ko
Application granted granted Critical
Publication of KR100939935B1 publication Critical patent/KR100939935B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법에 관한 것으로서, 입력된 R/G/B 영상신호를 처리하는 디스플레이장치의 신호처리부에 영상신호가 입력되었는지 확인한 후 입력된 영상신호중 수직/수평 동기신호를 체크하는 단계와; 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이에 포함되는지 여부를 판단하는 단계와; 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이를 초과하면 입력된 수직 동기 주파수를 1/N로 분기시키는 단계와; 기설정된 수직 동기 주파수와 분기된 수직 동기 주파수를 확인하여 기설정된 수직 동기 주파수를 분기된 수직 동기 주파수로 변환시키는 단계와; 변환된 수직동기 주파수 및 입력된 수평 동기 주파수로 해상도 및 리프레쉬 비율을 설정하는 단계와; 설정된 해상도/리프레쉬 비율로 영상신호를 출력하는 단계를 포함한다.
수직 동기 신호, 동기신호 분기

Description

동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법{OUT OF RANGE INPUT SIGNAL DISPLAY METHOD THROUGH DIVIDING VERTICAL SYNCHRONOUS SIGNAL}
도 1은 일반적인 프레임 비율 변환 과정을 나타내는 도면이다.
도 2는 본 발명에 따른 일실시예를 나타내는 흐름도이다.
본 발명은 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법에 관한 것으로서, 특히, 디스플레이 세트의 신호처리부에 인식이 불가능한 영상신호 즉, 입력허용 초과 신호가 입력되었을 때 수직 동기 신호의 분기를 통해서 범위외(Out of Range)로 디스플레이되지 않는 영상신호를 화면상에서 디스플레이할 수 있게 함으로써 디스플레이 세트상에서 지원할 수 없는 영상신호가 입력되었을 때 별도의 디스플레이 장치에 연결할 필요없이 영상신호를 출력할 수 있도록 한 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법에 관한 것이다.
일반적으로, 디스플레이장치의 영상신호처리는 입력된 아날로그 영상 신호를 A/D 컨버터를 거쳐 디지털화된 신호로 처리한 후 출력 포맷에 맞추어 출력하는 과정을 갖는다.
이러한 영상신호처리를 위한 기존 디스플레이장치는 프레임 비율 변환(FRC:Frame Rate Convertion)를 통하여 NTSC 모드를 PAL 모드로, 필름 모드(Film Mode)를 그래픽 모드(Graphic Mode) 등으로 수직 주파수(Vertical Frequency)를 바꾸어 표현하고 이를 통하여 플리커(Fliker) 등을 줄이기도 한다.
또한, 이 기능을 이용하여 수직 동기 신호(Vertical Synchronous Signal)를 분기시킬 수 있으며, 과도 주파수에 대한 디스플레이를 가능하게 할 수 있다.
이하, 도 1를 참조하여 일반적인 프레임 비율 변환(FRC) 과정을 설명하면 아래와 같다.
여기서는 필름 모드를 예로 들었는바, 24Hz로 구성되는 필름모드의 소스는 프레임당 1/24 sec를 필요로 하게 한다. 이러한 소스에 대하여 60Hz(60프레임)로 나타내기 위해선 2프레임의 필름 소스가 5프레임으로 변환되어져야 한다. 이것은 메모리에 저장된 2프레임의 소스가 EVEN, ODD, EVEN, ODD, EVEN,...의 방식으로 5프레임에 걸쳐 출력되어져야 한다는 것을 의미한다.
위와같이 변환된 신호는 인터레이스(Interlace) 신호이므로 한 프레임이 EVEN, ODD로 출력되는 디인터레이싱(Deinterlacing) 과정을 거쳐 프로그래시브(Progressive)한 신호로 변환되어지게 되고 이는 신호처리 과정, 즉 필터링(Filtering), 업/다운 스케일링(Up/Down Scaling)을 거쳐 출력 포맷(Output Format)에 맞추어 출력된다.
즉, EVEN, ODD, EVEN, ODD, EVEN,...형식으로 프레임 비율 변환된 신호는 디인터레이싱되어 각각의 신호에 대하여 두번씩 출력하는 식으로 출력된다.
이와같은 프레임 컨버팅(Frame Converting) 과정을 거침으로써 리프레쉬 타임(Refresh Time)을 변화시켜 플리커(Fliker) 현상을 감소시키고, NTSC 모드에서 PAL 모드로 변환하는 방법으로 사용되고 있다.
한편, 디스플레이장치의 신호처리부에서 입력 신호를 스케일링하는 기본적인 처리 순서는 아래와 같다.
먼저, 입력된 데이터를 체크하고, 이때 신호가 검출되면 수평/수직 동기신호파라메터를 체크한 후 기설정된 수평/수직 동기신호와 비교과정을 거쳐 신호의 변화유무를 판별하게 된다.
이경우, 신호의 변화가 이루어 졌으면 출력 포멧에 맞게 수평 동기 신호 및 수직 동기 신호에 의해 결정되는 리프레쉬 비율(Refresh Rate) 및 해상도(Resolution)가 설정된다.
그러나, 신호처리부의 스케일러상에서 동기신호 검출이 이루어지지 않으면 종래에는 "OUT OF RANGE" 의 오에스디 화면을 나타내었다.
즉, 신호처리부에서 인식이 불가능한 디스플레이장치 규격상 입력허용 초과신호가 입력되면 범위외(Out of Range)로 표시되어 자동 복귀가 이루어지지 않으므로, 입력허용 초과 수직 동기 신호를 받을 수 있는 디스플레이 장비를 별도로 연결하기 위해 설정 상태를 종전의 모드로 돌려 놓아야 하는 불편함이 있었다.
이러한 불편함을 해결하기 위해 상술한 프레임 비율 변환(FRC)를 이용할 수도 있으나 지원범위가 한정되어 있고 프레임 비율 변환(FRC)의 주 목적은 플리커 제거이므로 목적에 부적합한 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 디스플레이 세트의 신호처리부에 인식이 불가능한 영상신호 즉, 입력허용 초과 신호가 입력되었을 때 수직 동기 신호의 분기를 통해서 범위외(Out of Range)로 디스플레이되지 않는 영상신호를 화면상에서 디스플레이할 수 있게 함으로써 디스플레이 세트상에서 지원할 수 없는 영상신호가 입력되었을 때 별도의 디스플레이 장치에 연결할 필요없이 영상신호를 출력할 수 있도록 한 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법은 입력된 R/G/B 영상신호를 처리하는 디스플레이장치의 신호처리부에 영상신호가 입력되었는지 체크하는 단계와; 입력된 영상신호중 수직/수평 동기신호를 검출하는 단계와; 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이에 포함되는지 여부를 판단하는 단계와; 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이를 초과하면 입력된 수직 동기 주파수를 1/N로 분기시키는 단계와; 기설정된 수직 동기 주파수와 분기된 수직 동기 주파수를 확인하여 기설정된 수직 동기 주파수를 분기된 수직 동기 주파수로 변환시키는 단계와; 변환된 수직동기 주파수 및 입력된 수평 동기 주파수로 해상도 및 리프레쉬 비율을 설정하는 단계와; 설정된 해상도/리프레쉬 비율로 영상신호를 출 력하는 단계를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법에 대한 처리과정에 대해 구체적으로 설명하면 아래와같다.
본 발명에 따른 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법의 처리과정을 설명하기에 앞서 입력허용 초과 신호에 대한 디스플레이를 위해 입력되는 수직 동기 신호 및 수평 동기 신호의 특성에 대해 설명하면 아래와 같다.
먼저, 수직 동기 신호의 경우, 예컨데 입력허용 주파수가 85Hz 까지 가능한 디스플레이장치에 허용범위를 초과하는 수직 동기 신호가 입력되면 신호 검출 포인트(Detect Point)를 놓치게 되어 수직 동기 신호를 흘려 버리게 되고 간혹 가다 한 두 포인트만을 체크하게 된다.
이러한 상황은 화면의 연속적인 흐름을 의미하며 이러한 상황에서는 화면상으로 표현하여도 시각적으로 볼 수 없기 때문에 본 발명에서는 수직 동기 신호를 분기함으로써 화면상에 시각적으로 표시할 수 있도록 한다.
참고적으로, 신호처리부의 스케일러상에서는 동기신호 검출이 이루어지지 않으면 종래에는 "OUT OF RANGE" 의 오에스디 화면을 나타내었다.
다음으로, 수평 동기 신호의 경우, 입력 주파수가 80KHz까지 가능한 디스플레이장치를 예로 들면, 입력되는 수평 동기 신호에 대해서는 동기 주파수가 높을수록 오히려 검출 포인트(Detect Point)를 잡기가 쉬울 것으로 예상되기 때문에 이에 대한 분기나 소팅(Sorting) 등의 별도의 조치가 필요하지는 않다. 적은 수의 동기 신호에 비해 많은 수의 수평동기 신호가 입력 된다면 오히려 정확한 검출이 이루어질 수 있기 때문이다.
따라서, 본 발명에서는 수평 동기 신호에 대해서는 입력허용 범위를 벗어난 신호가 입력되더라도 특별한 신호처리가 요구되지 않으므로 수평 동기 신호에 대한 처리는 제외하였다.
이하, 본 발명에 따른 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법의 처리과정에 대해 상세히 설명하면 아래와 같다.
먼저, 디스플레이장치의 신호처리부(도면 미도시)에 R/G/B 영상신호가 입력되면 신호처리부는 입력된 영상신호를 체크한 후(S200), 영상신호의 수직/수평 동기 신호를 체크하게 된다(S210).
다음으로, 현재 입력된 수직 동기 주파수가 디스플레이장치 규격상 최대 입력 수직 동기 주파수(예컨데, 85Hz)와 최대 입력 수직 동기 주파수를 2배수로 한 범위(85Hz×2) 사이에 포함되는지 여부를 판단한다(S210)
상기의 판단결과, 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수(85Hz)와 최대 입력 수직 동기 주파수를 2배수로 한 범위(85Hz×2) 사이를 초과한다고 판단되면 입력된 수직 동기 주파수를 1/2로 분기시킨다(S230).
이와같이, 입력된 수직 동기 주파수를 1/2로 분기시킴으로써 수직 동기 신호에 대한 검출(Detect)이 가능하게 된다.
상기 단계에서 수직 동기 주파수가 1/2로 분기되면 신호처리부는 분기된 수직 동기 주파수는 기설정된 수직 동기 주파수와 비교한 후(S240) 기존의 수직 동기 주파수를 분기된 수직 동기 주파수로 변환시킨다(S250).
통상적으로, 수직 동기 신호는 해상도 비율을 결정하고 수평 동기 신호는 리프레쉬 비율을 결정하기 때문에, 변환된 수직동기 주파수 및 입력된 수평 동기 주파수에 따라 해상도 및 리프레쉬 비율이 설정된다(S260).
상기의 처리결과, 디스플레이장치의 해상도 및 리프레쉬 비율이 설정되면 설정된 해상도/리프레쉬 비율로 영상신호가 출력된다(S270).
한편, 입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수(예컨데, 85Hz)와 최대 입력 수직 동기 주파수를 2배수로 한 범위(85Hz×2) 사이에 포함되면, 분기과정을 거치지 않고 바로 기설정된 수직 동기 주파수를 입력된 수직 동기 주파수로 변환시키게 된다(S250).
따라서, 기존의 해상도(Resolution)가 입력된 수직 동기 주파수로 변환되면 변환된 수직동기 주파수 및 입력된 수평 동기 주파수에 따라 해상도 및 리프레쉬 비율이 설정된다(S260).
마찬가지로 해상도 및 리프레쉬 비율이 설정되면 설정된 해상도/리프레쉬 비율로 영상신호가 디스플레이 세트로 출력된다(270).
위와 같이 본 발명에 의하면, 디스플레이장치의 신호처리부에 인식이 불가능한 영상신호 즉, 입력허용 초과 신호가 입력되었을 때 수직 동기 신호의 분기를 통해서 범위외(Out of Range)로 미표시되는 영상신호를 화면상에서 디스플레이할 수 있게 함으로써 세트에서 지원할 수 없는 영상신호를 입력하여 원복시키기 위해 별 도의 디스플레이 장치를 연결해야 했던 불편함을 없앨 수 있다.
또한, 기존처럼 프레임 비율 변환(FRC) 없이도 입력허용 범위외의 영상신호에 대해서 간편하게 디스플레이시킬 수 있는 이점이 있다.

Claims (2)

  1. 입력된 R/G/B 영상신호를 처리하는 디스플레이장치의 신호처리부에 영상신호가 입력되었는지 체크하는 단계와;
    입력된 영상신호중 수직/수평 동기신호를 검출하는 단계와;
    입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이에 포함되는지 여부를 판단하는 단계와;
    입력된 수직 동기 주파수가 최대 입력 수직 동기 주파수와 최대 입력 수직 동기 주파수를 N 배수로 한 범위 사이를 초과하면 입력된 수직 동기 주파수를 1/N로 분기시키는 단계와;
    기설정된 수직 동기 주파수와 분기된 수직 동기 주파수를 확인하여 기설정된 수직 동기 주파수를 분기된 수직 동기 주파수로 변환시키는 단계와;
    변환된 수직동기 주파수 및 입력된 수평 동기 주파수로 해상도 및 리프레쉬 비율을 설정하는 단계와;
    설정된 해상도/리프레쉬 비율로 영상신호를 출력하는 단계를 포함하는 것을 특징으로 하는 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법.
  2. 제1항에 있어서, 상기 최대 입력 수직 동기 주파수의 N 배수 및 분기 배수의 1/N에 있어서, 상기 N은 2로 설정되는 것을 특징으로 하는 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법.
KR1020020077204A 2002-12-06 2002-12-06 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법 KR100939935B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020020077204A KR100939935B1 (ko) 2002-12-06 2002-12-06 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020077204A KR100939935B1 (ko) 2002-12-06 2002-12-06 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법

Publications (2)

Publication Number Publication Date
KR20040049434A KR20040049434A (ko) 2004-06-12
KR100939935B1 true KR100939935B1 (ko) 2010-02-04

Family

ID=37343842

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020077204A KR100939935B1 (ko) 2002-12-06 2002-12-06 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법

Country Status (1)

Country Link
KR (1) KR100939935B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105867755A (zh) * 2015-11-06 2016-08-17 乐视移动智能信息技术(北京)有限公司 一种提高画面流畅性的方法和终端设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0553526A (ja) * 1991-08-28 1993-03-05 Seiko Epson Corp 疑似階調発生回路
JPH0879715A (ja) * 1994-08-31 1996-03-22 Mitsubishi Electric Corp 映像信号変換装置
JPH09294252A (ja) * 1996-04-26 1997-11-11 Sony Corp サンプリング装置
JPH1011023A (ja) * 1996-06-18 1998-01-16 Canon Inc 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0553526A (ja) * 1991-08-28 1993-03-05 Seiko Epson Corp 疑似階調発生回路
JPH0879715A (ja) * 1994-08-31 1996-03-22 Mitsubishi Electric Corp 映像信号変換装置
JPH09294252A (ja) * 1996-04-26 1997-11-11 Sony Corp サンプリング装置
JPH1011023A (ja) * 1996-06-18 1998-01-16 Canon Inc 表示装置

Also Published As

Publication number Publication date
KR20040049434A (ko) 2004-06-12

Similar Documents

Publication Publication Date Title
EP1494475A1 (en) Video signal converting apparatus and method
EP1161086A2 (en) Display system with single/dual image modes
KR100939935B1 (ko) 동기신호 분기를 통한 입력허용 범위외 입력신호 출력방법
EP0746154B1 (en) A subpicture signal vertical compression circuit
US7009661B2 (en) Video signal detecting circuit for adjusting sync signals with a mean difference of the number of pixels from a standard
KR970009337A (ko) 와이드 스크린 디스플레이 시스템의 이미지 처리장치
KR100744018B1 (ko) 입력신호에 따른 자동 컬러 스페이스 변환 장치 및 변환방법
KR960016455A (ko) 광폭 티브이의 화면 자동 확장표시장치
KR100226145B1 (ko) 액정디스플레이(lcd)의 화상반전시 노이즈제거장치와 방법
CN1681311A (zh) 通过同步信号定向耦合来输出超出输入范围信号的方法
KR100206784B1 (ko) 영상기기의 수퍼임포즈 장치 및 방법
KR0137171Y1 (ko) 모니터에서의 개선된 영상신호 처리장치
KR0178213B1 (ko) 피디피 티브이의 영상신호 판별장치
KR100196871B1 (ko) 피디피 티브이의 영상신호 판별장치
KR100480709B1 (ko) 모니터의 영상모드 판별 방법
KR100266430B1 (ko) 멀티싱크 모니터에서 입력동기신호의 극성판별에 따른 출력장치
KR100198569B1 (ko) 동기신호 변환방법
KR960028240A (ko) 피씨 모드 기능을 갖는 티브이의 모드 제어장치
KR970004640A (ko) 액정 프로젝터의 동기 신호 처리 회로
KR20040013408A (ko) 티브이의 입력신호 처리장치 및 방법
KR920017472A (ko) 디지탈 텔레비젼의 오디오 레벨 및 랜덤 화면 디스플레이 방법
KR970024892A (ko) CRT(cathode ray tube) 영상 촬영용 동기 발생장치 및 방법
KR20030004555A (ko) 영상표시기기의 입력신호 처리장치
KR19980043397A (ko) 텔레비젼 수상기의 화면비 자동변환 디스플레이 장치 및 방법
KR970078578A (ko) 자막위치정보를 이용한 자막신호 위치 조정장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141224

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151224

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161223

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20171222

Year of fee payment: 9