KR0166758B1 - Vga영상신호를 액정패널에 표시하는 방법 및 장치 - Google Patents

Vga영상신호를 액정패널에 표시하는 방법 및 장치 Download PDF

Info

Publication number
KR0166758B1
KR0166758B1 KR1019950041297A KR19950041297A KR0166758B1 KR 0166758 B1 KR0166758 B1 KR 0166758B1 KR 1019950041297 A KR1019950041297 A KR 1019950041297A KR 19950041297 A KR19950041297 A KR 19950041297A KR 0166758 B1 KR0166758 B1 KR 0166758B1
Authority
KR
South Korea
Prior art keywords
vertical
signal
clock
vga
liquid crystal
Prior art date
Application number
KR1019950041297A
Other languages
English (en)
Other versions
KR970029297A (ko
Inventor
오정섭
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950041297A priority Critical patent/KR0166758B1/ko
Publication of KR970029297A publication Critical patent/KR970029297A/ko
Application granted granted Critical
Publication of KR0166758B1 publication Critical patent/KR0166758B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 VGA영상신호를 액정패널에 표시하는 방법 및 장치에 관한 것이다. 본 발명에 의한 표시방법은, 수직주파수가 다른 다양한 모드의 VGA영상신호를 액정패널에 표시하기 위한 방법에 있어서, 상기 VGA영상 신호를 입력받아 수평동기 신호를 계수하는 단계와 상기 단계를 통해 계수한 값이 기설정된 값인 480이상이 되는 지를 판별하는 단계 및 상기 판별결과에 근거하여 상기 VGA영상신호의 수직주파수에 따른 화면의 주사시작을 나타내는 제1,2수직주사개시신호와, 수직주사의 기준이 되는 제1,2클럭을 발생하는 단계를 포함한다. 따라서, 본 발명은 영상신호에는 신호처리를 하지 않으면서 액정패널의 수직드라이버의 구동신호를 제어하는 것만으로 480라인 미만의 VGA영상신호를 480라인으로 구성되는 액정패널에 표시할 수 있도록 한다. 또한, 본 발명은 VGA영상신호를 액정패널에 영상표시할 때 화질열화를 최대한 줄일 수 있는 효과를 가져온다.

Description

VGA영상신호를 액정패널에 표시하는 방법 및 장치
제1도는 각종 영상신호의 규격을 나타내는 도면.
제2도는 수직주파수가 70㎐인 VGA영상신호를 일반적인 구동방법으로 화면에 현시했을 때의 화면예시도.
제3도는 제2도의 현상을 방지하기 위한 일반적인 라인보간회로를 나타내는 구성도.
제4도는 본 발명에 의한 액정현시장치를 나타내는 구성도.
제5도는 제4도에서 LCD제어부(20)를 나타내는 상세구성도.
제6도는 제5도에서 VGA라인판별부(22)를 나타내는 상세구성도.
제7도는 제6도 장치의 동작을 설명하기 위한 타이밍도.
제8도는 본 발명을 적용하여 수직주파수가 60㎐인 VGA영상신호를 화면에 현시하기 위한 동작타이밍도.
제9도는 본 발명을 적용하여 수직주파수가 70㎐인 VGA영상신호를 화면에 현시하기 위한 동작타이밍도.
제10도는 제9도의 타이밍으로 VGA영상신호를 화면에 현시했을 때의 화면예시도.
* 도면의 주요 부분에 대한 부호의 설명
10 : LCD인터페이스부 20 : LCD제어부
30 : 수평드라이버 40 : 수직드라이버
50 : 액정패널
본 발명은 VGA영상신호를 액정현시장치(Liquid Crystal Display; LCD)에 표시하는 방법 및 장치에 관한 것으로, 특히 액정현시장치의 수직 드라이버를 제어하는 것만으로 각종 모드의 VGA영상신호를 액정패널(panel)에 표시할 수 있도록 하는 VGA영상신호를 액정패널에 표시하는 방법 및 장치에 관한 것이다.
제1도는 1필드분에 해당하는 각종 영상신호의 규격을 나타낸 도면으로, (a)는 텔레비젼(TV)이나 비데오테이프레코더(VTR)와 같은 일반적인 영상재생장치의 표준영상신호인 NTSC신호를 배속변환했을 때를 나타낸 것이다. NTSC영상신호는 1프레임이 525개의 주사선으로 구성되며, 수직주파수는 60㎐이다. 그리고, (b)∼(d)는 퍼스널컴퓨터(PC)의 표준영상신호인 각종 모드의 VGA영상신호를 수직주파수에 따라 분류한 것이다.
먼저, 제1(b)도와 같은 표준 VGA영상신호에서 수직주파수가 60㎐인 신호의 화면표시영역은 640×480화소가 된다. 이러한 수직주파수가 60㎐인 VGA영상신호는, 640×480화소로 구성되는 액정패널에 NTSC영상신호를 표시할 때와 동일한 구동방법으로 전화면에 표시될 수 있다. 한편, 제1(c)(d)도와 같이, 수직주파수가 70㎐인 VGA영상신호에는 350라인으로 구성되는 720×350, 640×350화소의 신호와, 400라인으로 구성되는 720×400, 640×400화소의 신호들이 널리 이용되고 있다. 이와 같이 수직주파수가 70㎐인 신호들은 1필드가 449개의 주사선으로 구성되며, 이러한 449라인의 VGA영상신호를 640×480화소로 구성되는 액정패널에 표시하게 되면 제2도와 같은 화면으로 나타나는 것을 알 수 있다. 즉, 450라인 앞에 흑레벨의 수직귀선구간(Blacking)의 신호가 나타나며, 이후 450라인부터 480라인까지 1라인부터의 영상신호가 반복적으로 출력된다.
이러한 현상을 방지하기 위하여 수직주파수가 70㎐인 VGA영상신호는 소정의 신호처리를 거친 후 액정패널에 표시된다. 제3도는 이와 같이 수직주파수가 70㎐인 VGA영상신호를 액정패널에 표시하기 위한 라인보간(Line Interpolation)회로를 나타낸 것이다. 제3도의 라인보간회로는 아날로그 영상신호를 입력받아 디지탈형태로 변환하는 A/D변환기(1)와 디지탈변환된 영상신호를 일시저장하는 필드메모리(2), 필드메모리(2)로부터 출력되는 디지탈신호를 원래의 아날로그형태로 변환시켜 출력하는 D/A변환기(3), 및 상술한 구성요소들을 제어하기 위한 타이밍제어기(4)로 구성된다. 제3도에서 필드메모리(2)는 A/D변환기(1)를 통해 디지탈형태로 변환된 신호를 필드 단위로 기록한다. 그리고, 타이밍제어기(4)로부터의 제어신호에 따라 필드당 449라인의 영상신호를 480라인 이상이 되도록 라인을 보간시켜 출력한다. 이로써, 480라인 미만의 영상신호도 480라인의 액정패널에 표시할 수 있게 된다.
그러나, 이와 같은 라인보간회로를 구비하는 액정현시장치는 신호를 아날로그/디지탈이나 디지탈/아날로그를 변환하는 과정에서 신호의 주파수 특성이 나빠지거나 노이즈가 섞일 수 있는 문제점이 있었다.
이와 같은 문제점을 해결하기 위한 본 발명의 목적은, 일반 NTSC신호 뿐만 아니라 각종 모드의 VGA영상신호를 액정패널에 표시할 수 있도록 하는 방법을 제공함에 있다.
본 발명의 다른 목적은 VGA영상신호에 신호처리를 하지 않고 액정현시장치의 수직드라이버를 제어하는 것만으로 상술한 방법을 구현하는 데에 있다.
본 발명의 또 다른 목적은 상술한 방법을 구현한 장치를 제공함에 있다.
이와 같은 목적을 달성하기 위한 본 발명에 의한 VGA영상신호를 액정패널에 표시하기 위한 방법을 수직주파수가 다른 다양한 모드의 VGA영상신호를 액정패널에 표시하기 위한 방법에 있어서, 상기 VGA영상신호를 입력받아 수평동기신호를 계수하는 단계(a); 상기 단계(a)를 통해 계수한 값이 기설정된 값인 480이상이 되는 지를 판별하는 단계(b); 및 상기 판별결과에 근거하여 상기 VGA영상신호의 수직주파수에 따른 화면의 주사시작을 나타내는 제1,2수직주사개시신호와, 수직주사의 기준이 되는 제1,2클럭을 발생하는 단계(c)를 포함한다.
또한, 본 발명에 의한 액정현시장치는, 수직주파수가 다른 다양한 모드의 VGA영상신호를 표시하기 위한 액정현시장치에 있어서, 상기 VGA영상신호를 입력받아 수평동기신호를 계수하여 계수값이 기설정된 값인 480이상이 되는지를 나타내는 판별결과를 발생하는 라인판별부; 상기 라인판별부로 부터의 판별결과와 상기 VGA영상신호의 수직동기신호를 입력받아 스위칭 제어신호를 발생하여 출력하는 수직클럭제어부; 상기 VGA영상신호의 수평 및 수직동기신호를 입력받아 수직드라이버의 제어신호를 발생하고, 상기 VGA영상신호의 수직주파수에 따른 화면의 주사시작을 나타내는 제1,2수직주사개시신호와 수직주사의 기준이 되는 제1,2클럭을 발생하여 출력하는 수직디코더; 및 상기 라인판별부의 판별결과에 따라 상기 수직디코더의 제1 및 제2수직주사개시신호 중 어느 하나를 스위칭하여 상기 수직드라이버로 출력하고, 상기 수직클럭제어부의 스위칭제어신호에 따라 상기 수직디코더의 제1 및 제2클럭 중 어느 하나를 스위칭하여 상기 수직드라이버로 출력하는 스위치부를 포함한다.
이하, 첨부된 제4도 내지 제10도를 참조하여 본 발명을 상세히 설명하기로 한다.
제4도는 본 발명에 의한 액정현시장치의 구성을 나타낸 것이다. 제4도의 액정현시장치는 640×480개의 화소로 구성되는 액정패널(50)을 구비한다. 그리고, 액정패널(50)의 좌측면에는 화면의 수직주사를 제어하기 위한 수직(게이트)드라이버(40)가 연결되며, 상측면에는 각 라인의 수평주사를 제어하기 위한 수평(데이타)드라이버(30)가 연결된다. 본 발명의 액정현시장치는 또한, 적·녹·청(R,G,B)성분의 색신호를 입력받아 LCD제어부(20)의 제어에 따라 수평드라이버(30)로 출력하는 LCD인터페이스부(10)를 구비한다. 그리고, 수직 및 수평동기신호(V-SYNC,H-SYNC)를 입력받아 수평 및 수직드라이버(30,40)의 제어신호를 발생하는 LCD제어부(20)를 구비한다.
제5도는 제4도의 액정현시장치에서 본 발명의 주요부인 LCD제어부(20)의 상세한 구성을 나타낸 것이다. LCD제어부(20)는 수평동기신호(H-SYNC)를 입력받아 위상동기하여 출력하는 위상동기루프(PLL)(21)를 구비한다. 위상동기루프(21)의 출력단에는 위상동기루프(21)로부터 수평동기신호를 입력받아 수평드라이버(30)의 제어신호를 발생하는 수평디코더(24)와, 수직동기신호(V-SYNC) 및 위상동기루프(21)로부터의 수평동기신호를 입력받아 수직드라이버(40)의 제어신호를 발생하는 수직디코더(25)가 연결된다. 수직디코더(25)는 VGA영상신호의 수직주파수에 따른 수직주사개시신호(STV1,STV2), 및 일반구동때의 수직클럭신호(CKV)인 제1클럭(HCLK)과, 제1클럭의 2배의 주파수를 갖는 제2클럭(2HCLK)을 발생시키도록 구성된다.
한편, 본 발명에 의한 LCD제어부(20)는 수직동기신호 및 위상동기루프(21)로부터의 수평동기신호를 입력받아 VGA영상신호의 라인을 검출하여 기설정한 값에 따른 라인판별신호(INDEX)를 발생하기 위한 VGA라인판별부(22)를 구비한다. VGA라인판별부(22)에는 라인판별신호(INDEX)와 수직동기신호(V-SYNC)를 입력받아 스위치부(26)의 제2스위치(262)에 공급할 제2스위칭제어신호를 발생하는 수직클럭제어부(23)가 연결된다. 한편, 수직디코더(25)에는 수직디코더(25)로부터 발생되는 제1 및 제2수직주사개시신호(STV1,STV2)를 입력받아 이중 하나를 출력하기 위한 제1스위치(261)와, 제1 및 제2클럭(HCLK, 2HCLK)을 입력받아 이중 하나를 출력하기 위한 제2스위치(262)로 구성되는 스위치부(26)가 연결된다. 제1스위치(261)는 VGA라인판별부(22)의 출력신호를 제1스위칭제어신호로 공급받도록 구성된다.
제6도는 제5도의 VGA라인판별부(22)를 나타낸 상세구성도이다. VGA라인판별부(22)는 클럭단으로 위상동기루프(21)로부터의 수평동기신호를 입력받아, 이를 계수하는 카운터(COUNTER)(221)를 구비한다. 카운터(221)의 클리어단(CLR)으로는 수직동기신호(V-SYNC)가 입력된다. 카운터(221)에는 카운터(221)의 출력신호를 연속적으로 입력받아 소정시간 지연시켜 출력하는 제1 및 제2D-플립플롭(D-FF)(222,223)이 차례로 연결된다. 제1 및 제2D-플립플롭(222, 223)은 클럭단으로 위상동기루프(21)로부터의 수평동기신호를 입력받는다. 그리고 제2D-플립플롭(223)에는 제2D-플립플롭(223)의 출력신호를 입력받고, 클럭단으로 수직동기신호(V-SYNC)를 입력받아 라인판별신호(INDEX)를 발생하는 제3D-플립플롭(224)이 연결된다.
이와 같이 구성된 본 발명의 동작을 제7도 내지 제9도의 타이밍도를 참조하여 설명하면 다음과 같다.
본 발명에 의한 LCD제어부(20)는 수직 및 수평동기신호(V-SYNC, H-SYNC)를 입력받아 수평 및 수직드라이버(30,40)를 제어하기 위한 제어신호를 발생한다. 이를 위해, LCD제어부(20)는 현재 입력받는 VGA영상신호의 수직주파수에 따른 제어신호를 발생한다. LCD제어부(20)의 수평디코더(24)는 위상동기루프(21)로부터 입력받는 수평동기신호를 복호화하여 수평드라이버(30)로 공급할 제어신호를 발생한다. 그리고, 수직디코더(25)는 수직동기신호 및 위상동기루프(21)로부터 수평동기신호를 입력받아 이를 복호화하여 수직드라이버(40)로 공급할 제어신호를 발생한다.
한편, LCD제어부(20)의 VGA라인판별부(22)는 클리어단(CLR)으로 수직동기신호(V-SYNC)를 입력받을 때 이전 계수값을 클리어시킨다. 그런다음, 클럭단으로 위상동기루프(21)로부터의 수평동기신호가 입력될 때마다 이를 계수하여 계수값이 기설정한 480개 이상이 되는 지를 판별한다. 그래서, 카운터(221)는 계수값이 480이상이 될 때, 제1도에서 설명한 바와 같이, 현재 입력되는 영상신호의 수직주파수가 60㎐인 VGA영상신호라고 판단하며, 이를 나타내는 하이레벨(High Level)의 신호를 출력한다. 반면에, 계수값이 480미만이면 수직주파수가 70㎐인 VGA영상신호라고 판단하며, 로우레벨(Low Level)의 신호를 출력한다. 이러한 판별신호를 나타내는 제7도의 A파형은 D-플립플롭들(222, 223)을 거치는 동안 제7도의 B파형과 같이 소정시간 지연되어 출력된다. 제3D-플립플롭(224)은 제7도의 B파형을 입력받아 수직동기신호(V-SYNC)가 클럭단으로 입력될 때의 B파형이 하이레벨이면, 수직주파수가 60㎐인 VGA영상신호임을 나타내는 하이레벨의 라인판별신호(INDEX)를 발생한다. 반면에, 수직동기신호(V-SYNC)가 입력될 때의 B파형이 로우레벨이면, 수직주파수가 70㎐인 VGA영상신호임을 나타내는 로우레벨의 라인판별신호(INDEX)를 발생한다. 제7도에 나타낸 바와 같이, 라인판별신호(INDEX)는 1필드 지연되어 출력되므로 이전 필드에 대한 VGA영상신호의 모드를 나타내는 것을 알 수 있다. 따라서, 모드가 절환되는 경우에는 1필드분의 시간 즉, 70㎐인 경우에는 대략 14.3㎳, 60㎐인 경우에는 16.7㎳정도의 시간이 지연된 후 화면이 바뀌게 된다.
한편, 제8도 및 제9도에 나타낸 바와 같이, 영상신호의 라인이 480이상일 때와 480미만일 때의 주사개시점은 다르다. 따라서, 수직디코더(25)는 480개 이상의 라인을 갖는 영상신호의 주사개시를 나타내는 제1수직주사개시신호(STV1), 및 480개 미만의 라인을 갖는 영상신호의 주사개시를 나타내는 제2수직주사개시신호(STV2)를 각각 발생시켜 스위치부(26)의 제1스위치(261)로 출력한다. 그리고 수직디코더(25)는 일반구동때의 클럭인 제1클럭(HCLK)과, 제1클럭의 2배의 주파수를 갖는 제2클럭(2HCLK)의 두종류를 발생하여 스위치부(26)의 제2스위치(262)로 출력한다.
그리고, VGA라인판별부(22)로부터 출력되는 라인판별신호(INDEX)는 스위치부(26)의 제1스위치(261)에 제1스위칭제어신호로 공급된다. 여기서, 라인판별신호(INDEX)가 하이레벨이면, 제1스위치(261)의 접촉자(c)는 제1수직주사개시신호(STV1)의 접점(a)에 연결된다. 이 때, 하이레벨의 라인판별신호(INDEX)는 수직클럭제어부(23)에도 입력된다. 수직클럭제어부(23)는 라인판별신호(INDEX)에 의하여 스위치부(26)의 제2스위치(262)로 공급할 제2스위칭제어신호를 발생한다. 그래서, 제2스위치(262)의 접촉자(f)는 제2스위칭제어신호에 따라 제1클럭(HCLK)의 접점(d)에 연결된다. LCD제어부(20)는 스위치부(26)로부터 출력되는 제1수직주사개시신호(STV1)와, 수직클럭(CKV)을 수직드라이버(40)로 공급한다. 그러면, 수직드라이버(40)는 제8도에 도시한 바와 같이, 수직주사개시신호(STV)가 발생하는 동안, 수직클럭(CKV)의 상승엣지에서 1라인의 주사타이밍을 나타내는 신호를 발생한다. 그리고, 이로부터 1클럭씩 지연될 때마다 다음 라인의 주사타이밍신호를 출력한다.
한편, VGA라인판별부(22)로부터 수직주파수가 70㎐인 VGA영상신호임을 나타내는 로우레벨의 라인판별신호(INDEX)가 스위치부(26)의 제1스위치(261)로 공급되면, 제1스위치(261)의 접촉자(c)는 제2수직주사개시신호(STV2)의 접점(b)에 연결된다. 이 때, 수직클럭제어부(23)는 로우레벨의 라인판별신호(INDEX)를 입력받아 제2스위치(262)를 제어할 제2스위칭제어신호를 발생한다. 이때, 제2스위칭제어신호에 따라 제2스위치(262)의 접촉자(f)는 먼저, 제2클럭(2HCLK)의 접점(e)에 연결된다. 480라인 미만의 영상신호를 제어하기 위한 수직클럭(CKV)은 제9도에 나타낸 바와 같다. 즉, 34라인까지는 제2클럭(2HCLK)을 출력하며, 35라인에서 접촉자(f)는 제1클럭(HCLK)의 접점(d)으로 절환된다. 그리고, 410개의 라인동안 이를 유지하고, 이후 445라인부터 480라인까지는 다시 제2클럭(2HCLK)의 접점(e)에 연결된다. 수직드라이버(40)는 1라인부터 34라인까지와 445라인부터 480라인까지에서는 화면중앙부의 수직클럭의 2배의 주파수를 갖는 클럭을 출력하므로서 주사시간을 2배 단축한다. 즉, 수직귀선구간 전·후에서 클럭을 2배로 빠르게 해 주므로서 전체적으로 액정패널(50)의 주사속도를 늘려주게 된다. 따라서, 449라인을 갖는 영상신호도 480라인의 액정패널(50)에 표시할 수 있게 된다. 제10도는 이러한 본 발명에 의한 표시방법으로 70㎐인 VGA영상신호를 나타낸 화면구성도이다. 즉, 본 발명에 의한 구동장치로 수직귀선구간의 신호를 화면의 상·하로 이동시키는 결과가 되며, 이는 시청자의 눈에 크게 인식되지 않는다.
이와 같이, 본 발명에 의한 VGA영상신호를 액정패널에 표시하는 방법 및 장치는 영상신호에는 신호처리를 하지 않으면서 액정패널의 수직드라이버를 구동신호를 제어하는 것만으로 480라인 미만의 영상신호를 480라인으로 구성되는 액정패널에 표시할 수 있도록 한다. 따라서, 본 발명은 VGA영상신호를 액정패널에 영상표시할 때 화질열화를 최대한 줄일 수 있는 효과를 가져온다.

Claims (10)

  1. 수직주파수가 다른 다양한 모드의 VGA영상신호를 액정패널에 표시하기 위한 방법에 있어서, 상기 VGA영상신호를 입력받아 수평동기신호를 계수하는 단계(a); 상기 단계(a)를 통해 계수한 값이 기설정된 값인 480이상이 되는 지를 판별하는 단계(b); 및 상기 판별결과에 근거하여 상기 VGA영상신호의 수직주파수에 따른 화면의 주사시작을 나타내는 제1,2수직주사개시신호와, 수직주사의 기준이 되는 제1,2클럭을 발생하는 단계(c)를 포함하는 VGA영상신호를 액정패널에 표시하는 방법.
  2. 제1항에 있어서, 상기 계수(c)는 상기 단계(b)로부터 계수값이 480이상임을 나타내는 판별결과가 인가될 때 NTSC영상신호를 구동할 때와 동일한 제1수직주사개시신호와 기준클럭인 제1클럭을 발생하는 것을 특징으로 하는 VGA영상신호를 액정패널에 표시하는 방법.
  3. 제1항 또는 제2항에 있어서, 상기 단계(c)는 상기 단계(b)로부터 계수값이 480미만임을 나타내는 판별결과가 인가될 때 제2수직주사개시신호를 발생하고, 화면상단부의 소정라인동안은 상기 제1클럭의 2배의 주파수를 갖는 제2클럭을 발생하고, 화면중앙부의 소정라인동안은 상기 제1클럭을 발생하며, 화면하단부의 소정라인동안은 다시 제1클럭의 2배의 주파수를 갖는 제2클럭을 발생하는 것을 특징으로 하는 VGA영상신호를 액정패널에 표시하는 방법.
  4. 수직주파수가 다른 다양한 모드의 VGA영상신호를 표시하기 위한 액정현시장치에 있어서, 상기 VGA영상신호를 입력받아 수평동기신호를 계수하여 계수값이 기설정된 값이 480이상이 되는지를 나타내는 판별결과를 발생하는 라인판별부; 상기 라인판별부로부터의 판별결과와 상기 VGA영상신호의 수직동기신호를 입력받아 스위칭제어신호를 발생하여 출력하는 수직클럭제어부; 상기 VGA영상신호의 수평 및 수직동기신호를 입력받아 수직드라이버의 제어신호를 발생하고, 상기 VGA영상신호의 수직주파수에 따른 화면의 주사시작을 나타내는 제1,2수직주사개시신호와 수직주사의 기준이 되는 제1,2클럭을 발생하여 출력하는 수직디코더; 및 상기 라인판별부의 판별결과에 따라 상기 수직디코더의 제1 및 제2수직주사개시신호 중 어느 하나를 스위칭하여 상기 수직드라이버로 출력하고, 상기 수직클럭제어부의 스위칭제어신호에 따라 수직디코더의 제1및 제2클럭 중 어느 하나를 스위칭하여 상기 수직드라이버로 출력하는 스위치부를 구비하는 액정현시장치.
  5. 제4항에 있어서, 상기 스위치부는 상기 라인판별부로부터의 판별결과를 제1스위칭제어신호를 공급받는 제1스위치; 및 상기 수직클럭제어부로부터의 스위칭제어신호를 제2스위칭제어신호로 공급받는 제2스위치를 포함하는 것을 특징으로 하는 액정현시장치.
  6. 제4항에 있어서, 상기 제2클럭은 상기 제1클럭의 2배의 주파수를 갖는 것을 특징으로 하는 액정현시장치.
  7. 제4항에 있어서, 상기 라인판별부로부터 계수한 값이 480이상임을 나타내는 판별결과가 발생되면 상기 제1스위치는 상기 제1수직주사개시신호를 스위칭하여 출력하고, 상기 수직클럭제어부는 상기 제2스위치가 상기 제1클럭을 스위칭하도록 하는 제2스위칭제어신호를 발생하여 상기 제2스위치로 출력하는 것을 특징으로 하는 액정현시장치.
  8. 제4항에 있어서, 상기 라인판별부로부터 계수한 값이 480미만임을 나타내는 판별결과가 발생되면 상기 제1스위치는 상기 제2수직주사개시신호를 스위칭하여 출력하고, 상기 수직클럭제어부는 상기 제2스위치가 화면상단부의 소정라인동안은 상기 제2클럭을 스위칭하고, 화면중앙부의 소정라인동안은 상기 제1클럭을 스위칭하며, 화면하단부의 소정라인동안은 다시 상기 제2클럭을 스위칭하도록하는 제2스위칭제어신호를 발생하여 상기 제2스위치로 출력하는 것을 특징으로 하는 액정현시장치.
  9. 제3항에 있어서, 상기 화면중앙부에 상기 VGA영상신호의 영상이 현시되는 것을 특징으로 하는 VGA영상신호를 액정패널에 표시하는 방법.
  10. 제8항에 있어서, 상기 화면중앙부에 상기 VGA영상신호의 영상이 현시되는 것을 특징으로 하는 액정현시장치.
KR1019950041297A 1995-11-14 1995-11-14 Vga영상신호를 액정패널에 표시하는 방법 및 장치 KR0166758B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950041297A KR0166758B1 (ko) 1995-11-14 1995-11-14 Vga영상신호를 액정패널에 표시하는 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950041297A KR0166758B1 (ko) 1995-11-14 1995-11-14 Vga영상신호를 액정패널에 표시하는 방법 및 장치

Publications (2)

Publication Number Publication Date
KR970029297A KR970029297A (ko) 1997-06-26
KR0166758B1 true KR0166758B1 (ko) 1999-03-20

Family

ID=19434076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950041297A KR0166758B1 (ko) 1995-11-14 1995-11-14 Vga영상신호를 액정패널에 표시하는 방법 및 장치

Country Status (1)

Country Link
KR (1) KR0166758B1 (ko)

Also Published As

Publication number Publication date
KR970029297A (ko) 1997-06-26

Similar Documents

Publication Publication Date Title
US6166772A (en) Method and apparatus for display of interlaced images on non-interlaced display
US4498098A (en) Apparatus for combining a video signal with graphics and text from a computer
US4599611A (en) Interactive computer-based information display system
US6222589B1 (en) Displaying video on high-resolution computer-type monitors substantially without motion discontinuities
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
KR100246088B1 (ko) 화소수변환장치
KR930004307B1 (ko) 영상 신호의 주사선 수 변환 장치, 이것을 사용한 다운 컨버터 및 그 화면 텔레비젼 수상기
JPH0564911B2 (ko)
US5418576A (en) Television receiver with perceived contrast reduction in a predetermined area of a picture where text is superimposed
US5708480A (en) Method and circuit configuration for reducing flicker in a television set
EP0746154B1 (en) A subpicture signal vertical compression circuit
KR0166758B1 (ko) Vga영상신호를 액정패널에 표시하는 방법 및 장치
KR970010489B1 (ko) 디지탈 비디오데이터의 정지화면제어장치
WO1997013360A1 (fr) Procede de commande d'un affichage video matriciel
KR100226814B1 (ko) 액정 표시장치의 구동방법
KR950004106B1 (ko) 화상조절회로
JPH09247575A (ja) 走査線変換装置
JP3710358B2 (ja) 画面表示制御方法および装置
JP2923966B2 (ja) 高品位テレビジョン表示装置
KR0123726B1 (ko) 듀얼방송겸용 액정 디스플레이 제어 장치
JP3642187B2 (ja) テレビジョン受像機
JP2002116740A (ja) 画面表示制御装置および表示制御方法
JPH08202329A (ja) ディスプレイ表示装置
JPH08116502A (ja) 映像表示装置
JPH10191200A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050830

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee