KR20020000951A - 반도체 소자의 미세패턴 제조방법 - Google Patents

반도체 소자의 미세패턴 제조방법 Download PDF

Info

Publication number
KR20020000951A
KR20020000951A KR1020000034600A KR20000034600A KR20020000951A KR 20020000951 A KR20020000951 A KR 20020000951A KR 1020000034600 A KR1020000034600 A KR 1020000034600A KR 20000034600 A KR20000034600 A KR 20000034600A KR 20020000951 A KR20020000951 A KR 20020000951A
Authority
KR
South Korea
Prior art keywords
photosensitive film
pattern
photo
semiconductor device
silylation
Prior art date
Application number
KR1020000034600A
Other languages
English (en)
Inventor
고차원
정재창
백기호
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1020000034600A priority Critical patent/KR20020000951A/ko
Publication of KR20020000951A publication Critical patent/KR20020000951A/ko

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/265Selective reaction with inorganic or organometallic reagents after image-wise exposure, e.g. silylation
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/30Imagewise removal using liquid means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/16Coating processes; Apparatus therefor
    • G03F7/168Finishing the coated layer, e.g. drying, baking, soaking

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Photosensitive Polymer And Photoresist Processing (AREA)

Abstract

본 발명은 반도체 소자의 미세패턴 제조방법에 관한 것으로, 특히 실릴레이션방법을 이용하여 감광막패턴을 형성하는 경우 감광막의 노광된 부분을 실릴레이션시키고, 상기 실릴레이션된 부분을 이온주입공정 또는 E-빔 큐어링(curing)공정으로 경화시킨 다음, 건식현상하여 감광막패턴을 형성함으로써 상기 건식현상공정 시 구부러지거나 휘어지는 현상을 방지하고, 그로 인하여 0.10㎛ 이하의 미세패턴 형성을 가능하게 하고, 해상도 및 초점심도를 향상시켜 증가시켜 소자의 재현성을 향상시키는 기술이다.

Description

반도체 소자의 미세패턴 제조방법{Manufacturing method for fine pattern of semiconductor device}
본 발명은 반도체 소자의 미세패턴 제조방법에 관한 것으로, 특히 감광막패턴을 형성하기 위한 건식 식각 공정 시 감광막패턴이 쓰러지는 현상을 방지하는 기술에 관한 것이다.
최근, 반도체 장치의 초고집적화 추세는 미세패턴 형성 기술의 발전에 큰 영향을 받고 있으며, 특히 감광막패턴의 형성공정은 반도체 장치의 제조공정에 있어서 매우 중요한 공정이다. 또한, 반도체 소자의 집적도가 증가할수록 캐패시터의 형성공정과 리소그래피의 기술은 고집적 메모리소자 실현의 관건이 되었다.
더구나, 반도체 소자가 기가(Giga)급 이상으로 초고집적화된 메모리 소자에는 저장전극 하부의 박막을 제조하기 위한 감광막 마스크의 형성 시 후속공정을 고려해야 한다.
감광막패턴의 쓰러짐 현상은 크게 두 가지 현상으로 나타나는데, 그 첫 번째는 감광막패턴과 반도체기판 간의 접착력(adhesion)이 약하여 감광막패턴이 반도체기판으로부터 떨어져 나가는 것(peeling)이고, 두 번째는 감광막패턴 자체가 물리적으로 단단하지 못하여 패턴이 휘어지거나 부러지는 것이다.
상기와 같은 감광막패턴의 쓰러짐 현상은 반도체소자의 집적도가 높아질수록 더욱 증가된다. 이는 감광막패턴의 종횡비(aspect ratio)가 커질수록 감광막패턴 간의 간격이 좁아지기 때문이다.
또한, 습식 현상 공정(wet development process)은 먼저 현상액을 이용하여 감광막을 처리하고, 초순수(deionized water)로 세척한 다음, 웨이퍼를 고속으로 회전시키는 스핀 드라이(spin dry)방법으로 건조시키는 단계로 진행되는데, 상기 건조공정이 시작되는 순간에 감광막패턴의 쓰러짐 현상이 발생하게 된다.
이때, 상기 감광막패턴의 쓰러짐 현상은 패턴 간에 채워져 있던 초순수가 스핀 드라이 공정이 시작되면서 갑자기 증발하는 순간에 패턴과 패턴 사이의 간격의 중심부 쪽으로 인력이 작용하기 때문이며, 그 결과 감광막패턴 중에서 인력을 견디지 못한 경우 쓰러지게 된다.
그리고, 감광막패턴 사이에 간격이 중심부 쪽으로 거리와 압력의 크기는 초순수의 표면장력과 감광막패턴의 종횡비에 비례하고, 감광막패턴 사이에서 초순순의 표면에 형성되는 곡면의 반지름에 반비례한다.
건식 현상 공정은 습식 현상 공정에 비하여 감광막패턴의 쓰러짐 현상 측면에서 유리하다. 왜냐하면, 습식 현상 공정에서 감광막패턴의 쓰러짐이 발생되는 종횡비에서도 건식 현상 공정에서는 감광막패턴의 쓰러짐 현상이 발생하지 않기 때문이다. 하지만, 종횡비가 높아짐에 따라서 건식 현상 공정에서도 감광막패턴의 쓰러짐 현상이 발견되었다.
또한, 상기 건식 현상 공정에서는 감광막패턴이 떨어져 나가는 현상보다는 주로 감광막패턴이 구부러지거나 휘어지는 양상으로 나타났다. 이는 건식 현상 공정에서는 건식 현상 공정이 진행된 후에 대기 중으로 웨이퍼가 노출될 때에 대기 중의 수분이 감광막패턴의 표면에 응집되고, 이로 인하여 감광막패턴이 휘어지게 되는 문제점이 발생하게 된다.
도 1 은 종래의 반도체 소자의 미세패턴을 나타내는 사진으로서, 반도체 기판 상에 형성된 감광막패턴이 고정되지 못하여 구부러지거나 부러진 상태를 나타낸다.
상기와 같이 습식현상공정으로 감광막패턴을 형성하는 것보다 건식현상공정으로 감광막패턴을 형성하는 경우가 감광막패턴의 쓰러짐 현상에 대하여 유리하지만, 건식현상공정 시 웨이퍼를 대기 중으로 노출시키는 경우 대기중의 수분이 감광막패턴의 응집되는 것도 감광막패턴을 구부러뜨리는 문제점이 된다.
이에, 본 발명은 상기한 문제점을 해결하기 위한 것으로, 실릴레이션 방법을 이용하여 감광막패턴을 형성하는 경우 감광막의 실릴레이션된 부분에 이온을 주입하거나 E-빔으로 큐어링하여 경화시킴으로써 건식현상공정 시 감광막패턴이 구부러지거나 떨어져나가는 것을 방지하여 감광막패턴의 재현성을 향상시키는 반도체 소자의 미세패턴 제조방법을 제공하는데 그 목적이 있다.
도 1 은 종래 기술에 따른 반도체 소자의 미세패턴을 나타내는 사진.
도 2 는 본 발명에 따라 형성된 반도체소자의 미세패턴을 나타내는 사진.
이상의 목적을 달성하기 위하여 본 발명에 따른 반도체소자의 저장전극 형성방법은,
반도체 기판 상부에 피식각층을 형성하는 공정과,
상기 피식각층의 표면을 HMDS(hexamethyldisilazane)용액으로 기상 처리하는 공정과,
상기 피식각층 상부에 실릴레이션용 감광막을 도포하고, 소프트베이크공정을 실시하여 상기 감광막 내의 용제를 증발시키는 공정과,
상기 감광막을 패턴으로 예정되는 부분을 노출시키는 노광마스크를 사용하여 노광시키는 공정과,
상기 노광된 감광막을 프리 실릴레이션 베이크한 후 실릴레이션 에이젼트를 이용하여 상기 감광막의 노광된 부분을 실릴레이션시키는 공정과,
상기 감광막의 실릴레이션된 부분에 이온을 주입시켜 경화시키는 공정과,
상기 감광막을 O2플라즈마로 건식현상하여 감광막패턴을 형성하는 공정을 구비하는 것을 제1특징으로 한다.
또한, 이상의 목적을 달성하기 위하여 본 발명에 따른 반도체소자의 저장전극 형성방법은,
반도체 기판 상부에 피식각층을 형성하는 공정과,
상기 피식각층의 표면을 HMDS(hexamethyldisilazane)용액으로 기상 처리하는 공정과,
상기 피식각층 상부에 실릴레이션용 감광막을 도포하고, 소프트베이크공정을 실시하여 상기 감광막 내의 용제를 증발시키는 공정과,
상기 감광막을 패턴으로 예정되는 부분을 노출시키는 노광마스크를 사용하여 노광시키는 공정과,
상기 노광된 감광막을 프리 실릴레이션 베이크한 후 실릴레이션 에이젼트를 이용하여 상기 감광막의 노광된 부분을 실릴레이션시키는 공정과,
상기 감광막의 실릴레이션된 부분을 E-빔으로 큐어링하여 경화시키는 공정과,
상기 감광막을 O2플라즈마로 건식현상하여 감광막패턴을 형성하는 공정을 구비하는 것을 제2특징으로 한다.
이하, 첨부된 도면을 참고로 하여 본 발명에 대하여 상세히 설명하기로 한다.
도 2 는 본 발명에 따라 형성된 반도체소자의 미세패턴을 나타내는 사진이다.
먼저, 반도체기판(도시안됨) 상부에 피식각층(도시안됨)을 형성한다.
다음, 상기 피식각층의 표면을 에이치.엠.디.에스(hexamethyldisilazane 이하, HMDS)으로 기상처리하여 후속공정으로 형성될 감광막과의 접착력을 증진시킨다.
그 다음, 상기 피식각층 상부에 실릴레이션용 감광막을 2000 ∼ 12000Å 두께로 도포한다.
다음, 소프트베이크공정을 실시하여 상기 실릴레이션용 감광막 내의 용제를 증발시킨다. 상기 소프트베이크공정은 80 ∼ 250℃의 온도에서 10 ∼ 300초간 실시하되, 바람직하게는 120℃의 온도에서 90초간 실시한다.
다음, 상기 실릴레이션용 감광막을 패턴으로 예정되는 부분을 노출시키는 노광마스크를 이용하여 노광시킨다. 이때, 상기 노광공정은 I-라인, KrF, ArF, 157㎚, EUV, X-선 및 E-빔으로 이루어지는 군에서 임의로 선택되는 하나의 노광기를 이용하여 실시된다.
다음, 상기 노광된 실릴레이션용 감광막을 프리 실릴레이션 베이크(pre silylation bake)하되, 상기 프리 실릴레이션 베이크공정은 70 ∼ 200℃의 온도에서 60 ∼ 350초간 실시한다.
그 다음, 실릴레이션 에이젼트(silylation agent)를 이용하여 상기 실릴레이션용 감광막의 노광된 부분을 실릴레이션시킨다. 이때, 상기 실릴레이공정은 120℃의 온도에서 210초간 실시하고, 상기 실릴레이션 에이젼트는 TMDS (1,1,3,3-tetramethyl disilazane), TMSDMA (n,n-dimethylamine-trimethylsilane), TMSDEA (n,n-diethylaminotrimethyl-amine), B[DMA]DS (bis(dimethylamino)dimthylsilane) 및 B[DMA]MS (bis(dimethylamino)methylsilane)으로 이루어지는 군에서 임의로 선택되는 하나가 사용된다.
다음, 상기 감광막에서 실릴레이션된 부분을 경화시켜 후속 건식현상공정 후 감광막패턴이 구부러지거나 떨어져나가는 것을 방지한다.
이때, 상기 실릴레이션된 부분을 경화시키는 방법으로는 상기 실릴레이션된 부분에 이온을 주입하거나, E-빔으로 큐어링하는 방법이 있다.
상기 이온주입공정은 Ar, He, Ne 및 As로 이루어지는 군에서 임의로 선택되는 하나의 이온을 20 ∼ 60keV의 이온주입에너지를 가하여 감광막의 실릴레이션된 부분에 주입하는 방법이다.
그리고, 상기 E-빔으로 큐어링하는 방법은 도즈를 500 ∼ 4000μC/㎠로 하여 실시한다.
그 다음, 건식현상공정을 실시하여 감광막패턴을 형성하되, 상기 건식현상공정은 O2또는 SO2/O2혼합가스를 이용하여 실시하거나, C2F6/O2혼합가스와 O2/SO2혼합가스를 이용하여 2단계로 실시할 수 있다.
상기한 바와 같이 본 발명에 따르면, 실릴레이션방법을 이용하여 감광막패턴을 형성하는 경우 감광막의 노광된 부분을 실릴레이션시키고, 상기 실릴레이션된 부분을 이온주입공정 또는 E-빔 큐어링(curing)공정으로 경화시킨 다음, 건식현상하여 감광막패턴을 형성함으로써 상기 건식현상공정 시 구부러지거나 휘어지는 현상을 방지하고, 그로 인하여 0.10㎛ 이하의 미세패턴 형성을 가능하게 하고, 해상도 및 초점심도를 향상시켜 증가시켜 소자의 재현성을 향상시키는 효과가 있다.

Claims (10)

  1. 반도체 기판 상부에 피식각층을 형성하는 공정과,
    상기 피식각층의 표면을 HMDS(hexamethyldisilazane)용액으로 기상 처리하는 공정과,
    상기 피식각층 상부에 실릴레이션용 감광막을 도포하고, 소프트베이크공정을 실시하여 상기 감광막 내의 용제를 증발시키는 공정과,
    상기 감광막을 패턴으로 예정되는 부분을 노출시키는 노광마스크를 사용하여 노광시키는 공정과,
    상기 노광된 감광막을 프리 실릴레이션 베이크한 후 실릴레이션 에이젼트를 이용하여 상기 감광막의 노광된 부분을 실릴레이션시키는 공정과,
    상기 감광막의 실릴레이션된 부분에 이온을 주입시켜 경화시키는 공정과,
    상기 감광막을 O2플라즈마로 건식현상하여 감광막패턴을 형성하는 공정을 구비하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  2. 제 1 항에 있어서,
    상기 소프트베이크공정은 80 ∼ 250℃의 온도에서 10 ∼ 300초간 실시하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  3. 제 1 항에 있어서,
    상기 감광막은 2000 ∼ 12000Å 두께로 형성하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  4. 제 1 항에 있어서,
    상기 노광공정은 I-라인, KrF, ArF, 157㎚, EUV, X-선 및 E-빔으로 이루어지는 군에서 임의로 선택되는 하나의 노광기를 이용하여 실시하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  5. 제 1 항에 있어서,
    상기 실릴레이션 에이젼트는 TMDS (1,1,3,3-tetramethyl disilazane), TMSDMA (n,n-dimethylamine-trimethylsilane), TMSDEA (n,n-diethylaminotrimethyl-amine), B[DMA]DS (bis(dimethylamino)dimthylsilane) 및 B[DMA]MS (bis(dimethylamino)methylsilane)으로 이루어지는 군에서 임의로 선택되는 하나가 사용되는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  6. 제 1 항에 있어서,
    상기 프리 실릴레이션 베이크공정은 70 ∼ 200℃의 온도에서 60 ∼ 350초간 실시하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  7. 제 1 항에 있어서,
    상기 이온을 주입하는 공정은 Ar, He, Ne 및 As로 이루어지는 군에서 임의로 선택되는 하나의 이온을 20 ∼ 60keV의 이온주입에너지를 가하여 감광막의 실릴레이션된 부분에 주입하여 실시되는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  8. 제 1 항에 있어서,
    상기 건식현상공정은 O2또는 SO2/O2혼합가스를 이용하여 실시되거나, C2F6/O2혼합가스와 SO2/O2혼합가스를 이용하여 2단계로 실시되는 것을 특징으로 하는 반도체소자의 미세패턴 제조방법.
  9. 반도체 기판 상부에 피식각층을 형성하는 공정과,
    상기 피식각층의 표면을 HMDS(hexamethyldisilazane)용액으로 기상 처리하는 공정과,
    상기 피식각층 상부에 실릴레이션용 감광막을 도포하고, 소프트베이크공정을 실시하여 상기 감광막 내의 용제를 증발시키는 공정과,
    상기 감광막을 패턴으로 예정되는 부분을 노출시키는 노광마스크를 사용하여 노광시키는 공정과,
    상기 노광된 감광막을 프리 실릴레이션 베이크한 후 실릴레이션 에이젼트를이용하여 상기 감광막의 노광된 부분을 실릴레이션시키는 공정과,
    상기 감광막의 실릴레이션된 부분을 E-빔으로 큐어링하여 경화시키는 공정과,
    상기 감광막을 O2플라즈마로 건식현상하여 감광막패턴을 형성하는 공정을 구비하는 것을 특징으로 하는 반도체 소자의 미세패턴 제조방법.
  10. 제 1 항에 있어서,
    상기 E-빔으로 큐어링하는 방법은 도즈를 500 ∼ 4000μC/㎠으로 하여 실시하는 것을 특징으로 하는 반도체소자의 미세패턴 제조방법.
KR1020000034600A 2000-06-22 2000-06-22 반도체 소자의 미세패턴 제조방법 KR20020000951A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000034600A KR20020000951A (ko) 2000-06-22 2000-06-22 반도체 소자의 미세패턴 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000034600A KR20020000951A (ko) 2000-06-22 2000-06-22 반도체 소자의 미세패턴 제조방법

Publications (1)

Publication Number Publication Date
KR20020000951A true KR20020000951A (ko) 2002-01-09

Family

ID=19673328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000034600A KR20020000951A (ko) 2000-06-22 2000-06-22 반도체 소자의 미세패턴 제조방법

Country Status (1)

Country Link
KR (1) KR20020000951A (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100709145B1 (ko) * 2007-02-09 2007-04-18 (주) 나라기술단 방전접지장치
KR101119157B1 (ko) * 2008-06-27 2012-03-20 주식회사 하이닉스반도체 반도체 소자의 미세 패턴 형성 방법
KR20220130392A (ko) 2021-03-18 2022-09-27 주식회사 한국가스기술공사 Lng 공급시스템의 이송공정 제어방법
KR20220130393A (ko) 2021-03-18 2022-09-27 주식회사 한국가스기술공사 Lng 공급시스템의 bog 운전 제어방법
KR20220144051A (ko) 2021-04-19 2022-10-26 주식회사 한국가스기술공사 Lng 공급시스템의 hmi 운영구조
KR20220144419A (ko) 2021-04-19 2022-10-27 주식회사 한국가스기술공사 Lng 공급시스템의 설비관리 시스템 운영구조

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491047A (en) * 1993-06-03 1996-02-13 Kim; Hyeong Soo Method of removing a silylated or germanium implanted photoresist
JPH1069096A (ja) * 1996-06-27 1998-03-10 Hyundai Electron Ind Co Ltd シリレーション用レジストパターン形成方法
KR19990010363A (ko) * 1997-07-16 1999-02-18 문정환 반도체 소자의 포토공정방법
KR19990012973A (ko) * 1997-07-31 1999-02-25 윤종용 모니터용 광검출기 일체형 표면광 레이저장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491047A (en) * 1993-06-03 1996-02-13 Kim; Hyeong Soo Method of removing a silylated or germanium implanted photoresist
JPH1069096A (ja) * 1996-06-27 1998-03-10 Hyundai Electron Ind Co Ltd シリレーション用レジストパターン形成方法
KR19990010363A (ko) * 1997-07-16 1999-02-18 문정환 반도체 소자의 포토공정방법
KR19990012973A (ko) * 1997-07-31 1999-02-25 윤종용 모니터용 광검출기 일체형 표면광 레이저장치

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100709145B1 (ko) * 2007-02-09 2007-04-18 (주) 나라기술단 방전접지장치
KR101119157B1 (ko) * 2008-06-27 2012-03-20 주식회사 하이닉스반도체 반도체 소자의 미세 패턴 형성 방법
KR20220130392A (ko) 2021-03-18 2022-09-27 주식회사 한국가스기술공사 Lng 공급시스템의 이송공정 제어방법
KR20220130393A (ko) 2021-03-18 2022-09-27 주식회사 한국가스기술공사 Lng 공급시스템의 bog 운전 제어방법
KR20220144051A (ko) 2021-04-19 2022-10-26 주식회사 한국가스기술공사 Lng 공급시스템의 hmi 운영구조
KR20220144419A (ko) 2021-04-19 2022-10-27 주식회사 한국가스기술공사 Lng 공급시스템의 설비관리 시스템 운영구조

Similar Documents

Publication Publication Date Title
KR100620651B1 (ko) 반도체 소자의 미세패턴 제조방법
US8956981B2 (en) Methods of eliminating pattern collapse on photoresist patterns
KR100811431B1 (ko) 반도체 소자의 제조 방법
US6486074B1 (en) Methods of masking and etching a semiconductor substrate, and ion implant lithography methods of processing a semiconductor substrate
US7341939B2 (en) Method for patterning micro features by using developable bottom anti-reflection coating
JP2004527113A (ja) 現像済みフォトレジスト層をすすぐための方法および蒸発性の溶液
US7611825B2 (en) Photolithography method to prevent photoresist pattern collapse
KR20020000951A (ko) 반도체 소자의 미세패턴 제조방법
KR100415091B1 (ko) 미세패턴 형성 방법
JP2000315684A (ja) エッチング方法
JP2010156819A (ja) 半導体装置の製造方法
KR20090070686A (ko) 반도체 소자의 형성 방법
JPS6343320A (ja) 半導体装置の製造方法
CN113539794B (zh) 半导体结构及其制备方法
KR19980084124A (ko) 반도체소자의 미세패턴 형성방법
JP3660280B2 (ja) 微細レジストパターンの形成方法
KR100359787B1 (ko) 패턴 형성 방법
JP3036500B2 (ja) フォトレジストパターン形成方法及び半導体基板
JP2004078119A (ja) 半導体装置の製造方法
KR950014944B1 (ko) 감광막패턴 형성방법
KR100471345B1 (ko) 반도체 소자의 마스크 패턴 형성 방법
JPH06283414A (ja) レジストパターン形成方法
KR20060054681A (ko) 포토레지스트 패턴 및 박막 패턴 형성방법
KR19990066582A (ko) Peb 시간 조절에 의한 미세패턴 형성방법
KR19980050143A (ko) 반도체 소자의 미세패턴 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E801 Decision on dismissal of amendment
E601 Decision to refuse application