KR20010020468A - 순차적으로 적층된 집적회로 패키지 - Google Patents

순차적으로 적층된 집적회로 패키지 Download PDF

Info

Publication number
KR20010020468A
KR20010020468A KR1019997012024A KR19997012024A KR20010020468A KR 20010020468 A KR20010020468 A KR 20010020468A KR 1019997012024 A KR1019997012024 A KR 1019997012024A KR 19997012024 A KR19997012024 A KR 19997012024A KR 20010020468 A KR20010020468 A KR 20010020468A
Authority
KR
South Korea
Prior art keywords
layer
metal core
substrate package
circuit
cavity
Prior art date
Application number
KR1019997012024A
Other languages
English (en)
Inventor
카스트로아브람엠.
카스트로아론알.
Original Assignee
서브스트레이트 테크놀로지즈 인코퍼레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서브스트레이트 테크놀로지즈 인코퍼레이티드 filed Critical 서브스트레이트 테크놀로지즈 인코퍼레이티드
Publication of KR20010020468A publication Critical patent/KR20010020468A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • H01L2224/854Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/85438Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/85444Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01061Promethium [Pm]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

향상된 볼 그리드 어레이 기판 패키지 및 그의 제조방법, 여기서 기판 패키지는 제 1 면, 및 제 1 면과 대향하는 제 2 면을 갖는 금속코어(204)를 포함한다. 금속코어(204)는 적어도 하나의 집적회로(202)가 위치되어 있는 적어도 하나의 공동을 더 포함한다. 절연체층은 금속코어의 제 1 면에 고정되어 있고, 적어도 하나의 다이 공동이 형성되어 있다. 그 후, 전도성 시드층(218)은 금속코어의 제 1 면, 절연체층의 노출된 부분에 화학적으로 성막된다. 전도성 시드층에 인접하여, 회로는 제 1 회로패턴내에 전기분해에 의해서 선택적으로 형성된다.

Description

순차적으로 적층된 집적회로 패키지{SEQUENTIALLY BUILT INTEGRATED CIRCUIT PACKAGE}
수세대의 집적회로 패키지가 집적회로를 장착하는데 사용되었다. 최근, 볼 그리드 어레이 기판 패키지로 알려진 상기 한 세대의 개발은 집적회로 패키지의 이전 세대보다 수개의 이점을 가진다. 종래의 집적회로 패키지는 세라믹 및 금속 패키징을 포함하며, 각각은 제조하기가 어렵고 비싸다. 일반적으로 볼 그리드 어레이 기판 패키지에 관한 이점은: (1) 집적회로 패키지의 외부 에지와 패키지 리드선과의 루트가 필요없고; (2) 동일 인쇄회로기판에 장착된 더 작은 패키지 및 더 밀집한 공간의 패키지가 가능하며; (3) 전기적 수행을 향상시키도록 상호접속 길이를 짧게 하는 것을 포함한다.
볼 그리드 어레이 기판 패키지는 향상된 볼 그리드 어레이 또는 마이크로 볼 그리드 어레이로 추가로 분류된다. 마이크로 볼 그리드 어레이는 상대적으로 적은 수의 입력 및 출력을 갖는 집적회로에 전형적으로 사용된다. 상기 집적칩은 다양한 메모리 칩을 포함한다. 마이크로 볼 그리드 어레이는 집적칩의 것과 유사한 차원을 갖는 단일층의 테이프로서 전형적으로 구성된다.
향상된 볼 그리드 어레이는 3 와트 이상을 생성하거나 상대적 많은 수의 입력 및 출력을 갖는 집적회로에 사용된다. 상대적으로 많은 입력 및 출력의 수는 300 내지 1000 범위에 있다. 향상된 볼 그리드 어레이와 결합하여 사용되는 집적회로는 일반적으로 디지털 신호 프로세서 또는 마이크로프로세서인 특수 집적회로의 응용이다.
향상된 볼 그리드 어레이 패키지의 실시예는 아래 간단히 설명되어 있고, 미특허 5,583,378에 개시되어 있다. '378은 Marrs 등에 의해 1996년 12월 10일에 발행되었고, Amkor Electronics, Inc.에게 특허권이 있다.
도 1 을 참조로, 향상된 볼 그리드 어레이 패키지(100), 집적회로(102), 및 열전도체(104)의 단면도가 도시되어 있고 '378에 모두 개시되어 있다. 전형적으로 열전도체(104)는 향상된 볼 그리드 어레이 패키지(100)의 전체외부면을 덮은 구리박층(즉, 0.127 내지 0.254 밀리미터 두께)이다.
열전도체(104)는 접착제층(108)에 의해서 상호접속 기판(106)에 접착되어 있다. 상호접속기판(106)은 집적회로(102)가 위치된 웰영역(110)을 갖는 다층 프린트회로기판 라미네이트이다. 집적회로(102)는 열전도체(104)면에 직접 접착될 수 있거나, 그 사이에 위치된 선택적인 접착제층(112)을 가질 수 있다. 대안적으로 상호접속 기판(106)은 공지방법으로 제조된 적어도 하나의 절연체층(114) 및 적어도 하나의 전도성 트래이스 층(116)으로 구성된다. 복수의 절연체층(114) 및 전도성 트래이스 층(116)은 집적회로(102)의 타입, 전기 설계의 필요, 및 필요한 복수의 회로 상호접속에 영향을 준다. 복수의 절연체층(114) 및 전도성 트래이스 층(116)은 에폭시층과 함께 라미네이트되어 있다. 전도성 바이어 또는 도금된 스루-홀(118)은 구멍뚫리거나 레이저 어블레이션된 다음, 다중 전도성 트래이스 층 (116)사이의 전기적 접속을 위한 전도체를 형성하기 위해서 도금된다.
솔더마스크층(120)은 최상단 전도성 트래이스 층(116)상에 적용되고 절연체 역활을 한다. 솔더마스크층(120)은 솔더마스크층(120)안의 선택 개구를 만듦으로써 형성된 복수의 전기접점(122)을 추가로 포함한다. 전형적으로 전기접점(122)은 니켈 및 금으로 도금되고 집적회로(102)에 전기적으로 접속된다. 전기접점(122)과 집적회로(102)사이의 접속은, 전도성 바이어(118)에 의해서 다양한 전도성 트래이스 층(116)에 접속된 전기접점에서 시작한 후, 복수의 본딩 와이어(124)가 전도성 트래이스 층을 집적회로에 접속한다.
복수의 솔더볼(126)은 전기접점(122)에 접착되어, 향상된 볼 그리드 어레이 패키지(100)가 인쇄회로 마더보드(도시생략)와 같은 더 큰 전자시스템과 전기적으로 통할 수 있게 된다.
이전에 설명된 바와 같이, 집적회로(102)는 캡슐화 절연물질(128)을 가지고 소정의 레벨로 채워진 웰 영역(110)내에 위치된다. 캡슐화 절연물질(128)은 전형적으로 집적회로(102) 및 복수의 본딩 와이어(124)를 외부환경으로부터 보호하는 역활의 에폭시계 플라스틱 수지이다.
유리 보강 에폭시 라미네이트가 상호접속 기판(106)에 사용되기 때문에, 현재의 향상된 볼 그리드 어레이 패키지(100)는 낮은 수율 및 높은 제조비용이라는 단점을 갖는다. 추가로, 현재의 향상된 볼 그리드 어레이 패키지(100)는 제조공정동안에 열뒤틀림, 외견상결함, 및 니켈 및 금을 전기접점(122)상에 적용시 신뢰성없는 등의 문제를 매우 일으키기 쉽다.
더욱이, 전기접점(122)에 니켈 및 금의 적용은 상호접속 기판(106) 외부에 위치된 상당한 공간을 사용하는 버싱(bussing) 네트워크를 요구한다. 버싱 네트워크는 또한 솔더 볼(126)이 금으로 코팅되는 것을 요구하며, 여기서 향상된 볼 그리드 어레이(100)를 전형적으로 구리로 제조된 접속부를 갖는 인쇄회로 마더보드에 접속할 때, 종류가 같지 않은 금속을 사용하면 문제가 발생할 수 있다.
따라서, 순차적인 적층기술을 사용하는 제조공정에 의해 구성되는 새로운 세대의 볼 그리드 어레이 기판 패키지가 요구된다. 또한 적어도 하나의 집적회로를, 볼 그리드 어레이 기판 패키지의 금속코어내에 형성된 대응 공동내에 위치킬 필요가 있다. 본 발명의 볼 그리드 어레이 기판 패키지는 이러한 요구 등을 해결할 수 있다.
본 발명은 집적회로 패키지에 관한 것이고, 더 특별하게는 순차적으로 적층되고 적어도 하나의 집적회로를 수용하는 볼 그리드 어레이 기판 패키지에 관한 것이다.
여기에 있는 첨부도면의 결합과 다음의 상세한 설명에 의해서 본 발명은 더욱 철저하게 이해될 것이다.
도 1은 얇은 열전도체를 갖는 향상된 볼 그리드 어레이 기판을 설명하는 종래기술의 단면도,
도 2a 내지 2o는 본 발명의 볼 그리드 어레이 기판 패키지와 연관된 다양한 구조레벨의 단면도,
도 3은 다층회로를 갖는 기판 패키지의 단면도,
도 4는 본 발명의 본딩영역 및 패턴도금회로의 평면도,
도 5는 솔더마스크층의 평면도,
도 6은 단일화전의 1 시트의 기판 패키지의 투시도, 및
도 7은 본 발명의 볼 그리드 어레이 기판 패키지의 대안으로 형성된 것의 단면도.
(발명의 개요)
본 발명은 볼 그리드 어레이 및 그의 제조방법 사용에 적절한 향상된 기판 패키지이고, 여기에서 기판 패키지는 제 1 면, 및 제 1 면에 대향한 제 2 면을 갖는 금속코어를 포함한다. 추가로 금속코어는 적어도 하나의 집적회로가 위치되어 있는 적어도 하나의 공동을 포함한다. 절연체층은 금속코어의 제 1 면에 고정되어 있고, 그 안에 형성된 다이 공동을 포함한다. 따라서, 전도성 시드층은 금속코어의 제 1 면 및 절연체층의 노출부분에 화학적으로 성막된다. 전도성 시드층에 인접하여, 회로는 제 1 회로 패턴내에 전기분해에 의해서 선택적으로 형성된다. 전기저항성의 솔더마스크층은 절연체층 및 회로에 배치될 수 있다.
본 발명의 제 1 태양에 따라서, 제 1 면은 절연체층이 접착제 없이도 코어에 직접 접착되도록 하는 접착강화 전기전도성 표면층을 갖는다.
본 발명의 제 2 태양에 따라서, 절연체층은 금속코어의 바깥주변의 적어도 일부분을 따라 위치된 외부 오목에지, 및/또는 상기 공동의 바깥주변의 적어도 일부분을 따라 위치된 내부 오목에지를 갖는다. 각 경우에서, 오목에지는 솔더마스크층에 의해 덮여지고 이것에 의해 수분침입으로부터 보호된다.
추가로, 본 발명의 기판 패키지는 솔더마스크층 및 유전체층의 두께를 통하여 뻗어있는 바이어 또는 스루-홀, 및 솔더마스크층의 외부면으로부터 접착강화층의 상단면까지 바이어를 통하여 뻗어있는 전도체를 추가로 포함하고, 이것에 의해서 금속코어는 랜드를 통하여 접지될 수 있다.
본 발명에 따라서, 순차적인 적층기술을 사용하여 제조된 볼 그리드 어레이 기판 패키지가 제공된다. 또한 본 발명에 따라서, 회로의 일부분상에 전기분해에 의해서 선택적으로 형성된 본딩영역을 갖는 볼 그리드 어레이 기판 패키지가 제공된다. 본 발명에 따라서, 전도성 시드층을 제거하기 위해 차별적 에칭공정을 사용한 볼 그리드 어레이 기판 패키지가 추가로 제공된다. 추가로, 본 발명에 따라서, 소정의 영역에서 니켈로 된 내층과 금으로 된 외층으로 선택적으로 형성된 본딩영역을 갖는 볼 그리드 어레이 기판 패키지가 제공된다.
본 발명에 따라서, 볼 그리드 어레이 기판을 제조하는 공정은 접착강화제로 금속코어의 제 1 면을 산화하는 단계, 절연체를 금속코어의 제 1 면에 적용하는 단계, 금속코어의 제 1 면의 적어도 일부분이 노출되도록 적어도 하나의 다이공동을 절연체내에 만드는 단계, 전도성 시드층을 절연체층의 노출된 부분, 및 금속코어의 제 1 면의 적어도 노출된 일부분에 금속화하는 단계, 및 회로를 전기분해에 의해서 형성하는 단계를 포함한다. 본 발명에 의해 제공된 제조향상은 접착제의 사용없이 순차적인 층을 전기분해에 의해서 형성하는 단계, 및 회로를 시드층상에 형성하기에 충분한 두께로 시드층을 적용한 후, 회로가 형성된 후에 시드층을 제거하는 세미-에디티브 금속화 기술을 추가로 포함한다. 본 발명의 이러한 태양 또는 다른 태양은 다음의 상세한 설명에서 설명될 것이다.
(도면의 상세한 설명)
도면을 참조로, 수개의 도면전반에 걸쳐, 동일 부분은 동일번호를 나타내고, 본 발명에 따라서 볼 그리드 어레이 기판 패키지(200)(도 3)가 개시된다.
비록 포토-이미징 기술을 사용하여 제조된 기판 패키지(200)의 바람직한 실시예가 개시되었어도, 당업자는 상기 제조공정이 다양한 순차적인 적층기술의 많은 활용중의 단지 하나에 불과함을 알 것이다. 다른 순차적인 적층기술은 레이저 어블레이션 및 플라즈마 에칭을 포함한다. 따라서, 개시된 기판 패키지(200)는 제한된 방식으로 구성되는 것이 아니다.
도 2a 내지 2o는 기판 패키지(200)와 연관된 다양한 구조레벨의 단면도를 도시하며, 도 2a는 시작레벨을 설명하고, 도 2o는 구조의 최종레벨을 설명한다; 그러나 도 2m에 설명된 레벨은 이미 완성된 구조로 생각할 수 있다.
도 2a를 참조로, 제 2 면(208)과 대향한 제 1 면(206)을 갖는 금속코어(204)가 설명되어 있다. 금속코어(204)의 제 1 면(206)은 접착강화제의 역활을 하는 환원 구리 산화물 또는 알루미늄 산화물과 같은 산화물(210)로 처리된다. 대안적으로, 코어(204) 상단면은 절연체층이 잘 접착하는 표면층을 제공하기 위해서 기계적으로 거칠게 되거나, 예를 들면 제트-스크럽된, 화학적으로 마이크로-에칭될 수 있다. 이상적으로, 표면강화층은 이것을 통해 코어(204)가 접지될 수 있도록 전기전도성이며, 따라서, 종래의 접착제가 없다. 그레인 크기를 최소화함과 동시에 표면적을 최대화하는 접착강화 표면층이 가장 바람직하다.
금속코어(204)는 대략 0.75mm 두께를 갖고, 구리와 같은 전기전도성 금속으로 구성되는 것이 바람직하다. 그러나, 다른 금속과 다른 차원을 갖는 것도 가능하다. 금속코어(204)는 기판 패키지(200)에 구조적 짜임새를 제공할 뿐만아니라, 열방열판, 및 전자기간섭(EMI)차폐 역활을 한다.
도 2b를 참조로, 금속코어(204)의 제 1 면(206)에 적용된 절연체층(212)이 설명되어 있다. 절연체층(212)은 액체로서 적용되는, 포토이미징이 가능한 폴리이미드가 바람직하다. 액체 폴리이미드의 적용후, 절연체층(212)을 응고시키기 위해서 열을 가한다. 대안적으로, 절연체는 고체막이 적용되는 것도 가능하며, 열을 가하여 연하게 한 다음 진공-형성되어, 종래 접착제로 된 개재층의 필요없이, 코어(204)에, 특히 이 표면상의 접착강화층에 직접 본딩된다. 졀연체층(212)은 일반적으로 기판 패키지(200) 전체 두께의 1/16보다 작은 0.002″의 경화두께를 갖는다.
아래 테이블은 폴리이미드로 제조된 절연체층(212)과 연관된 예시적 특성을 세트하였다. 비록 절연체층(212)은 폴리이미드계이고, 유리 보강 B-스테이지 에폭시 물질보다 수분흡수가 더 큰 경향이 있지만, 폴리이미드 절연체층(212)은 종래 향상된 볼 그리드 어레이 기판 패키지에 공통으로 사용된 에폭시 물질만큼 열뒤틀림이 적다. 또한 절연체층(212)의 얇은 성질은 절연체층의 에지 및/또는 내부 에지가 오목하게 된 후, 포텐셜경로의 수분침입을 최소화하기 위해 솔더마스크(232)(도 3의 오른쪽을 볼것)로 캡슐화된다. 도 7은 양쪽 에지상의 더 넓은 솔더마스크(232)의 오버랩을 가진 실시예를 설명한다.
솔더마스크(232)는 낮은 아크릴 함유량을 갖는 Ciby-Geigy Probimer 52와 같은 전기저항성 아크릴계 에폭시로 만들어지는 것이 바람직하다. 이것은 낮은 취성 및 높은 가요성을 제공하여, 열 와이어 밴딩과 같은 후속공정동안에, 기판 패키지의 실패가 없다.
오목에지나 내부오목에지는 포토리소그래피나 이와 유사한 공정에 의해서 형성될 수 있다. 오목에지나 내부오목에지는, 단일 및/또는 다층기판 패키지(200)내에 또한 형성될 수 있다.
도 2c를 참조로, 절연체층(212)내에 형성된 다이 공동(216) 및 한 쌍의 바이어(214)를 갖는 절연체층(212)이 설명되어 있다. 적용에 따라서, 임의 개수의 바이어(214) 또는 다이 공동(216;큰 바이어)이 형성될 수 있다. 바이어(214) 및 다이 공동(216)에 사용되는 바람직한 공정은 포토리소그래피이다. 포토리소그래피 공정은 패턴을 절연체층(212) 표면에 포토리소그래피 전사하는 것을 포함하고, 그 후 패턴은 바이어(214) 및 다이 공동(216)을 형성하기 위해 현상된다. 종래 패키지의 라미네이트층 형성과 비교할 때, 바이어(214) 및 다이 공동(216)을 형성하기 위해서 절연체층(212)을 오목하게 하는 동일한 포토데피니션 작동을 사용함으로써, 피절삭성 및 신뢰성의 상당한 향상이 제공된다.
도 2d를 참조로, 절연체층이 활성화되고, 절연체층(212) 및 산화물층(210)의 표면에 접착되는 전도성 시드층(128)이 설명되어 있다. 전도성 시드층(218)의 성공적인 적용은 일반적으로 필강도, 및 전도성 시드층의 일관된 도금분포에 의해 결정된다. 필강도는 전도성 시드층(218)이 절연체층(212)에 얼마나 잘 접착되었는가를 나타내는 양이다. 필강도는, 예를 들면 6 내지 7 lbs/sq.in.의 범위안에 있는 것이 적절하다.
전도성 시드층(218)은 무전해공정 또는 직접 도금공정에 의해 적용될 수 있고, 각 공정은 구리 훌래쉬와 연결되어 있다. 매우 얇은(예를 들면 10 내지 100 옹스트롬) 팔라듐층이 먼저 놓여진 후, 상당히 두꺼운 구리 층이 놓여진다. 전도성 시드층(218)은 차별적 에칭공정동안에 균일한 방식으로 제거되기 때문에 상당히 일관된 금속도금이 필요하며, 도 2i를 참조로 뒤에 설명된다. 전도성 시드층(218)은 대략 5±0.5μm의 두께를 갖는 것이 바람직하다.
도 2e를 참조로, 전도성 시드층(218)상에 형성 접착된 제 1 회로패턴(220)이 설명되어 있다. 제 1 회로패턴(220)의 형성은 제 1 저항층(222)을 적용하는 단계, 포토-이미징을 한 후 제 1 저항층(222)을 현상하는 단계를 포함한다. 초기에, 제 1 저항층(222)은 절연체층(212) 전표면에 적용된다. 추가로 포토-이미징 단계는 소정 패턴을 제 1 저항층(222) 표면에 포토그래피 전사하는 것을 포함하고, 그 후 소정 패턴은 제 1 회로패턴(220)을 형성하기 위해서 현상된다.
도 2f를 참조로, 제 1 회로패턴(220)내에 전기분해에 의해서 형성된 회로 (224)가 설명되어 있다. 회로(224)는 구리와 같은 전기전도성 금속으로 제조되는 것이 바람직하며, 패턴 도금으로 적용될 수 있다. 전기분해공정은 전도성 시드층(218)의 사용과 존재로 인하여 가능한 것이며, 여기서 전도성 시드층은 버스나 전기전도체의 역활을 한다. 제 1 회로패턴(220) 및 회로(224)의 형성은 세미-에디티브 공정이 적용될 수 있고, 전도성 시드층(218)은 버싱 메커니즘으로서 역활을 한다. 회로(220)는 도 5를 참조로 후에 더 상세히 설명된다.
도 2g를 참조로, 제 1 회로패턴(220)상에 형성 접착된 제 2 회로패턴(226)이 설명되어 있다. 제 2 회로패턴(226)의 형성은 제 2 저항층(228)을 적용하는 단계, 포토-이미징을 한 후 제 2 저항층(228) 및 제 1 저항층(222)을 현상하는 단계를 포함한다. 초기에, 제 2 저항층(228)은 제 1 저항층(222) 전표면에 적용된다. 저항층(222,228)은, 예를 들면 Dupont Riston 드라이 필름 포토레지스트 수지로 만들어질 수 있다. 제 2 회로패턴(226)의 형성공정은 제 1 회로패턴(220)의 형성공정과 매우 유사하다.
도 2h를 참조로, 제 2 회로패턴(226)내에 전기분해에 의해서 형성된 본딩영역 또는 층(230)이 설명되어 있다. 다시 말하지만, 전기분해공정은 전도성 시드층(218)의 사용과 존재로 인하여 가능한 것이다. 본딩층(230)은 일반적으로 각 다이 공동(216) 주변둘레 및 회로(224)의 일부분상에 형성되나; 다른 루트도 가능하다. 본딩영역(230)은 일반적으로 니켈로 된 내층(231a)(도 2i) 및 금으로 된 외층(231b)(도 2i)으로 만들어진다.
도 2i를 참조로, 차별적 에칭공정 또는 마일드한 마이크로-에칭 과황산염용액의 결과가 설명되어 있고, 여기서 전도성 시드층(218), 제 1 회로패턴(220), 및 제 2 회로패턴(226)이 제거된다. 상대적으로 얇은 전도성 시드층(218)의 제거가 회로의 위치에 상당한 영향을 주는 것은 아니기 때문에, 회로(224)는 절연체층(212)상에 고정된다. 전체 기판 패키지(200)는 더욱 미세한 선분해능과, 이미지의 높은 질을 갖게 하는 차별적 에칭공정을 받는다.
차별적 에칭공정은 필수적으로 기판 패키지(200)의 무전해층과 전해층 사이에 두께를 화학적 공격을 가한다. 차별적 에칭공정은 전도성 시드층(218)이 제한된 두께를 가지기 때문에 가능하다. 공정동안에, 전도성 시드층(218)은 상당히 균일한 방식으로 제거되므로, 도금분포상태에 매우 중요하다.
도 2j를 참조로, 회로(224) 및 절연체층(212)상에 층으로 된 솔더마스크 (232)가 설명되어 있다. 솔더마스크(232)는 종래 기술에서 잘 알려진 대로, 에폭시와 같은 UV-경화가능 폴리머 절연물질로 구성되어 있다. 솔더마스크는 절연체층(212)만큼 깨끗할 필요는 없기 때문에, 다른 약간 깨끗한 수지로 만들어 질 수 있다. 바이어(214) 및 다이 공동(216)은 보통 솔더마스크(232)를 통하여 뻗어있는 클리어 경로를 갖는다. 각 바이어(214)와 연결된 클리어 경로는 경로내에 위치된 솔더랜드(233)를 갖는다. 솔더마스크(232)는 후에 도 4를 참조로 더욱 상세히 설명될 것이다.
도 2k를 참조로, 금속코어(204)내에 형성된 공동(234)이 설명되어 있다. 공동(234)의 깊이는 Z-축으로 제어되는 깊이 밀링을 갖는 표준 루팅장치를 사용함으로써 주문제조될 수 있다. 공동(234)은 기계적 및/또는 화학적 밀링으로 형성된다. 공동(234)의 전도성 측벽은 전자기간섭 차폐를 추가 제공함으로써 전기적 수행능력을 강화시키는 역활을 한다. 특정 적용에 따라서, 복수의 공동(234)이 있을 수 있다(도 3을 볼것).
도 2l을 참조로, 전기접점(238)을 경유하여 회로(224)에 접속하는 복수의 솔더볼(236) 접속부가 설명되어 있다. 복수의 홀은 솔더볼(236) 및 전기접점(238)이 배치된 솔더마스크(232)내에 포토리소그래피 또는 유사한 방법으로 형성된다. 도 4 및 5를 참조로 더욱 상세히 설명된 바와 같이, 솔더볼(236)은 회로(224)에 접속되어 있다. 솔더볼(236)의 적용은 공동(234)을 루팅하기 전에 완성될 수 있다.
도 2m을 참조로, 공동(234)내에 위치된 집적회로(202)가 설명되어 있다. 집적회로(202)는 복수의 본딩와이어(240)에 의해서 본딩영역(230)에 접속된다. 본딩와이어(240)는 전형적으로 집적회로(202)상의 특정영역을 본딩영역(230)(도 4)에 접속하는 서모소닉 본딩이다.
도 2n을 참조로, 본딩와이어(240) 및 집적회로(202)상에 적용된 전기절연성 캡슐화 물질(244)이 설명되어 있다. 캡슐화 물질(244)은 에폭시계 플라스틱 수지가 바람직하며, 집적회로(202)를 캡슐화하기 위해서 임의의 바람직한 레벨이 적용될 수 있다. 필요하다면, 캡슐화 물질(244)의 봉쇄 및 적용을 돕기 위해서 수지 댐(246) 형태의 림이 사용될 수 있다. 수지 댐(246)은 일반적으로 솔더마스크(232)상에 및 공동(234)주변둘레에 위치된다. 캡슐화물질(244)은 집적회로(202)와 본딩와이어(240)를 외부환경으로부터 보호한다.
도 2o를 참조로, 수지 댐(246)에 의해서 만들어진 개구상에 위치되어 있는 리드(lid;248)가 설명되어 있다. 리드(248)의 사용은 선택적이며, 외부환경으로부터 추가로 보호한다. 리드(248) 또는 캡슐화 물질(244)은 단독으로 사용될 수 있거나, 특정적용에 서로 영향을 주는 조합으로 사용될 수 있다.
도 3을 참조로, 다층회로(250)를 갖는 기판 패키지(200)가 설명되어 있다. 다층 회로(250)의 각 층은 차별적 에칭공정(도 2i)을 통해서 절연체층(212)(도 2b)의 적용을 포함하는 구성단계의 연속적인 반복을 포함한다. 절연체층(212)과 차별적 에칭공정을 포함하고, 그 사이에서의 공정은 아래 설명된다. 추가로, 개별적인 블라인드 바이어(256)는 절연체층(212)의 다층 레벨내에 형성되고 절연체층(212)의 다층 레벨에 다양한 깊이를 가질 수 있다. 개별적인 블라인드 바이어(256) 및/또는 바이어(214)는 다층 회로(250)의 각 층사이의 추가 전기접속을 제공하기 위해서 전도체를 형성하도록 도금된다. 또한, 바이어(214) 및 블라인드 바이어(256)는 전도성 물질로 채워진 스크린이 될 수 있다. 도금되어서 금속코어(204)에 접속된 바이어(214)는 금속코어(204)가 접지층으로 효과적으로 변하게 한다.
공동(234)내의 캡슐화 물질(244)은 선택적으로 사용된다. 수지 댐(246) 및 리드(248)는 캡슐화 물질(244)이 사용되지 않을 경우에 사용될 수 있다. 따라서, 기판 패키지(200)의 구조는 도 2j 내지 2o를 참조로 이전에 설명된 바와 같이 완성될 수 있다.
도 4를 참조로, 본딩영역(230) 및 회로(224)의 평면도가 도시되어 있다. 회로(224)는 복수의 전도성 트래이스(252)를 포함한다. 회로(224)는 이전에 설명된 복수의 바이어(214), 블라인드 바이어(256), 및 다이 공동(216)을 또한 포함한다. 본딩영역(230)은 본딩와이어(240)가 본딩영역에 접착되어 있는 금 외층(231b)을 포함한다. 전도성 트래이스(252)는 바이어(214,256)를 금 외층(231b)에 전기적으로 접속하여 소정의 회로를 형성한다.
도 5를 참조로, 솔더마스크(232)의 평면도가 도시되어 있다. 솔더마스크 (232)는 솔더마스크(232)의 선택적인 개구를 만듦으로써 형성된 전기접점(238)을 포함한다. 전기접점(238)은 회로(224)의 선택부분을 노출시킨다. 각 전기접점 (238)은 회로(224)에 전기적으로 접속되거나 대응할 수 있다. 다음, 솔더볼(236)(도 2l)은 전기접점(238)에 접속되어, 그 후, 기판 패키지(200)는 인쇄회로 마더보드와 같은 더 큰 전자시스템에 전기적으로 접속될 수 있다.
도 6을 참조로, 다층회로(250)를 갖는 복수의 기판 패키지(200)를 포함하는 시트(254)의 투시도가 도시되어 있다. 전형적으로 시트(254)는 9″내지 12″의 크기를 갖으나; 다른 크기도 가능하다. 각 기판 패키지(200)는 마킹되고 시트(254)로부터 차단되거나 단독으로 있게 된다.
본 발명은 설명된 실시예를 참조로 개시되어 있지만, 이에 반하여, 단지 설명된 본 발명에만 제한되지 않으며, 다음 청구항에서 정의된 바와 같은 사상 및 범주내 포함된 등가의 것, 상기 대안, 및 변조를 포함할 수 있다.

Claims (20)

  1. 볼 그리드 어레이에 사용하기 적합한 기판 패키지에 있어서,
    제 1 면, 및 제 1 면에 대향한 제 2 면을 갖고, 상기 제 1 면상에 개구되어 있는 공동이 형성되어 있으며, 상기 제 1 면은 접착제가 없는 접착강화 전기전도성 표면층을 더 가지는 금속코어;
    금속코어의 제 1 면에 적용되고 접착강화 표면층에 의해서 접착되고, 다이 공동이 형성되어 있고, 상기 다이 공동은 상기 공동과 일치하는 절연체 층;
    절연체층상에 배치되고 제 1 회로패턴에 전기분해에 의해서 선택적으로 형성되는 회로; 및
    절연체층 및 회로상에 배치된 전기저항성 솔더마스크층;을 포함하는 것을 특징으로 하는 기판 패키지.
  2. 제 1 항에 있어서, 제 2 회로패턴내에 전기분해에 의해서 선택적으로 형성되고, 회로상에 위치되어 있는 본딩영역을 더 포함하는 것을 특징으로 하는 기판 패키지.
  3. 제 2 항에 있어서, 상기 공동내에 위치된 집적회로, 및 상기 집적회로를 상기 본딩영역에 접속하는 복수의 본딩 와이어를 더 포함하는 것을 특징으로 하는 기판 패키지.
  4. 제 1 항에 있어서, 상기 공동의 주변에 위치되고 전기절연성 캡슐화 물질을 포함하기에 적합한 림을 더 포함하는 것을 특징으로 하는 기판 패키지.
  5. 제 4 항에 있어서, 림상에 위치가능한 리드를 더 포함하는 것을 특징으로 하는 기판 패키지.
  6. 제 1 항에 있어서, 상기 솔더마스크는 각 개구가 회로에 접속된 전기접점을 갖는 복수의 개구를 더 포함하는 것을 특징으로 하는 기판 패키지.
  7. 제 6 항에 있어서, 각 솔더볼이 전기접점에 각각 접속된 복수의 솔더볼을 더 포함하는 것을 특징으로 하는 기판 패키지.
  8. 제 1 항에 있어서, 상기 절연체층은 금속코어의 외부 주변의 적어도 일부분을 따라서 위치된 외부 오목에지, 및 상기 공동의 외부 주변의 적어도 일부분을 따라서 위치된 내부 오목에지를 더 포함하고, 내부 및 외부 오목에지는 솔더마스크층에 의해서 덮여있는 것을 특징으로 하는 기판 패키지.
  9. 제 1 항에 있어서, 솔더마스크층 바로 밑에 서로가 포개져 위치되어 있는, 다양한 패턴의 복수의 절연체층 및 회로를 더 포함하는 것을 특징으로 하는 기판 패키지.
  10. 제 1 항에 있어서, 상기 접착강화 표면층은 금속코어의 화학적으로 에칭된 표면부인 것을 특징으로 하는 기판 패키지.
  11. 제 1 항에 있어서, 상기 접착강화 표면층은 금속코어의 기계적으로 거칠게 된 표면부인 것을 특징으로 하는 기판 패키지.
  12. 제 1 항에 있어서, 상기 접착강화 표면층은 산화물층인 것을 특징으로 하는 기판 패키지.
  13. 볼 그리드 어레이에 사용하기 적합한 기판 패키지에 있어서,
    제 1 면, 및 제 1 면에 대향한 제 2 면을 갖고, 상기 제 1 면상에 개구되어 있는 공동이 형성되어 있으며, 상기 제 1 면은 접착강화 전기전도성 표면층을 더 가지는 금속코어;
    금속코어의 제 1 면에 적용되고, 다이 공동이 형성되어 있고, 상기 다이 공동은 상기 공동과 일치하며, 금속코어의 외부 주변의 적어도 일부분 및 상기 공동의 외부 주변의 적어도 일부분의 양쪽 또는 그 중 하나를 따라서 위치된 오목에지를 더 갖고 있는 절연체 층;
    절연체층상에 배치되고 제 1 회로패턴에 전기분해에 의해서 선택적으로 형성되는 회로; 및
    절연체층 및 회로상에 배치되고 절연체층의 오목에지를 덮고 있는 전기저항성 솔더마스크층;을 포함하는 것을 특징으로 하는 기판 패키지.
  14. 제 13 항에 있어서, 상기 접착강화 표면층은 금속코어의 화학적으로 에칭된 표면부, 금속코어의 기계적으로 거칠게 된 표면부, 및 산화물층에서 선택되는 것을 특징으로 하는 기판 패키지.
  15. 제 13 항에 있어서, 상기 절연체층은 금속코어의 외부 주변, 및 상기 공동의 외부 주변의 적어도 일부분을 따라서 위치된 내부 오목영역을 포함하고, 내부 및 외부 오목에지는 솔더마스크층에 의해 각각 덮여있는 것을 특징으로 하는 기판 패키지.
  16. 제 15 항에 있어서, 상기 솔더마스크는 각 개구가 회로에 접속된 전기접점을 갖는 복수의 개구를 더 포함하는 것을 특징으로 하는 기판 패키지.
  17. 볼 그리드 어레이에 사용하기 적합한 기판 패키지에 있어서,
    제 1 면, 및 제 1 면에 대향한 제 2 면을 갖고, 상기 제 1 면상에 개구되어 있는 공동이 형성되어 있으며, 상기 제 1 면은 접착강화 전기전도성 표면층을 더 가지는 금속코어;
    금속코어의 제 1 면에 적용되고 접착강화 표면층에 의해서 접착되며, 다이 공동이 형성되어 있고, 상기 다이 공동은 상기 공동과 일치하는 절연체 층;
    절연체층상에 배치되고 제 1 회로패턴에 전기분해에 의해서 선택적으로 형성되어 있는 회로;
    절연체층 및 회로상에 배치되어 있는 전기저항성 솔더마스크층;
    절연체층 및 솔더마스크층의 두께를 통하여 뻗어있는 바이어; 및
    솔더마스크층의 외부면에서 접착강화층의 상단면으로 바이어를 통하여 뻗어있어, 금속코어가 접지될 수 있는 전기전도체;를 포함하고 있는 것을 특징으로 하는 기판 패키지.
  18. 제 17 항에 있어서, 상기 접착강화 표면층은 금속코어의 화학적으로 에칭된 표면부, 금속코어의 기계적으로 거칠게 된 표면부, 및 산화물층에서 선택되는 것을 특징으로 하는 기판 패키지.
  19. 제 17 항에 있어서, 상기 전기전도체는 바이어에서 도금된 전도성 금속을 포함하는 것을 특징으로 하는 기판 패키지.
  20. 볼 그리드 어레이 기판을 제조하는 방법에 있어서,
    금속코어의 제 1 면을 접착강화제로 산화하는 단계;
    절연체를 금속코어의 제 1 면에 적용하는 단계;
    금속코어의 제 1 면을 의 일부분을 노출시키기 위해서 적어도 하나의 다이 공동을 절연체내에 형성하는 단계;
    전도성 시드층을 절연체층의 노출된 부분, 및 금속코어의 제 1 면의 노출된 적어도 일부분에 금속화하는 단계; 및
    회로를 전기분해에 의해서 형성하는 단계;를 포함하는 것을 특징으로 하는 방법.
KR1019997012024A 1997-06-20 1998-06-22 순차적으로 적층된 집적회로 패키지 KR20010020468A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US87954997A 1997-06-20 1997-06-20
US8/879,549 1997-06-20
US9/075,286 1998-05-08
US09/075,286 US6107683A (en) 1997-06-20 1998-05-08 Sequentially built integrated circuit package

Publications (1)

Publication Number Publication Date
KR20010020468A true KR20010020468A (ko) 2001-03-15

Family

ID=26756664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997012024A KR20010020468A (ko) 1997-06-20 1998-06-22 순차적으로 적층된 집적회로 패키지

Country Status (6)

Country Link
US (2) US6107683A (ko)
EP (1) EP0992064A1 (ko)
JP (1) JP3297879B2 (ko)
KR (1) KR20010020468A (ko)
CN (1) CN1260909A (ko)
WO (1) WO1998059368A1 (ko)

Families Citing this family (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6160705A (en) * 1997-05-09 2000-12-12 Texas Instruments Incorporated Ball grid array package and method using enhanced power and ground distribution circuitry
US6107683A (en) * 1997-06-20 2000-08-22 Substrate Technologies Incorporated Sequentially built integrated circuit package
US6141870A (en) 1997-08-04 2000-11-07 Peter K. Trzyna Method for making electrical device
US6285558B1 (en) * 1998-09-25 2001-09-04 Intelect Communications, Inc. Microprocessor subsystem module for PCB bottom-side BGA installation
TW368707B (en) * 1998-10-27 1999-09-01 Tech Field Co Ltd Packaging method for semiconductor die and the product of the same
US6856013B1 (en) * 1999-02-19 2005-02-15 Micron Technology, Inc. Integrated circuit packages, ball-grid array integrated circuit packages and methods of packaging an integrated circuit
US6825550B2 (en) * 1999-09-02 2004-11-30 Micron Technology, Inc. Board-on-chip packages with conductive foil on the chip surface
US6534861B1 (en) * 1999-11-15 2003-03-18 Substrate Technologies Incorporated Ball grid substrate for lead-on-chip semiconductor package
US6713854B1 (en) 2000-10-16 2004-03-30 Legacy Electronics, Inc Electronic circuit module with a carrier having a mounting pad array
US7102892B2 (en) * 2000-03-13 2006-09-05 Legacy Electronics, Inc. Modular integrated circuit chip carrier
US6487083B1 (en) * 2000-08-10 2002-11-26 Nortel Networks Ltd. Multilayer circuit board
US6577508B1 (en) * 2000-08-10 2003-06-10 Nortel Networks Limited Multilayer circuit board
US6445591B1 (en) * 2000-08-10 2002-09-03 Nortel Networks Limited Multilayer circuit board
US7337522B2 (en) * 2000-10-16 2008-03-04 Legacy Electronics, Inc. Method and apparatus for fabricating a circuit board with a three dimensional surface mounted array of semiconductor chips
US6801438B1 (en) 2000-10-24 2004-10-05 Touch Future Technolocy Ltd. Electrical circuit and method of formation
WO2002074024A2 (en) * 2001-03-14 2002-09-19 Legacy Electronics, Inc. A method and apparatus for fabricating a circuit board with a three dimensional surface mounted array of semiconductor chips
US20030205828A9 (en) 2001-04-05 2003-11-06 Larry Kinsman Circuit substrates, semiconductor packages, and ball grid arrays
US20030064542A1 (en) * 2001-10-02 2003-04-03 Corisis David J. Methods of packaging an integrated circuit
JP2003204015A (ja) * 2002-01-10 2003-07-18 Oki Electric Ind Co Ltd 半導体装置、半導体装置の製造方法、及びインターポーザ基板の製造方法
US20040120117A1 (en) * 2002-12-20 2004-06-24 Cheng-Why Tan Electronic package with improved thermal performance
US7023084B2 (en) * 2003-03-18 2006-04-04 Sumitomo Metal (Smi) Electronics Devices Inc. Plastic packaging with high heat dissipation and method for the same
US7116557B1 (en) * 2003-05-23 2006-10-03 Sti Electronics, Inc. Imbedded component integrated circuit assembly and method of making same
US7172926B2 (en) * 2004-04-21 2007-02-06 Advanced Semiconductor Engineering, Inc. Method for manufacturing an adhesive substrate with a die-cavity sidewall
TWI280657B (en) * 2004-05-28 2007-05-01 Sanyo Electric Co Circuit device
JP4511245B2 (ja) * 2004-05-28 2010-07-28 三洋電機株式会社 回路装置
WO2006076381A2 (en) * 2005-01-12 2006-07-20 Legacy Electronics, Inc. Radial circuit board, system, and methods
US7344915B2 (en) * 2005-03-14 2008-03-18 Advanced Semiconductor Engineering, Inc. Method for manufacturing a semiconductor package with a laminated chip cavity
KR100725517B1 (ko) * 2005-08-08 2007-06-07 삼성전자주식회사 본딩 패드와 볼 랜드가 복수 층에 형성된 다층 배선 기판및 이를 이용한 반도체 패키지 구조
US7736777B2 (en) * 2005-08-11 2010-06-15 Fuelcell Energy, Inc. Control assembly for controlling a fuel cell system during shutdown and restart
JP3942190B1 (ja) * 2006-04-25 2007-07-11 国立大学法人九州工業大学 両面電極構造の半導体装置及びその製造方法
JP5068990B2 (ja) * 2006-12-26 2012-11-07 新光電気工業株式会社 電子部品内蔵基板
TWI353661B (en) * 2007-04-09 2011-12-01 Unimicron Technology Corp Circuit board structure capable of embedding semic
US8207553B2 (en) * 2008-03-25 2012-06-26 Bridge Semiconductor Corporation Semiconductor chip assembly with base heat spreader and cavity in base
US9018667B2 (en) * 2008-03-25 2015-04-28 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and dual adhesives
US8525214B2 (en) 2008-03-25 2013-09-03 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader with thermal via
US8531024B2 (en) * 2008-03-25 2013-09-10 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and multilevel conductive trace
US20100181594A1 (en) * 2008-03-25 2010-07-22 Lin Charles W C Semiconductor chip assembly with post/base heat spreader and cavity over post
US8193556B2 (en) * 2008-03-25 2012-06-05 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and cavity in post
US8415703B2 (en) * 2008-03-25 2013-04-09 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base/flange heat spreader and cavity in flange
US8212279B2 (en) * 2008-03-25 2012-07-03 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader, signal post and cavity
US20110163348A1 (en) * 2008-03-25 2011-07-07 Bridge Semiconductor Corporation Semiconductor chip assembly with bump/base heat spreader and inverted cavity in bump
US8329510B2 (en) * 2008-03-25 2012-12-11 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with a post/base heat spreader with an ESD protection layer
US8232576B1 (en) 2008-03-25 2012-07-31 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and ceramic block in post
US20110278638A1 (en) 2008-03-25 2011-11-17 Lin Charles W C Semiconductor chip assembly with post/dielectric/post heat spreader
US8310043B2 (en) * 2008-03-25 2012-11-13 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader with ESD protection layer
US8288792B2 (en) * 2008-03-25 2012-10-16 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base/post heat spreader
US8129742B2 (en) 2008-03-25 2012-03-06 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and plated through-hole
US8067784B2 (en) 2008-03-25 2011-11-29 Bridge Semiconductor Corporation Semiconductor chip assembly with post/base heat spreader and substrate
US8314438B2 (en) * 2008-03-25 2012-11-20 Bridge Semiconductor Corporation Semiconductor chip assembly with bump/base heat spreader and cavity in bump
US8354688B2 (en) 2008-03-25 2013-01-15 Bridge Semiconductor Corporation Semiconductor chip assembly with bump/base/ledge heat spreader, dual adhesives and cavity in bump
US20110156090A1 (en) * 2008-03-25 2011-06-30 Lin Charles W C Semiconductor chip assembly with post/base/post heat spreader and asymmetric posts
US8324723B2 (en) 2008-03-25 2012-12-04 Bridge Semiconductor Corporation Semiconductor chip assembly with bump/base heat spreader and dual-angle cavity in bump
US8076587B2 (en) * 2008-09-26 2011-12-13 Siemens Energy, Inc. Printed circuit board for harsh environments
US20100148357A1 (en) * 2008-12-16 2010-06-17 Freescale Semiconductor, Inc. Method of packaging integrated circuit dies with thermal dissipation capability
US20110127562A1 (en) * 2009-07-23 2011-06-02 Chien-Min Sung Electronic Substrate Having Low Current Leakage and High Thermal Conductivity and Associated Methods
US8324653B1 (en) 2009-08-06 2012-12-04 Bridge Semiconductor Corporation Semiconductor chip assembly with ceramic/metal substrate
JP2016096300A (ja) * 2014-11-17 2016-05-26 三菱電機株式会社 プリント回路板
US9549468B1 (en) 2015-07-13 2017-01-17 Advanced Semiconductor Engineering, Inc. Semiconductor substrate, semiconductor module and method for manufacturing the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4358479A (en) * 1980-12-01 1982-11-09 International Business Machines Corporation Treatment of copper and use thereof
JPH04256342A (ja) * 1991-02-08 1992-09-11 Toshiba Corp 半導体パッケージ
US5468994A (en) * 1992-12-10 1995-11-21 Hewlett-Packard Company High pin count package for semiconductor device
US5343360A (en) * 1993-03-31 1994-08-30 Ncr Corporation Containing and cooling apparatus for an integrated circuit device having a thermal insulator
US5397921A (en) * 1993-09-03 1995-03-14 Advanced Semiconductor Assembly Technology Tab grid array
US5583378A (en) * 1994-05-16 1996-12-10 Amkor Electronics, Inc. Ball grid array integrated circuit package with thermal conductor
US5650593A (en) * 1994-05-26 1997-07-22 Amkor Electronics, Inc. Thermally enhanced chip carrier package
US5798909A (en) * 1995-02-15 1998-08-25 International Business Machines Corporation Single-tiered organic chip carriers for wire bond-type chips
US5557502A (en) * 1995-03-02 1996-09-17 Intel Corporation Structure of a thermally and electrically enhanced plastic ball grid array package
US5661086A (en) * 1995-03-28 1997-08-26 Mitsui High-Tec, Inc. Process for manufacturing a plurality of strip lead frame semiconductor devices
US5612560A (en) * 1995-10-31 1997-03-18 Northern Telecom Limited Electrode structure for ferroelectric capacitors for integrated circuits
US6107683A (en) * 1997-06-20 2000-08-22 Substrate Technologies Incorporated Sequentially built integrated circuit package

Also Published As

Publication number Publication date
JP2001502853A (ja) 2001-02-27
WO1998059368A1 (en) 1998-12-30
JP3297879B2 (ja) 2002-07-02
US6107683A (en) 2000-08-22
US6501168B1 (en) 2002-12-31
CN1260909A (zh) 2000-07-19
EP0992064A1 (en) 2000-04-12

Similar Documents

Publication Publication Date Title
US6107683A (en) Sequentially built integrated circuit package
US7115818B2 (en) Flexible multilayer wiring board and manufacture method thereof
US5599747A (en) Method of making circuitized substrate
KR101058621B1 (ko) 반도체 패키지 및 이의 제조 방법
KR101484786B1 (ko) 집적회로 패키지 내장 인쇄회로기판 및 그 제조방법
US9099313B2 (en) Embedded package and method of manufacturing the same
KR20110003453A (ko) 회로판 및 그 제조방법
US20080102410A1 (en) Method of manufacturing printed circuit board
JP2003297968A (ja) 半導体パッケージの製造方法
JP2007324559A (ja) ファインピッチを有するマルチレイヤー回路板及びその製作方法
JP2007281301A (ja) 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法
JP2003318327A (ja) プリント配線板および積層パッケージ
JP3577421B2 (ja) 半導体装置用パッケージ
US5953594A (en) Method of making a circuitized substrate for chip carrier structure
US6248612B1 (en) Method for making a substrate for an integrated circuit package
JP5599860B2 (ja) 半導体パッケージ基板の製造方法
US6207354B1 (en) Method of making an organic chip carrier package
US6110650A (en) Method of making a circuitized substrate
JP4187049B2 (ja) 多層配線基板とそれを用いた半導体装置
KR100498977B1 (ko) E-bga 인쇄회로기판의 공동 내벽을 도금하는 방법
JP3496273B2 (ja) 多層配線基板とそれを用いた半導体装置および多層配線基板の製造方法
JP3994952B2 (ja) 半導体装置
KR100694668B1 (ko) 도금 인입선 없는 패키지 기판 제조방법
JP2000058695A (ja) 半導体装置及びその製造方法
JP2001068807A (ja) 配線基板及び配線基板の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E801 Decision on dismissal of amendment
E902 Notification of reason for refusal
E601 Decision to refuse application