KR19990066342A - 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터 - Google Patents

화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터 Download PDF

Info

Publication number
KR19990066342A
KR19990066342A KR1019980002202A KR19980002202A KR19990066342A KR 19990066342 A KR19990066342 A KR 19990066342A KR 1019980002202 A KR1019980002202 A KR 1019980002202A KR 19980002202 A KR19980002202 A KR 19980002202A KR 19990066342 A KR19990066342 A KR 19990066342A
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
pulse
video
dot
Prior art date
Application number
KR1019980002202A
Other languages
English (en)
Other versions
KR100265703B1 (ko
Inventor
황호대
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980002202A priority Critical patent/KR100265703B1/ko
Publication of KR19990066342A publication Critical patent/KR19990066342A/ko
Application granted granted Critical
Publication of KR100265703B1 publication Critical patent/KR100265703B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정 디스플레이 모니터에 관한 것으로, 비디오샘플부는 아날로그비디오 신호를 디지털로 변환시키고, 제1 펄스발생기는 수평동기신호가 하이레벨인 동안 발생된 첫 번째 돗트클럭에서 펄스를 발생시키고, 제1 카운터는 돗트클럭을 카운터하고 펄스발생기로부터 펄스가 발생되면 카운트값을 출력하고, 제2 펄스발생기는 수직동기신호가 하이레벨인 동안 발생된 첫 번째 수평동기클럭에서 펄스를 발생시키고, 제2 카운터는 수평동기신호를 카운터하고 제2 펄스발생기로부터 펄스가 발생되면 카운트값을 출력하고, 마이크로컴퓨터와 페이즈콘트롤부는 상기 카운트값과 동기신호 및 클럭신호에 따라 액정판넬의 페이즈를 제어한다. 이와 같이 구성된 본 발명에 의하면, 비디오데이터를 액정판넬의 중심에 표시시킬 수 있다.

Description

화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터( LCD Monitor With a Display Centering Function )
본 발명은 액정 디스플레이 모니터에 관한 것으로, 좀 더 구체적으로는 화면을 액정판넬의 중심에 표시시키는 장치에 관한 것이다.
근래에 CRT모니터에 대체하여 LCD모니터가 사용되고 있다. 이러한 LCD모니터는 CRT모니터와 마찬가지로 호스트(예컨대 컴퓨터)로 부터의 비디오신호와 동기신호에 기초하여 영상을 화면에 표시시키게 된다. 그런데, 호스트의 비디오회로(예컨대 VGA카드)는 종류가 다양할 뿐만 아니라 비디오모드를 다양하게 출력하게 된다.
도 1은 종래의 실시예에 따른 액정 디스플레이 모니터의 페이즈콘트롤회로를 나타낸 도면이다. 도면에서 참조부호 10은 페이즈콘트롤부, 20은 마이크로컴퓨터, 30은 LCD판넬을 각각 나타낸다. 그리고 HSYNC는 수평동기신호, VSYNC는 수직동기신호, DOT CLOCK은 돗트클럭을 각각 나타낸다.
이와 같은 페이즈콘트롤 회로는 수평동기신호(HSYNC), 수직동기신호(VSYNC), 돗트클럭(DOT CLOCK)에 기초하여 영상을 LCD판넬(30)의 중심에 맞추어 표시시킨다.
즉, 마이크로컴퓨터(20)는 동기신호에 따라 비디오모드를 판단한 후, 베사모드(VESA MODE)에 규정된 값에 따라 페이즈콘트롤부(10)를 제어한다.
그러나 다양한 종류의 비디오카드에 따라 모드가 판별되지 않거나, 베사규정에서 벗어난 비디오카드에 대해서는 화면을 LCD판넬의 중심에 표시시킬 수 없는 문제점이 있다.
따라서, 본 발명은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서, 비디오화면을 LCD판넬의 중심에 표시시킬 수 있는 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터를 제공함에 그 목적이 있다.
도 1은 종래의 실시예에 따른 액정 디스플레이 모니터의 페이즈콘트롤회로를 나타낸 도면;
도 2는 본 발명의 실시예에 따른 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터;
도 3은 본 발명의 실시예에 따른 동기신호와 클럭신호의 펄스를 나타낸 도면;
도 4는 도 2에 도시된 제1 펄스발생기의 출력예를 나타낸 도면;
도 5는 도 2에 도시된 제2 펄스발생기의 출력예를 나타낸 도면.
<도면의 주요 부분에 대한 부호의 설명>
110 : 비디오샘플부 120, 140 : 펄스발생기
130, 150 : JK플립플롭 160, 180 : 카운터
170, 190 : 랫치 200 : 마이크로컴퓨터
210 : 페이즈콘트롤부 220 : LCD판넬
상술한 목적을 달성하기 위해 제안된 본 발명의 특징에 의하면, 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터는 아날로그 비디오신호를 증폭시켜 TTL레벨의 신호로 변환시키는 비디오샘플부와; 수평동기신호가 이네이블되고 돗트클럭이 개시되면, 돗트클럭의 폴링엣지에서 1/2 주기만큼의 펄스를 발생시키는 제1 펄스발생기와; J입력단으로 상기 제1 펄스발생기로부터의 펄스신호가 입력되고, K입력단으로 상기 비디오샘플부로부터의 샘플된 비디오신호가 입력되는 제1 JK플립플롭과; 수직동기신호가 이네이블되고 수평동기신호가 하이레벨이 되면, 수평동기신호의 1/2 주기만큼의 펄스를 발생시키는 제2 펄스발생기와; J입력단으로 상기 제2 펄스발생기로부터의 펄스신호가 입력되고, K입력단으로 상기 비디오샘플부로부터의 샘플된 비디오신호가 입력되는 제2 JK플립플롭과; 돗트클럭을 카운트하여 출력하고, 상기 제1 JK플립플롭의 출력이 이네이블되면 카운트를 멈추는 제1 카운터와; 상기 제1 카운터로부터의 카운트값을 저장하고, 상기 제1 JK플립플롭의 출력이 이네이블되면 저장된 카운트값을 랫치시키는 제1 랫치와; 수평동기신호를 카운트하여 출력하고, 상기 제2 JK플립플롭의 출력이 이네이블되면 카운트를 멈추는 제2 카운터와; 상기 제2 카운터로부터의 카운터값을 저장하고, 상기 제2 JK플립플롭의 출력이 이네이블되면 저장된 카운트값을 랫치시키는 제2 랫치와; 상기 제1 및 제2 랫치로부터의 카운트값에 따라 페이즈제어신호를 출력시키는 마이크로컴퓨터와; 돗트클럭과, 수평동기신호, 수직동기신호 및 마이크로컴퓨터로 부터의 페이즈제어신호에 따라 LCD판넬의 페이즈를 제어하는 페이즈콘트롤부를 포함한다.
이 특징의 바람직한 실시예에 있어서, 상기 비디오샘플부는 아날로그 비디오신호를 증폭시키는 증폭기와; 상기 증폭기의 출력 전압을 일정하게 하는 정전압다이오드와; 상기 증폭기의 출력을 저장시키는 버퍼를 포함한다.
본 발명은 액정 디스플레이 모니터에 관한 것으로, 비디오샘플부는 아날로그비디오 신호를 디지털로 변환시키고, 제1 펄스발생기는 수평동기신호가 하이레벨인 동안 발생된 첫 번째 돗트클럭에서 펄스를 발생시키고, 제1 카운터는 돗트클럭을 카운터하고 펄스발생기로부터 펄스가 발생되면 카운트값을 출력하고, 제2 펄스발생기는 수직동기신호가 하이레벨인 동안 발생된 첫 번째 수평동기클럭에서 펄스를 발생시키고, 제2 카운터는 수평동기신호를 카운터하고 제2 펄스발생기로부터 펄스가 발생되면 카운트값을 출력하고, 마이크로컴퓨터와 페이즈콘트롤부는 상기 카운트값과 동기신호 및 클럭신호에 따라 액정판넬의 페이즈를 제어한다. 이와 같이 구성된 본 발명에 의하면, 비디오데이터를 액정판넬의 중심에 표시시킬 수 있다.
이하, 도 2 내지 도 5를 참조하여 본 발명의 실시예를 상세히 설명한다.
도 2를 참조하면, 본 발명의 신규한 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터는 비디오샘플부(110), 펄스발생기(120, 140), JK플립플롭(130, 150), 카운터(160, 180), 랫치(170, 190), 마이크로컴퓨터(200), 페이즈콘트롤부(210)를 구비하여, 화면을 LCD판넬의 중심에 일치시켜 표시시킬 수 있다.
도 2에 도시된 각 입력신호의 파형은 도 3에 도시된 바와 같이 인가된다. 도 3에서 VSYNC는 수직동기신호, HSYNC는 수평동기신호, DOT_CLK은 돗트클럭을 각각 나타낸다.
도 2에 도시된 바와 같이 수평동기신호(HSYNC)는 펄스발생기(120, 140), 카운터(180), 페이즈콘트롤부(210)로 각각 인가된다. 그리고 수직동기신호(VSYNC)는 펄스발생기(140), 페이즈콘트롤부(210)로 인가된다. 또한, 돗트클럭(DOT_CLK)은 펄스발생기(120)와 카운터(160) 및 페이즈콘트롤부(210)로 인가된다. 비디오신호(VIDEO)는 비디오샘플부(110)로 인가된다.
먼저, 펄스발생기(120; 제1 펄스발생기)는 입력된 수평동기신호(HSYNC)가 하이레벨인 구간에서 돗트클럭(DOT_CLK)을 비교한다. 그리고 도 4에 도시된 바와 같이, 수평동기신호(HSYNC)의 리딩엣지( Leading Edge )에서 돗트클럭(DOT_CLK)이 하이레벨로 되면, 그 돗트클럭의 폴링엣지( Falling Edge )에서 1개의 클럭펄스를 발생시킨다. 이와 같이 펄스발생기(130)로부터 발생된 펄스신호는 JK플립플롭(120)의 J입력단으로 인가된다.
한편, 카운터(160)는 인가된 돗트클럭(DOT_CLK)을 카운트하여 출력시킨다. 이와 같이 카운터(160)로부터 출력된 카운트값은 랫치(170)로 인가된다. 카운터(160)는 돗트클럭(DOT_CLK)을 카운트하고, JK플립플롭(130)으로부터 하이레벨이 출력되면 카운트동작을 멈춘다. 또한, 랫치(170)는 JK플립플롭(130)으로부터의 펄스에 따라 카운트값을 랫치시킨다.
계속해서 펄스발생기(140; 제2 펄스발생기)는 입력된 수직동기신호(VSYNC)가 하이레벨인 구간에서 수평동기신호(HSYNC)를 비교한다. 그리고 도 5에 도시된 바와 같이, 수직동기신호(VSYNC)의 리딩엣지에서 수평동기신호(HSYNC)가 하이레벨로 되면, 그 수평동기신호(HSYNC)의 리딩엣지에서 수평동기신호(HSYNC)의 하이레벨구간만큼 1클럭펄스를 발생시킨다. 이와 같이 펄스발생기(140)로부터 발생된 펄스신호는 JK플립플롭(150)의 J입력단으로 인가된다.
한편, 카운터(180)는 인가된 수평동기신호(HSYNC)를 카운트하여 출력시킨다. 이와 같이 카운터(180)로부터 출력된 카운트값은 랫치(190)로 인가된다. 카운터(180)는 수평동기신호(HSYNC)를 카운트하고, JK플립플롭(150)으로부터 하이레벨이 출력되면 카운트동작을 멈춘다. 그리고 랫치(190)는 JK플립플롭(150)으로부터의 펄스에 따라 카운트값을 랫치시킨다.
도 2에 도시된 바와 같이, JK플립플롭(130, 150)의 각 K입력단은 비디오샘플부(110)로부터 샘플된 디지털 비디오신호가 인가된다. 그러므로 상기 비디오샘플부(110)로부터 디지털 비디오신호가 출력되면, JK플립플롭(130, 150)은 출력을 로우레벨로 출력시킨다. 따라서, JK플립플롭(130)으로부터 로우레벨이 출력되면 카운터(160)는 돗트클럭(DOT_CLK)을 카운트한다. 마찬가지로 JK플립플롭(150)으로부터 로우레벨이 출력되면 카운터(180)는 수평동기신호(HSYNC)를 카운트한다.
상기 랫치(170, 190)로부터 출력된 돗트카운트 데이터와 수평카운트 데이터는 마이크로컴퓨터(200)로 인가된다. 마이크로컴퓨터(200)는 상기 돗트카운트 데이터 및 수평카운트 데이터에 따라 페이즈콘트롤을 계산하여 출력시킨다.
그러면, 페이즈콘트롤부(210)는 상기 마이크로컴퓨터(200)로 부터의 페이즈콘트롤값과 수평동기신호(HSYNC), 수직동기신호(VSYNC), 돗트클럭(DOT_CLK)에 따라 LCD판넬(220)에 출력되는 비디오신호의 페이즈를 제어한다.
본 발명은 종래의 액정 디스플레이 모니터는 다양한 종류의 비디오카드에 따라 모드가 판별되지 않거나 베사규정에서 벗어난 비디오카드에 대해서는 화면을 LCD판넬의 중심에 표시시킬 수 없는 문제점을 해결한 것으로, 비디오화면을 LCD판넬의 중심에 표시시킬 수 있다.

Claims (1)

  1. 수평동기신호(HSYNC), 수직동기신호(VSYNC), 돗트클럭(DOT_CLK)에 따라 비디오신호(VIDEO)를 LCD판넬(220)상에 디스플레이시키는 장치에 있어서:
    아날로그 비디오신호(VIDEO)를 증폭시켜 TTL레벨의 신호로 변환시키는 비디오샘플부(110)와;
    수평동기신호(HSYNC)가 이네이블되고 돗트클럭(DOT_CLK)이 개시되면, 돗트클럭(DOT_CLK)의 폴링엣지에서 1/2 주기만큼의 펄스를 발생시키는 제1 펄스발생기(120)와;
    J입력단(J)으로 상기 제1 펄스발생기(120)로부터의 펄스신호가 입력되고, K입력단(K)으로 상기 비디오샘플부(110)로부터의 샘플된 비디오신호가 입력되는 제1 JK플립플롭(130)과;
    수직동기신호(VSYNC)가 이네이블되고 수평동기신호(HSYNC)가 하이레벨이 되면, 수평동기신호(HSYNC)의 1/2 주기만큼의 펄스를 발생시키는 제2 펄스발생기(140)와;
    J입력단(J)으로 상기 제2 펄스발생기(140)로부터의 펄스신호가 입력되고, K입력단(K)으로 상기 비디오샘플부(110)로부터의 샘플된 비디오신호가 입력되는 제2 JK플립플롭(150)과;
    돗트클럭(DOT_CLK)을 카운트하여 출력하고, 상기 제1 JK플립플롭(130)의 출력이 이네이블되면 카운트를 멈추는 제1 카운터(160)와;
    상기 제1 카운터(160)로부터의 카운트값을 저장하고, 상기 제1 JK플립플롭(130)의 출력이 이네이블되면 저장된 카운트값을 랫치시키는 제1 랫치(170)와;
    수평동기신호(HSYNC)를 카운트하여 출력하고, 상기 제2 JK플립플롭(150)의 출력이 이네이블되면 카운트를 멈추는 제2 카운터(180)와;
    상기 제2 카운터(180)로부터의 카운터값을 저장하고, 상기 제2 JK플립플롭(150)의 출력이 이네이블되면 저장된 카운트값을 랫치시키는 제2 랫치(190)와;
    상기 제1 및 제2 랫치(170, 190)로부터의 카운트값에 따라 페이즈제어신호를 출력시키는 마이크로컴퓨터(200)와;
    돗트클럭(DOT_CLK)과, 수평동기신호(HSYNC), 수직동기신호(VSYNC) 및 마이크로컴퓨터(200)로 부터의 페이즈제어신호에 따라 LCD판넬(220)의 페이즈를 제어하는 페이즈콘트롤부(210)를 구비하여 구성된 것을 특징으로 하는 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터.
KR1019980002202A 1998-01-24 1998-01-24 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터 KR100265703B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980002202A KR100265703B1 (ko) 1998-01-24 1998-01-24 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980002202A KR100265703B1 (ko) 1998-01-24 1998-01-24 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터

Publications (2)

Publication Number Publication Date
KR19990066342A true KR19990066342A (ko) 1999-08-16
KR100265703B1 KR100265703B1 (ko) 2000-09-15

Family

ID=19532070

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980002202A KR100265703B1 (ko) 1998-01-24 1998-01-24 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터

Country Status (1)

Country Link
KR (1) KR100265703B1 (ko)

Also Published As

Publication number Publication date
KR100265703B1 (ko) 2000-09-15

Similar Documents

Publication Publication Date Title
US6577322B1 (en) Method and apparatus for converting video signal resolution
KR0162529B1 (ko) 멀티스캔 lcd 용 디스플레이 제어기와 디스플레이 제어방법
KR100365497B1 (ko) 액정표시장치 및 그 구동방법
KR20050020354A (ko) 디스플레이용 신호 처리 장치 및 그 방법
US6812915B2 (en) Liquid crystal display device
KR200172661Y1 (ko) 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치
US4998169A (en) Flat-panel display unit for displaying image data from personal computer or the like
KR100333969B1 (ko) 멀티 타이밍 컨트롤러를 가지는 액정표시장치
KR20030080522A (ko) 배경영역의 컨트라스트 제어방법 및 제어회로
KR100265703B1 (ko) 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터
KR20040085306A (ko) 액정표시장치
KR100207315B1 (ko) 평판 디스플레이 장치
KR101036512B1 (ko) 반도체 장치의 타이밍 컨트롤러
KR20070090541A (ko) Dot 클럭 신호의 주파수에 관계없이 일정한 주파수의시스템 클럭 신호를 생성하는 디스플레이용 구동 집적회로및 시스템 클럭 신호 생성 방법
KR100266167B1 (ko) 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법
KR100262650B1 (ko) 엘씨디(lcd) 모니터의 화면 자동 제어장치 및 그 방법
KR920003179B1 (ko) 플라즈마 디스플레이 콘트롤 시스템
KR100598411B1 (ko) 액정 디스플레이 장치의 수평동기신호 보상장치
KR100263165B1 (ko) 비디오 모드 판별장치
KR890004992B1 (ko) 비디오신호를 입력신호로 하는 전자발광 모니터 구동회로
KR100516052B1 (ko) 블랭크구간을이용한비디오패러미터의전송방법
KR100271572B1 (ko) 포맷 변환장치 및 방법
KR100294265B1 (ko) 콤퍼지트 타입 동기 신호를 이용하여 화소 클럭을 발생하는 액정 디스플레이 장치
KR970002386B1 (ko) 컬러 엘씨디 인터페이스회로
KR100230779B1 (ko) 영상신호 처리기의 동기신호 변환회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120530

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130530

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee