KR20050020354A - 디스플레이용 신호 처리 장치 및 그 방법 - Google Patents

디스플레이용 신호 처리 장치 및 그 방법 Download PDF

Info

Publication number
KR20050020354A
KR20050020354A KR1020030058244A KR20030058244A KR20050020354A KR 20050020354 A KR20050020354 A KR 20050020354A KR 1020030058244 A KR1020030058244 A KR 1020030058244A KR 20030058244 A KR20030058244 A KR 20030058244A KR 20050020354 A KR20050020354 A KR 20050020354A
Authority
KR
South Korea
Prior art keywords
signal
data
data enable
analog
sampling clock
Prior art date
Application number
KR1020030058244A
Other languages
English (en)
Other versions
KR100497725B1 (ko
Inventor
김영찬
장재형
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0058244A priority Critical patent/KR100497725B1/ko
Priority to US10/842,438 priority patent/US7286126B2/en
Priority to CNB2004100575857A priority patent/CN1307530C/zh
Publication of KR20050020354A publication Critical patent/KR20050020354A/ko
Application granted granted Critical
Publication of KR100497725B1 publication Critical patent/KR100497725B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

아날로그 영상 신호로부터 DE(Data Enable) 신호를 발생하는 디스플레이용 신호 처리 장치 및 그 방법이 개시되어 있다. 본 발명은 비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 소정 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환하는 아날로그-디지털 컨버터, 아날로그-디지털 컨버터에서 출력되는 유효 데이터 시작점과 종료점을 결정하여 데이터 인에이블 신호를 생성하는 데이터 인에이블 생성부, 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 동기하여 상기 아날로그-디지털 컨버터에서 출력되는 R,G,B 영상 데이터를 소정의 해상도에 맞는 신호로 변환하는 스케일러, 제어 신호에 의해 설정된 샘플링 클럭을 상기 아날로그-디지털 컨버터 및 상기 데이터 인에이블 생성부에 공급하는 PLL부, 상기 PLL부에 샘플링 클럭 제어 신호를 공급하고, 상기 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 따라 상기 스케일러부의 데이터 위상을 조정하는 제어부를 포함한다.

Description

디스플레이용 신호 처리 장치 및 그 방법{Apparatus and method for processing signal for display}
본 발명은 LCD(Liquid Crystal Display) 모니터와 같은 디스플레이 시스템에 관한 것이며, 특히 아날로그 영상 신호로부터 DE(Data Enable) 신호를 발생하는 디스플레이용 신호 처리 장치 및 그 방법에 관한 것이다.
CRT(Cathode Ray Tube)를 대체하기 위해 개발되고 있는 LCD 장치는 소형, 경량화 및 저소비 전력등의 장점을 가지고 있어 랩탑형 컴퓨터 및 데스크탑형 컴퓨터뿐만 아니라 대형 정보 표시 장치등으로 사용되고 있다.
통상적으로 이러한 LCD 장치는 크게 아날로그 신호와 디지털 신호를 신호원으로 사용하고 있다. 여기서 아날로그 신호는 H,V-동기(sync)신호와 R,G,B 아날로그 신호로 구성된다. 또한 디지털 신호는 데이터 채널과 클럭 채널 신호가 TMDS 수신기에서 디코딩되어 DE(data enable)신호와 H, V-동기 및 R,G,B 데이터로 출력된다. 아날로그 신호는 ADC(Analog Digital Converter)를 통해 디지털 신호로 변환된다. 사용자는 ADC를 자동으로 또는 수동으로 조정하여 디스플레이 장치에 최적의 값으로 출력한다. 다시 말하면 LCD 장치는 디스플레이 구동 S/W 프로그램에 의해 입력 신호에 대한 정확한 샘플링 주파수와 샘플링 위상을 구하고(대략 조정과 미세 조정) 샘플링 시작점(위치 조정)을 설정한다. 이러한 자동 조정 기능은 사용자가 OSD(On Screen Dispaly) 상에서 수동으로 또는 단축키를 이용하여 수행시킨다.
그러나 자동 조정(Auto adjustment) 기능은 구조가 복잡하고 구현도 쉽지 않고, 또한 그 기능을 수행하기 위해 많은 코드 사이즈를 차지한다.
본 발명이 이루고자하는 기술적 과제는 아날로그 신호로부터 DE(Data Enable) 신호를 발생시킴으로써 아날로그 신호용 자동 조정(Auto adjustment) 기능용 알고리듬을 하드웨어적으로 구현할 수 있는 디스플레이용 신호 처리 장치 및 그 방법에 관한 것이다.
상기의 기술적 과제를 해결하기 위하여, 본 발명은 디스플레이 장치에 있어서,
비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 소정 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환하는 아날로그-디지털 컨버터;
상기 아날로그-디지털 컨버터에서 출력되는 유효 데이터 시작점과 종료점을 결정하여 데이터 인에이블 신호를 생성하는 데이터 인에이블 생성부;
상기 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 동기하여 상기 아날로그-디지털 컨버터에서 출력되는 R,G,B 영상 데이터를 소정의 해상도에 맞는 신호로 변환하는 스케일러;
제어 신호에 의해 설정된 샘플링 클럭을 상기 아날로그-디지털 컨버터 및 상기 데이터 인에이블 생성부에 공급하는 PLL부;
상기 PLL부에 샘플링 클럭 제어 신호를 공급하고, 상기 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 따라 상기 스케일러부의 데이터 위상을 조정하는 제어부를 포함하는 것을 특징으로 한다.
상기의 다른 기술적 과제를 해결하기 위하여, 본 발명은 디스플레이용 신호 처리 방법에 있어서,
입력되는 수평 및 수직 동기신호를 기준으로 디폴트 샘플링 클럭을 설정하는 과정;
비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 상기 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환하는 과정;
상기 과정에서 변환된 R, G, B 영상 데이터의 레벨이 임계치보다 큰 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 라이징 에지 신호로 설정하고, 입력 데이터의 레벨이 임계치보다 적은 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 폴링 에지 신호로 설정하는 과정을 포함하는 것을 특징으로 한다.
이하 첨부된 도면을 참조로하여 본 발명의 바람직한 실시예를 설명하기로 한다.
도 1은 본 발명에 따른 디스플레이용 신호 처리 장치의 블록도이다.
도 1을 참조하면, 제어부(110)는 비디오 보드(도시안됨)로부터 전송되는 수평 및 수직 동기신호에 따라 영상모드를 판별하고 그 영상모드에 따른 신호처리동작이 이루어지도록 제어신호를 출력한다.
PLL(Phase Locked Loop)부(120)는 상기 제어부(110)의 제어신호에 따른 샘플링 클럭 펄스를 생성한다.
ADC(Analog-Digital Converter)(130)는 PLL부(120)에서 공급되는 샘플링 클럭 펄스에 따라 비디오 보드에서 수신되는 아날로그 R,G,B 영상신호를 샘플링하여 R,G,B 영상 데이터로 변환한다.
데이터 인에이블 생성부(140)는 ADC(130)에서 출력되는 R,G,B 데이터로부터 유효 데이터 시작점과 종료점을 결정하여 데이터 인에이블 신호를 생성한다. 이때 유효 데이터 시작점과 종료점이 데이터 인에이블 신호의 라이징 에지(rising edge)와 폴링 에지(falling edge)를 결정한다.
스케일러(150)는 PLL부(120)에서 공급되는 샘플링 클럭 펄스 및 제어부(110)의 제어신호에 따라 ADC(130)에서 출력된 R,G,B 영상 데이터를 프레임(Frame) 단위의 크기 조정을 수행한다. 이때 스케일러부(150)는 데이터 인에이블 생성부에서 발생되는 데이터 인에이블 신호에 동기하여 ADC(130)에서 출력되는 R,G,B 데이터의 유효 영역을 검출한다.
버퍼 메모리(160)는 스케일러(150)에서 출력되는 R,G,B 데이터를 프레임 단위로 저장한다.
디스플레이 모듈부(170)는 버퍼 메모리(160)에 저장된 프레임 단위의 R,G,B 영상 데이터를 디스플레이한다.
도 2는 DE 생성부(140)의 상세도이다.
도 2를 참조하면, 비교부(210)는 ADC(130)에서 출력되는 입력 데이터의 레벨과 임계치를 비교한다.
클럭 카운팅부(220)는 비교부(210)에서 입력 데이터의 레벨이 임계치보다 크거나 적은 시점의 샘플링 클럭 개수를 카운팅한다.
인에이블 에지 신호 발생부(230)는 클럭 카운팅부(220)에서 카운팅된 클럭 개수에 따라 유효 데이터 시작점과 종료점에 해당하는 데이터 인에이블 하강 및 상승 에지 신호를 발생한다.
도 3은 본 발명에 따른 데이터 인에이블 신호를 생성하기 위한 타이밍도이다.
도 3을 참조하면, R,G,B신호는 수직 동기 신호(H-sync)와 동기하여 발생한다. 이때 R,G,B신호는 블랭크 구간과 유효 데이터 구간으로 구분될 수 있다. 데이터 인에이블(DE) 신호는 R,G,B신호의 유효 구간의 시작점과 종료점을 결정해준다.
도 4는 본 발명에 따른 데이터 인에이블 신호를 생성하는 방법을 보이는 흐름도이다.
입력되는 수평 및 수직 동기신호를 기준으로 디폴트 샘플링 클럭을 설정한다(410 과정)
이어서, 비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 상기 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환한다.
이어서, 변환된 R, G, B 영상 데이터의 레벨이 임계치보다 큰 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 라이징 에지 신호로 설정한다(430 과정). 도 3을 참조하면, 수평 동기 신호가 발생한 시점에서 유효 데이터의 레벨이 나타난 시점까지의 클럭 개수(a)를 저장하여 데이터 인에이블 신호의 라이징 에지 신호로 설정한다.
이어서, 변환된 R, G, B 영상 데이터의 레벨이 임계치보다 적은 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 폴링 에지 신호로 설정한다(450 과정).
도 3을 참조하면, 수평 동기 신호가 발생한 시점에서 유효 데이터의 레벨이 종료된 시점까지의 클럭 개수(b)를 저장하여 데이터 인에이블 신호의 폴링 에지 신호로 설정한다.
이어서, R,G,B 데이터 각각에 대한 데이터 인에이블 신호를 생성할 때 까지 상기 과정을 반복한다(460 과정).
결국, 입력되는 데이터와 임계치를 비교하여 유효 데이터의 시작점에 해당되는 디지털 인에이블 신호의 라이징 에지와 유효 데이터의 종료 시점에 해당하는 디지털 인에이블 신호의 폴링 에지를 결정하게된다.
본 발명은 상술한 실시예에 한정되지 않으며, 본 발명의 사상내에서 당업자에 의한 변형이 가능함은 물론이다.
상술한 바와 같이 본 발명에 의하면, LCD 모니터와 같은 디스플레이 장치로 입력되는 아날로그 신호로부터 DE(Data Enable) 신호를 발생시킴으로써 아날로그 신호를 위한 별도의 위치 및 위상 조정을 위한 자동 조정용 소프트웨어가 필요 없어, 이로 인한 제품 개발 시간을 단축할 수 있다.
도 1은 본 발명에 따른 디스플레이용 신호 처리 장치의 블록도이다.
도 2는 DE 생성부의 상세도이다.
도 3은 본 발명에 따른 데이터 인에이블 신호를 생성하기 위한 타이밍도이다.
도 4는 본 발명에 따른 데이터 인에이블 신호를 생성하는 방법을 보이는 흐름도이다.

Claims (3)

  1. 디스플레이 장치에 있어서,
    비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 소정 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환하는 아날로그-디지털 컨버터;
    상기 아날로그-디지털 컨버터에서 출력되는 유효 데이터 시작점과 종료점을 결정하여 데이터 인에이블 신호를 생성하는 데이터 인에이블 생성부;
    상기 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 동기하여 상기 아날로그-디지털 컨버터에서 출력되는 R,G,B 영상 데이터를 소정의 해상도에 맞는 신호로 변환하는 스케일러;
    제어 신호에 의해 설정된 샘플링 클럭을 상기 아날로그-디지털 컨버터 및 상기 데이터 인에이블 생성부에 공급하는 PLL부;
    상기 PLL부에 샘플링 클럭 제어 신호를 공급하고, 상기 데이터 인에이블 생성부에서 생성되는 데이터 인에이블 신호에 따라 상기 스케일러부의 데이터 위상을 조정하는 제어부를 포함하는 디스플레이용 신호 처리 장치.
  2. 제1항에 있어서, 상기 데이터 인에이블 생성부는
    상기 아날로그-디지털 컨버터에서 출력되는 입력 데이터의 레벨과 임계치를 비교하는 비교부;
    상기 비교부에서 입력 데이터의 레벨가 임계치보다 크거나 적은 시점의 샘플링 클럭 개수를 카운팅하는 클럭 카운팅부;
    상기 클럭 카운팅부에서 카운팅된 클럭 개수에 따라 유효 데이터 시작점과 종료점에 해당하는 데이터 인에이블 하강 및 상승 에지 신호를 발생하는 데이터 인에이블 에지 신호 발생부를 구비하는 것을 특징으로 하는 디스플레이용 신호 처리 장치.
  3. 디스플레이용 신호 처리 방법에 있어서,
    입력되는 수평 및 수직 동기신호를 기준으로 디폴트 샘플링 클럭을 설정하는 과정;
    비디오 카드로부터 전송되는 아날로그 R,G,B 신호를 상기 샘플링 클럭에 따라 디지털 R,G,B 영상 신호로 변환하는 과정;
    상기 과정에서 변환된 R, G, B 영상 데이터의 레벨이 임계치보다 큰 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 라이징 에지 신호로 설정하고, 입력 데이터의 레벨이 임계치보다 적은 시점에서 상기 샘플링 클럭의 현재 넘버를 저장하여 데이터 인에이블 신호의 폴링 에지 신호로 설정하는 과정;
    상기 과정에서 설정되는 데이터 인에이블 신호에 동기하여 R,G,B 데이터의 유효 영역을 검출하는 과정을 포함하는 디스플레이용 신호 처리 방법.
KR10-2003-0058244A 2003-08-22 2003-08-22 디스플레이용 신호 처리 장치 및 그 방법 KR100497725B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2003-0058244A KR100497725B1 (ko) 2003-08-22 2003-08-22 디스플레이용 신호 처리 장치 및 그 방법
US10/842,438 US7286126B2 (en) 2003-08-22 2004-05-11 Apparatus for and method of processing display signal
CNB2004100575857A CN1307530C (zh) 2003-08-22 2004-08-20 处理显示信号的装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0058244A KR100497725B1 (ko) 2003-08-22 2003-08-22 디스플레이용 신호 처리 장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20050020354A true KR20050020354A (ko) 2005-03-04
KR100497725B1 KR100497725B1 (ko) 2005-06-23

Family

ID=34225401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0058244A KR100497725B1 (ko) 2003-08-22 2003-08-22 디스플레이용 신호 처리 장치 및 그 방법

Country Status (3)

Country Link
US (1) US7286126B2 (ko)
KR (1) KR100497725B1 (ko)
CN (1) CN1307530C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160083153A (ko) * 2014-12-30 2016-07-12 엘지디스플레이 주식회사 표시장치 및 데이터 처리방법

Families Citing this family (63)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7343413B2 (en) 2000-03-21 2008-03-11 F5 Networks, Inc. Method and system for optimizing a network by independently scaling control segments and data flow
US8380854B2 (en) 2000-03-21 2013-02-19 F5 Networks, Inc. Simplified method for processing multiple connections from the same client
US20070065800A1 (en) * 2005-09-19 2007-03-22 Delta Electronics, Inc. Display apparatus and video wall having the same
KR20070037900A (ko) * 2005-10-04 2007-04-09 삼성전자주식회사 Lcd 패널을 이용한 디스플레이 장치 및 그 타이밍 제어옵션 수행 방법
TWI284872B (en) * 2005-11-22 2007-08-01 Chi Mei Optoelectronics Corp Flat panel display having a data transfer interface with multi-channels and image transfer method thereof
US8309659B2 (en) * 2006-12-20 2012-11-13 Basell Poliolefine Italia S.R.L. Filled polyolefin compositions
JP5503290B2 (ja) * 2006-12-20 2014-05-28 バーゼル・ポリオレフィン・イタリア・ソチエタ・ア・レスポンサビリタ・リミタータ 充填剤添加ポリオレフィン組成物類
JP5237964B2 (ja) * 2006-12-20 2013-07-17 バーゼル・ポリオレフィン・イタリア・ソチエタ・ア・レスポンサビリタ・リミタータ 充填剤添加ポリオレフィン組成物類
US8716394B2 (en) * 2006-12-20 2014-05-06 Basell Poliolefine Italia S.R.L. Polypropylene compositions containing fillers and/or pigments
JP5250232B2 (ja) * 2007-10-04 2013-07-31 株式会社日立製作所 画像信号処理装置、画像信号処理方法及び画像表示装置
US8806053B1 (en) 2008-04-29 2014-08-12 F5 Networks, Inc. Methods and systems for optimizing network traffic using preemptive acknowledgment signals
US8566444B1 (en) 2008-10-30 2013-10-22 F5 Networks, Inc. Methods and system for simultaneous multiple rules checking
US10157280B2 (en) 2009-09-23 2018-12-18 F5 Networks, Inc. System and method for identifying security breach attempts of a website
TWI470934B (zh) * 2009-10-06 2015-01-21 Mstar Semiconductor Inc 可攜式控制裝置及其方法
US8868961B1 (en) * 2009-11-06 2014-10-21 F5 Networks, Inc. Methods for acquiring hyper transport timing and devices thereof
US10721269B1 (en) 2009-11-06 2020-07-21 F5 Networks, Inc. Methods and system for returning requests with javascript for clients before passing a request to a server
US8719613B2 (en) * 2010-01-28 2014-05-06 Futurewei Technologies, Inc. Single-wire serial interface with delay module for full clock rate data communication between master and slave devices
US9141625B1 (en) 2010-06-22 2015-09-22 F5 Networks, Inc. Methods for preserving flow state during virtual machine migration and devices thereof
US10015286B1 (en) 2010-06-23 2018-07-03 F5 Networks, Inc. System and method for proxying HTTP single sign on across network domains
US8908545B1 (en) 2010-07-08 2014-12-09 F5 Networks, Inc. System and method for handling TCP performance in network access with driver initiated application tunnel
US8347100B1 (en) 2010-07-14 2013-01-01 F5 Networks, Inc. Methods for DNSSEC proxying and deployment amelioration and systems thereof
US9083760B1 (en) 2010-08-09 2015-07-14 F5 Networks, Inc. Dynamic cloning and reservation of detached idle connections
US8630174B1 (en) 2010-09-14 2014-01-14 F5 Networks, Inc. System and method for post shaping TCP packetization
US8886981B1 (en) 2010-09-15 2014-11-11 F5 Networks, Inc. Systems and methods for idle driven scheduling
US8804504B1 (en) 2010-09-16 2014-08-12 F5 Networks, Inc. System and method for reducing CPU load in processing PPP packets on a SSL-VPN tunneling device
US8959571B2 (en) 2010-10-29 2015-02-17 F5 Networks, Inc. Automated policy builder
US9554276B2 (en) 2010-10-29 2017-01-24 F5 Networks, Inc. System and method for on the fly protocol conversion in obtaining policy enforcement information
US8627467B2 (en) 2011-01-14 2014-01-07 F5 Networks, Inc. System and method for selectively storing web objects in a cache memory based on policy decisions
US10135831B2 (en) 2011-01-28 2018-11-20 F5 Networks, Inc. System and method for combining an access control system with a traffic management system
US9246819B1 (en) 2011-06-20 2016-01-26 F5 Networks, Inc. System and method for performing message-based load balancing
US9270766B2 (en) 2011-12-30 2016-02-23 F5 Networks, Inc. Methods for identifying network traffic characteristics to correlate and manage one or more subsequent flows and devices thereof
US10230566B1 (en) 2012-02-17 2019-03-12 F5 Networks, Inc. Methods for dynamically constructing a service principal name and devices thereof
US9231879B1 (en) 2012-02-20 2016-01-05 F5 Networks, Inc. Methods for policy-based network traffic queue management and devices thereof
US9172753B1 (en) 2012-02-20 2015-10-27 F5 Networks, Inc. Methods for optimizing HTTP header based authentication and devices thereof
WO2013163648A2 (en) 2012-04-27 2013-10-31 F5 Networks, Inc. Methods for optimizing service of content requests and devices thereof
US10375155B1 (en) 2013-02-19 2019-08-06 F5 Networks, Inc. System and method for achieving hardware acceleration for asymmetric flow connections
US10187317B1 (en) 2013-11-15 2019-01-22 F5 Networks, Inc. Methods for traffic rate control and devices thereof
US10015143B1 (en) 2014-06-05 2018-07-03 F5 Networks, Inc. Methods for securing one or more license entitlement grants and devices thereof
US11838851B1 (en) 2014-07-15 2023-12-05 F5, Inc. Methods for managing L7 traffic classification and devices thereof
US10122630B1 (en) 2014-08-15 2018-11-06 F5 Networks, Inc. Methods for network traffic presteering and devices thereof
US10182013B1 (en) 2014-12-01 2019-01-15 F5 Networks, Inc. Methods for managing progressive image delivery and devices thereof
US11895138B1 (en) 2015-02-02 2024-02-06 F5, Inc. Methods for improving web scanner accuracy and devices thereof
US10834065B1 (en) 2015-03-31 2020-11-10 F5 Networks, Inc. Methods for SSL protected NTLM re-authentication and devices thereof
US11350254B1 (en) 2015-05-05 2022-05-31 F5, Inc. Methods for enforcing compliance policies and devices thereof
US10505818B1 (en) 2015-05-05 2019-12-10 F5 Networks. Inc. Methods for analyzing and load balancing based on server health and devices thereof
US11757946B1 (en) 2015-12-22 2023-09-12 F5, Inc. Methods for analyzing network traffic and enforcing network policies and devices thereof
US10404698B1 (en) 2016-01-15 2019-09-03 F5 Networks, Inc. Methods for adaptive organization of web application access points in webtops and devices thereof
US10797888B1 (en) 2016-01-20 2020-10-06 F5 Networks, Inc. Methods for secured SCEP enrollment for client devices and devices thereof
US11178150B1 (en) 2016-01-20 2021-11-16 F5 Networks, Inc. Methods for enforcing access control list based on managed application and devices thereof
US10791088B1 (en) 2016-06-17 2020-09-29 F5 Networks, Inc. Methods for disaggregating subscribers via DHCP address translation and devices thereof
US11063758B1 (en) 2016-11-01 2021-07-13 F5 Networks, Inc. Methods for facilitating cipher selection and devices thereof
US10505792B1 (en) 2016-11-02 2019-12-10 F5 Networks, Inc. Methods for facilitating network traffic analytics and devices thereof
US11496438B1 (en) 2017-02-07 2022-11-08 F5, Inc. Methods for improved network security using asymmetric traffic delivery and devices thereof
US10791119B1 (en) 2017-03-14 2020-09-29 F5 Networks, Inc. Methods for temporal password injection and devices thereof
US10812266B1 (en) 2017-03-17 2020-10-20 F5 Networks, Inc. Methods for managing security tokens based on security violations and devices thereof
US10931662B1 (en) 2017-04-10 2021-02-23 F5 Networks, Inc. Methods for ephemeral authentication screening and devices thereof
US10972453B1 (en) 2017-05-03 2021-04-06 F5 Networks, Inc. Methods for token refreshment based on single sign-on (SSO) for federated identity environments and devices thereof
US11343237B1 (en) 2017-05-12 2022-05-24 F5, Inc. Methods for managing a federated identity environment using security and access control data and devices thereof
US11122042B1 (en) 2017-05-12 2021-09-14 F5 Networks, Inc. Methods for dynamically managing user access control and devices thereof
US11122083B1 (en) 2017-09-08 2021-09-14 F5 Networks, Inc. Methods for managing network connections based on DNS data and network policies and devices thereof
US11658995B1 (en) 2018-03-20 2023-05-23 F5, Inc. Methods for dynamically mitigating network attacks and devices thereof
DE102018208118A1 (de) * 2018-05-23 2019-11-28 Robert Bosch Gmbh Verfahren und Vorrichtung zum Authentifizieren einer über einen Bus übertragenen Nachricht
US11044200B1 (en) 2018-07-06 2021-06-22 F5 Networks, Inc. Methods for service stitching using a packet header and devices thereof

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5666167A (en) * 1992-09-15 1997-09-09 Thomson Consumer Electronics, Inc. Bias control apparatus for a data slicer in an auxiliary video information decoder
US5701136A (en) * 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
US5786866A (en) * 1996-10-15 1998-07-28 Fairchild Semiconductor Corporation Video color subcarrier signal generator
US6538648B1 (en) * 1998-04-28 2003-03-25 Sanyo Electric Co., Ltd. Display device
KR100323666B1 (ko) * 1999-08-12 2002-02-07 구자홍 모니터의 클럭위상 보상장치 및 방법
JP2003509728A (ja) * 1999-09-11 2003-03-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ アクティブマトリックスelディスプレイ装置
EP1122710B1 (en) * 2000-02-03 2007-01-24 SANYO ELECTRIC Co., Ltd. Pixel clock generation for a display device
KR100357149B1 (ko) 2000-02-11 2002-11-07 엘지전자 주식회사 모니터의 화면조정 장치 및 방법
US6778170B1 (en) * 2000-04-07 2004-08-17 Genesis Microchip Inc. Generating high quality images in a display unit without being affected by error conditions in synchronization signals contained in display signals
TW521237B (en) * 2000-04-18 2003-02-21 Semiconductor Energy Lab Light emitting device
KR200200370Y1 (ko) 2000-05-12 2000-10-16 옵티시스주식회사 디스플레이용 아날로그-디지털 변환모듈
JP2001343949A (ja) * 2000-06-01 2001-12-14 Fujitsu General Ltd プロジェクタによる映像表示装置
JP3757797B2 (ja) * 2001-01-09 2006-03-22 株式会社日立製作所 有機ledディスプレイおよびその駆動方法
JP2002351401A (ja) * 2001-03-21 2002-12-06 Mitsubishi Electric Corp 自発光型表示装置
JP3612494B2 (ja) * 2001-03-28 2005-01-19 株式会社日立製作所 表示装置
JP2002320206A (ja) * 2001-04-24 2002-10-31 Sony Corp 映像信号処理装置及び方法
JP4383852B2 (ja) * 2001-06-22 2009-12-16 統寶光電股▲ふん▼有限公司 Oled画素回路の駆動方法
TW563088B (en) * 2001-09-17 2003-11-21 Semiconductor Energy Lab Light emitting device, method of driving a light emitting device, and electronic equipment
GB2389951A (en) * 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Display driver circuits for active matrix OLED displays
US6989827B2 (en) * 2002-10-24 2006-01-24 Hewlett-Packard Development Company, Lp. System and method for transferring data through a video interface
US7091967B2 (en) * 2003-09-01 2006-08-15 Realtek Semiconductor Corp. Apparatus and method for image frame synchronization

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160083153A (ko) * 2014-12-30 2016-07-12 엘지디스플레이 주식회사 표시장치 및 데이터 처리방법

Also Published As

Publication number Publication date
CN1584820A (zh) 2005-02-23
US7286126B2 (en) 2007-10-23
US20050052440A1 (en) 2005-03-10
CN1307530C (zh) 2007-03-28
KR100497725B1 (ko) 2005-06-23

Similar Documents

Publication Publication Date Title
KR100497725B1 (ko) 디스플레이용 신호 처리 장치 및 그 방법
US7191402B2 (en) Method and apparatus for adjusting contrast and sharpness for regions in a display device
US6392642B1 (en) Display device which can automatically adjust its resolution
US9147375B2 (en) Display timing control circuit with adjustable clock divisor and method thereof
US6577322B1 (en) Method and apparatus for converting video signal resolution
KR100596586B1 (ko) 액정 디스플레이 장치의 화면상태 자동조정장치 및 그 방법
KR100609056B1 (ko) 디스플레이장치 및 그 제어방법
JP2004046086A (ja) ディスプレイ装置における背景領域のコントラストの調節方法及びその装置
KR100654771B1 (ko) 디스플레이장치 및 그 제어방법
JP2008276132A (ja) ドットクロック発生回路、半導体装置及びドットクロック発生方法
JP2001083927A (ja) ディスプレイ装置及びその駆動方法
KR100665060B1 (ko) 디스플레이장치 및 그 제어방법과 영상신호 처리 디바이스
KR100266167B1 (ko) 샘플링 주파수 및 샘플링 위치 조정장치와 조정방법
KR100343142B1 (ko) 온-스크린 디스플레이 폰트의 높이를 자동으로 설정하는장치, 방법 및 프로세서
KR100299591B1 (ko) 영상 크기를 자동으로 조정할 수 있는 평판디스플레이 장치 및 그의 조정방법
KR20080032828A (ko) 영상 표시 장치 및 이를 이용한 해상도 조절 방법
KR100265705B1 (ko) 영상 자동 조절 기능을 구비한 평판 디스플레이 장치 및 그의제어 방법
KR100299845B1 (ko) 엘씨디모니터의자동미세조정시자동코스설정방법
KR100747669B1 (ko) 영상표시장치 및 그의 자동조정방법
KR100265703B1 (ko) 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터
KR100404394B1 (ko) 멀티 컨버터 출력의 디스플레이 화면 크기 자동 조정장치및 방법
KR100559228B1 (ko) 영상 표시 장치의 출력 데이터를 제어하는 장치
KR20010060463A (ko) Lcd 모니터의 화면조정장치 및 방법
KR20020034251A (ko) 포맷 컨버터의 디스플레이 영역 조정장치 및 방법
KR20020060521A (ko) 디스플레이장치 및 그 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130530

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140529

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee