KR19980081587A - 직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교신호의 피크 레벨을 클립핑하는 방법 - Google Patents

직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교신호의 피크 레벨을 클립핑하는 방법 Download PDF

Info

Publication number
KR19980081587A
KR19980081587A KR1019980014207A KR19980014207A KR19980081587A KR 19980081587 A KR19980081587 A KR 19980081587A KR 1019980014207 A KR1019980014207 A KR 1019980014207A KR 19980014207 A KR19980014207 A KR 19980014207A KR 19980081587 A KR19980081587 A KR 19980081587A
Authority
KR
South Korea
Prior art keywords
level
clipping
signal
clipping level
inverted
Prior art date
Application number
KR1019980014207A
Other languages
English (en)
Other versions
KR100250022B1 (ko
Inventor
무또히로야스
Original Assignee
가네꼬히사시
닛본덴기가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬히사시, 닛본덴기가부시끼가이샤 filed Critical 가네꼬히사시
Publication of KR19980081587A publication Critical patent/KR19980081587A/ko
Application granted granted Critical
Publication of KR100250022B1 publication Critical patent/KR100250022B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

입력되는 동상 및 직교 신호의 레벨을 클립하기 위해서, 비교기는 동상 신호, 클립핑 레벨 및 반전된 클립핑 레벨을 수신한다. 상기 비교기는 동상 신호의 레벨을 클립핑 레벨 및 반전된 클립핑 레벨의 각각과 비교하여 비교 결과를 발생시킨다. 셀렉터는 상기 비교 결과에 응답하여, 상기 동상 신호의 레벨이 반전된 클립핑 레벨을 초과하고 클립핑 레벨이하일 때에 동상 신호를 통과시키고, 동상 신호의 레벨이 반전된 클립핑 레벨이하일 때에 반전된 클립핑 레벨을 선택하며, 동상 신호의 레벨이 클립핑 레벨을 초과할 때에 클립핑 레벨을 선택한다. 다른 한편으로, 직교 신호의 레벨은 상술한 바와 동일한 방식으로 다른 비교기 및 셀렉터를 사용하여 제한된다.

Description

직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교 신호의 피크 레벨을 클립핑하는 방법
본 발명은 피크 클립핑 회로에 관한 것으로, 보다 구체적으로는 예를 들면, 이동 통신 시스템의 기지국에 제공되는 송신기의 직교 변조기에 제공되는 피크 클립핑 회로에 관한 것이다. 보다 더 구체적으로는 본 발명은 동상(I) 및 직교(Q)신호의 피크 레벨을 제한하는 방법에 관한 것이다. 본 발명은 예를 들면, BPSK(binary phase shift keying), QPSK(quadratype phase shift keying), 16-QAM(quadrature amplitude modulation) 등의 사용에 잘 적용된다.
본 기술 분야에 잘 알려져 있는 바와 같이, CDMA(코드 분할 다원 접속)와 같은 이동 통신 시스템에서는 복수의 사용자의 신호들이 멀티플랙스되고 그 후에 동일한 주파수에서 기지국으로부터 동시에 송신된다. 멀티플랙스된 가입자의 신호들의 수가 증가함에 따라서, 멀티플랙스된 신호의 피크 레벨이 상응하여 증가한다. 이러한 경우에서도, 신호 스펙트럼의 확산을 억제하기 위해서는 왜곡없이 멀티플랙스된 신호를 증폭하는 것이 필요하다. 이러한 문제에 대한 하나의 방법은 멀티플랙스된 신호를 증폭하는 증폭기(예를 들면, 전력 증폭기)의 최대 출력을 증가시키는 것이다. 그러나, 이러한 방법은 송신기 자체의 부피가 커지고 전력 소비가 바람직하지 못하게 증가하는 결점이 있다. 이러한 결점을 방지하기 위해서는 멀티플랙스된 신호의 수(즉, 실제 송신되는)를 표시하는 제어 신호에 응답하여 동상 및 직교 신호를 적응적으로 제어하는 것을 상상할 수 있다.
본 발명을 설명하기 전에, 도 1 및 도 2를 참조하여 송신기에 제공된 변조기에서 동상 및 직교 신호를 제한하는 종래 기술을 간단히 설명하는 것이 유리할 것이다.
도 1은 QPSK 변조 방식을 나타내는 신호 공간 다이어그램을 나타낸 것이다. 이 다이어그램은 본 기술 분야에 잘 알려져 있으므로 간략화를 위해서 이에 대한 설명은 생략한다.
도 2는 동상 및 직교 신호의 레벨을 제한하는 종래 기술을 설명하기 위한 신호 공간 다이어그램이다. 입력되는 동상 및 직교 신호의 레벨을 각각 Ix 및 Qx로 표시하면, 원점으로부터 점(Ix, Qx)의 크기 및 거리는 (Ix2+ Qx2)1/2으로 표현되며 이것이 먼저 계산된다. 이어서, 이렇게 얻어진 크기가 In 및 Qn로 정의된 클립핑 레벨A와 비교된다. 크기 (Ix2+ Qx2)1/2가 클립핑 레벨 A보다 크면, 신호Ix 및 Qx의 레벨들 각각은 A/ (Ix2+ Qx2)1/2에 곱해진다. 이러한 방식으로 레벨 제한이 행해진다. 그러나 종래의 기술에 있어서는 복수의 승산기가 필요하게 되어 하드웨어가 복잡하게 되고 부피가 커지게 된다.
따라서, 본 발명의 목적은 어떤 승산없이 동상 및 직교 신호의 레벨을 제한하는 피크 클립핑 회로를 제공하는 것이다.
본 발명의 다른 목적은 어떤 승산을 필요로 하지 않고 동상 및 직교 신호의 레벨을 효과적으로 클립핑하는 방법을 제공하는 것이다.
이러한 목적들은 입력되는 동상 및 직교 신호의 레벨을 클립하기 위해서, 비교기가 동상 신호, 클립핑 레벨, 및 반전된 클립핑 레벨을 수신하는 기술에 의해서 충족된다. 비교기는 동상 신호의 레벨을 클립핑 레벨 및 반전된 클립핑 레벨의 각각과 비교하여 비교 결과를 발생시킨다. 상기 비교 결과에 응답하여 셀렉터는 동상 신호의 레벨이 반전된 클립핑 레벨을 초과하고 클립핑 레벨이하 일때에 동상 신호를 통과시키며, 동상 신호의 레벨이 반전된 클립핑 레벨 이하 일때에 반전된 클립핑 레벨을 선택하고, 및 동상 신호의 레벨이 클립핑 레벨을 초과할 때에 클립핑 레벨을 선택한다. 한편, 직교 신호의 레벨은 상술한 방법과 동일한 방식에 의해서 다른 비교기 및 셀렉터를 사용하여 제한된다.
본 발명의 하나의 특징은 신호 송신기의 변조기에 제공된 피크 클립핑 회로에 있으며, 상기 피크 클립핑 회로는 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 제한하며, 클립핑 레벨을 생성하기 위한 클립핑 레벨 생성기, 상기 클립핑 레벨을 수신하기 위해서 결합되며, 반전된 클립핑 레벨을 생성하기 위한 인버터, 상기 동상 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨을 수신하며, 상기 동상 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨의 각각과 비교하고, 제1의 비교 결과를 발생시키는 제1 비교기, 상기 직교 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨을 수신하며, 상기 직교 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨의 각각과 비교하고, 제2의 비교 결과를 발생시키는 제2 비교기, 및 상기 제1의 비교 결과에 응답하며 상기 동상 신호, 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨중 하나를 선택하며, 상기 제2의 비교 결과에 응답하며 상기 직교 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨중 하나를 선택하는 신호 선택 수단을 구비한다.
본 발명의 다른 특징은 신호 송신기의 변조기에서 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법에 있는데, 본 발명의 클립핑 방법은, 클립핑 레벨을 생성하는 단계, 상기 클립핑 레벨을 수신하고 반전된 클립핑 레벨을 생성하는 단계, 상기 동상 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨과 비교하고 비교 결과를 발생시키는 단계, 상기 비교 결과에 응답하여, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 동상 신호를 선택하고, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 동상 신호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 단계, 상기 직교 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨과 비교하고 비교 결과를 발생시키는 단계, 및 상기 비교 결과에 응답하여, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 직교 신호를 선택하고, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 직교 신호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 단계를 포함한다.
도 1은 종래 기술에서 잘 알려져 있는 QPSK의 신호 공간 다이어그램.
도 2는 종래의 피크 클립핑 동작을 설명하기 위한 QPSK의 공간 다이어그램.
도 3은 본 발명에 따른 피크 클립핑 회로가 제공된 QPSK 변조기에 대한 도면.
도 4는 도 3의 피크 클립핑 회로의 상세를 나타내는 블럭도.
도 5는 도 3의 피크 클립핑 회로의 동작을 설명하기 위한 QPSK의 신호 공간 다이어그램.
도 6은 본 발명의 동작을 설명하기 위한 16-QAM의 신호 다이어그램.
도면의 주요 부분에 대한 부호의 설명
10 : 피크 클립핑 회로
12 : 비트 스트림
14 : 직렬-병렬 변환기
18a, 18b : 승산기
20 : 신호 생성기
26, 31a-31n : 신호 결합 회로
30a-30n : 다른 변조기
32 : 전력 증폭기
36 : 피크 클립핑 레벨 제어 신호
이하, CDMA 이동 통신 시스템에 적용되는 경우에 대하여 도 3-6을 참조로하여 본 발명의 바람직한 실시예를 설명한다. 그러나, 주목할 것은 본 발명을 이러한 특정한 케이스에 적용한 것은 단지 예에 불과하며, 이것에 의해서 제한되어서는 않된다는 점이다. 즉, 본 발명은 I(동상) 및 Q(직교)좌표 각각의 피크 레벨이 클립프 혹은 제한되는 회로에 적용될 수 있다. 보다 구체적으로, 본 발명에 따른 피크 클립핑 회로는 이동 통신 시스템외의 기술 분야에서 이용될 수 있다.
도 3은 예로서 CDMA 이동 통신 시스템의 기지국에 제공되는 송신기의 일부를 블럭도의 형태로 개략 도시한 것이다. 본 발명은 상술한 특정한 케이스에서 QPSK 변조기에 제공되는 피크 클립핑 회로(10)에 관한 것이다. 도 3의 나머지 기능 블럭은 종래의 것이므로 개시의 간략화를 위해서 간단히 설명되어 있다.
도 3에서, 오디오 신호(예를 들면)를 샘플링 혹은 양자화하여 생성된 비트 스트림(즉, 대역 신호)(12)가 종래의 직렬-병렬 변환기(14)에 인가된다. 변환기(14)로부터 출력된 2개의 비트 스트림(16a, 16b)는 각각 승산기(18a, 18b)에 인가된다. 신호 생성기(20)는 승산기(18a)에 직접 인가되며, 위상 시프터(22)에서 π/2(즉, 코사인파 신호로 변환)만큼 위상 변위되어 승산기(18b)에 인가되는 사인파 신호(예를 들면)를 생성한다. 따라서, I(동상)신호 및 Q(직교)신호가 발생되어 도 4를 참조하여 상세히 기술하게 될 피크 클립핑 회로(10)에 공급된다. 피크 클립핑 회로(10)의 2개의 출력(24a, 24b)는 신호 결합 회로(26)에 가산되며, 그 출력이 가상 블럭(28)으로 예시된 후속 단에 가해진다.
다른 변조기(30a-30n)각각은 상술한 방식과 동일한 방식으로 구성되며 다른 가입자들에게 각각 할당되도록 제공된다. 도 3에는 변조기(30a-30n)에 각각 제공되는 신호 결합 회로(31a-31n)이 도시되어 있다.
신호 결합 회로(26, 31a-31n)의 출력은 상술한 후속 단(28)내에서 확산 스펙트럼 처리된다. 보다 구체적으로, 신호 결합 회로(26, 31a-31n)의 출력들 각각은 본 기술 분야에 잘 알려진 바와 같이 대응하는 의사 난수(의사 잡음 혹은 PN)시퀀스에 곱해진다. 이어서, 후속 단(28)으로부터 출력된 신호들이 전력 증폭기(32)에서 멀티플랙스되고 증폭되어서 적절한 레벨로 된후에 안테나(34)로부터 방사된다.
CPU(중앙 처리 장치)등의 제어기(도시 생략)는 항상 전력 증폭기(32)로 인가되기 전에 멀티플랙스된 신호들의 수를 감시한다. 제어기는 피크 클립핑 레벨 제어 신호(36)를 생성하며, 그 레벨은 적응적으로 변화되어 멀티플랙스된 신호의 수에 따른 상술한 I 및 Q 신호의 레벨을 적절히 제한한다. 도 3에는 도시는 되어 있지 않지만 다른 변조기들(30a-30n)의 각각이 상술한 제어 신호(36)를 공급받는다.
도 4는 클립핑 레벨 생성기(40), 클립핑 레벨 생성기의 출력의 부호를 반전하기 위한 인버터(42), 2개의 비교기(44a-44b), 및 2개의 신호 셀렉터(46a-46b)로 구성된 피크 클립핑 회로(10)를 상세히 도시한 블럭도이다. 클립핑 레벨 생성기(40)는 클립핑 레벨 신호(41)를 생성하며, 그 크기는 피크 클립핑 레벨 제어 신호(36)에 의해서 제어된다. 회로(10)의 동작의 설명의 편이성을 위해서, 클립핑 레벨은 블럭(44a-46a, 44b-46b)에 각각 인가되는 Ic 및 Qc로 표시되어 있다. 동일한 방식으로, 인버터의 출력은 블럭(44a-46a, 44b-46b)에 각각 인가되는 -Ic 및 -Qc로 표시되어 있다. 클립핑 레벨Ic(또는 Qc)는 I 및 Q 신호의 각각의 비트 길이와 동일한 적절한 비트 길이로 표현된다. 비교기(44a)는 승산기(18a)로부터 출력되는 I 신호의 레벨을 클립핑 레벨Ic 및 -Ic와 비교하여 비교 결과 신호(45a)를 출력한다. 셀렉터(46a)는 비교 결과 신호(45a)에 응답하며 I 신호 및 클립핑 레벨 Ic 및 -Ic중 하나를 선택한다.
즉, I 신호가 클립핑 레벨 Ic 와 -Ic사이에 있는 레벨을 갖는 경우에 셀렉터(46a)는 I 신호를 통과시킨다. 다른 한편으로, I 신호의 레벨이 클립핑 레벨Ic를 초과하는 경우에 셀렉터(46a)는 클립핑 레벨 Ic를 선택하여 이것을 신호 결합 회로(26)에 인가한다. 이와 반대로, I 신호의 레벨이 클립핑 레벨-Ic이하일 경우에 셀렉터(46a)는 이 클립핑 레벨 -Ic를 선택하여 이것을 신호 결합 회로(26)에 인가한다. 이러한 동작은 상술한 것과 다른 방식으로 설명될 수 있다. 즉, I 신호의 레벨의 절대값이 클립핑 레벨 Ic에 미치지 못했을 때에 셀렉터(46a)는 I신호 그 자체를 선택한다. 다른 한편으로, I신호의 레벨의 절대값이 클립핑 레벨Ic를 초과하는 경우에 셀렉터(46a)는 해당 I신호와 동일한 부호를 클립핑 레벨Ic에 가산한 후에 클립핑 레벨Ic를 출력한다. 동일한 설명이 Q신호와 관련하여 성립됨으로 개시를 간단히하기 위해서 반복 설명은 하지 않는다.
도 5를 참조하여, QPSK의 신호 공간 다이어그램과 관련하여 피크 클립핑 회로(10)의 동작에 대하여 추가의 설명을 한다. 도 4에 표시되어 있는 클립핑 레벨 Ic, -Ic, Qc, 및 -Qc가 I 및 Q축에 표시되어 있다. 피크 클립핑 회로(10)로 입력된 I 신호가 클립핑 레벨Ic를 초과하여 Ix로 표시된 레벨을 갖는 경우에, 셀렉터(46a)(도 4)는 레벨Ic를 선택하고 이것을 신호 결합 회로(26)에 인가한다. 즉, 이 케이스의 경우에 I 신호의 피크 레벨이 Ic로 클리프된다. 동일한 방식으로, 피크 클립핑 회로(10)에 입력된 Q 신호가 클립핑 레벨 -Ic보다 작은 -Ix로 표시된 레벨을 갖는 경우에 셀렉터(46a)(도 4)는 레벨Ic를 선택하고 이것을 신호 결합 회로(26)에 인가한다. 상술한 동작은 바이너리-PSK의 경우에도 적용될 수 있음을 이해해야 한다.
도 6은 본 발명이 적용될 수 있는 다른 경우를 설명하기 위해서 제공된 16-PSK의 신호 공간 다이어그램이다. 도시된 바와 같이, 최외각 I 및 Q신호의 각 피크 레벨은 피크 레벨이 클립핑 레벨(즉, Ic, -Ic, Qc, 및 -Qc)를 초과하거나 혹은 그 이하일 때에 클리프될 수 있다. 상술한 설명으로부터, 본 발명을 16-PSK에 적용할 수 있는 것은 명백함으로 간략화를 위해서 더 이성의 추가 설명은 생략한다.
상술한 설명은 본 발명의 몇몇의 가능한 실시예를 대표적으로 나타낸 것이며, 본 발명의 근간이 되는 개념은 명백히 상술한 실시예에 제한되지 않는 다는 것을 이해해야 한다.

Claims (10)

  1. 신호 송신기의 변조기에 제공되어 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 제한하는 피크 클립핑 회로에 있어서,
    클립핑 레벨을 생성하기 위한 클립핑 레벨 생성기,
    상기 클립핑 레벨을 수신하기 위해서 결합되며, 반전된 클립핑 레벨을 생성하기 위한 인버터,
    상기 동상 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨을 수신하며, 상기 동상 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨의 각각과 비교하고, 제1의 비교 결과를 발생시키는 제1 비교기,
    상기 직교 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨을 수신하며, 상기 직교 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨의 각각과 비교하고, 제2의 비교 결과를 발생시키는 제2 비교기, 및
    상기 제1의 비교 결과에 응답하며 상기 동상 신호, 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨중 하나를 선택하며, 상기 제2의 비교 결과에 응답하며 상기 직교 신호, 상기 클립핑 레벨, 및 상기 반전된 클립핑 레벨중 하나를 선택하는 신호 선택 수단
    을 구비하는 것을 특징으로 하는 피크 클립핑 회로.
  2. 제1항에 있어서, 상기 신호 선택 수단은,
    상기 제1의 비교 결과에 응답하여, 상기 동상 신호의 레벨이 상기 반전된 클립핑 레벨을 초과하고 상기 클립핑 레벨이하일 때에 상기 동상 신호를 통과시키고, 상기 동상 신호의 레벨이 상기 반전된 클립핑 레벨이하일 때에 상기 반전된 클립핑 레벨을 선택하며, 및 상기 동상 신호의 레벨이 상기 클립핑 레벨을 초과할 때에 상기 클립핑 레벨을 선택하는 제1 셀렉터, 및
    상기 제2의 비교 결과에 응답하여, 상기 직교 신호의 레벨이 상기 반전된 클립핑 레벨을 초과하고 상기 클립핑 레벨이하일 때에 상기 직교 신호를 통과시키고, 상기 직교 신호의 레벨이 상기 반전된 클립핑 레벨이하일 때에 상기 반전된 클립핑 레벨을 선택하며 상기 직교 신호의 레벨이 상기 클립핑 레벨을 초과할 때에 상기 클립핑 레벨을 선택하는 제2 셀렉터를 포함하는 것을 특징으로 하는 피크 클립핑 회로.
  3. 제1항에 있어서, 상기 신호 선택 수단은,
    상기 제1의 비교 결과에 응답하여, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 동상 신호를 통과시키고, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 동상 신호의 부호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 제1 셀렉터, 및
    상기 제2의 비교 결과에 응답하여, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 직교 신호를 통과시키고, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 직교 신호의 부호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 제2 셀렉터를 포함하는 것을 특징으로 하는 피크 클립핑 회로.
  4. 제1항, 제2항 또는 제3항에 있어서, 상기 송신기는 복수의 데이타를 결합하여 상기 결합된 데이타를 송신하도록 구성되며, 상기 클립핑 레벨은 송신될 다수의 데이타에 따라서 제어되는 것을 특징으로 하는 피크 클립핑 회로.
  5. 제1항, 제2항, 제3항 또는 제4항에 있어서, 상기 변조기는 BPSK(binary phase shift keying)변조기인 것을 특징으로 하는 피크 클립핑 회로.
  6. 제1항, 제2항, 제3항 또는 제4항에 있어서, 상기 변조기는 QPSK(quadrature phase shift keying)변조기인 것을 특징으로 하는 피크 클립핑 회로.
  7. 신호 송신기의 변조기에서 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법에 있어서,
    클립핑 레벨을 생성하는 단계,
    상기 클립핑 레벨을 수신하고 반전된 클립핑 레벨을 생성하는 단계,
    상기 동상 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨과 비교하고 비교 결과를 발생시키는 단계,
    상기 비교 결과에 응답하여, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 동상 신호를 선택하고, 상기 동상 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 동상 신호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 단계,
    상기 직교 신호의 레벨을 상기 클립핑 레벨 및 상기 반전된 클립핑 레벨과 비교하고 비교 결과를 발생시키는 단계, 및
    상기 비교 결과에 응답하여, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과하지 않은 경우에 상기 직교 신호를 선택하고, 상기 직교 신호의 절대값의 레벨이 상기 클립핑 레벨을 초과한 경우에 상기 직교 신호와 동일한 부호를 상기 클립핑 레벨에 가산한 후에 상기 클립핑 레벨을 선택하는 단계
    를 포함하는 것을 특징으로 하는 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법.
  8. 제7항에 있어서, 상기 송신기는 복수의 데이타를 결합하여 상기 결합된 데이타를 송신하도록 구성되며, 상기 클립핑 레벨은 송신될 다수의 데이타에 따라서 제어되는 것을 특징으로 하는 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법.
  9. 제5항에 있어서, 상기 변조기는 BPSK(binary phase shift keying)변조기인 것을 특징으로 하는 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법.
  10. 제5항에 있어서, 상기 변조기는 QPSK(quadrature phase shift keying)변조기인 것을 특징으로 하는 입력되는 동상 신호의 레벨 및 입력되는 직교 신호의 레벨을 클립핑하는 방법.
KR1019980014207A 1997-04-21 1998-04-21 직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교신호의 피크 레벨을 클립핑하는 방법 KR100250022B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP97-103614 1997-04-21
JP9103614A JP3033708B2 (ja) 1997-04-21 1997-04-21 ピーククリッピング回路および該ピーククリッピング回路を有する直交変調送信機

Publications (2)

Publication Number Publication Date
KR19980081587A true KR19980081587A (ko) 1998-11-25
KR100250022B1 KR100250022B1 (ko) 2000-03-15

Family

ID=14358660

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980014207A KR100250022B1 (ko) 1997-04-21 1998-04-21 직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교신호의 피크 레벨을 클립핑하는 방법

Country Status (6)

Country Link
US (1) US6044117A (ko)
EP (1) EP0874501A3 (ko)
JP (1) JP3033708B2 (ko)
KR (1) KR100250022B1 (ko)
BR (1) BR9801945A (ko)
SG (1) SG71776A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6363109B1 (en) * 1998-02-03 2002-03-26 Texas Instruments Incorporated Methods and device for estimating and correcting clipping in a discrete multi-tone communications system
JP2001069184A (ja) * 1999-08-31 2001-03-16 Matsushita Electric Ind Co Ltd リミッタ方法およびリミッタ装置
GB2377141B (en) * 2001-06-29 2005-03-23 Nokia Corp A transmitter
KR100458123B1 (ko) * 2002-05-16 2004-11-20 전자부품연구원 무선 이동통신 시스템에서의 데이터 전송 장치
JP4424081B2 (ja) 2004-06-14 2010-03-03 ミツミ電機株式会社 振幅変調装置及び振幅制限方法並びにコンピュータで読み取り可能なプログラム
KR100705443B1 (ko) * 2004-12-11 2007-04-09 한국전자통신연구원 직교주파수 분할 다중 접속 시스템의 송신기용 디지털클리핑 방법

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4843626A (en) * 1986-07-10 1989-06-27 Werrbach Donn R Multiband limiter with automatic limiting threshold (ALT) compensation
JPH01248812A (ja) * 1988-03-30 1989-10-04 Toshiba Corp デジタルクリップ回路
JP2806997B2 (ja) * 1989-11-15 1998-09-30 株式会社日立製作所 復調器
FI89846C (fi) * 1991-11-29 1993-11-25 Nokia Mobile Phones Ltd En deviationsbegraensare foer en fraon en radiotelefon utsaend signal
JPH0777433A (ja) * 1993-06-30 1995-03-20 Mazda Motor Corp 自動車の走行域認識装置
JP2787894B2 (ja) * 1994-05-30 1998-08-20 日本電気株式会社 マルチキャリアディジタル変調用包絡線制御変調装置
JPH08191456A (ja) * 1995-01-06 1996-07-23 Matsushita Electric Ind Co Ltd 色差信号クリップ回路
JP3455934B2 (ja) * 1995-04-11 2003-10-14 日本電信電話株式会社 変調器
JP2718398B2 (ja) * 1995-06-30 1998-02-25 日本電気株式会社 Cdma基地局送信装置
US5751774A (en) * 1996-04-04 1998-05-12 Lucent Technologies Inc. Transmission system for digital audio broadcasting

Also Published As

Publication number Publication date
JPH10294766A (ja) 1998-11-04
SG71776A1 (en) 2000-04-18
EP0874501A2 (en) 1998-10-28
EP0874501A3 (en) 2001-07-18
US6044117A (en) 2000-03-28
BR9801945A (pt) 1999-06-29
KR100250022B1 (ko) 2000-03-15
JP3033708B2 (ja) 2000-04-17

Similar Documents

Publication Publication Date Title
JPH08331095A (ja) 通信システム
AU729775B2 (en) Device and method for reducing the peak-to-average power ratio of a mobile station's transmit power
RU2197778C2 (ru) Способ уменьшения отношения пиковой мощности к средней мощности передачи мобильной станции и устройство для его осуществления
US7307943B2 (en) Mobile station, base station, communication system, and communication method
US6396868B1 (en) Spread spectrum signal generating device and method in transmitter of mobile communications system
JPWO2007013278A1 (ja) データ通信システム及びデータ送信装置
KR100354337B1 (ko) 대역 확산 통신 방식에서의 확산 변조 방식을 이용한송수신방식 및 송수신장치
US7031370B1 (en) Spread-spectrum communication device
JP3548148B2 (ja) Ofdm送信装置及びofdm送信方法
JP2002033716A (ja) Cdma拡散方法およびcdma端末装置
KR100250022B1 (ko) 직교 변조기에 제공된 피크 클립핑 회로 및 동상 및 직교신호의 피크 레벨을 클립핑하는 방법
JPH11331040A (ja) ゼロ交差検出を用いた変調装置及び方法
KR100452512B1 (ko) 채널용량 개선 왈쉬코드 확산장치 및 그 운용방법
EP1735982B1 (en) Generating higher order modulation using qpsk modulations
KR100344600B1 (ko) 코드 분할 다중 접속 신호를 처리하기 위해 복소 의사잡음시퀀스를 생성하는 방법 및 시스템
JPH08251117A (ja) マルチキャリア伝送システム及びマルチキャリア伝送方法
KR100312581B1 (ko) 주파수 변조 회로
JP3724676B2 (ja) 通信方法及び送信装置並びに受信装置
KR100423724B1 (ko) 무선통신시스템에서 복합 직교 위상 편이 방식을 이용한데이터 처리 장치 및 그 방법
CN1902847B (zh) 用于加扰的位传输的发射器和方法
KR0155510B1 (ko) 직접 시퀀스 확산 스펙트럼 oqpsk 칩 변조장치
EP0982905B1 (en) Universal PSK modulation apparatus and method
KR20010027280A (ko) 다중 전송률을 지원하기 위한 병렬조합 적응형 통신시스템 및 그 방법
JP3898370B2 (ja) 送信装置
JP2004064154A (ja) ベースバンド変調方法及びその装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081224

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee