KR19980056458A - 박막트랜지스터 액정표시장치 - Google Patents

박막트랜지스터 액정표시장치 Download PDF

Info

Publication number
KR19980056458A
KR19980056458A KR1019960075728A KR19960075728A KR19980056458A KR 19980056458 A KR19980056458 A KR 19980056458A KR 1019960075728 A KR1019960075728 A KR 1019960075728A KR 19960075728 A KR19960075728 A KR 19960075728A KR 19980056458 A KR19980056458 A KR 19980056458A
Authority
KR
South Korea
Prior art keywords
data
signal line
pixel
signal
line
Prior art date
Application number
KR1019960075728A
Other languages
English (en)
Other versions
KR100204794B1 (ko
Inventor
이성수
Original Assignee
문정환
엘지반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체 주식회사 filed Critical 문정환
Priority to KR1019960075728A priority Critical patent/KR100204794B1/ko
Priority to US08/902,904 priority patent/US5949396A/en
Priority to JP36097097A priority patent/JP3621982B2/ja
Publication of KR19980056458A publication Critical patent/KR19980056458A/ko
Application granted granted Critical
Publication of KR100204794B1 publication Critical patent/KR100204794B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 박막트랜지스터 액정표시장치(TFT-LCD)의 화소 어레이 구조에 관한 것으로 특히, 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하되, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 것을 특징으로 하는 도트 인버젼 방식을 위한 액정 패널.

Description

박막트랜지스터 액정표시장치
도 1는 일반적인 액정 패널의 구성 예시도
도 2는 데이터 구동회로의 데이터 구동범위를 도시한 예시도
도 3는 액정 패널의 화소가 4×4의 행렬을 유지한다고 가정하고, 도트 인버젼 방식에 따라 임의의 한 프레임[필드]에서의 화소에 충전된 데이터의 극성을 도시 예시도
도 4는 본 발명에 따른 액정 패널의 구성 예시도
본 발명은 박막트랜지스터 액정표시장치(TFT-LCD)의 화소 어레이 구조에 관한 것으로 특히, 도트 인버젼 방식에서 칼럼 드라이버의 전력 소모를 줄일 수 있는 액정패널에 관한 것이다.
일반적으로, 박막트랜지스터 액정표시장치는 능동매트릭스 액정표시장치(AMLCD : Active Matrix Liquid Crystal Display)로, 다이나믹(dynamic) 구동방식을 취하며 화소전극의 형상이 매트릭스(matrix) 구조를 가지는 액정표시소자 중 각 화소마다 능동소자(active device), 예를들어, 박막트랜지스터를 형성시켜 개개의 화소를 별도로 제어할 수 있도록 하는 방식을 사용하고 있다.
또한, 박막트랜지스터 매트릭스 어레이 즉, 데이타 출력 표시부가 형성된 화소어레이부의 주변부에는 게이트 구동회로와 데이타 구동회로가 내장 또는 별도의 회로판으로 부착되어 있다. 이때, 데이터 구동회로와 게이트 구동회로는 고전압에 적당하도록 하기 위하여 상보형 구조를 가지는 박막트랜지스터로 이루어진다.
게이트 구동회로는 복수개의 출력선을 가지는 시프트 레지스터(shiftregister)와, 시프트 레지스터의 출력선에 연결된 복수개의 입출력선을 가지는 버피(buffer)로 이루어지며, 각 버퍼의 출력선은 화소어레이부의 주사선에 연결되어 있다. 그리고, 데이타 구동회로는 복수개의 출력선을 가지는 시프트 레지스터와, 시프트 레지스터의 출력선에 연결된 복수개의 입출력선을 가지는 버퍼와, 버퍼의 출력선에 연결되어 버퍼 출력선으로부터 입력되는 신호에 의하여 동작하는 복수개의 패스게이트(passgate) 소자로 이루어지며, 각 패스게이트 소자는 데이타신호 인입선과 화소어레이부의 각 신호선을 연결한다.
신호선에 입력된 데이터는 게이트 구동회로에서 발생한 게이트 구동펄스에 의해 턴온(tuen on)되어 활성화된 주사선과 신호선의 교차부 위에 형성된 박막트랜지스터를 통하여 화소의 액정 및 보조용량 캐패시터 등으로 전달된다. 이때, 보조용량 캐패시터는 박막트랜지스터가 턴온될때 액정과 동시에 신호를 입력받아 화소에 다음 신호의 입력이 있을 때까지 액정용량이 일정한 신호를 유지할 수 있도록 보조하는 역할을 한다.
액정표시장치는 액정의 열화를 방지하기 위하여 교류구동을 하는데, 한 개의 화소를 기준으로 주기에 따라 포지티브 신호와 네거티브 신호가 액정에 번갈아 걸린다. 포지티브 신호에서의 액정전압 변화와 네거티브신호에서의 액정전압변화의 값은 서로 다르기 때문에 이러한 데이터신호의 교류구동방식은 액정의 실효전압을 불균형화시킴으로써, 액정에 투과되는 광량의 차이를 일으켜 화면이 깜박이는 플리커를 야기시킨다.
이러한 플리커 현상을 해소하기 위해 제안된 방식이 데이타신호가 인의의 화소에 포지티브 신호와 네거티브 신호로 번갈아 입력하는 방식 즉, 데이터 인버젼(data inversion)이다. 이하에서 상기 데이터 인버전의 종류를 간단하게 나열하면, 화소어레이부 전영역에 걸쳐서 프레임[필드]에 따라 번갈아 입력되어 화면이 바뀔 때마다 화소 전체의 광투과율이 바뀌는 프레임[필드] 인버전(frame inversion), 주사선의 라인에따라 번갈아 입력되어 매트릭스 어레이의 각 라인에 교대로 광투과율이 바뀌는 라인 인버젼(line inversion), 신호선의 라인 즉, 컬럼에 따라 번갈아 입력되어 각 컬럼에 교대로 광투과율이 바뀌는 컬럼 인버젼(colum inversion), 라인 인버젼과 컬럼 인버젼을 합친 신호입력 방법으로 수평 및 수직 방향으로 인접한 화소의 극성이 반대가 되도록 번갈아입력되어 소정의 화소와 이웃 화소와의 광투과율이 바뀌는 도트 인버젼(dot inversion)이 있다.
상술한 바와 같이, 도트 인버젼에 의한 데이터신호 입력방식이 화면전체의 공간 에버리징(spatial averaging)에 의하여 플리커 즉, 화면이 깜박이는 현상을 최소로 감소시킬수 있다.
이러한 도트 인버젼 방식을 적용하기 위한 액정 패널의 레이아웃을 첨부한 도 1를 참조하여 살펴보면 다음과 같다.
다수의 신호선(D1, D2, D3, D4,.··)과 주사선(G1, G2, C3, G4,···)이 각각 교차하여 매트릭스 형태의 화소어레이부를 형성하고 있다. 각 화소에는 신호선과 주사선에 연결되어 박막트랜지스터와 박막트랜지스터의 드레인 전극에 연결된 화소전극이 형성되어 있다. 따라서 화소전극은 매트릭스 형태의 어레이를 이루고 있다. 이때 형성되는 박막트랜지스터는 전 화소에 걸쳐서 n형 또는 p형의 한 종류만이 일체로하여 형성되어 있다.
첨부한, 도 1에서는 전체 화소에 대하여 n형의 박막트랜지스터를 사용한 경우를 도시하고 있으며, 각 화소의 공통전위(Vcom)는 접지 전위인 경우를 예로 들고 있다.
이러한 화소어레이부 주변에는 각 주사선에 연결되어 형성된 박막트랜지스터를 구동시키기 위한 게이트 구동회로(10)와 각 신호선에 연결되어 형성된 박막트랜지스터에 데이터신호를 입력하기 위한 데이터 구동회로(20)가 위치하고 있다.
상기 도 1에 도시되어 있는 바와같은 구조는 도트 인버젼 방식에서만 사용되는 것이 아니라 일반적인 액정 패널의 구조로서, 실제적으로 인버젼 방식의 구분은 데이터 구동회로의 운영 방식에 차이를 두고 있는 것이다.
이하, 첨부한 도 2와 도 3를 참조하여 종래의 도트 인버젼 방식에 대하여 살펴보면 다음과 같다.
도 2는 데이터 구동회로의 데이터 구동범위를 도시한 것으로서,각 화소의 공통전위를 접지 전위가 아닌 DC전압으로 고정한 경우에 해당한다. 부연하면, 상기 공통전위는 설계자 임의로 특정 전위를 선택할 수있다.
도 3는 액정 패널의 화소가 4×4의 행렬을 유지한다고 가정하고, 도트 인버젼 방식에 따라 임의의 한 프레임[필드]에서의 화소에 충전된 데이터의 극성을 도시하고 있다.
이때, 도 3에서와 같은 전기적인 극성(polarity) 표시에서+라는 표시는 도 2에서 V3∼V4 영역을 의미하고, -라는 표시는 V1∼V2영역에 해당한다. 즉, 데이터 구동회로에서는 임의의 주사선이 활성화된 상태에서 다음 주사선이 활성화되면 즉, 열이 바뀔 때마다 데이터 극성을 뒤집어서 출력하게 된다.
그에따라, 하나의 신호선에서는 열이 바꿜때마다 V1∼V2인 영역에서V3∼V4의 영역으로 또는 V3∼V4의 영역에서 V1∼V2의 영역으로 전압의 극성이 변동하여야 함으로, 전압 변동의 폭이 커지게되어 전력의 소모가 크다는 단점이 있다.
상기와 같은 문제점을 해소하기 위한 본 발명의 목적은 하나의 신호선에서 임의의 순간에 유지되는 제 1 전압 전위의 지속시간을 연장할 수 있도록 함으로써 임의의 단위시간당 전압변동의 폭을 줄여 전력의 소비를 억제하기 위한 박막트랜지스터 액정표시장치를 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 특징은, 다수의 액정 표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있는 화소군과, 상기 화소군을 구성하고 있는 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선과, 제어신호에 따라 상기 신호선 중 어떤 신호선을 통해 전달되는 데이터가 해당 액정 셀에 전달될 수 있는 경로를 온/오프하기 위해 각각의 액정 셀마다 1개씩 구비되어 있는 스위칭 소자군, 및 각 스위칭 소자에 제어신호를 공급하는 N개의 제어선으로 구성되는 것을 특징으로 하는 액졍 패널에 있어서, 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하되, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 데 있다.
상기 목적을 달성하기 위한 본 발명의 다른 특징은, 다수의 액정 표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있으며 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선이 구비되어 있되 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하며, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 액정 패널에서 도트 인버젼 방식을 적용하기 위한 데이터 드라이빙 방법에 있어서, 임의의 화면을 구성하는 화소 데이터를 수평동기와 수직동기에 의하여 시리얼하게 입력받는 제 1 과정과, 임의의 수평동기에 맞추어 상기 제 1 과정에서 입력받은 데이터중 2n-1번께 화소 데이터는 제 1 극성을 갖도록하고 2n번째 화소 데이터는 제 2 극성을 갖도록 설정하는 제 2 과정과, 2n-1번째 수평동기 구간에서는 상기 제 2 과정에서 극성이 설정된 화소 데이터중 해당 수평동기 구간에 대응하는 2n번째 데이터는 2n번째 신호선에 걸어주고 2n-1번째 데이터는 2n-1번째 신호선에 걸어주는 제 3과정, 및 상기 제 2 과정이 종료된 후 2n번째 수평동기 구간에서는 상기 제 2 과정에서 극성이 설정된 화소 데이터중 해당 수평동기 구간에 대응하는 2n-1번째 데이터는 2n번째 신호선에 걸어주고 2n번째 데이터는 2n-1번째 신호선에 걸어주는 제 4 과정을 포함하는 데 있다.
상기 목적을 달성하기 위한 본 발명의 또 다른 특징은, 다수의 액정표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있으며 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선이 구비되어 있되 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하며, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 액정패널에서 도트 인버젼 방식을 적용하기 위한 데이터 드라이빙 장치에 있어서, 임의의 화면을 구성하는 화소 데이터를 수평동기와 수직동기에 의하여 시리얼하게 입력받아 임의의 수평동기에 맞추어 입력받은 데이터중 2n-1번째 화소 데이터는 제 1 극성을 갖도록하고 2n번째 화소 데이터는 제 2 극성을 갖도록 설정하여 2n-1번째 화소 데이터는 2n-1번째 신호선에 걸어주고 2n번째 화소 데이터는 2n번째 신호선에 걸어주는 N개의 구동장치와, 수평동기 신호를 카운팅하여 그 카운팅치를 제 1 논리상태와 제 2 논리상태로만 출력하는 1비트 카운터, 및 2n-1번째 구동장치의 출력선과 2n번째 구동장치의 출력선에 각각 하나씩의 구비되어 있으며, 상기 1비트 가운터에서 출력되는 카운팅치의 논리상태에 따라 상기 2n-1번째 구동장치에서 출력되는 신호는 2n-1번째 신호선에 걸어주고 2n번째 구동장치에서 출력되는 신호는 2n번째 신호선에 걸어주거나, 2n-1번째 구동장치에서 출력되는 신호를 2n번째 신호선에 걸어주고 2n번째 구동장치에서 출력되는 신호를 2n-1번째 신호선에 걸어주는 스위칭 수단을 포함하는 데 있다.
이하, 첨부한 도면을 참조하여 본 발명에 따른 바람직한 실시예를 설 명한다.
도 4는 본 발명에 따른 액정 패널의 구성 예시도로서, 각 신호선중 2n-1번째 신호선(D1a, D1b, D3a, D3b,...)은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선(D2a, D2b, D4a, D4b,...)은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유한다.
이때, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선(D2b, D4b)에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선(D1b,D3b)에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선(D1a, D3a)에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선(D2a, D4a)에 실리는 데이터를 입력받도록 구성되어 있다.
즉, 각 표시셀에는 각각 두 개의 신호선이 지나가고 임의의 표시셀은 그 두개의 신호선중 어느 하나에 연결되어 있게된다. 그러나, 주사선은 기존의 설계와 변함이 없다.
상술한 구성의 내용을 첫번째와 두번째의 액정 셀 렬에 대하여 행렬의 개념으로 부연 설명하면, 데이터 구동회로(30)의 참조번호 A1에서 나온 출력은 (1,1),(2,2),(3,1),(4,2) 픽셀을 드라이브하고, 참조번호 A2에서 나온 출력은 (1,2),(2,1),(3,2),(4,1) 픽셀을 드라이브 한다. 이때, 참조번호 A1∼A4는 일반적인 데이터 구동회로가 복수개의 출력선을 가지는 시프트 레지스터와, 시프트 레지스터의 출력선에 연결된 복수개의 입출력선을 가지는 버퍼와, 버퍼의 출력선에 연결되어 버퍼 출력선으로부터 입력되는 신호에 의하여 동작하는 복수개의 패스게이트(passgate) 소자로 이루어지며, 각 패스게이트 소자는 데이타신호 인입선과 화소어레이부의 각 신호선을 연결한다고 가정하는 경우 각 신호선에 데이터를 걸어주기 위한 임의의 구성을 대표한다.
따라서, 첨부한 도면중 도 3에 도시되어 있는 바와같은 극성의 프레임[필드]일 경우 참조밴호 A1은 +극성의 픽셀 만을 드라이브 하게 되고, 동일한 경우 참조번호 A2는 -극성의 픽셀 만을 드라이브할 수 있게됨에 따라 해당 프레임[필드]에서 각 픽셀을 드라이브하는 구성 A1∼A4의 출력스위칭(output swing)은 첨부한 도 2에 도시되어 있는 데이터 구동범위중 V1∼V2 또는 V3∼V4 범위에서 한정되어 임의의 단위시간당 전압변동의 폭이 줄게된다.
그러나, 상술한 바와 같이 동작하는 가운데, 2n-1번째 주사선에 대응하는 픽셀에 걸리는 신호와 2n번째 주사선에 대응하는 픽셀에 걸리는 신호를 제공하는 각 픽셀을 드라이브하는 구성(A1∼A4)의 위치가 달라지게 되는데, 실제적으로 각 화소에 대한 시리얼 데이터를 특정 순간에 쉬프팅 또는 소팅시키는 과정이 필요하다.
즉, 어느 순간에는 2n-1번째 신호선 구동부에서 출력되는 신호가 2n번째 신호선에 걸리고 반대로 2n번째 신호선 구동부에서 출력되는 신호가 2n-1번째 신호선에 걸리도록 하여야 하며, 연속된 다른 순간에는 2n-1번째 신호선 구동부에서 출력되는 신호가 2n-1번째 신호선에 걸리고 반대로 2n번째 신호선 구동부에서 출력되는 신호가 2n번째 신호선에 걸리도록 하여야 한다.
그에 따라, 2n-1번째와 2n번째 신호선 구동부와 2n-1번째와 2n번째 신호선간에는 전송신호의 교환이 이루어질 수 있는 스위칭 수단이 필수적으로 구성되어야 한다.
따라서, 그러한 구성이 첨부한 도 5에 도시되어 있는 바와 같이 구성되어 지는데, 전체 구성중 제 1, 제 2 신호선 구동부(A1, A2)와 제1, 제 2 신호선(D1, D2) 사이에 구성되는 스위칭 수단을 도시하고 있다.
그 구성을 살펴 보면, 데이터 구동회로(30)에 입력되는 수평동기 신호를 카운팅하여 그 카운팅치를 L와 H로만 출력하는 1비트 카운터(도시하지 않았음)에서 출력되는 신호를 게이트 단자에 입력받아 온/오프 동작하며 온동작시 드레인 단자에 입력받는 제1 신호선 구동부(A1)에서 출력되는 데이터를 제 2 신호선(D2)에 걸어주는 제 1 NMOS 트랜지스터(NA)와, 상기 제 1 NMOS 트랜지스터(NA)의 드레인 단자에 소스단자가 연결되어 있으며 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에 따라 온/오프 동작하며 온동작시 제 1 신호선(D1)에 상기 제 1 신호선 구동부(A1)에서 출력되는 데이터를 걸어주는 제 1 PMOS 트랜지스터(PA)와, 제 2 신호선 구동부(A2)에서 출력되는 데이터를 소스단자에 입력받고 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에 따라 온/오프 동작하며 온동작시 제 2 신호선(D2)에 상기 제 2 신호선 구동부(A2)에서 출력되는 데이터를 걸어주는 제 2 PMOS 트랜지스터(PB), 및 상기 제 2 PMOS 트랜지스터(PB)의 소스 단자에 드레인 단자가 연결되어 있으며 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에 따라 온/오프 동작하며 온동작시 제 1 신호선(D1)에 상기제 2 신호선 구동부(A2)에서 출력되는 데이터를 걸어주는 제 2 NMOS 트랜지스터(NB)로 구성된다.
이때, 상기 1비트 카운터의 출력신호의 상태는 제 1 주사선(G1)에 H신호가 걸리는 동안에는 L상태를 유지하게 되며, 다음의 제 2 주사선(G2)에 H신호가 걸리는 동안에는 수평동기신호에 동기되어 H상태를 유지하게 된다.
따라서, 2n-1번째 주사선이 동작하는 동안에는 상기 1비트 카운터의 출력신호의 상태는 L상태를 유지하게 되어, 제1 신호선(D1)에 상기 제 1 신호선 구동부(A1)에서 출력되는 데이터가 걸리게 되고 제 2 신호선(D2)에는 상기 제 2 신호선 구동부(A2)에서 출력되는 데이터가 걸리게 된다.
또한, 2n번째 주사선이 동작하는 동안에는 상기 1비트 카운터의 출력신호의 상태는 H상태를 유지하게 되어, 제 1 신호선(D1)에 상기 제 2신호선 구동부(A2)에서 출력되는 데이터가 걸리게 되고 제 2 신호선(D2)에는 상기 제 1 신호선 구동부(A1)에서 출력되는 데이터가 걸리게 된다.
따라서, 상기와 같이 동작하는 본 발명에 따른 박막트랜지스터 액정표시장치를 제공하면, 전력의 소모가 줄어들게 되는데 그 정도를 수식으로 살펴보면 첨부한 도 2에서 각 구역별 전압의 절대크기를 아래의(가정1)과 같다고 정의한다.
│V1 - V2│ = │V3 - V2│ = │V4 - V3│ = v (가정1)
그에따라, 각 신호선에 걸리는 전압의 스위칭 폭은 도 4에 도시되어 있는 바와같은 본 발명을 적용시 v가 된다.
그러면, 소비전력은 아래의 식(1)과 같아지는데,
소비전력 = 전체용량성분×(전압변동분)2.........식(1)
상기 식(1)에서 전체용량성분은 2C가 되며,
따라서, 식(2)의 연산치를 식(1)에 대입하면 소비전력은이 된다.
그러나, 첨부한 도 1에 도시되어 있는 바와같은 종래의 액정 패널에서의 소비전력은 Cv2가되기 때문에 본 발명에 따른 액정 패널을 제공하면 소비전력을 약 33%로 절감할 수 있다.

Claims (5)

  1. 다수의 액정 표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있는 화소군과, 상기 화소군을 구성하고 있는 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선과, 제어신호에 따라 상기 신호선중 어떤 신호선을 통해 전달되는 데이터가 해당 액정 셀에 전달될 수 있는 경로를 온/오프하기 위해 각각의 액정 셀마다 1개씩 구비되어 있는 스위칭 소자군, 및 각 스위칭 소자에 제어신호를 공급하는 N개의 제어선으로 구성되는 것을 특징으로 하는 액정 패널에 있어서, 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하되, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 것을 특징으로 하는 도트인버젼 방식을 위한 액정 패널.
  2. 다수의 액정 표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있으며 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선이 구비되어 있되 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하며, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 액정 패널에서 도트 인버젼 방식을 적용하기 위한 데이터드라이빙 방법에 있어서, 임의의 화면을 구성하는 화소 데이터를 수평동기와 수직동기에 의하여 시리얼하게 입력받는 제 1 과정과, 임의의 수평동기에 맞추어 상기 제 1 과정에서 입력받은 데이터중 2n-1번째 화소 데이터는 제 1 극성을 갖도록하고 2n번째 화소 데이터는 제 2 극성을 갖도록 설정하는 제 2 과정과, 2n-1번째 수평동기 구간에서는 상기 제 2 과정에서 극성이 설정된 화소 데이터중 해당 수평동기 구간에 대응하는 2n번째 데이터는 2n번째 신호선에 걸어주고 2n-1번째 데이터는 2n-1번째 신호선에 걸어주는 제 3과정, 및 상기 제 2 과정이 종료된 후 2n번째 수평동기 구간에서는 상기 제 2과정에서 극성이 설정된 화소 데이터중 해당 수평동기 구간에 대응하는2n-1번째 데이터는 2n번째 신호선에 걸어주고 2n번째 데이터는 2n-1번째 신호선에 걸어주는 제 4 과정을 포함하는 것을 특징으로 하는 도트 인버젼 방식을 적용해기 위한 데이터 드라이빙 방법.
  3. 제 2 항에 있어서, 상기 제 4 과정 이후 수직동기가 검출되면 상기 제 2 과정이 2n-1번째 화소 데이터는 제 2 극성을 갖도록 하고 2n번째 화소 데이터는 제 1극성을 갖도록 설정하게 되는 것을 특징으로 하는 도트 인버젼 방식을 적용하기 위한 데이터 드라이빙 방법.
  4. 다수의 액정 표시 셀이 기판 매트릭스 상에 N개의 행과 N개의 렬에 따라 배치되어 있으며 액정 표시 셀중 특정 셀에 임의의 데이터를 공급하기 위한 N개의 신호선이 구비되어 있되 각 신호선중 2n-1번째 신호선은 임의의 지점에서 분기되어 2n-1번째의 화소렬과 2n번째 화소렬을 공통으로 경유하고, 각 신호선중 2n번째 신호선은 임의의 지점에서 분기되어 2n번째의 화소렬과 2n-1번째 화소렬을 공통으로 경유하며, 상기 2n번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받고 우수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받으며, 상기 2n-1번째의 화소렬을 구성하는 각 표시셀중 기수번째 행에 위치하는 표시셀은 상기 2n-1번째 신호선에 실리는 데이터를 입력받고 우수번째행에 위치하는 표시셀은 상기 2n번째 신호선에 실리는 데이터를 입력받도록 구성되는 액정 패널에서 도트 인버젼 방식을 적용하기 위한 데이터드라이빙 장치에 있어서, 임의의 화면을 구성하는 화소 데이터를 수평동기와 수직동기에 의하여 시리얼하게 입력받아 임의의 수평동기에 맞추어 입력받은 데이터중 2n-1번째 화소 데이터는 제 1 극성을 갖도록하고, 2n번째 화소 데이터는제 2 극성을 갖도록 설정하여 2n-1번째 화소 데이터는 2n-1번째 신호선에 걸어주고 2n번째 화소 데이터는 2n번째 신호선에 걸어주는 N개의 구동장치와, 수평동기 신호를 카운팅하여 그 카운팅치를 제 1 논리상태와 제 2 논리상태로만 출력하는 1비트 카운터, 및 2n-1번째 구동장치의 출력선과 2n번째 구동장치의 출력선에 각각 하나씩의 구비되어 있으며, 상기 1비트 카운터에서 출력되는 카운팅치의 논리상태에 따라 상기 2n-1번째 구동장치에서 출력되는 신호는 2n-1번째 신호선에 걸어주고 2n번째 구동장치에서 출력되는 신호는 2n번째 신호선에 걸어주거나, 2n-1번째 구동장치에서 출력되는 신호를 2n번째 신호선에 걸어주고 2n번째 구동장치에서 출력되는 신호를 2n-1번째 신호선에 걸어주는 스위칭 수단을 포함하는 것을 특징으로 하는 도트 인버젼 방식을 적용하기 위한 데이터 드라이빙 장치.
  5. 제 4 항에 있어서, 상기 스위칭 수단은 각각 1비트 카운터에서 출력되는 신호를 게이트단자에 입력받아 온/오프 동작하며 온동작시 드레인 단자에 입력되는 상기 2n-1번째 구동장치의 출력 데이터를 2n번째 신호선에 걸어주는 제 1NMOS 트랜지스터와,상기 제 1 NMOS 트랜지스터의 드레인 단자에 소스단자가 연결되어 있으며 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에따라 온/오프 동작하며 온동작시 2n-1번째 신호선에 상기 2n-1번째 구동장치에서 출력되는 데이터를 걸어주는 제 1 PMOS 트랜지스터와, 상기 2n번째 구동장치에서 출력되는 데이터를 소스단자에 입력받고 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에 따라 온/오프 동작하며 온동작시 2n번째 신호선에 상기 2n-1번째 구동장치의 출력데이터를 걸어주는 제 2 PMOS 트랜지스터, 및 상기 제 2 PMOS 트랜지스터의 소스 단자에 드레인 단자가 연결되어 있으며 게이트 단자에 입력되는 상기 1비트 카운터의 출력신호의 상태에따라 온/오프 동작하며 온동작시 2n번째 신호선에 상기 2n번째 구동장치의 출력데이터를 걸어주는 제 2 NMOS 트랜지스터로 구성되는 것을 특징으로 하는 도트 인버젼 방식을 적용하기 위한 데이터 드라이빙 장치.
KR1019960075728A 1996-12-28 1996-12-28 박막트랜지스터 액정표시장치 KR100204794B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019960075728A KR100204794B1 (ko) 1996-12-28 1996-12-28 박막트랜지스터 액정표시장치
US08/902,904 US5949396A (en) 1996-12-28 1997-07-30 Thin film transistor-liquid crystal display
JP36097097A JP3621982B2 (ja) 1996-12-28 1997-12-26 薄膜トランジスタ液晶表示装置と駆動方法及び駆動装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960075728A KR100204794B1 (ko) 1996-12-28 1996-12-28 박막트랜지스터 액정표시장치

Publications (2)

Publication Number Publication Date
KR19980056458A true KR19980056458A (ko) 1998-09-25
KR100204794B1 KR100204794B1 (ko) 1999-06-15

Family

ID=19492005

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960075728A KR100204794B1 (ko) 1996-12-28 1996-12-28 박막트랜지스터 액정표시장치

Country Status (3)

Country Link
US (1) US5949396A (ko)
JP (1) JP3621982B2 (ko)
KR (1) KR100204794B1 (ko)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6069600A (en) * 1996-03-28 2000-05-30 Kabushiki Kaisha Toshiba Active matrix type liquid crystal display
US7304632B2 (en) * 1997-05-13 2007-12-04 Oki Electric Industry Co., Ltd. Liquid-crystal display driving circuit and method
JPH1130975A (ja) * 1997-05-13 1999-02-02 Oki Electric Ind Co Ltd 液晶表示装置の駆動回路及びその駆動方法
TW491959B (en) * 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
KR100654217B1 (ko) * 1999-03-18 2006-12-05 삼성전자주식회사 엘씨디 패널 및 이를 갖는 액정표시장치
KR20020017322A (ko) * 2000-08-29 2002-03-07 윤종용 제어 신호부 구조 및 이를 포함하는 액정 표시 장치
TW529003B (en) * 2000-12-06 2003-04-21 Sony Corp Power voltage conversion circuit and its control method, display device and portable terminal apparatus
JP2003022058A (ja) * 2001-07-09 2003-01-24 Seiko Epson Corp 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器
US7755652B2 (en) * 2002-01-07 2010-07-13 Samsung Electronics Co., Ltd. Color flat panel display sub-pixel rendering and driver configuration for sub-pixel arrangements with split sub-pixels
TWI339954B (en) * 2003-02-11 2011-04-01 Kopin Corp Liquid crystal display with integrated digital-analog-converters
KR100951350B1 (ko) * 2003-04-17 2010-04-08 삼성전자주식회사 액정 표시 장치
US7791679B2 (en) 2003-06-06 2010-09-07 Samsung Electronics Co., Ltd. Alternative thin film transistors for liquid crystal displays
US7218301B2 (en) * 2003-06-06 2007-05-15 Clairvoyante, Inc System and method of performing dot inversion with standard drivers and backplane on novel display panel layouts
US7187353B2 (en) 2003-06-06 2007-03-06 Clairvoyante, Inc Dot inversion on novel display panel layouts with extra drivers
US8035599B2 (en) * 2003-06-06 2011-10-11 Samsung Electronics Co., Ltd. Display panel having crossover connections effecting dot inversion
US7209105B2 (en) 2003-06-06 2007-04-24 Clairvoyante, Inc System and method for compensating for visual effects upon panels having fixed pattern noise with reduced quantization error
US7397455B2 (en) 2003-06-06 2008-07-08 Samsung Electronics Co., Ltd. Liquid crystal display backplane layouts and addressing for non-standard subpixel arrangements
US20040246280A1 (en) 2003-06-06 2004-12-09 Credelle Thomas Lloyd Image degradation correction in novel liquid crystal displays
US20060044241A1 (en) * 2004-08-31 2006-03-02 Vast View Technology Inc. Driving device for quickly changing the gray level of the liquid crystal display and its driving method
JP4846998B2 (ja) * 2004-10-08 2011-12-28 株式会社 日立ディスプレイズ 画像表示装置
US20060119557A1 (en) * 2004-12-03 2006-06-08 Toppoly Optoelectronics Corporation System and method for driving an LCD
KR101100890B1 (ko) * 2005-03-02 2012-01-02 삼성전자주식회사 액정표시장치 및 그 구동방법
TWI294604B (en) * 2005-06-15 2008-03-11 Novatek Microelectronics Corp Display panel
KR20070031620A (ko) * 2005-09-15 2007-03-20 삼성전자주식회사 액정 표시 장치
KR20070041988A (ko) * 2005-10-17 2007-04-20 삼성전자주식회사 박막 트랜지스터 표시판 및 액정 표시 장치
CN100433111C (zh) * 2006-05-12 2008-11-12 友达光电股份有限公司 可有效率地对有机发光二极管矩阵的电容充电的方法
TW200830244A (en) * 2007-01-05 2008-07-16 Novatek Microelectronics Corp Display panel and display device using the same and control-signal driving method thereof
TWI358710B (en) * 2007-03-05 2012-02-21 Chunghwa Picture Tubes Ltd Display panel, display apparatus and driving metho
US20090219233A1 (en) * 2008-03-03 2009-09-03 Park Yong-Sung Organic light emitting display and method of driving the same
TWI409780B (zh) * 2009-01-22 2013-09-21 Chunghwa Picture Tubes Ltd 可加長充電時間之液晶顯示裝置及相關驅動方法
TW201035655A (en) * 2009-03-24 2010-10-01 Novatek Microelectronics Corp Display pannel
CN102023442A (zh) * 2009-09-18 2011-04-20 群康科技(深圳)有限公司 画素阵列与其驱动方法及采用该画素阵列的显示面板
US8830155B2 (en) * 2009-10-30 2014-09-09 Au Optronics Corporation Method and source driver for driving liquid crystal display
WO2011055754A1 (ja) * 2009-11-06 2011-05-12 シャープ株式会社 液晶表示装置
US20110298785A1 (en) * 2010-06-02 2011-12-08 Apple Inc. Gate shielding for liquid crystal displays
TWI432860B (zh) * 2010-08-31 2014-04-01 Au Optronics Corp 畫素結構
KR20140006281A (ko) * 2012-07-02 2014-01-16 삼성디스플레이 주식회사 표시 장치
CN104505038B (zh) * 2014-12-24 2017-07-07 深圳市华星光电技术有限公司 一种液晶面板的驱动电路及液晶显示装置
CN105096899B (zh) * 2015-09-22 2018-09-25 深圳市华星光电技术有限公司 阵列基板、液晶显示面板及液晶显示装置
CN105609082A (zh) * 2016-03-30 2016-05-25 深圳市华星光电技术有限公司 数据驱动器及具有该数据驱动器的液晶显示器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960008066B1 (ko) * 1994-01-07 1996-06-19 금성일렉트론 주식회사 비월주사방식의 온스크린 디스플레이(osd) 회로
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
US5754156A (en) * 1996-09-19 1998-05-19 Vivid Semiconductor, Inc. LCD driver IC with pixel inversion operation

Also Published As

Publication number Publication date
KR100204794B1 (ko) 1999-06-15
JP3621982B2 (ja) 2005-02-23
US5949396A (en) 1999-09-07
JPH10197889A (ja) 1998-07-31

Similar Documents

Publication Publication Date Title
KR19980056458A (ko) 박막트랜지스터 액정표시장치
KR100242443B1 (ko) 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
US6400350B1 (en) Method for driving liquid crystal display apparatus
KR100245965B1 (ko) 액정 표시 장치의 구동 장치 및 방법
KR100268817B1 (ko) 액티브매트릭스형액정표시장치
US7839374B2 (en) Liquid crystal display device and method of driving the same
KR100445123B1 (ko) 화상 표시 장치
US20030090614A1 (en) Liquid crystal display
EP3392870B1 (en) Pixel circuit, driving method therefor, driver circuit, and display device
KR20060011918A (ko) 액정 표시 장치
KR100549983B1 (ko) 액정표시장치 및 그 구동방법
US6433768B1 (en) Liquid crystal display device having a gray-scale voltage producing circuit
KR100322822B1 (ko) 액정패널및액정표시장치
US20040140969A1 (en) Driver circuit, electro-optical device, and drive method
US11011126B2 (en) Display device and display controller
KR100350726B1 (ko) 액정표시장치의 게이트 구동방법
KR100302829B1 (ko) 액정전기광학장치
GB2326013A (en) Gate driver circuit for LCD
JP2007179017A (ja) 画像表示装置、及び画像表示方法
JP2005092176A (ja) 液晶表示装置
KR100783701B1 (ko) 액정 표시 장치 및 그 구동 방법
WO2009148006A1 (ja) 表示装置
KR100825424B1 (ko) Dsd lcd 구동방법 및 그 구동기기
CN113823236B (zh) 移位寄存器及显示装置
JP3481166B2 (ja) 液晶駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060220

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee