KR19980041769A - 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치 - Google Patents

디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치 Download PDF

Info

Publication number
KR19980041769A
KR19980041769A KR1019970027469A KR19970027469A KR19980041769A KR 19980041769 A KR19980041769 A KR 19980041769A KR 1019970027469 A KR1019970027469 A KR 1019970027469A KR 19970027469 A KR19970027469 A KR 19970027469A KR 19980041769 A KR19980041769 A KR 19980041769A
Authority
KR
South Korea
Prior art keywords
data
scramble
scramble pattern
bits
pattern
Prior art date
Application number
KR1019970027469A
Other languages
English (en)
Other versions
KR100269418B1 (ko
Inventor
야마와키마사시
Original Assignee
세키자와다다시
후지쓰가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세키자와다다시, 후지쓰가부시키가이샤 filed Critical 세키자와다다시
Publication of KR19980041769A publication Critical patent/KR19980041769A/ko
Application granted granted Critical
Publication of KR100269418B1 publication Critical patent/KR100269418B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/04Direct recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03866Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using scrambling
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Correction Of Errors (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 스크램블 패턴의 생성을 고속화할 수 있고, 데이타의 전송 레이트를 향상시켜 데이타 처리의 고속화를 도모한다.
스크램블 패턴 생성 회로(21)의 셀렉터(25)는 스크램블 패턴의 초기치 α로 생성된 스크램블 패턴의 비트 b14'∼b0'를 입력한다. 셀렉터(25)는 선택 신호 SL에 기초하여 초기치 α 또는 생성된 스크램블 패턴중 어느 하나를 선택한다. DFF(26A∼26O)는 셀렉터(25)로부터 출력되는 비트 b14∼bO를 클록 CK에 기초하여 래치한다. DFF(26H∼26O)의 출력 데이타는 스크램블값 SK로서 출력된다. DFF(26I∼26O)의 출력 데이타는 비트 b14', b13', b12', b11', b10', b9', b8'로서 출력된다. 논리 회로(27)의 EOR 회로(27A∼27H)로부터는 비트 b7'∼b0'이 출력된다.

Description

디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치
본 발명은 소정의 데이타를 스크램블 패턴을 이용하여 스크램블한 기록 데이타를 재생하기 위한 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치에 관한 것이다.
근래, 대용량 미디어가 모색되고 있으며, 그 중에서도 DVD(Digital Video Disk)는 유력한 하나이고, 각 메이커에서도 개발에 주력하고 있다. 최근, DVD는 표준화를 향하여 규격도 통일되었다.
도 6은 DVD 장치에 있어서의 데이타 복조의 흐름도이다. 현재, DVD 장치는 데이타의 판독 전용으로, 디스크(100)는 데이타를 기억하기 위한 나선형 트랙을 구비하며, 동일 트랙에는 섹터 단위로 물리 섹터 데이타가 기억되어 있다. 디스크(100)의 물리 섹터 데이타가 독출되어 EFM Plus 복조되면, 기록 섹터 데이타(101)가 된다. 기록 섹터 데이타(101)는 복수의 섹터 데이타(102)와, 섹터 데이타(102)의 가로방향의 데이타 및 대응하는 복수의 에러 정정 부호(ECC) 데이타 PI와, 섹터 데이타(102)의 세로방향의 데이타 배열에 대한 복수의 에러 정정 부호 PO로 이루어진다. 각 섹터 데이타(102)에 계속해서 에러 정정 부호 PI가 기록되어 있다. 섹터 데이타(102) 및 에러 정정 부호 PI에 계속해서 에러 정정 부호 PO가 기록되어 있다.
기록 섹터 데이타(101)에 있어서의 16개의 섹터 데이타(102)를 기록된 순으로 한 지점에 모으고, 16개의 에러 정정 부호 PI를 기록된 순으로 한 지점에 모으고, 또 16개의 에러 정정 부호 PO를 기록된 순으로 한 지점에 모음으로써, ECC 부가 데이타(103)가 생성된다. 섹터 데이타(102)의 16개에 의해서 1블록이 형성된다.
ECC 부가 데이타(103)에 있어서의 에러 정정 부호 PI에 기초하여 1블록의 섹터 데이타(102)의 에러 정정이 행해지는 동시에, 에러 정정 부호 PO에 기초하여 1블록의 섹터 데이타(102)의 에러 정정이 행해지면, 16개의 스크램블 데이타(104)가 생성된다. 스크램블 데이타는 원데이타의 각 바이트와 스크램블 패턴과의 배타적 논리합을 취함으로써 생성되고 있다.
각 스크램블 데이타(104)와, 각 스크램블 데이타(104)를 작성하기 위해서 사용한 스크램블 패턴과의 배타적 논리합을 취함으로써 디스크램블이 되고, 원데이타로 이루어지는 16개의 데이타 섹터(105)가 생성된다.
도 7은 DVD의 데이타 섹터(105)의 포맷을 나타낸다. 데이타 섹터(105)는 2048(=2K) 바이트의 주데이타의 전부에 대하여, 4바이트의 식별 데이타 ID, 식별 데이타 ID에 대한 2바이트의 에러 정정 부호 IEC, 6바이트의 예약 영역 RSV가 부가되어 있다. 또한, 주데이타의 후부에 대하여, 주데이타의 에러의 유무를 검출하기 위한 4바이트의 에러 검출 부호 EDC가 부가되어 있다. 식별 데이타 ID는 1바이트의 섹터 정보부와, 3바이트의 섹터 번호부로 이루어진다.
종래, 스크램블 데이타의 디스크램블을 행하기 위한 스크램블 패턴의 생성에는 도 8에 도시된 스크램블 패턴 생성 회로(110)가 사용된다. 스크램블 패턴 생성 회로(110)는 비트 14∼b0로 이루어지는 귀환형 시프트 레지스터(111)와, EOR 회로(112)를 구비한다.
EOR 회로(112)는 비트 b14와 비트 b10과의 배타적 논리합(이하, 본 명세서에 있어서, 배타적 논리합을 ∧로 표시한다)을 취하여, 그 연산 결과를 비트 b0에 출력한다.
시프트 레지스터(111)는 클록 CK의 최초의 펄스로 도 9에 도시된 스크램블 패턴의 초기치 α를 입력하고, 이후, 클록 CK의 펄스가 입력될 때마다 비트 13∼b0의 값을 각각 비트 b14∼b1에 시프트시키는 동시에, EOR 회로(112)의 출력을 비트 b0으로서 입력한다. 그리고, 스크램블 패턴 생성 회로(110)는 클록 CK의 8펄스마다, 그 때의 비트 b7∼b0를 스크램블 패턴 SK로서 출력한다.
스크램블 패턴의 초기치 α는 도 9에 도시된 바와 같이, 상기 데이타 섹터(105)의 식별 데이타 ID에 있어서의 섹터 번호부의 비트 b7∼b4의 값에의해서 결정된다. 즉, 스크램블 패턴의 초기치 α는 각 블록(16 데이타 섹터)에 대해서 1개이다. 예컨대, 섹터 번호부의 비트 b7∼b4의 값이 0(h)((h): 16진수를 나타낸다), 즉, 첫번째 블록의 경우에는 스크램블 패턴의 초기치 α는 0001(h)가 된다. 이 때, 귀환형 시프트 레지스터(111)의 비트 b14∼b0은 00000000000001(2)((2): 2진수를 나타낸다)이 되고, 비트 b7∼b0의 값 00000001(2)이 스크램블값 SK로서 출력된다.
그리고, 상기 스크램블 데이타(104)의 디스크램블은, 우선, 스크램블값 SK의 초기치의 각 비트와 스크램블 데이타(104)의 주데이타의 1바이트째의 각 비트와의 배타적 논리합을 취한다. 스크램블 데이타(104)의 주데이타의 2바이트째 이후의 데이타의 스크램블은, 귀환형 시프트 레지스터(111)를 클록 CK의 8펄스분씩 동작시킨 후의 스크램블값과의 배타적 논리합을 취함으로써 행해진다.
그러나, 종래의 스크램블 패턴 생성 회로(110)에서는 귀환형 시프트 레지스터(111)를 동작시키는 클록 CK는 주데이타의 전송 레이트의 8체배의 주파수가 필요해진다. 예컨대, 주데이타의 전송 레이트를 10M 바이트/초로 한 것 만으로, 귀환형 시프트 레지스터는 80MHz(메가헤르츠)의 주파수를 갖는 클록 CK가 필요해진다. 따라서, 주데이타의 전송 레이트를 향상시킬 수 없고 데이타 처리의 고속화를 도모할 수 없다.
또한, 종래의 스크램블 패턴 생성 회로(110)는 스크램블 패턴의 초기치 α로부터 2047×8개째의 클록 펄스에 기초하여, 데이타 섹터(105)의 최후(2048개째)의 데이타의 디스크램블을 행하기 위한 스크램블 패턴을 생성하게 된다. 이 도중에서, 예컨대, 1023×8개째의 클록 펄스로써 생성된 스크램블 패턴에 기초하여 디스크램블을 행하고 있다. 혹시, 디스크램블 동작의 최초에, 데이타 섹터(105)의 1024바이트의 디스크램블 후의 데이타가 필요해진 경우에 있어서도, 이 데이타는 1023×8개째의 클록 펄스 뒤에 밖에 출력할 수 없다.
본 발명은 상기 문제점을 해결하기 위해서 이루어진 것으로, 그 목적은 스크램블 패턴의 생성을 고속화할 수 있고, 데이타의 전송 레이트를 향상하여 데이타 처리의 고속화를 도모할 수 있는 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치를 제공하는데 있다.
또한, 본 발명의 다른 목적은 디스크램블을 개시해야 할 데이타의 위치에 따라서 스크램블 패턴의 초기치를 변경함으로써, 디스크램블을보다 빨리 개시할 수 있으며, 데이타 처리의 고속화를 도모할 수 있는 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치를 제공하는데 있다.
도 1은 제 1 실시 형태의 DVD 장치를 도시하는 개략 블록도.
도 2는 제 1 실시 형태에 있어서의 데이타 재생 회로를 도시하는 회로도.
도 3은 제 2 실시 형태에 있어서의 데이타 재생 회로를 도시하는 회로도.
도 4는 제 3 실시 형태에 있어서의 데이타 재생 회로를 도시하는 회로도.
도 5는 제 3 실시 형태에 있어서의 스크램블 패턴을 도시하는 설명도.
도 6은 DVD 장치에 있어서의 데이타 복조의 흐름도.
도 7은 DVD의 데이타 섹터의 포맷을 도시하는 설명도.
도 8은 종래의 스크램블 패턴 생성 회로를 도시하는 회로도.
도 9는 스크램블 패턴을 도시하는 설명도.
*도면의 주요 부분에 대한 부호의 설명*
21 : 스크램블 패턴 생성 회로
25 : 셀렉터
26A∼26O : 레지스터로서의 데이타 플립플롭
27 : 논리 회로
100 : 기록 매체로서의 디스크
104 : 기록 데이타로서의 스크램블 데이타
상기의 목적을 달성하기 위해서, 본 발명은, 기록 매체에 기록된 기록 데이타는, 소정의 데이타를 스크램블 패턴을 이용하여 스크램블되어 있고, 상기 기록 매체로부터 독출된 기록 데이타를 재생하기 위해서, 상기 기록 데이타에 대하여 스크램블 패턴을 이용하여 디스크램블을 행하도록 한 디스크램블 방법에 있어서, 상기 기록 데이타의 소정의 데이타량의 하나인 데이타군에 대해서 스크램블 패턴의 초기치를 가지며, 1클록당의 상기 기록 데이타의 전송 데이타량에 따라 상기 스크램블 패턴의 초기치에 기초하여 1클록에서 상기 기록 데이타의 전송 데이타량에 상당하는 스크램블 패턴을 생성하여, 이 생성한 스크램블 패턴에 기초하여 1클록에서 상기 기록 데이타를 전송 데이타량 단위로 디스크램블을 행하도록 하였다.
청구범위 제 2 항의 발명은 기록 데이타의 1개의 데이타군에 대해서 복수의 스크램블 패턴의 초기치를 가지며, 상기 기록 데이타에 있어서의 디스크램블을 개시해야 할 데이타의 위치에 따라서 상기 복수의 스크램블 패턴의 초기치중 어느 하나를 선택하여, 그 선택한 스크램블 패턴의 초기치에 기초하여 디스크램블에 이용하기 위한 스크램블 패턴을 생성하며, 이 생성한 스크램블 패턴에 기초하여 상기 기록 데이타의 디스크램블을 행하도록 하였다.
(작용)
청구범위 제 1 항 발명에 따르면, 기록 데이타의 전송 데이타량에 따른 스크램블 패턴이 생성되므로, 기록 데이타의 전송 데이타량이 향상되며, 디스크램블의 관리도 간단해진다.
청구범위 제 2 항의 발명에 따르면, 디스크램블을 개시해야 할 데이타의 위치에 따라서 스크램블 패턴의 초기치가 선택되고, 그 스크램블 패턴의 초기치에 기초하여 디스크램블에 이용하기 위한 스크램블 패턴을 생성되므로, 디스크램블해야 할 데이타의 스크램블 패턴을 생성할 때까지의 시간이 단축되며, 디스크램블을 보다 빨리 개시할 수 있다.
[제 1 실시 형태]
이하, 본 발명을 구체화한 제 1 실시 형태를 도 1, 도 2, 도 6에 따라서 설명한다.
도 1은 본 형태의 DVD 장치(10)의 개략을 나타내고 있다. DVD 장치(10)는 DVD 컨트롤러(11), MPU(12), DRAM 또는 SRAM으로 이루어진 반도체 메모리(13), 디스크(100) 및 디스크 드라이브(15)로 구성되어 있다. 디스크 드라이브(15)는 디스크(100)로부터 데이타를 독출하여, 그 독출한 데이타를 EFM Plus 복조하여 기록 섹터 데이타(101)를 DVD 컨트롤러(11)에 출력한다.
DVD 컨트롤러(11)는 도시하지 않은 상위의 컴퓨터에 접속되고, DVD 컨트롤러(11)에는 MPU(12) 및 반도체 메모리(13)가 접속되어 있다. DVD 컨트롤러(11)는 MPU(12)으로부터의 제어 신호에 기초하여, 상기 기록 섹터 데이타(101)에 대하여 소정의 데이타 처리를 행한 후, 데이타 처리후의 데이타를 반도체 메모리(13)에 격납한다. 또한, DVD 컨트롤러(11)는 MPU(12)로부터의 제어 신호에 기초하여 반도체 메모리(13)와 컴퓨터와의 사이에서 데이타 처리후의 데이타의 전송을 행한다.
즉, DVD 컨트롤러(11)는 데이타 처리 장치(16)를 구비하고 있다. 데이타 처리 장치(16)는 MPU(12)로부터의 제어 신호에 기초하여, 도 6에 도시된 바와 같이, 기록 섹터 데이타(101)에 있어서의 16개의 섹터 데이타(102)를 기록된 순으로 한 지점에 모아, 16개의 에러 정정 부호 PI를 기록된 순으로 한 지점에 모아, 또 16개의 에러 정정 부호 PO를 기록된 순으로 한 지점에 모음으로써, ECC 부가 데이타(103)를 생성한다. 또한, 데이타 처리 장치(16)는 MPU(12)로부터의 제어 신호에 기초하여, ECC 부가 데이타(103)에 있어서의 에러 정정 부호 PI, PO에 기초하여 각 블록의 섹터 데이타(102)의 에러 정정을 행함으로써, 16개의 스크램블 데이타(104)를 생성한다.
또한, 데이타 처리 장치(16)는 본 형태에 있어서의 데이타 재생 회로(17)를 구비하고 있다. 데이타 재생 회로(17)는 MPU(12)로부터의 제어 신호에 기초하여, 데이타 처리 장치(16)에 의해서 생성된 스크램블 데이타(104)와 스크램블 패턴과의 배타적 논리합을 취함으로써 데이타 섹터(105)를 생성한다. 또, 본 형태에 있어서, 스크램블 데이타(104)의 전송 레이트는 1바이트이고, 클록 CK의 1펄스마다 주데이타는 1바이트씩 데이타 재생 회로(17)에 전송된다.
데이타 재생 회로(17)는 도 2에 도시된 바와 같이, 스크램블 데이타(104)의 디스크램블에 사용하기 위한 스크램블 패턴을 생성하기 위한 스크램블 패턴 생성 회로(21)와, 스크램블 패턴 생성 회로(21)에 의해서 생성된 스크램블 패턴에 기초하여 주데이타의 디스크램블을 행하기 위한 디스크램블 회로(22)로 이루어진다.
스크램블 패턴 생성 회로(21)는 셀렉터(25)와, 15개의 데이타 플립플롭(이하, 단지 DFF라 함)(26A∼26O)와, 8개의 EOR 회로(27A∼27H)로 이루어지는 논리 회로(27)를 구비한다.
셀렉터(25)는 도 9에 도시된 스크램블 패턴의 초기치 α를 입력하는 동시에, 스크램블 패턴 생성 회로(21)로써 생성된 새로운 스크램블 패턴의 비트 b14'∼b0'를 입력하고 있다. 셀렉터(25)는 선택 신호 SL의 레벨에 기초하여 초기치 α 또는 생성된 스크램블 패턴의 비트 b14'∼b0'중 어느 하나를 선택하여, 비트 b14∼b0으로서 출력한다. 본 형태에 있어서, 1회째의 디스크램블시에는 선택 신호 SL은 L 레벨이 되고, 2회째 이후의 디스크램블시에는 선택 신호 SL은 H 레벨이 된다. L 레벨의 선택 신호 SL에 기초하여 셀렉터(25)는 스크램블 패턴의 초기치 α를 선택한다. 또한, H 레벨의 선택 신호 SL에 기초하여, 셀렉터(25)는 생성된 새로운 스크램블 패턴의 비트 b14'∼b0'를 선택한다.
DFF(26A∼26O)는 셀렉터(25)로부터 출력되는 비트 b14∼b0을 각각 클록 CK의 펄스에 기초하여 래치한다. 8개의 DFF(26H∼26O)의 출력 데이타는 스크램블값 SK의 각 비트로서 출력된다. 7개의 DFF(26I∼26O)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14', b13', b12', b11', b10', b9', b8'로서 각각 출력된다.
EOR 회로(27A)는 DFF(26A)의 출력 신호와 DFF(26E)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b7'로서 출력한다. EOR 회로(27B)는 DFF(26B)의 출력 신호와 DFF(26F)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b6'으로서 출력한다. EOR 회로(27C)는 DFF(26C)의 출력 신호와 DFF(26G)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b5'로서 출력한다. EOR 회로(27D)는 DFF(26D)의 출력 신호와 DFF(26H)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b4'로서 출력한다. EOR 회로(27E)는 DFF(26E)의 출력 신호와 DFF(26I)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b3'으로서 출력한다. EOR 회로(27F)는 DFF(26F)의 출력 신호와 DFF(26J)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b2'로서 출력한다. EOR 회로(27G)는 DFF(26G)의 출력 신호와 DFF(26K)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b1'으로서 출력한다. 또, EOR 회로(27H)는 DFF(26H)의 출력 신호와 DFF(26L)의 출력 신호와의 배타적 논리합에 기초하는 데이타를 새로운 스크램블 패턴의 비트 b0'로서 출력한다.
따라서, 1회째의 디스크램블시에는 스크램블 패턴 생성 회로(21)는 스크램블 패턴의 초기치 α에 있어서의 비트 b7∼b0를 스크램블값 SK로서 출력한다. 2회째 이후의 디스크램블시에는 스크램블 패턴 생성 회로(21)는 새로운 스크램블 패턴에 있어서의 비트 b7'∼b0'를 스크램블값 SK로서 출력한다.
즉, 도 8에 표시된 종래의 귀환형 시프트 레지스터(111)는 클록 CK의 1펄스째의 스크램블 패턴의 초기치 α를 래치하여, 이후 클록 CK의 펄스가 입력될 때마다, 비트 b14와 비트 b10과의 배타적 논리합을 비트 b0에 대입하는 연산을 행하고 있고, 디스크램블에 사용하는 스크램블값 SK는 클록 CK의 8펄스마다 출력된다. 예컨대, 현재의 b14∧b10의 값이 클록 CK의 8펄스후에는 비트 b7의 위치에 있게 된다. 새로운 스크램블 패턴의 각 비트를 b14'∼b0'로 하고, 비트 b14∼비트 b0까지의 모든 경우에 대해서 생각하면, 이하의 표 1과 같이 된다.
bl4'=b6
bl3'=b5
bl2'=b4
b11'=b3
b10'=b2
b9'=b1
b8'=b0
b7'=b14∧bl0
b6'=bl3∧b9
b5'=bl2∧b8
b4'=b11∧b7
b3'=b10∧b6
b2'=b9∧b5
bl'=b8∧b4
b0'=b7∧b3
(∧: 배타적 논리합)
따라서, 본 형태의 스크램블 패턴 생성 회로(21)는 클록 CK의 펄스마다 1바이트분의 주데이타에 대한 스크램블값 SK를 생성할 수 있다.
디스크램블 회로(22)는 8개(도 2에서는 1개만 도시)의 EOR 회로(28)를 구비하고 있다. 각 EOR 회로(28)는 스크램블 패턴 생성 회로(21)에 의해서 생성된 스크램블값 SK의 각 비트(DFF(26H∼26A)의 출력 신호)를 입력하는 동시에, 1바이트분의 주데이타의 각 비트를 입력하고 있다. 각 EOR 회로(28)는 스크램블값 SK의 각 비트와 주데이타의 각 비트와의 배타적 논리합을 구함으로써, 스크램블 데이타의 디스크램블을 행한다.
다음에 상기한 바와 같이 구성된 DVD 장치(10)의 작용에 대해서 설명한다.
디스크 드라이브(15)에 의해서 디스크(100)로부터 데이타가 독출되고, 그 독출된 데이타는 EFM PLus 복조되어 기록 섹터 데이타(101)(도 6에 도시한다)가 되고, 기록 섹터 데이타(101)는 DVD 컨트롤러(11)에 출력된다.
MPU(12)로부터의 제어 신호에 기초하여, 데이타 처리 장치(16)에 의해서 기록 섹터 데이타(101)로부터 ECC 부가 데이타(103)가 생성되는 동시에, ECC 부가 데이타(103)에 있어서의 에러 정정 부호 PI, PO에 기초하여 각 블록의 섹터 데이타(102)의 에러 정정이 행해지고, 그 결과 스크램블 데이타(104)가 생성된다.
데이타 재생 회로(17)에 의해서 각 블록의 스크램블 데이타(104)에 대하여 디스크램블이 행해지고, 각 블록의 데이타 섹터(105)가 생성된다. 스크램블 데이타(104)의 디스크램블시에 있어서, 1회째의 디스크램블에는 선택 신호 SL은 L 레벨이 된다. L 레벨의 선택 신호 SL에 기초하여 셀렉터(25)에 의해서 스크램블 패턴의 초기치 α가 선택된다. 이 때, 스크램블 데이타(104)에 있어서의 섹터 번호부의 비트 b7∼b4의 값이 0(h), 즉, 1개째의 블록의 경우에는 스크램블 패턴의 초기치 α는 0001(h)가 된다.
클록 CK의 1펄스째의 기초하여, 셀렉터(25)로부터 출력되는 스크램블 패턴의 초기치 α의 비트 b14∼b0이 DFF(26A∼26O)에 각각 래치된다. 8개의 DFF(26H∼26O)의 출력 데이타는 스크램블값 SK의 각 비트 00000001(2)로서 디스크램블 회로(22)에 출력되는 7개의 DFF(26I∼26O)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14', b13', b12', b11', b10', b9', b8'로서 각각 출력된다. 또한, EOR 회로(27A∼27H)로부터 새로운 스크램블 패턴의 비트 b7'∼b0'가 출력된다. 덧붙여서 말하면 이 경우의 비트 b14'∼b0'는 0000000000(2)=0100(h)가 된다.
디스크램블 회로(22)에 의해서 스크램블값 SK의 각 비트 00000001(2)와 스크램블 데이타(104)에 있어서의 1바이트째의 주데이타의 각 비트와의 배타적 논리합을 취함으로써 디스크램블이 행해진다.
또한, 스크램블 데이타(104)의 2회째의 디스크램블시에는 선택 신호 SL은 H레벨이 된다. H 레벨의 선택 신호 SL에 기초하여 셀렉터(25)에 의해서 새로운 스크램블 패턴의 비트 b14'∼b0'이 선택된다. 클록 CK의 2펄스째에 기초하여, 새로운 스크램블 패턴의 비트 b14'∼b0'가 비트 b14∼b0으로서 DFF(26A∼26O)에 각각 래치된다. 8개의 DFF(26H∼26O)의 출력 데이타는 스크램블값 SK의 각 비트 00000000(2)로서 출력된다. 7개의 DFF(26I∼26O)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14', b13', b12', b11', b10', b9', b8'로서 각각 출력되고, EOR 회로(27A∼27H)로부터 새로운 스크램블 패턴의 비트 b7'∼b0'가 출력된다. 덧붙여서 말하면 이 경우의 비트 b14'∼b0'는 000000000000010(2)=0002(h)가 된다.
디스크램블 회로(22)에 의해서 스크램블값 SK의 각 비트 00000000(2)와 스크램블 데이타(104)에 있어서의 2바이트째의 주데이타의 각 비트와의 배타적 논리합을 취함으로써 디스크램블이 행해진다.
스크램블 데이타(104)의 3회째 이후의 디스크램블시에는 선택 신호 SL은 H 레벨이 된다. H 레벨의 선택 신호 SL에 기초하여 셀렉터(25)에 의해서 새로운 스크램블 패턴의 비트 b14'∼b0'가 선택된다. 클록 CK의 3펄스째 이후에 기초하여, 새로운 스크램블 패턴의 비트 b14'∼b0'가 비트 b14∼b0으로서 DFF(26A∼26O)에 각각 래치된다. 8개의 DFF(26H∼26O)의 출력 데이타는 스크램블값 SK의 각 비트로서 출력된다. 7개의 DFF(26I∼26O)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14', b13', b12', b11', b10', b9', b8'로서 각각 출력되고, EOR 회로(27A∼27H)로부터 새로운 스크램블 패턴의 비트 b7'∼b0'가 출력된다.
디스크램블 회로(22)에 의해서 스크램블값 SK의 각 비트와 스크램블 데이타(104)에 있어서의 3바이트째 이후의 주데이타의 각 비트와의 배타적 논리합을 취함으로써 디스크램블이 행해진다.
1블록째에 있어서의 1섹터의 스크램블 데이타(104)의 2048바이트째의 디스크램블이 완료하면, 1블록째의 2섹터째 이후의 스크램블 데이타(104)의 디스크램블이 되지만, 블록이 변경되지 않을 뿐, 각 섹터에 대한 스크램블 패턴의 초기치는 1섹터째에 대한 스크램블 패턴의 초기치와 동일해진다. 그리고, 상기와 동일하게 하여 1블록에 있어서의 2∼16섹터의 스크램블 데이타(104)의 디스크램블이 행해진다.
1블록째의 스크램블 데이타의 디스크램블이 완료하면, 2블록째의 스크램블 데이타의 디스크램블이 행해지지만, 이 때, 스크램블 패턴의 초기치 α로서 5500(h)이 사용되며, 2블록째의 1∼16섹터의 스크램블 데이타의 디스크램블이 행해진다.
이후, 디스크램블의 대상이 되는 블록이 변경되는데 수반하여, 상기 블록의 스크램블 데이타를 디스크램블하기 위한 스크램블 패턴의 초기치 α가 도 9에 도시된 바와 같이, 섹터 번호부의 비트 b7∼b4의 값에 기초하여 순차적으로 변경되며, 각 블록의 스크램블 데이타의 디스크램블이 행해진다.
그런데, 본 실시 형태는 이하의 효과가 있다.
(1) 본 형태의 스크램블 패턴 생성 회로(21)는 스크램블 패턴의 초기치 α와 새로운 스크램블 패턴중 어느 하나를 선택하는 셀렉터(25)와, 셀렉터(25)로부터 출력된 스크램블 패턴의 각 비트 b14∼b0를 클록 CK의 펄스마다 래치하는 DFF(26A∼26O)를 설치하여, 8개의 DFF(26H∼26O)의 출력 데이타를 디스크램블해야 할 1바이트분의 주데이타에 대한 스크램블값 SK로서 출력한다. 7개의 DFF(26I∼26O)의 출력 데이타를 새로운 스크램블 패턴의 비트 b14', b13', b12', b11', b10', b9', b8'로서 각각 출력하고, 8개의 EOR 회로(27A∼27H)의 출력 데이타를 새로운 스크램블 패턴의 비트 b7'∼b0'으로서 출력하도록 하였다.
그 때문에, 스크램블 패턴 생성 회로(21)에서는 클록 CK의 펄스마다 1바이트분의 주데이타의 디스크램블을 행하기 위한 새로운 스크램블 패턴 및 스크램블값 SK를 생성할 수 있고, 스크램블 패턴의 생성을 고속화할 수 있으며, 주데이타의 전송 레이트와 스크램블 패턴의 생성 속도를 같게 할 수 있다. 따라서, 디스크램블을 행해야 할 주데이타의 전송 레이트를 고속화할 수 있다.
[제 2 실시 형태]
다음에, 본 발명의 제 2 실시 형태를 도 3에 따라서 설명한다. 또, 중복 설명을 피하기 위하여, 도 2에 있어서 설명한 것과 같은 요소에 대해서는 같은 참조번호가 첨부되고 있다. 또한, 전술한 데이타 재생 회로(17)와의 상위점을 중심으로 설명한다.
도 3은 도 1에 도시된 데이타 처리 장치(16)에 구비되는 본 형태의 데이타 재생 회로(30)를 나타낸다. 데이타 재생 회로(30)는 상기 MPU(12)로부터의 제어 신호에 기초하여, 데이타 처리 장치(16)에 의해서 생성된 스크램블 데이타(104)와 스크램블 패턴과의 배타적 논리합을 취함으로써 데이타 섹터(105)를 생성한다. 또, 본 형태에 있어서는 스크램블 데이타(104)의 전송 레이트는 2바이트이고, 클록 CK의 1펄스마다 1바이트분의 상위 데이타와 1바이트분의 하위 데이타와의 합계 2바이트의 데이타가 데이타 재생 회로(30)에 전송된다.
데이타 재생 회로(30)는 스크램블 데이타(104)의 2바이트분의 주데이타의 디스크램블에 사용하기 위한 스크램블 패턴을 생성하기 위한 스크램블 패턴 생성 회로(31)와, 스크램블 패턴 생성 회로(31)에 의해서 생성된 스크램블 패턴에 기초하여 주데이타의 디스크램블을 행하기 위한 디스크램블 회로(32)로 이루어진다.
스크램블 패턴 생성 회로(31)는 셀렉터(33)와 15개의 DFF(26A∼26O)와, 8개의 EOR 회로(27A∼27H)로 이루어지는 논리 회로(27)와, 논리 회로(35)를 구비한다.
셀렉터(33)는 도 9에 도시된 스크램블 패턴의 초기치 α를 입력하는 동시에, 스크램블 패턴 생성 회로(31)로써 생성된 새로운 스크램블 패턴의 비트 b14∼b0을 입력하고 있다. 셀렉터(33)는 선택 신호 SL의 레벨에 기초하여 초기치 α 또는 생성된 스크램블 패턴의 비트 b14∼b0중 어느 하나를 선택하여, 비트 b14∼b0로서 출력한다. 본 형태에 있어서, 1회째의 디스크램블시에는, 선택 신호 SL은 L 레벨이 되고, 2회째 이후의 디스크램블시에는 선택 신호 SL은 H 레벨이 된다. L 레벨의 선택 신호 SL에 기초하여 셀렉터(33)는 스크램블 패턴의 초기치 α를 선택한다. H 레벨의 선택 신호 SL에 기초하여, 셀렉터(33)는 생성된 새로운 스크램블 패턴의 비트 b14∼b0를 선택한다.
DFF(26A∼26O)는 셀렉터(33)로부터 출력되는 비트 b14∼b0를 각각 클록 CK의 펄스에 기초하여 래치한다. 8개의 DFF(26H∼26O)의 출력 데이타는 1바이트분의 상위 데이타의 디스크램블을 위한 스크램블값 SK1의 각 비트로서 출력된다. 7개의 DFF(26I∼260)의 출력 데이타는 비트 b14'∼b8'로서 논리 회로(35)에 출력된다.
EOR 회로(27A∼27H)의 출력 데이타는 1바이트분의 하위 데이타의 디스크램블을 위한 스크램블값 SK2의 각 비트 b7'∼b0'로서 출력된다. 또, EOR 회로(27B∼27H)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14∼b8로서 출력된다. 또, EOR 회로(27A∼27E)의 출력 데이타인 비트 b7'∼b3'는 논리 회로(35)에 출력된다.
논리 회로(35)는 논리 회로(27)와 동일한 구성이고, 8개의 EOR 회로(27A∼27H)와 동일한 8개의 EOR 회로를 구비한다. 논리 회로(35)에 있어서의 각 EOR 회로에는 EOR 회로(27A∼27H)가 입력하는 비트 b14∼b3이 비트 b14'∼b3'으로 변경되어 입력된다. 그리고, 논리 회로(35)는 비트 b14'∼b3'에 기초하여 새로운 스크램블 패턴에 있어서의 비트 b7∼b0를 생성하여 출력한다.
즉, 2바이트의 주데이타의 디스크램블을 행하는 경우에는 상기 표 1에 표시된 비트 b14'∼b0'를 도 8에 도시된 귀환형 시프트 레지스터(111)에 이용하여 완전히 같은 연산을 행함으로써 새로운 스크램블 패턴의 비트 b14∼b0를 생성할 수 있다. 이것을 이하의 표 2에 나타낸다.
bl4=b6'
bl3=b5'
bl2=b4'
b11=b3'
b10=b2'
b9=b1'
b8=b0'
b7=b14'∧bl0'
b6=bl3'∧b9'
b5=bl2'∧b8'
b4=b11'∧b7'
b3=b10'∧b6'
b2=b9'∧b5'
bl=b8'∧b4'
b0=b7'∧b3'
(∧: 배타적 논리합)
따라서, 본 형태의 스크램블 패턴 생성 회로(31)는 클록 CK의 펄스마다 1바이트분의 상위 데이타에 대한 새로운 스크램블값 SK1과, 1바이트분의 하위 데이타에 대한 새로운 스크램블값 SK2를 생성할 수 있다.
스크램블 회로(32)는 8개(도 3에서는 1개만 도시)의 EOR 회로(28)와, 8개(도 3에서는 1개만 도시)의 EOR 회로(37)를 구비하고 있다. 각 EOR 회로(28)는 스크램블 패턴 생성 회로(31)에 의해서 생성된 스크램블값 SK1의 각 비트 b7∼b0과 1바이트분의 상위 데이타의 각 비트와의 배타적 논리합을 구함으로써, 스크램블 데이타의 디스크램블을 행한다. 각 EOR 회로(37)는 스크램블 패턴 생성 회로(31)에 의해서 생성된 스크램블값 SK2의 각 비트 b7'∼b0'와 1바이트분의 하위 데이타의 각 비트와의 배타적 논리합을 구함으로써, 스크램블 데이타의 디스크램블을 행한다.
다음에 상기한 바와 같이 구성된 데이타 재생 회로(30)의 작용을 설명한다.
스크램블 데이타(104)의 디스크램블의 1회째에는 선택 신호 SL은 L 레벨이 된다. L 레벨의 선택 신호 SL에 기초하여 셀렉터(33)에 의해서 스크램블 패턴의 초기치 α가 선택된다.
클록 CK의 1펄스째에 기초하여, 셀렉터(33)로부터 출력되는 스크램블 패턴의 초기치 α의 비트 b14∼b0이 DFF(26A∼26O)에 각각 래치된다. 8개의 DFF(26H∼26O)의 출력 데이타는 8비트의 스크램블값 SK1로서 디스크램블 회로(32)에 입력된다. DFF(26A∼26L)의 출력 데이타에 기초하여 EOR 회로(27A∼27H)에 의해서 8비트의 스크램블값 SK2가 생성되며, 스크램블값 SK2는 디스크램블 회로(32)에 입력된다.
또한, EOR 회로(27B∼27H)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14∼b8로서 각각 출력된다. DFF(26I∼26O)의 출력 데이타 및 EOR회로(27A∼27E)의 출력 데이타에 기초하여 논리 회로(35)에 의해서 새로운 스크램블 패턴의 비트 b7∼b0가 생성된다.
디스크램블 회로(32)에는 클록 CK의 1펄스마다 스크램블 데이타(104)에 있어서의 1바이트분의 상위 데이타와 1바이트분의 하위 데이타와의 2바이트의 데이타가 전송된다. 복수의 EOR 회로(28)에 의해서 스크램블값 SK1의 각 비트와 1바이트분의 상위 데이타의 각 비트와의 배타적 논리합을 취함으로써 디스크램블이 행해지는 동시에, 복수의 EOR 회로(37)에 의해서 스크램블값 SK2의 각 비트와 스크램블 데이타(104)에 있어서의 1바이트분의 하위 데이타의 각 비트와의 배타적 논리합을 취함으로써 디스크램블이 된다. 즉, 디스크램블 회로(32)는 한번에 2바이트분의 데이타의 디스크램블을 행한다.
또한, 스크램블 데이타(104)의 디스크램블의 2회째에는 선택 신호 SL은 H 레벨이 된다. H 레벨의 선택 신호 SL에 기초하여 셀렉터(33)에 의해서 새로운 스크램블 패턴의 비트 b1∼b0이 선택된다. 클록 CK의 2펄스째에 기초하여, 새로운 스크램블 패턴의 비트 b14∼b0가 비트 b14∼b0으로서 DFF(26A∼26O)에 각각 래치된다. DFF(26H∼26O)의 출력 데이타는 8비트의 스크램블값 SK1로서 디스크램블 회로(32)에 입력된다. DFF(26A∼26L)의 출력 데이타에 기초하여 EOR 회로(27A∼27H)에 의해서 8비트의 스크램블값 SK2가 생성되며, 스크램블값 SK2는 디스크램블 회로(32)에 입력된다.
또한, EOR 회로(27B∼27H)의 출력 데이타는 새로운 스크램블 패턴의 비트 b14∼b8로서 각각 출력된다. DFF(26I∼26O)의 출력 데이타 및 EOR 회로(27A∼27E)의 출력 데이타에 기초하여 논리 회로(35)에 의해서 새로운 스크램블 패턴의 비트 b7∼b0가 생성된다.
디스크램블 회로(32)는 스크램블값 SK1, SK2에 기초하여 2바이트분의 데이타의 디스크램블을 행한다.
스크램블 데이타(104)의 디스크램블의 3회째 이후에는 선택 신호 SL은 H 레벨이 된다. H 레벨의 선택 신호 SL에 기초하여 셀렉터(33)에 의해서 새로운 스크램블 패턴의 비트 b14'∼b0'가 선택된다. 클록 CK의 3펄스째 이후에 기초하여, 새로운 스크램블 패턴의 비트 b14∼b0가 비트 b14∼b0으로서 DFF(26A∼26O)에 각각 래치된다. DFF(26H∼26O)의 출력 데이타는 스크램블값 SK1로서 디스크램블 회로(32)에 입력되며, EOR 회로(27A∼27H)의 출력 데이타는 스크램블값 SK2로서 디스크램블 회로(32)에 입력된다.
디스크램블 회로(32)에 의해서 스크램블값 SK1, SK2에 기초하여 스크램블 데이타(104)에 있어서의 주데이타가 2바이트씩 디스크램블된다.
1블록째에 있어서의 1섹터의 스크램블 데이타(104)의 2047바이트째 및 2048바이트째의 디스크램블이 완료하면, 1블록째의 2 섹터째 이후의 스크램블 데이타(104)의 디스크램블이 행해지지만, 블록이 변경되지 않는 한, 각 섹터의 스크램블 데이타(104)에 대한 스크램블 패턴의 초기치는 1섹터째의 스크램블 데이타(104)에 대한 스크램블 패턴의 초기치와 동일해진다. 그리고, 상기와 동일하게 하여 1블록에 있어서의 2∼16섹터의 스크램블 데이타(104)의 주데이타가 2바이트씩 디스크램블된다.
1블록째의 스크램블 데이타의 디스크램블이 완료하면, 2블록째의 스크램블 데이타의 디스크램블이 행해지지만, 이 때, 스크램블 패턴의 초기치 α는 도 9에 도시된 바와 같이 섹터 번호부의 비트 b7∼b4의 값에 기초하여 변경되고, 2블록째의 1∼16섹터의 스크램블 데이타의 데이타가 2바이트씩 디스크램블된다.
이후, 디스크램블의 대상이 되는 블록이 변경되는데 수반하여, 상기 블록의 스크램블 데이타를 디스크램블하기 위한 스크램블 패턴의 초기치 α가 도 9에 도시된 바와 같이, 섹터 번호부의 비트 b7∼b4의 값에 기초하여순차적으로 변경되며, 각 블록의 스크램블 데이타의 데이타가 2바이트씩 디스크램블된다.
그런데, 본 실시 형태는 이하의 효과가 있다.
(1) 본 형태의 스크램블 패턴 생성 회로(31)는 스크램블 패턴의 초기치 α와 새로운 스크램블 패턴중 어느 하나를 선택하는 셀렉터(33)와, 셀렉터(33)로부터 출력된 스크램블 패턴의 각 비트 b14∼b0를 클록 CK의 펄스마다 래치하는 DFF(26A∼26O)를 설치하고, 8개의 DFF(26H∼26O)의 출력 데이타를 디스크램블해야 할 1바이트분의 상위 데이타에 대한 스크램블값 SK1로서 출력하는 동시에, 8개의 EOR 회로(27A∼27H)의 출력 데이타를 디스크램블해야 할 1바이트분의 하위 데이타에 대한 스크램블값 SK2로서 출력한다. 또한, 7개의 EOR 회로(27B∼27H)의 출력 데이타를 새로운 스크램블 패턴의 비트 b14, b13, b12, b11, b10, b9, b8로서 각각 출력하고, 논리 회로(35)의 출력 데이타를 새로운 스크램블 패턴의 비트 b7∼b0로서 출력하도록 하였다.
그 때문에, 스크램블 패턴 생성 회로(31)에서는 클록 CK의 펄스마다 2바이트분의 주데이타의 디스크램블을 행하기 위한 새로운 스크램블 패턴 및 스크램블값 SK1, SK2를 생성할 수 있고, 스크램블 패턴의 생성을 보다 고속화할 수 있으며, 주데이타의 전송 레이트와 스크램블 패턴의 생성 속도를 같게 할 수 있다. 따라서, 디스크램블을 행해야 할 주데이타의 전송 레이트를 보다 고속화할 수 있다.
[제 3 실시 형태]
다음에, 본 발명의 제 3 실시 형태를 도 4, 도 5에 따라서 설명한다. 또, 중복 설명을 피하기 위하여, 도 2에 있어서 설명한 것과 같은 요소에 대해서는 같은 참조번호가 첨부되고 있다. 또한, 전술한 데이타 재생 회로(17)와의 상위점을 중심으로 설명한다.
도 4는 도 1에 도시된 데이타 처리 장치(16)에 구비되는 본 형태의 데이타 재생 회로(40)를 나타낸다. 데이타 재생 회로(40)는 상기 MPU(12)로부터의 제어 신호에 기초하여 데이타 처리 장치(16)에 의해서 생성된 스크램블 데이타(104)와 스크램블 패턴과의 배타적 논리합을 취함으로써 데이타 섹터(105)를 생성한다. 또, 본 형태에 있어서는, 스크램블 데이타(104)의 전송 레이트는 1바이트이고, 클록 CK의 1펄스마다 1바이트분 주데이타가 데이타 재생 회로(40)에 전송된다.
데이타 재생 회로(40)는 스크램블 패턴의 초기치를 설정하기 위한 초기치 설정 회로(41), 상기 스크램블 패턴 생성 회로(21) 및 디스크램블 회로(22)를 구비한다.
초기치 설정 회로(41)는 디스크램블해야 할 스크램블 데이타의 각 블록에 있어서의 각 섹터에 대해서 복수의 스크램블 패턴의 초기치를 구비하고 있고, 디스크램블을 행하는 데이타의 스크램블 데이타에 있어서의 위치에 기초하여, 사용하는 스크램블 패턴의 초기치를 설정하는 것이다.
도 5 는 본 형태에 있어서의 스크램블 패턴의 초기치를 나타내는 표이고, 섹터 번호부의 비트 b7∼b4의 값(ID 치)에 대응하는 블록에 대하여 각각 4개의 초기치 α1∼α4가 부여되고 있다. 도 5에 있어서, 번지는 데이타 섹터에 있어서의 주데이타의 선두의 바이트를 0번지로 했을 때의 오프셋치를 의미한다.
도 5에 있어서, ID값 0(h)에 대한 스크램블 패턴의 초기치 α1은 0001(h)=000000000000001(2)이지만, 비트 b13∼b0을 상위에 1비트 시프트시키는 동시에, 비트 b14(=0)와 비트 b10(=0)과의 배타적 논리합을 비트 b0에 대입하면, 000000000000010(2)=0002(h)가 되고, 이것은 ID값 1(h)에 대한 스크램블 패턴의 초기치 α1과 같아진다. ID값 0(h)에 대한 스크램블 패턴의 초기치 α2, α3, α4는 33FC(h), 7FF0(h), 1540(h)이지만, 이들 초기치에 있어서의 비트 b13∼b0을 상위에 1비트 시프트시키는 동시에, 비트 b14와 비트 b10과의 배타적 논리합을 비트 b0에 대입하면, 각각 67F8(h), 7FE0(h), 2A81(h)이 되고, 이것은 ID값 1(h)에 대한 스크램블 패턴의 초기치 α2, α3, α4와 같아진다. ID값 2(h)와 ID값 4(h), ID값 4(h)와 ID값 6(h), ID값 6(h)와 ID값8(h), ID값 8(h)와 ID값 A(h), ID값 A(h)와 ID값 C(h), ID값 C(h)와 ID값 E(h)에 있어서의 스크램블 패턴의 초기치 α1∼α4의 관계도 같다. 그래서, ID값0(h), ID값 2(h), D치 4(h), ID값 6(h), ID값 8(h), ID값 A(h), ID값 C(h), ID값 E(h)를 제 1 그룹으로 한다.
또한, ID값 1(h)에 대한 스크램블 패턴의 초기치 α1∼α4는 각각 5500(h), 33F8(h), 3000(h), 6A80(h)이지만, 이들 초기치에 있어서의 비트 b13∼b0을 상위에 1비트 시프트시키는 동시에, 비트 b14와 비트 b10과의 배타적 논리합을 비트 b0에 대입하면, 각각 2A00(h), 67F0(h), 6000(h), 5501(h)가 되고, 이것은 ID값 3(h)에 대한 스크램블 패턴의 초기치 α1∼α4와 같아진다. ID값 3(h), ID값 5(h), ID값 7(h), ID값 9(h), ID값 B(h), ID값 D(h)에 대한 스크램블 패턴의 초기치 α1∼α4와, ID값 5(h), ID값 7(h), ID값 9(h), ID값 B(h), ID값 D(h), ID값 F(h)에 대한 스크램블 패턴의 초기치 α1∼α4와의 관계도 동일하다. 그래서, ID값 1(h), ID값 3(h), ID값 5(h), ID값 7(h), ID값 9(h), ID값 B(h), ID값 D(h), ID값 F(h)를 제 2 그룹으로 한다.
초기치 설정 회로(41)는 제 1 및 제 2 셀렉터(42,43) 및 7개의 시프트회로(44∼50)를 구비한다. 제 1 셀렉터(42)는 8개의 기억 영역을 구비하고 있고, 그 중 4개의 기억 영역에는 도 5에 도시된 ID값 0(h)에 대응하는 스크램블 패턴의 초기치 0001(h), 33FC(h), 7FF0(h), 1540(h)가 각각 기억되며, 나머지 4개의 기억 영역에는 ID값 1(h)에 대응하는 스크램블 패턴의 초기치5500(h), 33F8(h), 3000(h), 6A80(h)가 각각 기억되어 있다.
제 1 셀렉터(42)에는 그룹 선택 신호 SLG가 입력되는 동시에, 오프셋 선택 신호 SLO가 입력되어 있고, 제 1 셀렉터(42)는 그룹 선택 신호 SLG 및 오프셋 선택 신호 SLO에 기초하여 상기 8개의 초기치중 어느 하나를 선택하여, 비트 b14∼b0을 제 1 신호군 I1로서 출력한다. 그룹 선택 신호 SLG는 상기 섹터 번호부의 비트 b4의 값이다. 이 그룹 선택 신호 SLG가 0이면, ID값 0(h)에 대응하는 스크램블 패턴의 초기치 0001(h), 33FC(h), 7FF0(h), 1540(h)가 선택되는 후보가 된다. 그룹 선택 신호 SLG가 1이면, ID값 1(h)에 대응하는 스크램블 패턴의 초기치 5500(h), 33F8(h), 3000(h), 6A80(h)가 선택되는 후보가 된다. 오프셋 선택 신호 SLO는 도 5에 있어서의 데이타의 오프셋치에 기초하는 신호이다. 데이타의 오프셋치가 0000번지∼0511번지의 범위내인 경우에는 스크램블 패턴의 초기치 0001(h), 5500(h)가 선택되는 후보가 되고, 오프셋치가 0512번지∼1023번지의 범위내인 경우에는 스크램블 패턴의 초기치 33FC(h), 33F8(h)가 선택되는 후보가 되며, 오프셋치가 1024번지∼1535번지의 범위내인 경우에는 스크램블 패턴의 초기치 7FF0(h), 3000(h)가 선택되는 후보가 되고, 또 오프셋치가 1536번지∼2047번지의 범위내인 경우에는 스크램블 패턴의 초기치 1540(h), 6A80(h)가 선택되는 후보가 된다.
따라서, 디스크램블시에 있어서, 예컨대, 디스크램블해야 할 최초의 데이타가 제 1 그룹의 블록에 있어서의 스크램블 데이타에 포함되고, 또한, 데이타의 오프셋치가 0513번지인 경우에는 제 1 셀렉터(42)는 제 1 그룹에 대응하는 초기치 0001(h), 33FC(h), 7FF0(h), 1540(h)중, 초기치 33FC(h)를 선택하여 출력한다.
시프트 회로(44)는 셀렉터(42)의 출력 데이타를 상위에 1비트분 시프트시키기 위한 회로이고, EOR 회로(44A)를 구비한다. EOR 회로(44A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b14와 비트 b10과의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(44)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b13∼b0을 상위에 1비트 시프트시켜 새로운 비트 b14∼b1로 하는 동시에, EOR 회로(44A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 2 신호군 I2를 출력한다.
시프트 회로(45)는 셀렉터(42)의 출력 데이타를 상위에 2비트분 시프트시키기 위한 회로이고, EOR 회로(45A)를 구비한다. EOR 회로(45A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b13과 비트 b9와의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(45)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b12∼b0을 상위에 2비트 시프트시켜 새로운 비트 b14∼b2로 하고, EOR 회로(44A)의 출력 신호를 새로운 비트 b1로 하며, 또 EOR 회로(45A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 3 신호군 I3을 출력한다.
시프트 회로(46)는 셀렉터(42)의 출력 데이타를 상위에 3비트분 시프트시키기 위한 회로이고, EOR 회로(46A)를 구비한다. EOR 회로(46A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b12와 비트 b8과의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(46)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b11∼b0을 상위에 3비트 시프트시켜 새로운 비트 b14∼b3으로 하고, EOR 회로(44A,45A)의 출력 신호를 새로운 비트 b2, b1로 하며, 또 EOR 회로(46A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 4 신호군 I4를 출력한다.
시프트 회로(47)는 셀렉터(42)의 출력 데이타를 상위에 4비트분 시프트시키기 위한 회로이고, EOR 회로(47A)를 구비한다. EOR 회로(47A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b11과 비트 b7과의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(47)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b10∼b0을 상위에 4비트 시프트시켜 새로운 비트 b14∼b4로 하고, EOR 회로(44A,45A,46A)의 출력 신호를 새로운 비트 b3, b2, b1로 하며, 또 EOR 회로(47A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 5 신호군 I5를 출력한다.
시프트 회로(48)는 셀렉터(42)의 출력 데이타를 상위에 5비트분 시프트시키기 위한 회로이고, EOR 회로(48A)를 구비한다. EOR 회로(48A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b10과 비트 b6과의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(48)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b9∼b0을 상위에 5비트 시프트시켜 새로운 비트 b14∼b 5로 하고, EOR 회로(44A,45A,46A,47A)의 출력 신호를 새로운 비트 b4, b3, b2, b1로 하며, 또 EOR 회로(48A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 6 신호군 I6을 출력한다.
시프트 회로(49)는 셀렉터(42)의 출력 데이타를 상위에 6비트분 시프트시키기 위한 회로이고, EOR 회로(49A)를 구비한다. EOR 회로(49A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b9와 비트 b5와의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(49)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b8∼b0을 상위에 6비트 시프트시켜 새로운 비트 b14∼b6으로 하고, EOR 회로(44A,45A,46A,47A,48A)의 출력 신호를 새로운 비트 b5, b4, b3, b2, b1로 하며, 또 EOR 회로(49A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 7 신호군 I7을 출력한다.
또, 시프트 회로(50)는 셀렉터(42)의 출력 데이타를 상위에 7비트분 시프트시키기 위한 회로이고, EOR 회로(50A)를 구비한다. EOR 회로(50A)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b8과 비트 b4와의 배타적 논리합에 기초하는 신호를 출력한다. 시프트 회로(50)는 셀렉터(42)의 출력 데이타에 있어서의 비트 b7∼b0을 상위에 7비트 시프트시켜 새로운 비트 b14∼b7로 하고, EOR 회로(44A,45A,46A,47A,48A,49A)의 출력 신호를 새로운 비트 b6, b5, b4, b3, b2, b1로 하며, 또 EOR 회로(50A)의 출력 신호를 새로운 비트 b0으로 함으로써 제 8 신호군 I8을 출력한다.
따라서, 예컨대, 제 1 셀렉터(42)가 스크램블 패턴의 초기치 33FC(h)를 출력하고 있다고 하면, 제 2∼제 8 신호군 I2∼I8의 값은 각각 67F8(h), 4FF0(h), 1FE0(h), 3FC1(h), 7F83(h), 7F06(h), 7E0C(h)가 된다.
제 2 셀렉터(43)에는 제 1∼제 8 신호군 I1∼I8이 입력되는 동시에, 3비트로 이루어지는 신호군 선택 신호 SLID가 입력되어 있고, 신호군 선택 신호 SLID에 기초하여 제 1∼ 제 8 신호군 I1∼I8 중 어느 하나를 선택하여 상기 스크램블 패턴 생성 회로(21)에 출력한다. 신호군 선택 신호 SLID는 상기 섹터 번호부의 비트 b7∼b5의 3비트의 신호이다. 제 2 셀렉터(43)는 신호군 선택 신호 SLID의 3비트의 조합에 기초하여 제 1∼제 8 신호군 I1∼I8을 이하의 표 3에 나타낸 바와 같이 선택한다.
SLID 선택되는신호군
b7 b6 b5
0 0 0 I1
0 0 1 I2
0 1 0 I3
0 1 1 I4
1 0 0 I5
1 0 1 I6
1 1 0 I7
1 1 1 I8
따라서, 디스크램블시에 있어서, 예컨대, 디스크램블해야 할 최초의 데이타가 ID값 0(h)의 블록에 있어서의 스크램블 데이타에 포함되고, 또한, 데이타의 오프셋치가 0513번지인 경우에는, 제 1 셀렉터(42)에 의해서 초기치 33FC(h)가 선택된다. 그리고, ID값 0(h)이기 때문에, 신호군 선택 신호 SLID의 비트 b7∼b5는 000이 되고, 제 2 셀렉터(43)에 의해서 제 1 신호군 I1(=33FC(h))가 선택된다.
스크램블 패턴 생성 회로(21)는 제 2 셀렉터(43)에 의해서 선택된 신호군을 스크램블 패턴의 초기치 α로서 입력하여, 디스크램블해야 할 최초의 데이타를 디스크램블하기 위한 스크램블 패턴을 생성한다. 예컨대, 디스크램블해야 할 최초의 데이타가 ID값 0(h)의 블록에 포함되고, 또한, 데이타의 오프셋치가 0513번지인 경우에는, 스크램블 패턴의 초기치로서 33FC(h)가 선택된다. 최초에 디스크램블해야 할 데이타의 오프셋치가 0513번지이고, 초기치 33FC(h)에 대응하는 오프셋치보다도 1번지 크기 때문에, 클록 CK의 2펄스째에 있어서 스크램블 패턴이 생성된다.
디스크램블 회로(22)는 스크램블 패턴 생성 회로(21)에 의해서 생성된 스크램블 패턴에 기초하여 스크램블 데이타의 디스크램블을 행한다.
그런데, 본 실시 형태는 이하의 효과가 있다.
(1) 본 형태의 스크램블 패턴 생성 회로(31)는 1섹터분의 스크램블 데이타에 대하여 복수의 스크램블 패턴의 초기치를 가지며, 스크램블 데이타에 있어서의 디스크램블을 개시해야 할 주데이타의 위치에 따라서 복수의 스크램블 패턴의 초기치중 어느 하나를 선택하여, 그 선택한 스크램블 패턴의 초기치에 기초하여 디스크램블에 이용하기 위한 스크램블 패턴을 생성하며, 이 생성한 스크램블 패턴에 기초하여 스크램블 데이타의 디스크램블을 행하도록 하였다. 그 때문에, 디스크램블해야 할 데이타의 스크램블 패턴을 생성할 때까지의 시간을 단축할 수 있고, 디스크램블을 보다 빨리 개시할 수 있으며, 데이타 처리의 고속화를 도모할 수 있다.
또, 본 발명은 아래와 같이 실시하여도 좋다.
(1) 상기 형태에 있어서는 독출 전용의 DVD 장치로 구체화하고 있기 때문에, 스크램블 패턴 생성 회로에 의해서 생성된 스크램블 패턴을 디스크램블에만 사용하고 있지만, 디스크에 대하여 데이타를 기록가능한 장치에 있어서, 디스크에 기록해야 할 데이타의 스크램블을 행하는 장치에 이용하여도 좋다.
(2) 데이타의 전송 레이트에 따라서 도 3에 도시된 논리 회로(35)를 순차적으로 추가함으로써 디스크램블의 처리 바이트수를 변경하도록 하여도 좋다.
(3) DVD 이외의 데이타를 스크램블하는 시스템에 구체화하여도 좋다.
이상 상세히 기술한 바와 같이, 본 발명은 스크램블 패턴의 생성을 고속화할 수 있고, 데이타의 전송 레이트를 향상하여 데이타 처리의 고속화를 도모할 수 있다.
또한, 본 발명은 디스크램블을 개시해야 할 데이타의 위치에 따라서 스크램블 패턴의 초기치를 변경함으로써, 디스크램블을 보다 빨리 개시할 수 있으며, 데이타 처리의 고속화를 도모할 수 있다.

Claims (5)

  1. 기록 매체에 기록된 기록 데이타는, 소정의 데이타를 스크램블 패턴을 이용하여 스크램블되어 있고, 상기 기록 매체로부터 독출된 기록 데이타를 재생하기 위해서, 상기 기록 데이타에 대하여 스크램블 패턴을 이용하여 디스크램블을 행하도록 한 디스크램블 방법에 있어서,
    상기 기록 데이타의 소정의 데이타량의 1개의 데이타군에 대해서 스크램블 패턴의 초기치를 가지고, 1클록당의 상기 기록 데이타의 전송 데이타량에 따라 상기 스크램블 패턴의 초기치에 기초하여 1클록에서 상기 기록 데이타의 전송 데이타량에 상당하는 스크램블 패턴을 생성하고, 이 생성한 스크램블 패턴에 기초하여 1클록에서 상기 기록 데이타를 전송 데이타량 단위로 디스크램블을 행하도록 한 것을 특징으로 하는 디스크램블 방법.
  2. 기록 매체에 기록된 기록 데이타는, 소정의 데이타를 스크램블 패턴을 이용하여 스크램블되어 있고, 상기 기록 매체로부터 독출된 기록 데이타를 재생하기 위해서, 상기 기록 데이타에 대하여 스크램블 패턴을 이용하여 디스크램블을 행하도록 한 디스크램블 방법에 있어서,
    상기 기록 데이타의 1개의 데이타군에 대해서 복수의 스크램블 패턴의 초기치를 가지며, 상기 기록 데이타에 있어서의 디스크램블을 개시해야 할 데이타의 위치에 따라서 상기 복수의 스크램블 패턴의 초기치중 어느 하나를 선택하여, 그 선택한 스크램블 패턴의 초기치에 기초하여 디스크램블에 이용하기 위한 스크램블 패턴을 생성하며, 이 생성한 스크램블 패턴에 기초하여 상기 기록 데이타의 디스크램블을 행하도록 한 것을 특징으로 하는 디스크램블 방법.
  3. 기록 매체에 기록된 기록 데이타는, 소정의 데이타를 스크램블 패턴을 이용하여 스크램블되어 있고, 상기 기록 매체로부터 독출된 기록 데이타를 재생하기 위해서, 상기 기록 데이타에 대하여 스크램블 패턴을 이용하여 디스크램블을 행하도록 한 디스크램블 방법에 있어서,
    상기 기록 데이타의 1개의 데이타군에 대해서 복수의 스크램블 패턴의 초기치를 가지며, 상기 기록 데이타에 있어서의 디스크램블을 개시해야 할 데이타의 위치에 따라서 상기 복수의 스크램블 패턴의 초기치중 어느 하나를 선택하여, 1클록당의 상기 기록 데이타의 전송 데이타량에 따라 상기 선택한 스크램블 패턴의 초기치에 기초하여 1클록에서 상기 기록 데이타의 전송 데이타량에 상당하는 스크램블 패턴을 생성하고, 이 생성한 스크램블 패턴에 기초하여 1클록에서 상기 기록 데이타를 전송 데이타량 단위로 디스크램블을 행하도록 한 것을 특징으로 하는 디스크램블 방법.
  4. 기록 매체에 기록된 기록 데이타는, 소정의 데이타를 스크램블 패턴을 이용하여 스크램블되어 있고, 상기 기록 매체로부터 독출된 기록 데이타를 재생하기 위해서, 상기 기록 데이타를 디스크램블하기 위해 이용되는 스크램블 패턴을 생성하는 스크램블 패턴 생성 회로에 있어서,
    스크램블 패턴의 초기치와, 상기 스크램블 생성 회로에서 새롭게 생성된 스크램블 패턴을 입력하고, 선택 신호에 기초하여 스크램블 패턴의 초기치 및 새롭게 작성된 스크램블 패턴중 어느 하나를 선택하는 셀렉터와,
    상기 셀렉터에 의해서 선택된 스크램블 패턴을 유지하여 스크램블 패턴으로서 출력하는 복수의 레지스터와,
    상기 복수의 레지스터에 유지된 스크램블 패턴에 기초하여 새로운 스크램블 패턴을 생성하는 논리 회로를 구비하는 것을 특징으로 하는 스크램블 패턴 생성 회로.
  5. 제 4 항 기재의 스크램블 패턴 생성 회로를 구비하는 것을 특징으로 하는 디스크 장치.
KR1019970027469A 1996-11-12 1997-06-26 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치 KR100269418B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP30064596A JP3566007B2 (ja) 1996-11-12 1996-11-12 デスクランブル回路、スクランブルパターン生成回路及びスクランブルパターン生成方法
JP96-300645 1996-11-12

Publications (2)

Publication Number Publication Date
KR19980041769A true KR19980041769A (ko) 1998-08-17
KR100269418B1 KR100269418B1 (ko) 2000-10-16

Family

ID=17887362

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970027469A KR100269418B1 (ko) 1996-11-12 1997-06-26 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치

Country Status (5)

Country Link
US (1) US5987630A (ko)
EP (1) EP0843445B1 (ko)
JP (1) JP3566007B2 (ko)
KR (1) KR100269418B1 (ko)
DE (1) DE69732082T2 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100214309B1 (ko) * 1997-05-09 1999-08-02 윤종용 디지털비디오디스크 재생장치에 있어서 디스크램블링 신뢰도를 향상시키는 방법 및 장치
US6247138B1 (en) * 1997-06-12 2001-06-12 Fujitsu Limited Timing signal generating circuit, semiconductor integrated circuit device and semiconductor integrated circuit system to which the timing signal generating circuit is applied, and signal transmission system
AU2358500A (en) * 1998-12-11 2000-06-26 Advanced Wireless Technologies, Inc. Method, system, and computer program product for error detection and correction in a synchronization word
KR100611955B1 (ko) * 1999-07-20 2006-08-11 삼성전자주식회사 스크램블러
WO2001069392A2 (en) * 2000-03-16 2001-09-20 Boden Scott T Method and apparatus for secure and fault tolerant data storage
US7155015B2 (en) * 2000-08-08 2006-12-26 Hitachi, Ltd. Optical disk apparatus and data randomizing method using for optical disk apparatus
JP2002124026A (ja) 2000-10-16 2002-04-26 Toshiba Corp 情報記録装置及び情報記録方法と情報再生装置及び情報再生方法
JP2002170333A (ja) * 2000-11-28 2002-06-14 Pioneer Electronic Corp 情報記録方法、情報記録装置、情報再生方法及び情報再生装置
US20030135798A1 (en) * 2001-12-13 2003-07-17 Yukari Katayama Optical disk device and data randomizing method for optical disk device
KR100830450B1 (ko) * 2001-12-29 2008-05-20 엘지전자 주식회사 Dvd 재생기에서의 디스크램블 제어 방법
KR100510492B1 (ko) * 2002-10-07 2005-08-26 삼성전자주식회사 광디스크 시스템에서의 워드 단위스크램블링/디스크램블링 장치 및 그 방법
CN1329911C (zh) * 2003-02-19 2007-08-01 威盛电子股份有限公司 扰频方法、写入数据产生方法及重复数据写入方法
KR100539261B1 (ko) * 2004-05-04 2005-12-27 삼성전자주식회사 디지털 데이터의 부호화 장치와 dvd로의 기록 장치 및그 방법
JP4643978B2 (ja) * 2004-12-01 2011-03-02 ルネサスエレクトロニクス株式会社 スクランブル回路、デ・スクランブル回路及び方法、並びにディスク装置
KR100840195B1 (ko) * 2006-11-28 2008-06-23 쎄텍 주식회사 표준 dvd 디스크 제작시 읽기 에러 생성 방법
US20080215893A1 (en) * 2006-12-31 2008-09-04 Broadcom Corporation Multiple levels of guided scrambling
JP2009048713A (ja) * 2007-08-21 2009-03-05 Toshiba Microelectronics Corp デスクランブル回路及びエラー検出コード計算回路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4383322A (en) * 1980-05-02 1983-05-10 Harris Corporation Combined use of PN sequence for data scrambling and frame synchronization in digital communication systems
US5031129A (en) * 1989-05-12 1991-07-09 Alcatel Na Network Systems Corp. Parallel pseudo-random generator for emulating a serial pseudo-random generator and method for carrying out same
US5410600A (en) * 1991-11-18 1995-04-25 Broadband Communications Products, Inc. Pre-scramble encoding method and apparatus for digital communication
KR940009843B1 (ko) * 1992-02-07 1994-10-17 이병기 병렬 스크램블링 시스템
JP2927163B2 (ja) * 1993-11-30 1999-07-28 日本ビクター株式会社 情報信号記録方法及び情報信号記録装置
DE69615548T2 (de) * 1995-04-10 2002-05-29 Matsushita Electric Ind Co Ltd Optischer aufzeichnungsträger und verfahren zur aufzeichnung und wiedergabe dessen signalen

Also Published As

Publication number Publication date
JP3566007B2 (ja) 2004-09-15
DE69732082D1 (de) 2005-02-03
KR100269418B1 (ko) 2000-10-16
EP0843445A2 (en) 1998-05-20
DE69732082T2 (de) 2005-06-16
JPH10144000A (ja) 1998-05-29
EP0843445B1 (en) 2004-12-29
US5987630A (en) 1999-11-16
EP0843445A3 (en) 2001-03-21

Similar Documents

Publication Publication Date Title
KR100269418B1 (ko) 디스크램블 방법, 스크램블 패턴 생성 회로 및 디스크 장치
KR100430697B1 (ko) 신호기록장치/신호재생장치및신호기록매체
US6526010B1 (en) Recording medium, method and apparatus for recording/reproducing information which has been scrambled using a medium identifier and a sector number
US6191903B1 (en) Recording medium, data transmission apparatus, data receiver, and optical disk unit
US7545721B2 (en) Optical recording medium and recording apparatus, the medium including a linking region between unit block regions
US7796754B2 (en) Information recording processing apparatus, information reproduction processing apparatus, information recording medium, information recording processing method, information reproduction processing method, and computer program
EA002300B1 (ru) Способ хранения идентификации на носителе записи, устройство и носитель записи
EP1069497A2 (en) Pseudo-random data generator and scrambler using the same
JP4082300B2 (ja) パイプライン処理システムおよび情報処理装置
KR930007676B1 (ko) 다수의 입/출력 동작을 동시에 수행하는 신호 선택회로
EP1959448B1 (en) Information carrier comprising access information
CN1751350A (zh) 数据记录方法和设备、数据记录介质、数据再现方法和设备、数据发送方法和设备、以及数据接收方法和设备
JP2005078656A (ja) パイプライン処理システムおよび情報処理装置
CN101192423B (zh) 数据刻录装置及其方法
JP2606639B2 (ja) ファクシミリ装置
US7046806B2 (en) Information recording apparatus and method, and information reproduction apparatus and method
JP2002319233A (ja) デジタル信号記録再生装置
JP2643131B2 (ja) ディジタルデータ記録装置及び記録再生装置
EP0449213A2 (en) Interleave address generating circuit of digital audio tape recorder
JP4285132B2 (ja) 情報処理装置
JPH0316062A (ja) データ検出方法
KR19990055969A (ko) 광 디스크 재생장치의 어드레스 생성장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130705

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140716

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150618

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20160616

Year of fee payment: 17

EXPY Expiration of term