KR19980014552A - Iic버스콘트롤시스템에서의 복수ic제어방법 - Google Patents

Iic버스콘트롤시스템에서의 복수ic제어방법 Download PDF

Info

Publication number
KR19980014552A
KR19980014552A KR1019960033578A KR19960033578A KR19980014552A KR 19980014552 A KR19980014552 A KR 19980014552A KR 1019960033578 A KR1019960033578 A KR 1019960033578A KR 19960033578 A KR19960033578 A KR 19960033578A KR 19980014552 A KR19980014552 A KR 19980014552A
Authority
KR
South Korea
Prior art keywords
data
area
bus
sda
control system
Prior art date
Application number
KR1019960033578A
Other languages
English (en)
Inventor
이장환
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019960033578A priority Critical patent/KR19980014552A/ko
Publication of KR19980014552A publication Critical patent/KR19980014552A/ko

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

본 발명은 여러 디바이스에 데이터를 동시에 전송할 수 있는 신호체계를 갖춤으로써 보다 신속하게 모든 디바이스의 동작여부를 확인할 수 있도록 한 I2C(IIC)버스콘트롤시스템에서의 복수IC제어방법에 관한 것으로, 마이컴(10)과 복수의 IC(12,14)사이에 상기 마이컴(10)의 제어용 클럭(SCL)을 전송하기 위한 클럭버스와 양방향성으로 데이터(SDA)를 전송하기 위한 데이터버스 등을 갖춘 I2C버스콘트롤시스템에서; 상기 데이터(SDA)는 선두의 스타트영역이후에 다수의 제어대상용 디바이스에 대한 동시데이터전송을 알리는 신호영역이 위치하고 나서 인식영역이 위치하고, 그 다음에는 다수의 디바이스 어드레스영역이 인식영역을 사이에 두고 순차적으로 위치하며, 그 다음에는 데이터영역이 위치하고 나서 인식영역이 위치하며, 그 다음에는 스톱영역이 위치하는 신호체계를 갖추도록 하고서, 상기한 신호체계를 갖춘 데이터(SDA)를 데이터버스에 실음으로써 연결되어 있는 다수의 디바이스의 동작여부를 확인할 수 있도록 된 것이다.

Description

IIC버스콘트롤시스템에서의 복수IC제어방법
본 발명은 IIC(Interface Integrated Circuit; IIC)버스콘트롤시스템에서의 복수IC제어방법에 관한 것으로, 보다 상세하게는 IIC버스콘트롤시스템에서 복수의 제어대상 IC에 대하여 동시에 데이터를 전송할 수 있도록 한 IIC버스콘트롤시스템에서의 복수IC제어방법에 관한 것이다.
일반적으로, IIC버스콘트롤시스템은 도 1에 도시된 바와 같이 마이컴(10)과 복수의 IC(12,14)사이에 그 마이컴(10)의 제어용 클럭(SCL; Serial Clock)을 전송하기 위한 클럭버스와 양방향성으로 데이터(SDA; Serial Data)를 전송하기 위한 데이터버스 등을 갖추고서, 상기 제어용 클럭(SCL)에 동기되는 데이터(SDA)를 해당 제어대상용 IC(12 또는 14)로 전송하게 된다.
즉, 상기와 같이 전송되는 데이터(SDA)의 신호체계는 통상적으로 도 2에 도시된 바와 같이, 1비트 정도의 스타트영역과, 8비트 정도의 디바이스 어드레스영역, 1비트 정도의 인식(ack)영역, 디바이스 어드레스의 내부번지를 지정하는 8비트 정도의 워드어드레스영역, 1비트 정도의 인식(ack)영역, 8비트 정도의 데이터영역, 1비트 정도의 인식(ack)영역 및, 1비트 정도의 스톱영역으로 이루어진다.
이와 같은 종래의 신호체계에 따르면, 데이터버스에 임의의 데이터(SDA)가 실리게 되면 그 데이터(SDA)의 디바이스 어드레스영역의 정보로서 어느 디바이스(예컨대, 12 또는 14)로 전송시켜야 되는지를 알게 되고, 이 후 그 디바이스 어드레스영역에 뒤따르는 워드어드레스영역의 정보를 기초로 데이터영역의 정보를 해당 IC의 내부번지로 전송하게 된다. 만약에, 연속된 데이터를 보내고 싶을 경우에는 단일의 데이터영역을 복수개로 하면 된다. 이와 같이, 종래 IIC버스콘트롤시스템에서는 임의의 한 디바이스에 데이터를 희망하는 만큼 전송할 수 있게 되어 해당 데이터에 따른 디바이스동작이 정상적으로 행해지고 있는지를 측정할 수 있게 된다.
그런데, 상술한 종래 IIC버스콘트롤시스템에서는 임의의 한 디바이스에 데이터를 희망하는 만큼 전송할 수는 있지만, 상술한 종래의 데이터신호체계로서는 여러 디바이스에 데이터를 동시에 전송하는 것은 불가능하여 상술한 종래의 신호체계를 지닌 데이터(SDA)를 계속적으로 보내야 되는 실정이다.
따라서 본 발명은 상술한 종래 기술을 감안하여 이루어진 것으로, 그 목적은 여러 디바이스에 데이터를 동시에 전송할 수 있는 신호체계를 갖춤으로써 보다 신속하게 모든 디바이스의 동작여부를 확인할 수 있도록 한 IIC버스콘트롤시스템에서의 복수IC제어방법을 제공함에 있다.
상기한 목적을 달성하기 위해 본 발명의 바람직한 실시양태에 따르면, 마이컴과 복수의 IC사이에 그 마이컴의 제어용 클럭을 전송하기 위한 클럭버스와 양방향성으로 데이터(SDA)를 전송하기 위한 데이터버스 등을 갖춘 IIC버스콘트롤시스템에 있어서; 상기 데이터(SDA)는 선두의 스타트영역이후에 다수의 제어대상용 디바이스에 대한 동시데이터전송을 알리는 신호영역이 위치하고 나서 인식영역이 위치하고, 그 다음에는 다수의 디바이스 어드레스영역이 인식영역을 사이에 두고 순차적으로 위치하며, 그 다음에는 데이터영역이 위치하고 나서 인식영역이 위치하며, 그 다음에는 스톱영역이 위치하는 신호체계를 갖추도록 하고서, 상기한 신호체계를 갖춘 데이터(SDA)를 데이터버스에 실음으로써 연결되어 있는 다수의 디바이스의 동작여부를 확인할 수 있도록 된 IIC버스콘트롤시스템에서의 복수IC제어방법이 제공된다.
상기와 같이 구성된 본 발명의 실시양태에 따르면, 다수의 디바이스 어드레스영역이 갖추어진 데이터(SDA)를 데이터버스에 실게 되면 그 데이터버스에 연결된 다수의 디바이스는 주어진 데이터에 따른 동작을 수행하게 된다.
도 1은 일반적인 IIC버스콘트롤시스템을 설명하는 구성도,
도 2는 도 1에서의 데이터전송관계를 설명하기 위한 신호체계,
도 3은 본 발명의 방법에 채용되는 데이터전송 신호체계를 나타낸 도면이다.
* 도면의 주요부분에 대한 부호의 설명 *
10:마이컴, 12,14:제어대상용 IC.
이하, 첨부된 도면을 참조하여 본 발명을 더욱 상세히 설명한다.
도 3은 본 발명에 따른 IIC버스콘트롤시스템에서의 복수IC제어방법에 채용되는 데이터전송 신호체계를 나타낸 도면으로서, 본 발명의 실시예는 스타트영역후에 다수의 제어대상용 디바이스(예컨대, 데이터버스에 연결된 모든 IC)에 대한 동시데이터전송을 알리는 8비트 정도의 신호영역(예컨대, FF(16)값으로 지정됨)이 위치하고 나서 인식영역이 위치하며, 그 다음에는 데이터를 받게 될 디바이스를 지정하는 다수의 디바이스 어드레스영역이 인식영역을 사이에 두고 순차적으로 위치한다는 것이 상술한 도 2와의 차이점이다.
여기서, 상기 인식영역상에 위치하게 되는 정보(예컨대, 문자)는 데이터전송에서 수신한 신호의 오류유무에 관한 정보로서, 오류검출부호를 사용하여 데이터를 전송하고 수신장치에서는 그 데이터의 오류유무를 일정주기마다 송신장치에 반송하여 송신장치에서는 오류가 발생된 것을 알면 그 데이터를 재송신하게 된다.
이와 같이 구성된 본 발명의 실시예에 따른 IIC버스콘트롤시스템에서의 복수IC제어방법에 대해 설명하면 다음과 같다.
일단, 데이터버스상에 스타트영역이후에 8비트의 신호영역(예컨대, FF(16)값으로 지정됨)이 갖추어진 데이터(SDA)가 실리게 되면 그 신호영역의 후단에 형성된 다수의 디바이스 어드레스영역상에 지정된 디바이스(에컨대, 12,14)는 인식영역상에 수록된 정보(ack)를 마이컴(10)에게 돌려주게 됨과 더불어 데이터영역상의 정보를 기초로 동작을 수행하게 된다.
즉, 디바이스 어드레스영역상에 지정된 각 디바이스(12,14)는 상기 데이터영역상의 정보를 기초로 동작을 수행하게 되는데, 그 이전에 자신이 지정되었음을 알리는 정보(즉, 디바이스 어드레스영역에 후속하는 인식영역상에 수록된 정보) 및 데이터수신여부를 알리는 정보(즉, 데이터영역에 후속하는 인식영역상에 수록된 정보)를 상기 마이컴(10)으로 송신하게 되는 바, 그 인식영역상의 정보가 상기 마이컴(10)으로 제대로 송신되지 않은 경우에는 해당 디바이스가 동작하지 않음으로 판정하게 되고, 그 인식영역상의 정보가 상기 마이컴(10)으로 송신되면 정상적으로 동작함으로 판정하게 되는 것이다.
이상 설명한 바와 같은 본 발명에 의하면, 데이터라인에 연결된 모든 디바이스로의 동시데이터전송이 가능할 뿐만 아니라, 각 제어대상용 디바이스의 동작여부를 인식정보로써 간단하게 알 수 있게 되므로 공장이나 사용중에 복수의 디바이스에 대한 세팅이 제대로 되었는지를 간편하게 측정할 수 있게 된다.

Claims (1)

  1. 마이컴(10)과 복수의 IC(12,14)사이에 상기 마이컴(10)의 제어용 클럭(SCL)을 전송하기 위한 클럭버스와 양방향성으로 데이터(SDA)를 전송하기 위한 데이터버스 등을 갖춘 IIC버스콘트롤시스템에 있어서;
    상기 데이터(SDA)는 선두의 스타트영역이후에 다수의 제어대상용 디바이스에 대한 동시데이터전송을 알리는 신호영역이 위치하고 나서 인식영역이 위치하고, 그 다음에는 다수의 디바이스 어드레스영역이 인식영역을 사이에 두고 순차적으로 위치하며, 그 다음에는 데이터영역이 위치하고 나서 인식영역이 위치하며, 그 다음에는 스톱영역이 위치하는 신호체계를 갖추도록 하고서, 상기한 신호체계를 갖춘 데이터(SDA)를 데이터버스에 실음으로써 연결되어 있는 다수의 디바이스의 동작여부를 확인할 수 있도록 된 것을 특징으로 하는 IIC버스콘트롤시스템에서의 복수IC제어방법.
KR1019960033578A 1996-08-13 1996-08-13 Iic버스콘트롤시스템에서의 복수ic제어방법 KR19980014552A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960033578A KR19980014552A (ko) 1996-08-13 1996-08-13 Iic버스콘트롤시스템에서의 복수ic제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960033578A KR19980014552A (ko) 1996-08-13 1996-08-13 Iic버스콘트롤시스템에서의 복수ic제어방법

Publications (1)

Publication Number Publication Date
KR19980014552A true KR19980014552A (ko) 1998-05-25

Family

ID=66250659

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960033578A KR19980014552A (ko) 1996-08-13 1996-08-13 Iic버스콘트롤시스템에서의 복수ic제어방법

Country Status (1)

Country Link
KR (1) KR19980014552A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100439640B1 (ko) * 1999-12-16 2004-07-12 가부시키가이샤 리코 옵션 기기의 제어 방법
KR100466328B1 (ko) * 2002-08-27 2005-01-14 현대 이미지퀘스트(주) I2c 통신의 신뢰성 확보방법
KR100587261B1 (ko) * 1998-11-13 2006-07-25 엘지전자 주식회사 데이터 제어장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100587261B1 (ko) * 1998-11-13 2006-07-25 엘지전자 주식회사 데이터 제어장치
KR100439640B1 (ko) * 1999-12-16 2004-07-12 가부시키가이샤 리코 옵션 기기의 제어 방법
KR100466328B1 (ko) * 2002-08-27 2005-01-14 현대 이미지퀘스트(주) I2c 통신의 신뢰성 확보방법

Similar Documents

Publication Publication Date Title
US5247522A (en) Fault tolerant bus
KR940001275B1 (ko) 기기내 버스를 이용한 동작 제어방법
EP0545828A2 (en) Power source control apparatus for display unit
US6711697B1 (en) Data transfer method
KR19980014552A (ko) Iic버스콘트롤시스템에서의 복수ic제어방법
US4692691A (en) Test system for keyboard interface circuit
JP3115940B2 (ja) 通信回線状態表示回路
EP0225720B1 (en) Integrated circuit devices
US6760854B2 (en) Method and apparatus for handling a framing error at a serial interface by forcing invalid commands to be read upon determine the command is invalid
US4327409A (en) Control system for input/output apparatus
US4760514A (en) Data transmission system with flexible error recovery
KR100249171B1 (ko) 비동기식 데이터 송수신 장치의 에러 검출 방법
US20080114877A1 (en) Serial data transmission method and serial data transmission apparatus
KR100202954B1 (ko) 주변통신회로의 리셋방법
JP3057539B2 (ja) 通信エミュレータ装置
KR890013568A (ko) 데이타 전송 제어장치
WO2017067842A1 (en) Control system for communicating with devices connected to a bus, and communication method
JP3097435B2 (ja) 空気調和機等の制御装置
JPH05134790A (ja) ケーブルの誤接続防止回路
KR950009583B1 (ko) 엠에스엑스 컴퓨터 네트웍에서 전송라인의 상태를 검사하여 충돌을 인식하는 방법
KR100454185B1 (ko) 버스제어 시스템의 카드자동인식시스템 및 그 방법
KR100269940B1 (ko) 트렁크 인터페이스 카드의 데이터 모니터링 방법
KR19980072411A (ko) 버스(bus)방식 시스템의 통신선로 점검장치 및 점검방법
US8639977B2 (en) Control device
JPS59146331A (ja) シリアル・インタフエ−ス未接続チエツク方式

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination