KR102661852B1 - 센싱 동작을 수행하는 표시 장치 - Google Patents

센싱 동작을 수행하는 표시 장치 Download PDF

Info

Publication number
KR102661852B1
KR102661852B1 KR1020180094541A KR20180094541A KR102661852B1 KR 102661852 B1 KR102661852 B1 KR 102661852B1 KR 1020180094541 A KR1020180094541 A KR 1020180094541A KR 20180094541 A KR20180094541 A KR 20180094541A KR 102661852 B1 KR102661852 B1 KR 102661852B1
Authority
KR
South Korea
Prior art keywords
scan
sensing
transistor
pulse
lines
Prior art date
Application number
KR1020180094541A
Other languages
English (en)
Other versions
KR20200019307A (ko
Inventor
강형율
권오조
히데오요시무라
유봉현
임재근
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180094541A priority Critical patent/KR102661852B1/ko
Priority to US16/538,597 priority patent/US11158248B2/en
Priority to EP19191347.4A priority patent/EP3611717B1/en
Priority to CN201910744059.4A priority patent/CN110827766A/zh
Publication of KR20200019307A publication Critical patent/KR20200019307A/ko
Priority to US17/510,120 priority patent/US11900870B2/en
Application granted granted Critical
Publication of KR102661852B1 publication Critical patent/KR102661852B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치는 복수의 화소들을 포함하는 표시 패널, 복수의 스캔 라인들을 통하여 복수의 화소들에 연결된 스캔 드라이버, 복수의 데이터 라인들을 통하여 복수의 화소들에 연결된 데이터 드라이버, 복수의 발광 제어 라인들을 통하여 복수의 화소들에 연결된 발광 드라이버, 복수의 센싱 라인들을 통하여 복수의 화소들에 연결된 센싱 회로, 및 스캔 드라이버, 데이터 드라이버, 발광 드라이버 및 센싱 회로를 제어하는 컨트롤러를 포함한다. 스캔 드라이버는, 각 프레임 구간의 액티브 구간 내에서, 복수의 스캔 라인들 중 적어도 하나의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가하고, 복수의 스캔 라인들 중 나머지 스캔 라인들에 스캔 펄스를 인가한다. 이에 따라, 추가적인 초기화 트랜지스터, 라인 및/또는 전원 없이 구동 트랜지스터의 히스테리시스 특성이 센싱 및 보상될 수 있다.

Description

센싱 동작을 수행하는 표시 장치{DISPLAY DEVICE PERFORMING A SENSING OPERATION}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 센싱 동작을 수행하는 표시 장치에 관한 것이다.
유기 발광 표시 장치와 같은 표시 장치에서는, 각각의 화소들의 구동 트랜지스터들이 이전 프레임 구간들에서 상기 구동 트랜지스터들의 게이트들에 인가되는 데이터 전압들 또는 스트레스에 따라 서로 다른 히스테리시스 특성, 즉 서로 다른 전압-전류 특성을 가질 수 있다.
한편, 상기 구동 트랜지스터들이 실질적으로 동일한 히스테리시스 특성을 가지도록, 각 화소가 별도의 초기화 라인을 통하여 인가되는 별도의 초기화 전압을 상기 구동 트랜지스터의 게이트에 인가하는 별도의 초기화 트랜지스터를 포함할 수 있다. 그러나, 이러한 기술은 히스테리시스 특성 초기화를 위하여 별도의 초기화 트랜지스터, 초기화 라인 및/또는 초기화 전원이 필요하여 고해상도의 표시 장치에 적합하지 않은 문제가 있다.
본 발명의 일 목적은 추가적인 초기화 트랜지스터, 라인 및/또는 전원 없이 구동 트랜지스터들의 히스테리시스 특성들을 센싱 및 보상할 수 있는 표시 장치를 제공하는 것이다.
다만, 본 발명의 해결하고자 하는 과제는 상기 언급된 과제에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 복수의 스캔 라인들을 통하여 상기 복수의 화소들에 연결된 스캔 드라이버, 복수의 데이터 라인들을 통하여 상기 복수의 화소들에 연결된 데이터 드라이버, 복수의 발광 제어 라인들을 통하여 상기 복수의 화소들에 연결된 발광 드라이버, 복수의 센싱 라인들을 통하여 상기 복수의 화소들에 연결된 센싱 회로, 및 상기 스캔 드라이버, 상기 데이터 드라이버, 상기 발광 드라이버 및 상기 센싱 회로를 제어하는 컨트롤러를 포함한다. 상기 스캔 드라이버는, 각 프레임 구간의 액티브 구간 내에서, 상기 복수의 스캔 라인들 중 적어도 하나의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가하고, 상기 복수의 스캔 라인들 중 나머지 스캔 라인들에 상기 스캔 펄스를 인가한다.
일 실시예에서, 상기 센싱 펄스의 펄스 폭은 상기 스캔 펄스의 펄스 폭보다 클 수 있다.
일 실시예에서, 상기 스캔 드라이버는, 상기 복수의 스캔 라인들 중 상기 적어도 하나의 스캔 라인의 직전 스캔 라인에 상기 스캔 펄스를 인가한 후, 및 상기 적어도 하나의 스캔 라인에 상기 스캔 펄스를 인가하기 전에 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 컨트롤러는 서로 다른 시점에서 클록 펄스들을 가지는 제1 및 제2 클록 신호들을 상기 스캔 드라이버에 제공하고, 상기 스캔 드라이버가 상기 직전 스캔 라인에 상기 스캔 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 하나는 제1 펄스 폭의 클록 펄스를 가지고, 상기 스캔 드라이버가 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 다른 하나는 상기 제1 펄스 폭보다 큰 제2 펄스 폭의 클록 펄스를 가지며, 상기 스캔 드라이버가 상기 적어도 하나의 스캔 라인에 상기 스캔 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 상기 다른 하나는 상기 제1 펄스 폭의 클록 펄스를 가질 수 있다.
일 실시예에서, 상기 스캔 드라이버는, 복수의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 상기 복수의 스캔 라인들 중 서로 다른 스캔 라인들에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 데이터 드라이버는 상기 스캔 드라이버가 상기 스캔 펄스를 출력할 때 상기 복수의 데이터 라인들에 데이터 전압들을 인가하고, 상기 스캔 드라이버가 상기 센싱 펄스를 출력할 때 상기 복수의 데이터 라인들에 센싱 전압들을 출력할 수 있다.
일 실시예에서, 상기 센싱 회로는, 상기 센싱 전압들에 기초하여 상기 적어도 하나의 스캔 라인에 연결된 상기 복수의 화소들에 흐르는 센싱 전류들을 측정하여 상기 복수의 화소들의 구동 트랜지스터들의 히스테리시스 특성들을 검출할 수 있다.
일 실시예에서, 상기 컨트롤러는 상기 센싱 회로에 의해 검출된 상기 히스테리시스 특성들에 기초하여 상기 복수의 화소들에 대한 상기 데이터 전압들을 조절할 수 있다.
일 실시예에서, 상기 스캔 드라이버는 스캔 신호로서 상기 스캔 펄스 또는 상기 센싱 펄스를 상기 복수의 스캔 라인들에 각각 인가하는 복수의 스테이지들을 포함할 수 있다.
일 실시예에서, 상기 복수의 스테이지들 각각은, 제1 클록 신호에 응답하여 이전 스캔 신호를 제1 노드에 전송하는 제1 트랜지스터, 제2 노드의 전압에 응답하여 하이 게이트 전압을 제3 노드에 전송하는 제2 트랜지스터, 제2 클록 신호에 응답하여 상기 제3 노드의 전압을 상기 제1 노드에 전송하는 제3 트랜지스터, 상기 제1 노드의 전압에 응답하여 상기 제1 클록 신호를 상기 제2 노드에 전송하는 제4 트랜지스터, 상기 제1 클록 신호에 응답하여 로우 게이트 전압을 상기 제2 노드에 전송하는 제5 트랜지스터, 상기 제2 노드의 전압에 응답하여 스캔 출력 노드에 상기 스캔 신호로서 하이 게이트 전압을 출력하는 제6 트랜지스터, 상기 제1 노드의 전압에 응답하여 상기 스캔 출력 노드에 상기 스캔 신호로서 상기 제2 클록 신호를 출력하는 제7 트랜지스터, 상기 하이 게이트 전압의 라인과 상기 제2 노드 사이에 연결된 제1 커패시터, 및 상기 제1 노드와 상기 스캔 출력 노드 사이에 연결된 제2 커패시터를 포함할 수 있다.
일 실시예에서, 상기 복수의 화소들 각각은, 상기 복수의 스캔 라인들 중 상응하는 하나에 연결된 게이트, 상기 복수의 데이터 라인들 중 상응하는 하나에 연결된 소스, 및 드레인을 가지는 스캔 트랜지스터, 상기 스캔 트랜지스터의 상기 드레인에 연결된 제1 전극, 및 제1 전원 전압의 라인에 연결된 제2 전극을 가지는 저장 커패시터, 상기 스캔 트랜지스터의 상기 드레인 및 상기 저장 커패시터의 상기 제1 전극에 연결된 게이트, 소스, 및 드레인을 가지는 구동 트랜지스터, 상기 복수의 발광 제어 라인들 중 상응하는 하나에 연결된 게이트, 상기 제1 전원 전압의 라인에 연결된 소스, 및 상기 구동 트랜지스터의 상기 소스에 연결된 드레인을 가지는 발광 제어 트랜지스터, 상기 구동 트랜지스터의 상기 드레인에 연결된 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 가지는 유기 발광 다이오드, 및 상기 복수의 스캔 라인들 중 상기 상응하는 하나에 연결된 게이트, 상기 구동 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 복수의 센싱 라인들 중 상응하는 하나에 연결된 드레인을 가지는 센싱 트랜지스터를 포함할 수 있다.
일 실시예에서, 상기 센싱 펄스가 인가되는 동안, 상기 스캔 트랜지스터, 상기 센싱 트랜지스터 및 상기 발광 제어 트랜지스터가 턴-온되고, 상기 구동 트랜지스터는 상기 스캔 트랜지스터를 통하여 전송되는 센싱 전압에 기초하여 센싱 전류를 생성하고, 상기 센싱 트랜지스터는 상기 구동 트랜지스터에 의해 생성된 상기 센싱 전류를 상기 복수의 센싱 라인들 중 상기 상응하는 하나에 전송할 수 있다.
일 실시예에서, 상기 스캔 펄스가 인가되는 동안, 상기 스캔 트랜지스터 및 상기 센싱 트랜지스터가 턴-온되고, 상기 발광 제어 트랜지스터가 턴-오프되고, 상기 저장 커패시터는 상기 스캔 트랜지스터를 통하여 전송되는 데이터 전압을 저장할 수 있다.
일 실시예에서, 상기 스캔 펄스가 인가된 후, 상기 스캔 트랜지스터 및 상기 센싱 트랜지스터가 턴-오프되고, 상기 발광 제어 트랜지스터가 턴-온되고, 상기 구동 트랜지스터는 상기 저장 커패시터에 저장된 상기 데이터 전압에 기초하여 구동 전류를 생성하고, 상기 유기 발광 다이오드는 상기 구동 트랜지스터에 의해 생성된 상기 구동 전류에 기초하여 발광할 수 있다.
일 실시예에서, 상기 스캔 드라이버는, 각 프레임 구간에서, 상기 복수의 스캔 라인들 중 연속된 L개의 스캔 라인들(L은 2 이상의 자연수)마다 1개의 스캔 라인에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 스캔 드라이버는, L개의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 서로 다른 프레임 구간들에서 상기 L개의 스캔 라인들 중 서로 다른 스캔 라인들에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 복수의 스캔 라인들은 각각이 연속된 P개의 스캔 라인들(P는 2 이상의 자연수)을 포함하는 복수의 블록들로 그룹화되고, 상기 스캔 드라이버는, 각 프레임 구간에서, 상기 복수의 블록들 중 하나에 포함된 상기 P개의 스캔 라인들에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 스캔 드라이버는, 복수의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 상기 복수의 블록들 중 서로 다른 블록들에 상기 센싱 펄스를 인가할 수 있다.
일 실시예에서, 상기 스캔 드라이버는, 제1 리프레쉬 레이트의 일반 모드에서, 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가하고, 상기 제1 리프레쉬 레이트보다 낮은 제2 리프레쉬 레이트의 저주파 모드에서, 상기 복수의 스캔 라인들 전체에 상기 센싱 펄스를 인가할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 복수의 스캔 라인들을 통하여 상기 복수의 화소들에 연결된 스캔 드라이버, 복수의 데이터 라인들을 통하여 상기 복수의 화소들에 연결된 데이터 드라이버, 복수의 발광 제어 라인들을 통하여 상기 복수의 화소들에 연결된 발광 드라이버, 복수의 센싱 라인들을 통하여 상기 복수의 화소들에 연결된 센싱 회로, 및 상기 스캔 드라이버, 상기 데이터 드라이버, 상기 발광 드라이버 및 상기 센싱 회로를 제어하는 컨트롤러를 포함한다. 상기 복수의 화소들의 전체에 대한 센싱 동작이 복수의 프레임 구간들에 걸쳐서 수행되도록, 각 프레임 구간에서 상기 복수의 스캔 라인들 중 일부에 연결된 상기 복수의 화소들에 대한 센싱 동작이 수행될 수 있다.
본 발명의 실시예들에 따른 표시 장치에서, 스캔 드라이버가 각 프레임 구간의 액티브 구간 내에서 적어도 하나의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가함으로써, 추가적인 초기화 트랜지스터, 라인 및/또는 전원 없이 구동 트랜지스터들의 히스테리시스 특성들을 센싱 및 보상할 수 있다.
본 발명의 실시예들에 따른 표시 장치에서, 구동 트랜지스터들의 히스테리시스 특성들에 대한 센싱 동작이 복수의 프레임 구간들에 걸쳐서 수행되므로, 고해상도의 표시 장치에서도 상기 센싱 동작이 실시간으로 수행될 수 있다.
다만, 본 발명의 효과는 상기 언급한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함된 화소를 나타내는 회로도이다.
도 3은 본 발명의 실시예들에 따른 표시 장치에 포함된 스캔 드라이버의 일 예를 나타내는 블록도이다.
도 4는 도 3의 스캔 드라이버에 포함된 각 스테이지의 일 예를 나타내는 회로도이다.
도 5는 본 발명의 실시예들에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 6a는 센싱 펄스가 인가될 때의 화소의 동작을 설명하기 위한 도면이고, 도 6b는 스캔 펄스가 인가될 때의 화소의 동작을 설명하기 위한 도면이며, 도 6c는 발광 제어 신호가 인가될 때의 화소의 동작을 설명하기 위한 도면이다.
도 7은 본 발명의 실시예들에 따른 표시 장치에서 구동 트랜지스터들의 히스테리시스 특성들을 보상하도록 데이터 전압들을 조절하는 일 예를 설명하기 위한 도면이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 9a 내지 도 9c는 복수의 프레임 구간들에서의 표시 장치의 동작을 설명하기 위한 도면들이다.
도 10은 본 발명의 다른 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 11a 및 도 11b는 복수의 프레임 구간들에서의 표시 장치의 동작을 설명하기 위한 도면들이다.
도 12는 본 발명의 또 다른 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 13은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 2는 본 발명의 실시예들에 따른 표시 장치에 포함된 화소를 나타내는 회로도이며, 도 3은 본 발명의 실시예들에 따른 표시 장치에 포함된 스캔 드라이버의 일 예를 나타내는 블록도이고, 도 4는 도 3의 스캔 드라이버에 포함된 각 스테이지의 일 예를 나타내는 회로도이다.
도 1을 참조하면, 표시 장치(100)는 복수의 화소들(PX)을 포함하는 표시 패널(110), 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN)을 통하여 복수의 화소들(PX)에 연결된 스캔 드라이버(120), 복수의 데이터 라인들(DL1, DL2, DLM)을 통하여 복수의 화소들(PX)에 연결된 데이터 드라이버(130), 복수의 발광 제어 라인들(EML1, EML2, EMLN)을 통하여 복수의 화소들(PX)에 연결된 발광 드라이버(140), 복수의 센싱 라인들(SENSEL1, SENSEL2, SENSELM)을 통하여 복수의 화소들(PX)에 연결된 센싱 회로(150), 및 스캔 드라이버(120), 데이터 드라이버(130), 발광 드라이버(140) 및 센싱 회로(150)를 제어하는 컨트롤러(예를 들어, 타이밍 컨트롤러)(160)를 포함할 수 있다.
표시 패널(110)은 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN), 복수의 데이터 라인들(DL1, DL2, DLM), 복수의 발광 제어 라인들(EML1, EML2, EMLN), 복수의 센싱 라인들(SENSEL1, SENSEL2, SENSELM), 및 이들에 연결된 복수의 화소들(PX)을 포함할 수 있다. 일 실시예에서, 각 화소(PX)는 유기 발광 다이오드(Organic Light Emitting Diode; OLED)를 포함하고, 표시 패널(110)은 OLED 표시 패널일 수 있다.
일 실시예에서, 도 2에 도시된 바와 같이, 표시 패널(110)의 각 화소(PX)는 스캔 라인(SCANL)을 통하여 인가되는 스캔 펄스(PSCAN) 또는 센싱 펄스(PSENSE)에 응답하여 데이터 라인(DL)을 통하여 인가되는 데이터 전압(VD) 또는 센싱 전압(VS)을 전송하는 스캔 트랜지스터(TSCAN), 스캔 트랜지스터(TSCAN)에 의해 전송된 데이터 전압(VD) 또는 센싱 전압(VS)을 저장하는 저장 커패시터(CST), 저장 커패시터(CST)에 저장된 데이터 전압(VD) 또는 센싱 전압(VS)에 기초하여 구동 전류 또는 센싱 전류를 생성하는 구동 트랜지스터(TDR), 구동 트랜지스터(TDR)와 제1 전원 전압(예를 들어, 고 전원 전압)(ELVDD)의 라인 사이의 연결을 제어하는 발광 제어 트랜지스터(TEM), 구동 트랜지스터(TDR)에 의해 생성된 상기 구동 전류에 기초하여 발광하는 유기 발광 다이오드(EL), 및 구동 트랜지스터(TDR)에 의해 생성된 상기 센싱 전류를 센싱 라인(SENSEL)에 전송하는 센싱 트랜지스터(TSENSE)를 포함할 수 있다.
예를 들어, 스캔 트랜지스터(TSCAN)은 스캔 라인(SCANL)에 연결된 게이트, 데이터 라인(DL)에 연결된 소스, 및 저장 커패시터(CST)의 제1 전극 및 구동 트랜지스터(TDR)의 게이트에 연결된 드레인을 가질 수 있다. 저장 커패시터(CST)는 스캔 트랜지스터(TSCAN)의 상기 드레인에 연결된 상기 제1 전극, 및 제1 전원 전압(ELVDD)의 라인에 연결된 제2 전극을 가질 수 있다. 구동 트랜지스터(TDR)은 스캔 트랜지스터(TSCAN)의 상기 드레인 및 저장 커패시터(CST)의 상기 제1 전극에 연결된 게이트, 발광 제어 트랜지스터(TEM)의 드레인에 연결된 소스, 및 유기 발광 다이오드(EL)의 애노드 및 센싱 트랜지스터(TSENSE)의 소스에 연결된 드레인을 가질 수 있다. 발광 제어 트랜지스터(TEM)은 발광 제어 라인(EML)에 연결된 게이트, 제1 전원 전압(ELVDD)의 라인에 연결된 소스, 및 구동 트랜지스터(TDR)의 상기 소스에 연결된 드레인을 가질 수 있다. 유기 발광 다이오드(EL)는 구동 트랜지스터(TDR)의 상기 드레인에 연결된 상기 애노드, 및 제2 전원 전압(예를 들어, 저 전원 전압)(ELVSS)의 라인에 연결된 캐소드를 가질 수 있다. 센싱 트랜지스터(TSENSE)는 스캔 라인(SCANL)에 연결된 게이트, 구동 트랜지스터(TDR)의 상기 드레인에 연결된 소스, 및 센싱 라인(SENSEL)에 연결된 드레인을 가질 수 있다.
스캔 드라이버(120)는 컨트롤러(160)로부터 수신된 제어 신호(SE, CLK1, CLK2)에 기초하여 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN)을 통하여 복수의 화소들(PX)에 스캔 펄스(PSCAN)를 화소 행 단위로 순차적으로 제공할 수 있다. 일 실시예에서, 스캔 드라이버(120)에 제공되는 제어 신호(SE, CLK1, CLK2)는 스캔 인에이블 신호(SE), 및 서로 다른 시점에서 클록 펄스들을 가지는 제1 및 제2 클록 신호들(CLK1, CLK2), 예를 들어 서로 반전된 위상들을 가지는 제1 및 제2 클록 신호들(CLK1, CLK2)을 포함할 수 있으나, 이에 한정되지 않는다.
일 실시예에서, 도 3에 도시된 바와 같이, 스캔 드라이버(120)는 스캔 인에이블 신호(SE)(또는 이전 스캔 신호), 제1 클록 신호(CLK1) 및 제2 클록 신호(CLK2)에 응답하여 스캔 신호(예를 들어, 스캔 펄스(PSCAN) 또는 센싱 펄스(PSENSE))를 복수의 스캔 라인들(SCANL1, SCANL2, SCANL3, SCANL4)에 각각 인가하는 복수의 스테이지들(122, 124, 126, 128)을 포함할 수 있다.
예를 들어, 도 4에 도시된 바와 같이, 각 스테이지(122a)는 제1 클록 신호(CLK1)(짝수 번째 스테이지(124, 128)의 경우, 제2 클록 신호(CLK2))에 응답하여 스캔 인에이블 신호(SE) 또는 이전 스캔 신호(PSS)를 제1 노드(N1)에 전송하는 제1 트랜지스터(M1), 제2 노드(N2)의 전압에 응답하여 하이 게이트 전압(VGH)을 제3 노드(N3)에 전송하는 제2 트랜지스터(M2), 제2 클록 신호(CLK2)(짝수 번째 스테이지(124, 128)의 경우, 제1 클록 신호(CLK1))에 응답하여 제3 노드(N3)의 전압을 제1 노드(N1)에 전송하는 제3 트랜지스터(M3), 제1 노드(N1)의 전압에 응답하여 제1 클록 신호(CLK1)(짝수 번째 스테이지(124, 128)의 경우, 제2 클록 신호(CLK2))를 제2 노드(N2)에 전송하는 제4 트랜지스터(M4), 제1 클록 신호(CLK1)(짝수 번째 스테이지(124, 128)의 경우, 제2 클록 신호(CLK2))에 응답하여 로우 게이트 전압(VGL)을 제2 노드(N2)에 전송하는 제5 트랜지스터(M5), 제2 노드(N2)의 전압에 응답하여 스캔 라인(SCANL)에 연결된 스캔 출력 노드(NS)에 상기 스캔 신호로서 하이 게이트 전압(VGH)을 출력하는 제6 트랜지스터(M6), 제1 노드(N1)의 전압에 응답하여 스캔 출력 노드(NS)에 상기 스캔 신호(예를 들어, 스캔 펄스(PSCAN) 또는 센싱 펄스(PSENSE))로서 제2 클록 신호(CLK2)(짝수 번째 스테이지(124, 128)의 경우, 제1 클록 신호(CLK1))를 출력하는 제7 트랜지스터(M7), 하이 게이트 전압(VGH)과 제2 노드(N2) 사이에 연결된 제1 커패시터(C1), 및 제1 노드(N1)와 스캔 출력 노드(NS) 사이에 연결된 제2 커패시터(C2)를 포함할 수 있다. 다만, 도 4의 각 스테이지(122a)의 회로 구성은 예시적인 것으로서 본 발명의 실시예들에 따른 스캔 드라이버(120)의 각 스테이지(122, 124, 126, 128)의 구성은 이에 한정되지 않는다.
본 발명의 실시예들에 따른 표시 장치(100)의 스캔 드라이버(120)는, 각 프레임 구간의 액티브 구간 동안, 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN)에 스캔 펄스(PSCAN)를 화소 행 단위로 순차적으로 제공함에 있어서, 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN) 중 일부에 스캔 펄스(PSCAN)를 인가하기 전에 센싱 펄스(PSENSE)를 인가하고, 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN)의 나머지들에 스캔 펄스(PSCAN)만을 인가할 수 있다. 예를 들어, 스캔 드라이버(120)는, 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN) 중 적어도 하나의 스캔 라인(예를 들어, SCANL2)의 직전 스캔 라인(예를 들어, SCANL1)에 스캔 펄스(PSCAN)를 인가한 후, 및 상기 적어도 하나의 스캔 라인(예를 들어, SCANL2)에 스캔 펄스(PSCAN)를 인가하기 전에 상기 적어도 하나의 스캔 라인(예를 들어, SCANL2)에 센싱 펄스(PSENSE)를 인가할 수 있다. 이와 같이, 스캔 드라이버(120)가 직전 스캔 라인(예를 들어, SCANL1)에 스캔 펄스(PSCAN)를 인가하고, 이어서 적어도 하나의 스캔 라인(예를 들어, SCANL2)에 센싱 펄스(PSENSE) 및 스캔 펄스(PSCAN)를 인가하도록, 컨트롤러(160)는 제1 및 제2 클록 신호들(CLK1, CLK2) 중 하나(예를 들어, CLK1)가 제1 펄스 폭의 클록 펄스를 가지도록 제1 및 제2 클록 신호들(CLK1, CLK2)을 생성하여 스캔 드라이버(120)가 상기 직전 스캔 라인에 상기 제1 펄스 폭을 가지는 스캔 펄스(PSCAN)를 인가하게 하고, 이어서 제1 및 제2 클록 신호들(CLK1, CLK2) 중 다른 하나(예를 들어, CLK2)가 상기 제1 펄스 폭보다 큰 제2 펄스 폭의 클록 펄스를 가지도록 제1 및 제2 클록 신호들(CLK1, CLK2)을 생성하여 스캔 드라이버(120)가 상기 적어도 하나의 스캔 라인(예를 들어, SCANL2)에 상기 제2 펄스 폭을 가지는 센싱 펄스(PSENSE)를 인가하게 하며, 이어서 제1 및 제2 클록 신호들(CLK1, CLK2) 중 상기 다른 하나(예를 들어, CLK2)가 상기 제1 펄스 폭의 클록 펄스를 가지도록 제1 및 제2 클록 신호들(CLK1, CLK2)을 생성하여 스캔 드라이버(120)가 상기 적어도 하나의 스캔 라인(예를 들어, SCANL2)에 상기 제1 펄스 폭을 가지는 스캔 펄스(PSCAN)를 인가하게 할 수 있다. 한편, 일 실시예에서, 센싱 펄스(PSENSE)의 상기 제2 펄스 폭은 스캔 펄스(PSCAN)의 상기 제1 펄스 폭보다 클 수 있고, 예를 들어, 스캔 펄스(PSCAN)의 상기 제1 펄스 폭은 1 수평시간(1H)에 상응하고, 센싱 펄스(PSENSE)의 상기 제2 펄스 폭은 수 H, 수십 H 또는 수백 H에 상응할 수 있으나, 이에 한정되지 않는다.
데이터 드라이버(130)는 컨트롤러(160)로부터 수신된 제어 신호 및 영상 데이터에 기초하여 복수의 화소들(PX)에 데이터 전압들(VD) 또는 센싱 전압들(VS)을 제공할 수 있다. 일 실시예에서, 데이터 드라이버(130)에 제공되는 상기 제어 신호는 수평 개시 신호 및 로드 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 데이터 드라이버(130)는 스캔 드라이버(120)가 스캔 펄스(PSCAN)를 출력할 때 복수의 데이터 라인들(DL1, DL2, DLM)에 데이터 전압들(VD)을 인가하고, 스캔 드라이버(120)가 센싱 펄스(PSENSE)를 출력할 때 복수의 데이터 라인들(DL1, DL2, DLM)에 센싱 전압들(VS)을 출력할 수 있다. 여기서, 데이터 전압들(VD)은 외부의 호스트(예를 들어, 그래픽 처리 유닛(Graphic Processing Unit; GPU) 또는 그래픽 카드)로부터 컨트롤러(160)에 제공되는 영상 데이터에 상응하는 전압들이고, 센싱 전압들(VS)은 복수의 화소들(PX)의 구동 트랜지스터들(TDR)에 대하여 센싱이 요청되는 계조에 상응하는 데이터 전압일 수 있다.
발광 드라이버(140)는 컨트롤러(170)로부터 수신된 제어 신호에 기초하여 복수의 화소들(PX)에 발광 제어 신호들을 제공할 수 있다. 일 실시예에서, 상기 발광 제어 신호들은 복수의 화소들(PX)에 화소 행 단위로 순차적으로 인가될 수 있다. 예를 들어, 각 발광 제어 라인(예를 들어, EML1)의 상기 발광 제어 신호는 상응하는 스캔 라인(예를 들어, SCANL1)에 스캔 펄스(PSCAN)가 인가된 후에 바로 다음 수평 동기 신호에 동기되어 상기 발광 제어 라인(예를 들어, EML1)에 인가될 수 있다.
센싱 회로(150)는, 스캔 드라이버(120)가 적어도 하나의 스캔 라인에 센싱 펄스(PSENSE)를 인가하는 동안, 센싱 전압들(VS)에 기초하여 상기 적어도 하나의 스캔 라인에 연결된 복수의 화소들(PX)에 흐르는 센싱 전류들, 즉 상기 적어도 하나의 스캔 라인에 연결된 복수의 화소들(PX)의 구동 트랜지스터들(TDR)에 의해 생성된 상기 센싱 전류들을 복수의 센싱 라인들(SENSEL1, SENSEL2, SENSELM)을 통하여 측정하여 복수의 화소들(PX)의 구동 트랜지스터들(TDR)의 히스테리시스 특성들을 검출할 수 있다. 예를 들어, 이전 프레임 구간들에서 최고 계조에 상응하는 데이터 전압, 즉 화이트 데이터 전압을 지속적으로 수신한 제1 화소(PX)의 제1 구동 트랜지스터(TDR)와, 상기 이전 프레임 구간들에서 최저 계조에 상응하는 데이터 전압, 즉 블랙 데이터 전압을 지속적으로 수신한 제2 화소(PX)의 제2 구동 트랜지스터(TDR)는, 현재 프레임 구간에서 동일한 계조의 동일한 데이터 전압을 수신하더라도, 서로 다른 크기의 구동 전류들을 생성할 수 있다. 즉, 복수의 화소들(PX)의 구동 트랜지스터들(TDR)은 이전 프레임 구간들에서의 스트레스 정도에 따라 서로 다른 전압-전류 특성들(즉, 서로 다른 히스테리시스 특성들)을 가질 수 있다. 센싱 회로(150)는 센싱 전압들(VS)(예를 들어, 센싱 하고자 하는 동일한 계조의 동일한 데이터 전압)이 인가될 때 구동 트랜지스터들(TDR)에 의해 생성되는 센싱 전류들(즉, 상기 동일한 데이터 전압에 응답하여 생성되는 구동 전류들)을 측정함으로써, 복수의 화소들(PX)의 구동 트랜지스터들(TDR)의 이러한 히스테리시스 특성들을 검출할 수 있다. 일 실시예에서, 센싱 회로(150)는 상기 센싱 전류들 또는 상기 센싱 전류들에 상응하는 아날로그 전압들을 디지털 값들로 변환하는 아날로그-디지털 컨버터(Analog-to-Digital Converter; ADC)를 포함할 수 있으나, 이에 한정되지 않는다.
컨트롤러(170)는 센싱 회로(150)로부터 복수의 화소들(PX)의 구동 트랜지스터들(TDR)의 상기 히스테리시스 특성들에 대한 정보를 수신하고, 상기 히스테리시스 특성들에 기초하여 구동 트랜지스터들(TDR)이 동일한 계조에서 실질적으로 동일한 구동 전류를 생성하도록 영상 데이터를 보정하고, 상기 보정된 영상 데이터를 데이터 드라이버(130)에 제공할 수 있다. 데이터 드라이버(130)는 상기 보정된 영상 데이터에 기초하여 구동 트랜지스터들(TDR)이 동일한 계조에서 실질적으로 동일한 구동 전류를 생성하도록 조절된 데이터 전압들(VD)을 복수의 화소들(PX)에 제공할 수 있다. 예를 들어, 컨트롤러(170)는 동일한 센싱 전압(VS)에 응답하여 상대적으로 낮은 센싱 전류를 생성한 제1 화소(PX)에 대한 데이터 전압(VD)을 (구동 트랜지스터(TDR)가 PMOS 트랜지스터인 경우) 감소시키고, 동일한 센싱 전압(VS)에 응답하여 상대적으로 높은 센싱 전류를 생성한 제2 화소(PX)에 대한 데이터 전압(VD)을 증가시킴으로써, 제1 및 제2 화소들(PX)의 구동 트랜지스터들(TDR)이 동일한 계조에서 실질적으로 동일한 구동 전류를 생성하게 할 수 있다.
또한, 일 실시예에서, 스캔 드라이버(120)는, 복수의 프레임 구간들에 걸쳐서 전체 화소들(PX)에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN) 중 서로 다른 스캔 라인들에 센싱 펄스(PSENSE)를 인가할 수 있다. 예를 들어, 10개의 프레임 구간들에 걸쳐서 전체 화소들(PX)에 대한 센싱 동작이 수행되도록, 스캔 드라이버(120)는 제1 프레임 구간에서 제1 스캔 라인, 제11 스캔 라인 등에 센싱 펄스(PSENSE)를 인가하고, 제2 프레임 구간에서 제2 스캔 라인, 제12 스캔 라인 등에 센싱 펄스(PSENSE)를 인가하며, 또한 제3 내지 제10 프레임 구간들에서 서로 다른 스캔 라인들에 센싱 펄스(PSENSE)를 인가할 수 있다. 이에 따라, 각 프레임 구간의 액티브 구간 내에서, 전체 스캔 라인들(SCANL1, SCANL2, SCANLN)에 센싱 펄스(PSENSE)를 인가되는 구간들이 아닌 일부 스캔 라인에 센싱 펄스(PSENSE)를 인가하는 구간만이 삽입되므로, 고해상도의 표시 장치에서도 각 프레임 구간의 시간이 부족하지 않을 수 있다.
한편, 종래의 표시 장치에서는, 복수의 화소들(PX)의 구동 트랜지스터들(TDR)이 실질적으로 동일한 히스테리시스 특성을 가지도록, 각 화소(PX)가 별도의 초기화 라인을 통하여 인가되는 별도의 초기화 전압을 구동 트랜지스터(TDR)의 게이트에 인가하는 별도의 초기화 트랜지스터를 포함할 수 있다. 그러나, 이러한 기술은 히스테리시스 특성 초기화를 위하여 별도의 초기화 트랜지스터, 초기화 라인 및/또는 초기화 전원이 필요하여 고해상도의 표시 장치에 적합하지 않은 문제가 있다.
그러나, 상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(100)에서는, 스캔 드라이버(120)는 각 프레임 구간의 액티브 구간 내에서 복수의 스캔 라인들(SCANL1, SCANL2, SCANLN) 중 적어도 하나의 스캔 라인에 센싱 펄스(PSENSE) 및 스캔 펄스(PSCAN)를 순차적으로 인가하고, 센싱 회로(150)는 센싱 펄스(PSENSE)가 인가되는 상기 스캔 라인에 연결된 복수의 화소들(PX)에서 센싱 전압(VD)에 응답하여 생성되는 센싱 전류들을 복수의 센싱 라인들(SENSEL1, SENSEL2, SENSELM)을 통하여 측정하며, 컨트롤러(160)는 센싱 회로(150)에 의해 측정된 상기 센싱 전류들에 기초하여 복수의 화소들(PX)의 구동 트랜지스터들(TDR)의 히스테리시스 특성들을 보상하도록 복수의 화소들(PX)에 대한 데이터 전압들(VD)을 조절할 수 있다. 이에 따라, 본 발명의 실시예들에 따른 표시 장치(100)는 추가적인 초기화 트랜지스터, 라인 및/또는 전원 없이 구동 트랜지스터들(TDR)의 히스테리시스 특성들을 센싱 및 보상할 수 있다. 또한, 본 발명의 실시예들에 따른 표시 장치(100)는, 전체 화소들(PX)에 대한 센싱 동작이 복수의 프레임 구간들에 걸쳐서 수행되도록, 각 프레임 구간에서 일부 스캔 라인에 연결된 화소들(PX)만에 대한 센싱 동작을 수행할 수 있고, 이에 따라 표시 장치(100)가 고해상도의 표시 장치이더라도 각 프레임 구간의 시간이 부족하지 않을 수 있고, 히스테리시스 특성들이 정확하게 센싱 및 보상될 수 있다.
실시예에 따라, 스캔 드라이버(120), 데이터 드라이버(130), 발광 드라이버(140), 센싱 회로(150) 및 컨트롤러(160)는 별개의 집적 회로(Integrated Circuit; IC)들로 구현되거나, 이들 중 적어도 일부가 단일한 IC로 구현될 수 있다. 일 예에서, 스캔 드라이버(120) 및 발광 드라이버(140)는 표시 패널(110) 상에 직접 형성되고, 데이터 드라이버(130), 센싱 회로(150) 및 컨트롤러(160)는 단일한 IC로 구현될 수 있으나, 이에 한정되지는 않는다.
도 5는 본 발명의 실시예들에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이고, 도 6a는 센싱 펄스가 인가될 때의 화소의 동작을 설명하기 위한 도면이고, 도 6b는 스캔 펄스가 인가될 때의 화소의 동작을 설명하기 위한 도면이며, 도 6c는 발광 제어 신호가 인가될 때의 화소의 동작을 설명하기 위한 도면이고, 도 7은 본 발명의 실시예들에 따른 표시 장치에서 구동 트랜지스터들의 히스테리시스 특성들을 보상하도록 데이터 전압들을 조절하는 일 예를 설명하기 위한 도면이다.
도 1 및 도 5를 참조하면, 표시 장치(100)의 각 프레임 구간은 표시 장치(100)의 리프레쉬가 수행되는 액티브 구간, 및 인접한 액티브 구간들 사이의 블랭크 구간을 포함할 수 있다.
각 프레임 구간의 상기 액티브 구간에서, 컨트롤러(160)는 스캔 드라이버(120)에 스캔 인에이블 신호(SE), 및 서로 다른 시점에서 클록 펄스들을 가지는 제1 및 제2 클록 신호들(CLK1, CLK2)을 제공하고, 스캔 드라이버(120)는 스캔 인에이블 신호(SE) 및 제1 및 제2 클록 신호들(CLK1, CLK2)에 기초하여 복수의 스캔 라인들(SCANL1, SCANL2, SCANLK-1, SCANLK, SCANLN-1, SCANLN)에 스캔 펄스(PSCAN)를 수평 동기 신호(HSYNC)에 동기시켜 출력할 수 있다.
또한, 각 프레임 구간의 상기 액티브 구간 내에서, 스캔 드라이버(120)는 적어도 하나의 스캔 라인(SCANLK)에 센싱 펄스(PSENSE)를 더욱 출력할 수 있다. 예를 들어, 도 5에 도시된 바와 같이, 컨트롤러(160)는 스캔 드라이버(120)에 제1 펄스 폭의 클록 펄스를 가지는 제2 클록 신호(CLK)를 제공하여 스캔 드라이버(120)가 제K-1 스캔 라인(SCANLK-1)에 상기 제1 펄스 폭을 가지는 스캔 펄스(PSCAN)를 인가하게 하고, 이어서 스캔 드라이버(120)에 상기 제1 펄스 폭보다 큰 제2 펄스 폭의 클록 펄스를 가지는 제1 클록 신호(CLK1)를 제공하여 스캔 드라이버(120)가 제K 스캔 라인(SCANLK)에 상기 제2 펄스 폭을 가지는 센싱 펄스(PSENSE)를 인가하게 하며, 이어서 스캔 드라이버(120)에 상기 제1 펄스 폭을 가지는 제1 클록 신호(CLK1)를 다시 제공하여 스캔 드라이버(120)가 제K 스캔 라인(SCANLK)에 상기 제1 펄스 폭을 가지는 스캔 펄스(PSCAN)를 인가하게 할 수 있다. 제K 스캔 라인(SCANLK)에 스캔 펄스(PSCAN)가 인가된 후, 발광 드라이버(140)는 제K 스캔 라인(SCANLK)에 상응하는 제K 발광 제어 라인(EMLK)에 발광 제어 신호(SEM)을 인가할 수 있다. 한편, 제K 스캔 라인(SCANLK)에 센싱 펄스(PSENSE)가 인가될 때, 제K 스캔 라인(SCANLK)에 연결된 화소들(PX)에 대한 센싱 동작이 수행되고, 제K 스캔 라인(SCANLK)에 스캔 펄스(PSCAN)가 인가될 때, 제K 스캔 라인(SCANLK)에 연결된 화소들(PX)에 데이터 전압(VD)이 저장되고, 제K 스캔 라인(SCANLK)에 스캔 펄스(PSCAN)가 인가된 후 제K 발광 제어 라인(EMLK)에 발광 제어 신호(SEM)가 인가될 때, 제K 스캔 라인(SCANLK)에 연결된 화소들(PX)이 발광할 수 있다.
예를 들어, 도 6a에 도시된 바와 같이, 화소(PX)에 센싱 펄스(PSENSE)가 인가되는 동안, 스캔 트랜지스터(TSCAN) 및 센싱 트랜지스터(PSENSE)가 턴-온되고, 발광 제어 트랜지스터(TEM)은 발광 제어 신호(SEM)에 응답하여 턴-온될 수 있다. 또한, 데이터 드라이버(130)는 데이터 라인(DL)에 센싱 전압(VS)을 인가하고, 센싱 전압(VS)은 스캔 트랜지스터(TSCAN)를 통하여 구동 트랜지스터(TDR)의 게이트에 인가될 수 있다. 구동 트랜지스터(TDR)는 스캔 트랜지스터(TSCAN)를 통하여 전송되는 센싱 전압(VS)에 기초하여 센싱 전류(ISENSE)를 생성하고, 센싱 트랜지스터(TSENSE)는 구동 트랜지스터(TDR)에 의해 생성된 센싱 전류(ISENSE)를 센싱 라인(SENSEL)에 전송하며, 센싱 회로(150)는 센싱 라인(SENSEL)을 통하여 센싱 전류(ISENSE)를 측정할 수 있다.
일 실시예에서, 표시 패널(110)의 전체 화소들(PX)에 대한 센싱 동작이 복수의 프레임 구간들에 걸쳐서 수행될 수 있다. 전체 화소들(PX)의 구동 트랜지스터들(TDR)의 센싱 전압(VS)에 응답한 센싱 전류들(ISENSE)이 측정되면, 즉 전체 화소들(PX)의 구동 트랜지스터들(TDR)의 히스테리시스 특성들이 검출되면, 컨트롤러(160)는 복수의 화소들(PX)에 대한 데이터 전압(VD)들을 조절할 수 있다.
예를 들어, 도 7에 도시된 바와 같이, 이전 프레임 구간들에서 최고 계조에 상응하는 데이터 전압, 즉 화이트 데이터 전압을 지속적으로 수신한 제1 화소(PX)의 제1 구동 트랜지스터(TDR)는 제1 히스테리시스 특성, 즉 제1 전압-전류 특성(VIC_W)을 가지고, 상기 이전 프레임 구간들에서 최저 계조에 상응하는 데이터 전압, 즉 블랙 데이터 전압을 지속적으로 수신한 제2 화소(PX)의 제2 구동 트랜지스터(TDR)는 상기 제1 히스테리시스 특성과 다른 제2 히스테리시스 특성, 즉 제2 전압-전류 특성(VIC_B)을 가질 수 있다. 이에 따라, 제1 및 제2 화소들(PX)에 동일한 센싱 전압(VS)이 인가되더라도, 제1 화소(PX)의 제1 구동 트랜지스터(TDR)는 상대적으로 낮은 센싱 전류(IDR_W)를 생성하고, 제2 화소(PX)의 제2 구동 트랜지스터(TDR)는 상대적으로 높은 센싱 전류(IDR_B)를 생성할 수 있다. 컨트롤러(160)는 센싱 회로(150)로부터 제1 및 제2 화소들(PX)의 센싱 전류들(IDR_W, IDR_B)에 대한 정보를 수신하고, 제1 및 제2 화소들(PX)의 구동 트랜지스터들(TDR)이 동일한 계조에서 실질적으로 동일한 전류, 예를 들어 센싱 전류들(IDR_W, IDR_B)의 중간 값에 상응하는 목표 전류(IDR_T)를 생성하도록 제1 및 제2 화소들(PX)에 대한 데이터 전압들(VD)을 조절할 수 있다. 예를 들어, 컨트롤러(160)는 상대적으로 낮은 센싱 전류(IDR_W)를 생성한 제1 화소(PX)에 대한 데이터 전압(VD)을 목표 전류(IDR_T)에 상응하는 데이터 전압(VD_W)으로 감소(구동 트랜지스터(TDR)가 PMOS 트랜지스터인 경우)시키고, 상대적으로 높은 센싱 전류(IDR_B)를 생성한 제2 화소(PX)에 대한 데이터 전압(VD)을 목표 전류(IDR_T)에 상응하는 데이터 전압(VD_B)로 증가시킬 수 있다. 이에 따라, 표시 장치(100)의 전체 화소들(PX)이, 구동 트랜지스터들(TDR)의 히스테리시스 특성들(VIC_W, VIC_B)과 무관하게, 동일한 계조에서 실질적으로 동일한 구동 전류들을 생성하고, 실질적으로 동일한 휘도로 발광할 수 있다.
또한, 도 6b에 도시된 바와 같이, 화소(PX)에 스캔 펄스(PSCAN)가 인가되는 동안, 스캔 트랜지스터(TSCAN) 및 센싱 트랜지스터(TSENSE)가 턴-온되고, 발광 제어 트랜지스터(TEM)는 턴-오프될 수 있다. 또한, 데이터 드라이버(130)는 데이터 라인(DL)에 데이터 전압(VD), 즉 구동 트랜지스터들(TDR)의 히스테리시스 특성들(VIC_W, VIC_B)이 보상되도록 조절된 데이터 전압(VD)을 인가할 수 있다. 스캔 트랜지스터(TSCAN)는 데이터 라인(DL)의 데이터 전압(VD)을 저장 커패시터(CST)에 전송하고, 저장 커패시터(CST)는 스캔 트랜지스터(TSCAN)에 의해 전송된 데이터 전압(VD)을 저장할 수 있다.
또한, 도 6c에 도시된 바와 같이, 화소(PX)에 스캔 펄스(PSCAN)가 인가된 후 발광 제어 신호(SEM)가 인가되는 동아, 스캔 트랜지스터(TSCAN) 및 센싱 트랜지스터(TSENSE)가 턴-오프되고, 발광 제어 트랜지스터(TEM)가 턴-온될 수 있다. 구동 트랜지스터(TDR)는 저장 커패시터(CST)에 저장된 데이터 전압(VD), 즉 구동 트랜지스터들(TDR)의 히스테리시스 특성들(VIC_W, VIC_B)이 보상되도록 조절된 데이터 전압(VD)에 기초하여 구동 전류(IDR)를 생성할 수 있다. 유기 발광 다이오드(EL)는 구동 트랜지스터(TDR)에 의해 생성된 구동 전류(IDR)에 기초하여 발광할 수 있다. 상술한 바와 같이, 각 화소(PX)가 구동 트랜지스터들(TDR)의 히스테리시스 특성들(VIC_W, VIC_B)이 보상되도록 조절된 데이터 전압(VD)에 기초하여 발광하므로, 표시 장치(100)의 전체 화소들(PX)이 동일한 계조에서 실질적으로 동일한 휘도로 발광할 수 있다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이고, 도 9a 내지 도 9c는 복수의 프레임 구간들에서의 표시 장치의 동작을 설명하기 위한 도면들이다.
도 1 및 도 8을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(100)의 스캔 드라이버(120)는, 각 프레임 구간의 액티브 구간에서, 복수의 스캔 라인들(SCANL1, SCANL2, SCANL3, SCANL4, SCANL5, SCANL6) 중 연속된 L개의 스캔 라인들(예를 들어, SCANL1, SCANL2 및 SCANL3)(L은 2 이상의 자연수)마다 1개의 스캔 라인(예를 들어, SCANL1)에 스캔 펄스(PSCAN)의 인가 전에 센싱 펄스(PSENSE)를 인가할 수 있다. 예를 들어, 도 8에 도시된 바와 같이, 스캔 드라이버(120)는 3개의 스캔 라인들마다 1개의 스캔 라인에 센싱 펄스(PSENSE)를 인가할 수 있다. 이와 같이, 본 발명의 일 실시예에 따른 표시 장치(100)에서, 각 프레임 구간의 액티브 구간 내에서, 전체 스캔 라인들(SCANL1, SCANL2, SCANL3, SCANL4, SCANL5, SCANL6)이 아닌 일부 스캔 라인들(SCANL1, SCANL4)에만 센싱 펄스(PSENSE)가 인가되므로, 표시 장치(100)가 고해상도의 표시 장치이더라도 각 프레임 구간의 시간이 부족하지 않을 수 있다.
또한, 일 실시예에서, 스캔 드라이버(120)는, L개의 프레임 구간들에 걸쳐서 전체 화소들(PX)에 대한 센싱 동작이 수행되도록, 서로 다른 프레임 구간들에서 상기 L개의 스캔 라인들 중 서로 다른 스캔 라인들에 센싱 펄스(PSENSE)를 인가할 수 있다. 예를 들어, 도 9a 내지 도 9c에 도시된 바와 같이, 스캔 드라이버(120)는 제1 프레임 구간(FRAME1)에서 표시 패널(110a)의 제1 스캔 라인(SCANL1), 제4 스캔 라인(SCANL4) 등에 센싱 펄스(PSENSE)를 인가하고, 제2 프레임 구간(FRAME2)에서 표시 패널(110a)의 제2 스캔 라인(SCANL2), 제5 스캔 라인(SCANL5) 등에 센싱 펄스(PSENSE)를 인가하며, 제3 프레임 구간(FRAME3)에서 표시 패널(110a)의 제3 스캔 라인(SCANL3), 제6 스캔 라인(SCANL6) 등에 센싱 펄스(PSENSE)를 인가할 수 있다. 이에 따라, 3개의 프레임 구간들(FRAME1, FRAME2, FRAME3)에 걸쳐서 전체 화소들(PX)에 대한 센싱 동작이 수행될 수 있다.
도 10은 본 발명의 다른 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이고, 도 11a 및 도 11b는 복수의 프레임 구간들에서의 표시 장치의 동작을 설명하기 위한 도면들이다.
도 1, 도 10, 도 11a 및 도 11b를 참조하면, 본 발명의 다른 실시예에 따른 표시 장치(100)에서, 복수의 스캔 라인들(SCANL1, SCANL2, SCANLP, SCANLP+1, SCANLP+2)이 각각이 연속된 P개의 스캔 라인들(P는 2 이상의 자연수)을 포함하는 복수의 블록들(BLOCK1, BLOCK2)로 그룹화되고, 스캔 드라이버(120)는, 각 프레임 구간의 액티브 구간에서, 복수의 블록들(BLOCK1, BLOCK2) 중 하나(예를 들어, BLOCK1)에 포함된 P개의 스캔 라인들(예를 들어, SCANL1, SCANL2, SCANLP)에 센싱 펄스(PSENSE)를 인가할 수 있다. 이와 같이, 본 발명의 다른 실시예에 따른 표시 장치(100)에서, 각 프레임 구간의 액티브 구간 내에서, 하나의 블록(예를 들어, BLOCK1)에 포함된 P개의 스캔 라인들(예를 들어, SCANL1, SCANL2, SCANLP)에만 센싱 펄스(PSENSE)가 인가되므로, 표시 장치(100)가 고해상도의 표시 장치이더라도 각 프레임 구간의 시간이 부족하지 않을 수 있다.
또한, 일 실시예에서, 스캔 드라이버(120)는, 복수의 프레임 구간들에 걸쳐서 전체 화소들(PX)에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 복수의 블록들(BLOCK1, BLOCK2) 중 서로 다른 블록들에 센싱 펄스(PSENSE)를 인가할 수 있다. 예를 들어, 도 11a 및 도 11b에 도시된 바와 같이, 표시 패널(110b)의 복수의 스캔 라인들(SCANL1, SCANL2, SCANLP, SCANLP+1, SCANLP+2, SCANL2P)이 각각이 연속된 P개의 스캔 라인들을 포함하는 복수의 블록들(BLOCK1, BLOCK2)로 그룹화되고, 스캔 드라이버(120)는 제1 프레임 구간(FRAME1)에서 제1 블록(BLOCK1)에 속한 스캔 라인들(SCANL1, SCANL2, SCANLP)에 센싱 펄스(PSENSE)를 인가하고, 제2 프레임 구간(FRAME2)에서 제1 블록(BLOCK1)과 다른 제2 블록(BLOCK2)에 속한 스캔 라인들(SCANLP+1, SCANLP+2, SCANL2P)에 센싱 펄스(PSENSE)를 인가할 수 있다.
도 12는 본 발명의 또 다른 실시예에 따른 표시 장치의 동작을 설명하기 위한 타이밍도이다.
도 1, 도 8 및 도 12를 참조하면, 본 발명의 또 다른 실시예에 따른 표시 장치(100)에서, 스캔 드라이버(120)는 표시 장치(100)가 제1 리프레쉬 레이트(예를 들어, 약 60Hz)의 일반 모드로 동작할 때, 도 8에 도시된 바와 같이, L개의 스캔 라인들(예를 들어, SCANL1, SCANL2 및 SCANL3)마다 1개의 스캔 라인(예를 들어, SCANL1)에 센싱 펄스(PSENSE)를 인가하고, 표시 장치(100)가 상기 제1 리프레쉬 레이트보다 낮은 제2 리프레쉬 레이트(예를 들어, 약 20Hz)의 저주파 모드에서, 복수의 스캔 라인들(SCANL1, SCANL2, SCANL3, SCANL4) 전체에 센싱 펄스(PSENSE)를 인가할 수 있다. 이와 같이, 본 발명의 또 다른 실시예에 따른 표시 장치(100)는, 각 프레임 구간이 충분한 시간을 가지는 상기 저주파 모드에서, 각 프레임 구간마다 표시 패널(110)에 포함된 전체 화소들(PX)에 대한 센싱 동작을 수행할 수 있다.
도 13은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
도 13을 참조하면, 전자 기기(1100)는 프로세서(1110), 메모리 장치(1120), 저장 장치(1130), 입출력 장치(1140), 파워 서플라이(1150) 및 표시 장치(1160)를 포함할 수 있다. 전자 기기(1100)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(1110)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(1110)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(1110)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(1110)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(1120)는 전자 기기(1100)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(1120)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(1130)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(1140)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(1150)는 전자 기기(1100)의 동작에 필요한 파워를 공급할 수 있다. 표시 장치(1160)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
표시 장치(1160)는, 스캔 드라이버가 각 프레임 구간의 액티브 구간 내에서 적어도 하나의 스캔 라인 또는 일부의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가함으로써, 추가적인 초기화 트랜지스터, 라인 및/또는 전원 없이 구동 트랜지스터들의 히스테리시스 특성들을 센싱 및 보상할 수 있다.
실시예에 따라, 전자 기기(1100)는 디지털 TV(Digital Television), 3D TV, 휴대폰(Cellular Phone), 스마트 폰(Smart Phone), 태블릿 컴퓨터(Table Computer), VR(Virtual Reality) 기기, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 표시 장치(1160)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 임의의 표시 장치 및 이를 포함하는 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 디지털 TV, 3D TV, 휴대폰, 스마트 폰, 태블릿 컴퓨터, VR 기기, PC, 가정용 전자기기, 노트북 컴퓨터, PDA, PMP, 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 장치
110: 표시 패널
120: 스캔 드라이버
130: 데이터 드라이버
140: 발광 드라이버
150: 센싱 회로
160: 컨트롤러
TSCAN: 스캔 트랜지스터
CST: 저장 커패시터
TDR: 구동 트랜지스터
TEM: 발광 제어 트랜지스터
EL: 유기 발광 다이오드
TSENSE: 센싱 트랜지스터

Claims (20)

  1. 복수의 화소들을 포함하는 표시 패널;
    복수의 스캔 라인들을 통하여 상기 복수의 화소들에 연결된 스캔 드라이버;
    복수의 데이터 라인들을 통하여 상기 복수의 화소들에 연결된 데이터 드라이버;
    복수의 발광 제어 라인들을 통하여 상기 복수의 화소들에 연결된 발광 드라이버;
    복수의 센싱 라인들을 통하여 상기 복수의 화소들에 연결된 센싱 회로; 및
    상기 스캔 드라이버, 상기 데이터 드라이버, 상기 발광 드라이버 및 상기 센싱 회로를 제어하는 컨트롤러를 포함하고,
    상기 스캔 드라이버는, 각 프레임 구간의 액티브 구간 내에서, 상기 복수의 스캔 라인들 중 적어도 하나의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가하고, 상기 복수의 스캔 라인들 중 나머지 스캔 라인들에 상기 스캔 펄스를 인가하고,
    상기 복수의 화소들 각각은,
    상기 복수의 스캔 라인들 중 상응하는 하나에 연결된 게이트, 상기 복수의 데이터 라인들 중 상응하는 하나에 연결된 소스, 및 드레인을 가지는 스캔 트랜지스터;
    상기 스캔 트랜지스터의 상기 드레인에 연결된 제1 전극, 및 제1 전원 전압의 라인에 연결된 제2 전극을 가지는 저장 커패시터;
    상기 스캔 트랜지스터의 상기 드레인 및 상기 저장 커패시터의 상기 제1 전극에 연결된 게이트, 소스, 및 드레인을 가지는 구동 트랜지스터;
    상기 복수의 발광 제어 라인들 중 상응하는 하나에 연결된 게이트, 상기 제1 전원 전압의 라인에 연결된 소스, 및 상기 구동 트랜지스터의 상기 소스에 연결된 드레인을 가지는 발광 제어 트랜지스터;
    상기 구동 트랜지스터의 상기 드레인에 연결된 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 가지는 유기 발광 다이오드; 및
    상기 복수의 스캔 라인들 중 상기 상응하는 하나에 연결된 게이트, 상기 구동 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 복수의 센싱 라인들 중 상응하는 하나에 연결된 드레인을 가지는 센싱 트랜지스터를 포함하며,
    상기 센싱 펄스가 인가되는 동안, 상기 스캔 트랜지스터, 상기 센싱 트랜지스터 및 상기 발광 제어 트랜지스터가 턴-온되고, 상기 구동 트랜지스터는 상기 스캔 트랜지스터를 통하여 전송되는 센싱 전압에 기초하여 센싱 전류를 생성하고, 상기 센싱 트랜지스터는 상기 구동 트랜지스터에 의해 생성된 상기 센싱 전류를 상기 복수의 센싱 라인들 중 상기 상응하는 하나에 전송하는 것을 특징으로 하는 표시 장치.
  2. 제1 항에 있어서, 상기 센싱 펄스의 펄스 폭은 상기 스캔 펄스의 펄스 폭보다 큰 것을 특징으로 하는 표시 장치.
  3. 제1 항에 있어서, 상기 스캔 드라이버는, 상기 복수의 스캔 라인들 중 상기 적어도 하나의 스캔 라인의 직전 스캔 라인에 상기 스캔 펄스를 인가한 후, 및 상기 적어도 하나의 스캔 라인에 상기 스캔 펄스를 인가하기 전에 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  4. 제3 항에 있어서, 상기 컨트롤러는 서로 다른 시점에서 클록 펄스들을 가지는 제1 및 제2 클록 신호들을 상기 스캔 드라이버에 제공하고,
    상기 스캔 드라이버가 상기 직전 스캔 라인에 상기 스캔 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 하나는 제1 펄스 폭의 클록 펄스를 가지고,
    상기 스캔 드라이버가 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 다른 하나는 상기 제1 펄스 폭보다 큰 제2 펄스 폭의 클록 펄스를 가지며,
    상기 스캔 드라이버가 상기 적어도 하나의 스캔 라인에 상기 스캔 펄스를 인가할 때, 상기 제1 및 제2 클록 신호들 중 상기 다른 하나는 상기 제1 펄스 폭의 클록 펄스를 가지는 것을 특징으로 하는 표시 장치.
  5. 제1 항에 있어서, 상기 스캔 드라이버는, 복수의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 상기 복수의 스캔 라인들 중 서로 다른 스캔 라인들에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  6. 제1 항에 있어서, 상기 데이터 드라이버는 상기 스캔 드라이버가 상기 스캔 펄스를 출력할 때 상기 복수의 데이터 라인들에 데이터 전압들을 인가하고, 상기 스캔 드라이버가 상기 센싱 펄스를 출력할 때 상기 복수의 데이터 라인들에 센싱 전압들을 출력하는 것을 특징으로 하는 표시 장치.
  7. 제6 항에 있어서, 상기 센싱 회로는, 상기 센싱 전압들에 기초하여 상기 적어도 하나의 스캔 라인에 연결된 상기 복수의 화소들에 흐르는 센싱 전류들을 측정하여 상기 복수의 화소들의 구동 트랜지스터들의 히스테리시스 특성들을 검출하는 것을 특징으로 하는 표시 장치.
  8. 제7 항에 있어서, 상기 컨트롤러는 상기 센싱 회로에 의해 검출된 상기 히스테리시스 특성들에 기초하여 상기 복수의 화소들에 대한 상기 데이터 전압들을 조절하는 것을 특징으로 하는 표시 장치.
  9. 제1 항에 있어서, 상기 스캔 드라이버는 스캔 신호로서 상기 스캔 펄스 또는 상기 센싱 펄스를 상기 복수의 스캔 라인들에 각각 인가하는 복수의 스테이지들을 포함하는 것을 특징으로 하는 표시 장치.
  10. 제9 항에 있어서, 상기 복수의 스테이지들 각각은,
    제1 클록 신호에 응답하여 이전 스캔 신호를 제1 노드에 전송하는 제1 트랜지스터;
    제2 노드의 전압에 응답하여 하이 게이트 전압을 제3 노드에 전송하는 제2 트랜지스터;
    제2 클록 신호에 응답하여 상기 제3 노드의 전압을 상기 제1 노드에 전송하는 제3 트랜지스터;
    상기 제1 노드의 전압에 응답하여 상기 제1 클록 신호를 상기 제2 노드에 전송하는 제4 트랜지스터;
    상기 제1 클록 신호에 응답하여 로우 게이트 전압을 상기 제2 노드에 전송하는 제5 트랜지스터;
    상기 제2 노드의 전압에 응답하여 스캔 출력 노드에 상기 스캔 신호로서 하이 게이트 전압을 출력하는 제6 트랜지스터;
    상기 제1 노드의 전압에 응답하여 상기 스캔 출력 노드에 상기 스캔 신호로서 상기 제2 클록 신호를 출력하는 제7 트랜지스터;
    상기 하이 게이트 전압의 라인과 상기 제2 노드 사이에 연결된 제1 커패시터; 및
    상기 제1 노드와 상기 스캔 출력 노드 사이에 연결된 제2 커패시터를 포함하는 것을 특징으로 하는 표시 장치.

  11. 삭제
  12. 삭제
  13. 복수의 화소들을 포함하는 표시 패널;
    복수의 스캔 라인들을 통하여 상기 복수의 화소들에 연결된 스캔 드라이버;
    복수의 데이터 라인들을 통하여 상기 복수의 화소들에 연결된 데이터 드라이버;
    복수의 발광 제어 라인들을 통하여 상기 복수의 화소들에 연결된 발광 드라이버;
    복수의 센싱 라인들을 통하여 상기 복수의 화소들에 연결된 센싱 회로; 및
    상기 스캔 드라이버, 상기 데이터 드라이버, 상기 발광 드라이버 및 상기 센싱 회로를 제어하는 컨트롤러를 포함하고,
    상기 스캔 드라이버는, 각 프레임 구간의 액티브 구간 내에서, 상기 복수의 스캔 라인들 중 적어도 하나의 스캔 라인에 센싱 펄스 및 스캔 펄스를 순차적으로 인가하고, 상기 복수의 스캔 라인들 중 나머지 스캔 라인들에 상기 스캔 펄스를 인가하고,
    상기 복수의 화소들 각각은,
    상기 복수의 스캔 라인들 중 상응하는 하나에 연결된 게이트, 상기 복수의 데이터 라인들 중 상응하는 하나에 연결된 소스, 및 드레인을 가지는 스캔 트랜지스터;
    상기 스캔 트랜지스터의 상기 드레인에 연결된 제1 전극, 및 제1 전원 전압의 라인에 연결된 제2 전극을 가지는 저장 커패시터;
    상기 스캔 트랜지스터의 상기 드레인 및 상기 저장 커패시터의 상기 제1 전극에 연결된 게이트, 소스, 및 드레인을 가지는 구동 트랜지스터;
    상기 복수의 발광 제어 라인들 중 상응하는 하나에 연결된 게이트, 상기 제1 전원 전압의 라인에 연결된 소스, 및 상기 구동 트랜지스터의 상기 소스에 연결된 드레인을 가지는 발광 제어 트랜지스터;
    상기 구동 트랜지스터의 상기 드레인에 연결된 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 가지는 유기 발광 다이오드; 및
    상기 복수의 스캔 라인들 중 상기 상응하는 하나에 연결된 게이트, 상기 구동 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 복수의 센싱 라인들 중 상응하는 하나에 연결된 드레인을 가지는 센싱 트랜지스터를 포함하며,
    상기 스캔 펄스가 인가되는 동안, 상기 스캔 트랜지스터 및 상기 센싱 트랜지스터가 턴-온되고, 상기 발광 제어 트랜지스터가 턴-오프되고, 상기 저장 커패시터는 상기 스캔 트랜지스터를 통하여 전송되는 데이터 전압을 저장하는 것을 특징으로 하는 표시 장치.
  14. 제13 항에 있어서, 상기 스캔 펄스가 인가된 후, 상기 스캔 트랜지스터 및 상기 센싱 트랜지스터가 턴-오프되고, 상기 발광 제어 트랜지스터가 턴-온되고, 상기 구동 트랜지스터는 상기 저장 커패시터에 저장된 상기 데이터 전압에 기초하여 구동 전류를 생성하고, 상기 유기 발광 다이오드는 상기 구동 트랜지스터에 의해 생성된 상기 구동 전류에 기초하여 발광하는 것을 특징으로 하는 표시 장치.
  15. 제1 항에 있어서, 상기 스캔 드라이버는, 각 프레임 구간에서, 상기 복수의 스캔 라인들 중 연속된 L개의 스캔 라인들(L은 2 이상의 자연수)마다 1개의 스캔 라인에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  16. 제15 항에 있어서, 상기 스캔 드라이버는, L개의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 서로 다른 프레임 구간들에서 상기 L개의 스캔 라인들 중 서로 다른 스캔 라인들에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  17. 제1 항에 있어서, 상기 복수의 스캔 라인들은 각각이 연속된 P개의 스캔 라인들(P는 2 이상의 자연수)을 포함하는 복수의 블록들로 그룹화되고,
    상기 스캔 드라이버는, 각 프레임 구간에서, 상기 복수의 블록들 중 하나에 포함된 상기 P개의 스캔 라인들에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  18. 제17 항에 있어서, 상기 스캔 드라이버는, 복수의 프레임 구간들에 걸쳐서 상기 복수의 화소들의 전체에 대한 센싱 동작이 수행되도록, 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 상기 복수의 블록들 중 서로 다른 블록들에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  19. 제1 항에 있어서, 상기 스캔 드라이버는,
    제1 리프레쉬 레이트의 일반 모드에서, 상기 적어도 하나의 스캔 라인에 상기 센싱 펄스를 인가하고,
    상기 제1 리프레쉬 레이트보다 낮은 제2 리프레쉬 레이트의 저주파 모드에서, 상기 복수의 스캔 라인들 전체에 상기 센싱 펄스를 인가하는 것을 특징으로 하는 표시 장치.
  20. 복수의 화소들을 포함하는 표시 패널;
    복수의 스캔 라인들을 통하여 상기 복수의 화소들에 연결된 스캔 드라이버;
    복수의 데이터 라인들을 통하여 상기 복수의 화소들에 연결된 데이터 드라이버;
    복수의 발광 제어 라인들을 통하여 상기 복수의 화소들에 연결된 발광 드라이버;
    복수의 센싱 라인들을 통하여 상기 복수의 화소들에 연결된 센싱 회로; 및
    상기 스캔 드라이버, 상기 데이터 드라이버, 상기 발광 드라이버 및 상기 센싱 회로를 제어하는 컨트롤러를 포함하고,
    상기 복수의 화소들의 전체에 대한 센싱 동작이 복수의 프레임 구간들에 걸쳐서 수행되도록, 각 프레임 구간에서 상기 복수의 스캔 라인들 중 일부에 연결된 상기 복수의 화소들에 대한 센싱 동작이 수행되고,
    상기 복수의 화소들 각각은,
    상기 복수의 스캔 라인들 중 상응하는 하나에 연결된 게이트, 상기 복수의 데이터 라인들 중 상응하는 하나에 연결된 소스, 및 드레인을 가지는 스캔 트랜지스터;
    상기 스캔 트랜지스터의 상기 드레인에 연결된 제1 전극, 및 제1 전원 전압의 라인에 연결된 제2 전극을 가지는 저장 커패시터;
    상기 스캔 트랜지스터의 상기 드레인 및 상기 저장 커패시터의 상기 제1 전극에 연결된 게이트, 소스, 및 드레인을 가지는 구동 트랜지스터;
    상기 복수의 발광 제어 라인들 중 상응하는 하나에 연결된 게이트, 상기 제1 전원 전압의 라인에 연결된 소스, 및 상기 구동 트랜지스터의 상기 소스에 연결된 드레인을 가지는 발광 제어 트랜지스터;
    상기 구동 트랜지스터의 상기 드레인에 연결된 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 가지는 유기 발광 다이오드; 및
    상기 복수의 스캔 라인들 중 상기 상응하는 하나에 연결된 게이트, 상기 구동 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 복수의 센싱 라인들 중 상응하는 하나에 연결된 드레인을 가지는 센싱 트랜지스터를 포함하며,
    상기 스캔 드라이버는 상기 복수의 프레임 구간들 중 서로 다른 프레임 구간들에서 상기 복수의 스캔 라인들 중 서로 다른 스캔 라인들에 센싱 펄스를 인가하고,
    상기 센싱 펄스가 인가되는 동안, 상기 스캔 트랜지스터, 상기 센싱 트랜지스터 및 상기 발광 제어 트랜지스터가 턴-온되고, 상기 구동 트랜지스터는 상기 스캔 트랜지스터를 통하여 전송되는 센싱 전압에 기초하여 센싱 전류를 생성하고, 상기 센싱 트랜지스터는 상기 구동 트랜지스터에 의해 생성된 상기 센싱 전류를 상기 복수의 센싱 라인들 중 상기 상응하는 하나에 전송하는 것을 특징으로 하는 표시 장치.
KR1020180094541A 2018-08-13 2018-08-13 센싱 동작을 수행하는 표시 장치 KR102661852B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020180094541A KR102661852B1 (ko) 2018-08-13 2018-08-13 센싱 동작을 수행하는 표시 장치
US16/538,597 US11158248B2 (en) 2018-08-13 2019-08-12 Display device performing a sensing operation with a sensing pulse
EP19191347.4A EP3611717B1 (en) 2018-08-13 2019-08-12 Display device performing a sensing operation
CN201910744059.4A CN110827766A (zh) 2018-08-13 2019-08-13 进行感测操作的显示设备
US17/510,120 US11900870B2 (en) 2018-08-13 2021-10-25 Display device configured to sequentially apply a sensing pulse and a scan pulse

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180094541A KR102661852B1 (ko) 2018-08-13 2018-08-13 센싱 동작을 수행하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20200019307A KR20200019307A (ko) 2020-02-24
KR102661852B1 true KR102661852B1 (ko) 2024-04-30

Family

ID=67614525

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180094541A KR102661852B1 (ko) 2018-08-13 2018-08-13 센싱 동작을 수행하는 표시 장치

Country Status (4)

Country Link
US (2) US11158248B2 (ko)
EP (1) EP3611717B1 (ko)
KR (1) KR102661852B1 (ko)
CN (1) CN110827766A (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200048784A (ko) * 2018-10-30 2020-05-08 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 유기발광 표시장치
KR20200077197A (ko) * 2018-12-20 2020-06-30 엘지디스플레이 주식회사 게이트 구동부를 포함한 전계발광 표시장치
KR102611008B1 (ko) * 2019-06-13 2023-12-07 엘지디스플레이 주식회사 표시장치와 그 구동 방법
CN111028774B (zh) * 2019-12-16 2021-07-06 深圳市华星光电半导体显示技术有限公司 显示面板及显示终端
KR20210104491A (ko) 2020-02-17 2021-08-25 주식회사 엘지에너지솔루션 배터리 모듈, 이러한 배터리 모듈을 포함하는 배터리 팩 및 자동차
CN112530363A (zh) * 2020-12-02 2021-03-19 Tcl华星光电技术有限公司 显示面板及其驱动方法
CN112599100A (zh) * 2021-01-07 2021-04-02 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板
KR20230026592A (ko) 2021-08-17 2023-02-27 삼성디스플레이 주식회사 표시 장치
CN114664244B (zh) * 2022-05-25 2022-10-28 惠科股份有限公司 显示面板、驱动电路及驱动方法
KR20240003014A (ko) * 2022-06-29 2024-01-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130147690A1 (en) 2011-12-12 2013-06-13 Lg Display Co., Ltd. Organic light-emitting display device with signal lines for carrying both data signal and sensing signal
US20160005346A1 (en) 2014-07-07 2016-01-07 Samsung Display Co., Ltd. Display device

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101981677B1 (ko) * 2012-12-14 2019-08-28 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동방법
KR101960848B1 (ko) * 2012-12-18 2019-03-20 엘지디스플레이 주식회사 발광다이오드 표시장치
KR102033374B1 (ko) 2012-12-24 2019-10-18 엘지디스플레이 주식회사 유기 발광 디스플레이 장치와 이의 구동 방법
US9430968B2 (en) * 2013-06-27 2016-08-30 Sharp Kabushiki Kaisha Display device and drive method for same
KR102463012B1 (ko) 2015-03-04 2022-11-03 삼성디스플레이 주식회사 화소 회로 및 이를 이용한 화소 회로의 구동방법
KR102339646B1 (ko) 2015-08-31 2021-12-15 엘지디스플레이 주식회사 표시장치
US20190012948A1 (en) 2015-12-29 2019-01-10 Sharp Kabushiki Kaisha Pixel circuit, and display device and driving method therefor
KR102509604B1 (ko) * 2015-12-30 2023-03-14 삼성디스플레이 주식회사 표시 장치
KR102406346B1 (ko) * 2016-04-26 2022-06-10 주식회사 엘엑스세미콘 화소센싱장치 및 패널구동장치
KR20180050083A (ko) * 2016-11-04 2018-05-14 엘지디스플레이 주식회사 실시간 외부 보상용 구동회로와 그를 포함한 전계발광 표시장치
US10586491B2 (en) * 2016-12-06 2020-03-10 Ignis Innovation Inc. Pixel circuits for mitigation of hysteresis
KR102640245B1 (ko) * 2016-12-30 2024-02-26 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 데이터 보상 방법
KR102326166B1 (ko) * 2017-06-30 2021-11-16 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동방법
KR102350396B1 (ko) * 2017-07-27 2022-01-14 엘지디스플레이 주식회사 유기발광 표시장치와 그의 열화 센싱 방법
US10535305B2 (en) * 2017-08-02 2020-01-14 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. AMOLED display panel with function of temperature compensation and display device thereof
US10354592B2 (en) * 2017-08-22 2019-07-16 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. AMOLED pixel driver circuit
KR102559087B1 (ko) * 2017-12-26 2023-07-24 엘지디스플레이 주식회사 유기 발광 다이오드 디스플레이 장치
KR102490631B1 (ko) * 2018-06-12 2023-01-20 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130147690A1 (en) 2011-12-12 2013-06-13 Lg Display Co., Ltd. Organic light-emitting display device with signal lines for carrying both data signal and sensing signal
US20160005346A1 (en) 2014-07-07 2016-01-07 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
US11158248B2 (en) 2021-10-26
EP3611717A1 (en) 2020-02-19
EP3611717B1 (en) 2021-10-20
US20200051496A1 (en) 2020-02-13
CN110827766A (zh) 2020-02-21
US11900870B2 (en) 2024-02-13
US20220044630A1 (en) 2022-02-10
KR20200019307A (ko) 2020-02-24

Similar Documents

Publication Publication Date Title
KR102661852B1 (ko) 센싱 동작을 수행하는 표시 장치
US11017723B2 (en) Pixel and related organic light emitting diode display device
KR102432801B1 (ko) 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
US10971077B2 (en) Organic light emitting diode display device performing low frequency driving
US11257431B2 (en) Pixel of an organic light emitting diode display device, and organic light emitting diode display device
KR20210149944A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11462170B2 (en) Scan driver and display device
KR20220014373A (ko) 다중 주파수 구동을 수행하는 표시 장치, 및 표시 장치의 구동 방법
US11521558B2 (en) Display device, and method of operating a display device
KR20210126177A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20190027057A (ko) 표시 장치 및 화소
CN111179856A (zh) 显示装置
KR20210043773A (ko) 스캔 드라이버 및 표시 장치
KR20200083736A (ko) 부분 구동 모드를 지원하는 유기 발광 표시 장치
US11238808B2 (en) Display device adjusting a scan pulse
KR102555805B1 (ko) 표시 패널의 화소 및 표시 장치
KR20220034971A (ko) 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
US9318039B2 (en) Method of operating an organic light emitting display device, and organic light emitting display device
KR20220008980A (ko) 게이트 클록 생성기 및 표시 장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant