KR102513840B1 - 표시패널 - Google Patents

표시패널 Download PDF

Info

Publication number
KR102513840B1
KR102513840B1 KR1020170152579A KR20170152579A KR102513840B1 KR 102513840 B1 KR102513840 B1 KR 102513840B1 KR 1020170152579 A KR1020170152579 A KR 1020170152579A KR 20170152579 A KR20170152579 A KR 20170152579A KR 102513840 B1 KR102513840 B1 KR 102513840B1
Authority
KR
South Korea
Prior art keywords
disposed
pixels
sub
line
light emitting
Prior art date
Application number
KR1020170152579A
Other languages
English (en)
Other versions
KR20190055642A (ko
Inventor
염서준
고동국
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170152579A priority Critical patent/KR102513840B1/ko
Priority to CN201811330419.8A priority patent/CN109785783B/zh
Priority to US16/191,655 priority patent/US10910444B2/en
Publication of KR20190055642A publication Critical patent/KR20190055642A/ko
Application granted granted Critical
Publication of KR102513840B1 publication Critical patent/KR102513840B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/813Anodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80515Anodes characterised by their shape

Abstract

본 발명의 일 예시는 각 단위화소에 구비되고 서로 다른 색상에 대응하며 제 1 방향으로 나란하게 배열된 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 발광영역에 배치되는 유기발광소자, 상기 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 비발광영역에 배치되고 상기 유기발광소자에 구동전류를 공급하는 회로부, 상기 제 1 방향에 교차하는 제 2 방향으로 나란하게 배열된 서브화소들로 이루어진 각 수직라인에 대응하는 데이터라인을 포함하는 표시패널을 제공한다. 여기서, 상기 데이터라인은 상기 비발광영역 사이에 배치되고 상기 제 2 방향의 직선 형태로 이루어지는 일직선형상부, 및 상기 발광영역 사이에 배치되고 상기 제 2 방향에 비스듬한 사선과 상기 제 1 방향의 직선을 포함하는 형태로 이루어지는 다각형상부를 포함한다. 이로써, 각 단위화소의 양측 가장자리에 배치된 제 1 및 제 4 서브화소의 발광영역 사이의 최소 간격이 제 1 및 제 4 서브화소의 비발광영역 사이의 간격보다 작아질 수 있으므로, 제 1 및 제 4 서브화소에서 방출되는 광의 혼색이 용이해질 수 있다.

Description

표시패널{DISPLAY PANEL}
본 발명은 표시영역에 매트릭스 배열되는 복수의 단위화소를 포함하고, 각 단위화소가 서로 다른 색상에 대응하는 네 개의 서브화소를 포함하는 표시패널에 관한 것이다.
표시장치(Display Device)는 TV, 휴대폰, 노트북 및 태블릿 등과 같은 다양한 전자기기에 적용된다. 이에 표시장치의 박형화, 경량화 및 저소비전력화 등을 개발시키기 위한 연구가 계속되고 있다.
표시장치의 대표적인 예로는 액정표시장치(Liquid Crystal Display device: LCD), 플라즈마표시장치(Plasma Display Panel device: PDP), 전계방출표시장치(Field Emission Display device: FED), 전기발광표시장치(Electro Luminescence Display device: ELD), 전기습윤표시장치(Electro-Wetting Display device: EWD) 및 유기발광표시장치(Organic Light Emitting Display device: OLED) 등을 들 수 있다.
이러한 평판표시장치들은 영상 표시가 구현되는 평판의 표시패널과 표시패널을 구동하는 구동부를 포함하는 것이 일반적이다.
표시패널은 상호 대향 합착되는 한 쌍의 기판과, 한 쌍의 기판 사이에 배치되는 편광물질 또는 발광물질을 포함하는 구조로 이루어질 수 있다. 그리고, 표시패널은 영상이 표시되는 표시영역에 매트릭스 배열되고 각 영상프레임에 대응하는 광을 방출하는 복수의 단위화소를 포함한다.
그리고, 표시패널이 컬러영상을 표시하기 위하여, 각 단위화소는 서로 다른 기초색상에 대응한 둘 이상의 서브화소를 포함할 수 있다. 여기서, 기초색상은 적색(RED), 녹색(GREEN) 및 청색(BLUE)을 포함할 수 있다.
또한, 각 단위화소의 백색휘도를 향상시키기 위하여, 각 단위화소는 백색(WHITE)에 대응한 서브화소를 더 포함할 수 있다. 이 경우, 각 단위화소는 적색(RED), 녹색(GREEN), 청색(BLUE) 및 백색(WHITE)에 대응하는 네 개의 서브화소로 이루어질 수 있다.
이러한 각 단위화소는 서로 다른 색상에 대응한 둘 이상의 서브화소에서 각각의 휘도와 색상으로 방출되는 광의 혼합색으로 소정 컬러를 표시한다.
그런데, 각 단위화소가 일 방향으로 나란하게 배열된 네 개의 서브화소로 이루어진 경우, 양측 가장자리에 배치된 두 개의 서브화소는 이들 사이에 배치된 두 개의 서브화소에 대응하는 간격만큼 상호 이격된다. 그로 인해, 양측 가장자리에 배치된 두 개의 서브화소에서 방출된 광의 혼합색이 표시되기 어려운 문제점이 있다. 즉, 양측 가장자리에 배치된 두 개의 서브화소에 대응한 색상이 개별적으로 시인되는 문제점이 있다.
특히, 각 색상의 서브화소가 수직방향으로 나란하게 배열된 경우, 각 단위화소의 양측 가장자리에 배치된 두 개의 서브화소에 대응하는 색상이 수직라인 형태로 시인되는 색띰불량이 발생되는 문제점이 있다.
본 발명은 각 단위화소의 양측 가장자리에 배치된 두 개의 서브화소에서 방출되는 광의 혼합색이 표시되기가 용이해질 수 있는 표시패널을 제공하기 위한 것이다.
본 발명의 목적들은 이상에서 언급한 목적으로 제한되지 않으며, 언급되지 않은 본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있고, 본 발명의 실시예에 의해 보다 분명하게 이해될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
본 발명의 일 예시는 표시영역에 매트릭스 배열된 복수의 단위화소를 포함하고, 상기 각 단위화소는 서로 다른 색상에 대응하며 제 1 방향으로 나란하게 배열된 제 1, 제 2, 제 3 및 제 4 서브화소를 포함하는 표시패널에 있어서, 상기 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 발광영역에 배치되는 유기발광소자, 상기 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 비발광영역에 배치되고 상기 유기발광소자에 구동전류를 공급하는 회로부, 상기 제 1 방향에 교차하는 제 2 방향으로 나란하게 배열된 서브화소들로 이루어진 각 수직라인에 대응하는 데이터라인을 포함하는 표시패널을 제공한다. 여기서, 상기 데이터라인은 상기 비발광영역 사이에 배치되고 상기 제 2 방향의 직선 형태로 이루어지는 일직선형상부, 및 상기 발광영역 사이에 배치되고 상기 제 2 방향에 비스듬한 사선과 상기 제 1 방향의 직선을 포함하는 형태로 이루어지는 다각형상부를 포함한다.
상기 제 1 및 제 2 서브화소와 상기 제 3 및 제 4 서브화소는 상기 제 2 및 제 3 서브화소 사이의 경계를 기준으로 상호 선대칭하는 형태일 수 있다.
상기 제 1 및 제 4 서브화소의 비발광영역 사이의 간격은 제 1 거리값이고, 상기 제 1 및 제 4 서브화소의 발광영역 중 적어도 일부 사이의 간격은 제 2 거리값 내지 제 3 거리값의 범위로 가변되며, 상기 제 2 거리값은 상기 제 1 거리값보다 작고, 상기 제 3 거리값은 상기 제 1 거리값보다 크다.
상기 데이터라인은 상기 제 1 및 제 2 서브화소 사이와 상기 제 3 및 제 4 서브화소 사이에 각각 두 개씩 나란하게 배치되고, 상기 제 1 및 제 2 서브화소 사이에 배치된 두 개의 데이터라인과, 상기 제 3 및 제 4 서브화소 사이에 배치된 두 개의 데이터라인은 상기 제 2 및 제 3 서브화소 사이의 경계를 기준으로 상호 선대칭하는 형태일 수 있다.
상기 일직선형상부와 상기 다각형상부는 상호 동일한 층에 배치될 수 있다.
또는, 상기 데이터라인의 상기 다각형상부 중 상기 제 1 방향의 직선 형태로 이루어진 일부는 상기 일직선형상부와 상이한 층에 배치되고, 나머지 다른 일부는 상기 일직선형상부와 동일한 층에 배치될 수 있다.
상기 제 1 방향을 기준으로 상기 각 단위화소의 양측 가장자리에 배치되는 상기 제 1 및 제 4 서브화소 중 어느 하나는 적색에 대응하고 다른 나머지 하나는 녹색에 대응하며, 상기 제 1 및 제 4 서브화소 사이에 배치되는 제 2 및 제 3 서브화소 중 어느 하나는 백색에 대응하고 다른 나머지 하나는 청색에 대응할 수 있다.
본 발명의 각 실시예에 따르면, 표시영역에 매트릭스 배열되는 복수의 단위화소를 포함하고, 각 단위화소는 서로 다른 색상에 대응하며 제 1 방향으로 나란하게 배열되는 제 1, 제 2, 제 3 및 제 4 서브화소를 포함하는 표시패널에 있어서, 제 1 방향에 교차하는 제 2 방향으로 나란하게 배열된 서브화소들로 이루어진 각 수직라인에 대응한 데이터라인을 포함한다. 여기서, 데이터라인은 비발광영역 사이에 배치되고 제 2 방향의 직선 형태로 이루어지는 일직선형상부와, 발광영역 사이에 배치되고 제 2 방향에 비스듬한 사선과 제 1 방향의 직선을 포함하는 형태로 이루어지는 다각형상부를 포함한다.
이와 같이, 데이터라인이 발광영역 사이에서 사선과 제 1 방향의 직선을 포함하는 형태로 이루어짐으로써, 두 개의 제 1 방향으로 인접한 서브화소의 발광영역이 상호 대칭하고 상호 대향하는 방향으로 돌출된 영역을 포함하는 다각형 형태가 된다.
특히, 제 1 및 제 2 서브화소와 제 3 및 제 4 서브화소는 제 2 및 제 3 서브화소 사이의 경계를 기준으로 상호 선대칭하는 형태로 이루어진다. 이로써, 각 단위화소의 양측 가장자리에 배치된 제 1 및 제 4 서브화소의 발광영역 사이의 최소 간격이 제 1 및 제 4 서브화소의 비발광영역 사이의 간격보다 작아질 수 있다.
그러므로, 제 1 및 제 4 서브화소의 발광영역에서 방출되는 광의 혼색이 비교적 용이해질 수 있다. 그로 인해, 색띰불량이 완화될 수 있는 장점이 있다.
도 1은 본 발명의 제 1 실시예에 따른 유기발광표시장치를 나타낸 도면이다.
도 2는 도 1에 도시된 표시패널의 표시영역에 배치된 어느 하나의 단위화소를 구성하는 네 개의 서브화소에 대응한 등가회로의 일 예시를 나타낸 도면이다.
도 3은 본 발명의 제 1 실시예에 따른 표시패널에 있어서, 두 개의 인접한 서브화소와 이에 대응되는 데이터라인을 나타낸 도면이다.
도 4는 본 발명의 제 1 실시예에 따른 표시패널에 있어서, 어느 하나의 단위화소에 대응하는 제 1, 제 2, 제 3 및 제 4 서브화소를 나타낸 도면이다.
도 5는 도 3의 각 서브화소의 비발광영역에 배치되는 회로부에 대한 일 예시를 나타낸 도면이다.
도 6는 도 3의 A-A' 단면을 나타낸 도면이다.
도 7은 본 발명의 제 2 실시예에 따른 표시패널에 있어서, 두 개의 인접한 서브화소와 이에 대응되는 데이터라인을 나타낸 도면이다.
도 8, 도 9 및 도 10은 도 7의 B-B' 단면에 대한 예시들을 나타낸 도면이다.
도 11은 본 발명의 제 3 실시예에 따른 표시패널에 있어서, 어느 하나의 단위화소에 포함된 제 1, 제 2, 제 3 및 제 4 서브화소를 나타낸 도면이다.
전술한 목적, 특징 및 장점은 첨부된 도면을 참조하여 상세하게 후술되며, 이에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 상세한 설명을 생략한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하기로 한다. 도면에서 동일한 참조부호는 동일 또는 유사한 구성요소를 가리키는 것으로 사용된다.
이하, 본 발명의 각 실시예에 따른 표시패널에 대하여 첨부한 도면을 참고로 하여 상세히 설명하기로 한다.
먼저 도 1 및 도 2를 참조하여 본 발명의 각 실시예에 따른 유기발광표시장치 및 그에 구비된 표시패널에 대해 설명한다.
도 1은 본 발명의 제 1 실시예에 따른 유기발광표시장치를 나타낸 도면이다. 도 2는 도 1에 도시된 표시패널의 표시영역에 배치된 어느 하나의 단위화소를 구성하는 네 개의 서브화소에 대응한 등가회로의 일 예시를 나타낸 도면이다.
도 1에 도시된 바와 같이, 본 발명의 제 1 실시예에 따른 유기발광표시장치는 영상이 표시되는 표시영역에 매트릭스 배열된 복수의 단위화소를 포함하는 표시패널(10)과, 표시패널(10)의 데이터라인(14)을 구동하는 데이터구동부(12)와, 표시패널(10)의 스캔라인(15)을 구동하는 게이트구동부(13)와, 데이터구동부(12) 및 게이트구동부(13) 각각의 구동 타이밍을 제어하기 위한 타이밍 콘트롤러(11)를 포함한다.
복수의 단위화소 각각은 서로 다른 색상에 대응하는 둘 이상의 서브화소(SP)를 포함한다. 각 서브화소(SP)는 상호 교차하는 스캔라인(15)과 데이터라인(14)에 의해 정의된 각 화소영역에 배치된다.
그리고, 표시패널(10)은 수평방향으로 나란하게 배열되는 서브화소(SP)들로 이루어진 각 수평라인에 대응한 스캔라인(15)과, 수직방향으로 나란하게 배열되는 서브화소(SP)들로 이루어진 각 수직라인에 대응한 데이터라인(14)을 더 포함한다.
도 1에 상세히 도시되지 않았으나, 각 수평라인에 대응하는 스캔라인(15)은 화소영역(SP)의 데이터를 기입하는 기간 동안 각 수평라인을 선택하기 위한 스캔신호(SCAN)를 공급하는 제 1 스캔라인, 및 화소영역(SP)의 데이터를 초기화하는 기간 동안 각 수평라인을 선택하기 위한 센스신호(SENSE)를 공급하는 제 2 스캔라인을 포함할 수 있다.
그리고, 표시패널(10)은 제 1 구동전원(EVDD)을 공급하는 제 1 전원라인과, 제 1 구동전원(EVDD)보다 낮은 전위의 제 2 구동전원(EVSS)을 공급하는 제 2 전원라인과, 기준전원(VREF)을 공급하는 기준전원라인을 더 포함할 수 있다. 여기서, 제 1 전원라인 및 기준전원라인 각각은 둘 이상의 수직라인에 대응될 수 있다. 그리고, 제 1 구동전원(VDD), 제 2 구동전원(VSS) 및 기준전원(VREF)은 데이터구동부(12)에 의해 공급될 수 있다.
타이밍 콘트롤러(11)는 외부로부터 입력되는 디지털 비디오 데이터(RGB)를 표시패널(10)의 해상도에 맞게 재정렬하고, 재정렬된 디지털 비디오 데이터(RGB')를 데이터구동부(12)에 공급한다.
그리고, 타이밍 콘트롤러(11)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 도트클럭신호(DCLK) 및 데이터 인에이블신호(DE) 등의 타이밍 신호들에 기초하여 데이터구동부(12)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DDC)와, 게이트구동부(13)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC)를 공급한다.
데이터구동부(12)는 데이터 제어신호(DDC)에 기초하여 재정렬된 디지털 비디오 데이터(RGB')를 아날로그 데이터전압으로 변환한다. 그리고, 데이터구동부(12)는 재정렬된 디지털 비디오 데이터(RGB')에 기초하여 각 수평기간 동안 데이터라인(15)을 통해 화소들에 데이터신호(VDATA)를 공급한다.
게이트구동부(13)는 게이트 제어신호(GDC)에 기초하여 각 수평라인에 대응하는 스캔신호(SCAN) 및 센스신호(SENSE)를 공급한다.
도 2에 도시한 바와 같이, 표시패널(10)에 배치된 어느 하나의 단위화소(UP)는 서로 다른 색상에 대응하고 제 1 방향(X 방향)으로 나란하게 배열되는 제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4)를 포함한다.
여기서, 제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4)는 적색(RED), 녹색(GREEN), 청색(BLUE) 및 백색(WHITE)에 대응될 수 있다. 예시적으로, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4) 중 어느 하나는 적색(RED)에 대응되고, 다른 나머지 하나는 녹색(GREEN)에 대응될 수 있다. 그리고, 제 1 및 제 4 서브화소(SP1, SP4) 사이에 배치되는 제 2 및 제 3 서브화소(SP2, SP3) 중 어느 하나는 백색(WHITE)에 대응되고, 다른 나머지 하나는 청색(BLUE)에 대응될 수 있다. 즉, 도 2의 도시와 같이, 제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4)는 순차적으로 적색(RED), 백색(WHITE), 청색(BLUE) 및 녹색(GREEN)에 대응될 수 있다.
표시패널(도 1의 10)은 각 수평라인에 스캔신호(SCAN)를 공급하는 제 1 스캔라인(15a) 및 각 수평라인에 센스신호(SENSE)를 공급하는 제 2 스캔라인(15b)을 포함한다.
그리고, 표시패널(도 1의 10)은 제 1 구동전원(EVDD)을 공급하는 제 1 전원라인(16), 제 2 구동전원(EVSS)을 공급하는 제 2 전원라인 및 기준전원(VREF)을 공급하는 기준전원라인(17)을 더 포함한다.
제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4) 각각은 유기발광소자(OLED), 스토리지 커패시터(Cst), 제 1, 제 2, 제 3 박막트랜지스터(T1, T2, T3)를 포함할 수 있다. 여기서, 유기발광소자(OLED)는 각 서브화소의 발광영역(도 3의 EA)에 배치된다. 그리고, 유기발광소자(OLED)에 구동전류를 공급하기 위한 회로부는 스토리지 커패시터(Cst), 제 1, 제 2, 제 3 박막트랜지스터(T1, T2, T3)로 이루어지며 각 서브화소의 비발광영역(도 3의 NEA)에 배치된다.
유기발광소자(OLED)는 애노드전극과 캐소드전극, 및 이들 사이에 배치되는 유기발광층(미도시)을 포함한다. 예시적으로, 유기발광층은 정공주입층, 정공수송층, 발광층 및 전자수송층을 포함한다. 또는, 유기발광층은 전자주입층을 더 포함할 수 있다.
제 1 박막트랜지스터(T1)는 제 1 구동전원(EVDD)을 공급하는 제 1 전원라인(16)과 제 1 구동전원(EVDD)보다 낮은 전위의 제 2 구동전원(EVSS)을 공급하는 제 2 전원라인 사이에 유기발광소자(OLED)와 직렬로 연결된다.
스토리지 커패시터(Cst)는 제 1 박막트랜지스터(T1)의 게이트전극에 연결된 제 1 노드(ND1), 및 제 1 박막트랜지스터(T1)와 유기발광소자(OLED) 사이의 제 2 노드(ND2) 사이에 배치된다. 즉, 제 1 박막트랜지스터(T1)의 게이트전극이 스토리지 커패시터(Cst)에 연결되므로, 제 1 박막트랜지스터(T1)는 스토리지 커패시터(Cst)의 충전전압에 기초하여 턴온된다.
그리고, 턴온된 제 1 박막트랜지스터(T1)를 통해, 구동전류가 유기발광소자(OLED)에 공급된다.
제 2 박막트랜지스터(T2)는 제 1 노드(ND1) 및 데이터라인(14) 사이에 연결된다. 제 2 박막트랜지스터(T2)는 제 1 스캔라인(15a)의 스캔신호(SCAN)에 기초하여 턴온하면 제 1 노드(ND1)에 데이터라인(14)의 데이터신호(VDATA)를 공급한다.
제 3 박막트랜지스터(T3)는 제 2 노드(ND2) 및 기준전원라인(17) 사이에 연결된다. 제 3 박막트랜지스터(T3)는 제 2 스캔라인(15b)의 센스신호(SENSE)에 기초하여 턴온하면 제 2 노드(ND2)에 기준전원(VREF)을 공급한다.
다음, 도 3 내지 도 6을 참조하여 본 발명의 제 1 실시예에 따른 표시패널에 대해 설명한다.
도 3은 본 발명의 제 1 실시예에 따른 표시패널에 있어서, 두 개의 인접한 서브화소와 이에 대응되는 데이터라인을 나타낸 도면이다. 도 4는 본 발명의 제 1 실시예에 따른 표시패널에 있어서, 어느 하나의 단위화소에 대응하는 제 1, 제 2, 제 3 및 제 4 서브화소를 나타낸 도면이다. 도 5는 도 3의 각 서브화소의 비발광영역에 배치되는 회로부에 대한 일 예시를 나타낸 도면이다. 도 6는 도 3의 A-A' 단면을 나타낸 도면이다.
도 3에 도시한 바와 같이, 두 개의 제 1 방향(X)으로 인접한 서브화소(SP1, SP2) 각각은 광을 방출하는 유기발광소자(도 2의 OLED)가 배치되는 발광영역(EA)과, 유기발광소자(OLED)에 구동전류를 공급하는 회로부가 배치되는 비발광영역(NEA)을 포함한다. 여기서, 회로부는 스토리지 커패시터(도 2의 Cst), 제 1, 제 2 및 제 3 박막트랜지스터(도 2의 T1, T2, T3)를 포함할 수 있다.
서브화소(SP1, SP2) 간의 휘도 균일도를 위하여, 각 서브화소(SP1, SP2)는 동일한 회로부를 구비해야 하므로, 각 서브화소(SP1, SP2)의 비발광영역(NEA)은 소정 간격으로 이격되고 동일한 너비로 이루어질 수 있다.
그리고, 본 발명의 제 1 실시예에 따르면, 두 개의 인접한 서브화소(SP1, SP2)의 발광영역(EA)은 상호 대칭하고 상호 대향하는 방향으로 돌출된 형태이다.
이를 위해, 각 수직라인에 대응하는 데이터라인(14)은 인접한 서브화소(SP1, SP2)의 발광영역(EA) 사이에 배치되고 제 1 및 제 2 방향(X, Y)에 비스듬한 사선(121)을 포함하는 형태로 마련된다.
구체적으로 두 개의 제 1 방향(X)으로 인접한 서브화소(SP1, SP2)에 대응하는 두 개의 데이터라인(14)은 두 개의 인접한 서브화소(SP1, SP2) 사이에 배치될 수 있다.
그리고, 각 데이터라인(14)은 인접한 서브화소(SP1, SP2)의 비발광영역(NEA) 사이에 배치되는 일직선형상부(110)와, 인접한 서브화소(SP1, SP2)의 발광영역(EA) 사이에 배치되는 다각형상부(120)를 포함한다.
일직선형상부(110)는 제 2 방향(Y)에 평행한 직선 형태로 이루어진다.
다각형상부(120)는 제 1 방향(X) 및 제 2 방향(Y)에 비스듬한 사선(121)과 제 1 방향(X)에 평행한 직선(122)을 포함하는 형태로 이루어진다.
즉, 다각형상부(120)는 적어도 하나의 사선(121)과 사선(121)의 양측에 배치된 둘 이상의 직선(122, 123)이 다수의 모서리로 연결된 다각 형태로 이루어질 수 있다.
예시적으로, 도 3과 같이, 다각형상부(120)는 하나의 사선(121)과, 사선(121)의 양측에 각각 배치되는 제 2 방향(Y)의 직선(123) 및 제 1 방향(X)의 직선(122)을 포함할 수 있다.
이와 같이, 데이터라인(14)의 다각형상부(120)가 적어도 하나의 사선(121)을 포함함으로써, 각 서브화소(SP1, SP2)의 발광영역(EA)이 상호 대향하는 방향으로 돌출된 형태로 이루어질 수 있다.
그리고, 데이터라인(14)의 다각형상부(120)가 사선(121)의 양측에 제 1 방향의 직선(122)을 포함함으로써, 각 서브화소(SP1, SP2)의 비발광영역(NEA)이 동일한 너비로 이루어지고 비발광영역(NEA) 간의 간격이 비교적 유사해질 수 있다. 여기서, 제 1 방향의 직선(122)은 사선(121)의 일측에 직접 연결될 수 있다. 또는, 제 1 방향의 직선(122)은 제 2 방향의 직선(123)을 사이에 두고 사선(121)의 일측에 연결될 수도 있다.
이러한 데이터라인(14)의 다각형상부(120)는 적어도 하나의 사선(121)을 포함하는 형태라면 어느 것으로든 변형될 수 있다. 이에 대한 다른 일 예시는 이하에서 도 11을 참조하여 설명한다.
도 4에 도시한 바와 같이, 표시패널(도 1의 10)은 제 1 구동전원(도 2의 EVDD)을 공급하는 제 1 전원라인(16) 및 기준전원(도 2의 VREF)을 공급하는 기준전원라인(17)을 더 포함할 수 있다.
제 1 전원라인(16) 및 기준전원라인(17) 각각은 둘 이상의 수직라인에 대응하고, 제 2 방향(Y)의 직선 형태로 이루어질 수 있다.
일 예로, 제 1 전원라인(16)은 각 단위화소(UP)에 대응하는 네 개의 서브화소(SP1, SP2, SP3, SP4)에 제 1 구동전원(EVDD)을 공급하기 위한 것일 수 있다.
그리고, 기준전원라인(17)은 두 개의 인접한 서브화소(SP1, SP2)(SP3, SP4)에 기준전원(VREF)을 공급하기 위한 것일 수 있다.
이러한 제 1 전원라인(16) 및 기준전원라인(17) 중 어느 하나는 제 2 및 제 3 서브화소(SP2, SP3) 사이에 배치되고, 다른 나머지 하나는 제 1 및 제 4 서브화소(SP1, SP4) 사이에 배치될 수 있다.
즉, 도 4의 도시와 같이, 제 1 전원라인(16)은 제 2 및 제 3 서브화소(SP2, SP3) 사이에 배치되고, 기준전원라인(17)은 단위화소(UP) 사이, 즉 제 1 및 제 4 서브화소(SP1, SP4) 사이에 배치될 수 있다.
어느 하나의 단위화소(UP)는 서로 다른 색상에 대응하고 제 1 방향(도 3의 좌우방향)으로 나란하게 배열된 제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4)를 포함한다.
여기서, 제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4)는 적색(RED), 녹색(GREEN), 청색(BLUE) 및 백색(WHITE)에 대응될 수 있다. 예시적으로, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4) 중 어느 하나는 적색(RED)에 대응되고, 다른 나머지 하나는 녹색(GREEN)에 대응될 수 있다. 그리고, 제 1 및 제 4 서브화소(SP1, SP4) 사이에 배치되는 제 2 및 제 3 서브화소(SP2, SP3) 중 어느 하나는 백색(WHITE)에 대응되고, 다른 나머지 하나는 청색(BLUE)에 대응될 수 있다.
제 1, 제 2, 제 3 및 제 4 서브화소(SP1, SP2, SP3, SP4) 각각은 광을 방출하는 유기발광소자(도 2의 OLED)가 배치되는 발광영역(EA)과, 유기발광소자(OLED)에 구동전류를 공급하는 회로부가 배치되는 비발광영역(NEA)을 포함한다. 여기서, 회로부는 스토리지 커패시터(도 2의 Cst), 제 1, 제 2 및 제 3 박막트랜지스터(도 2의 T1, T2, T3)를 포함할 수 있다.
각 데이터라인(141, 142, 143, 144)은 각 서브화소(SP1, SP2, SP3, SP4)의 비발광영역(NEA)에 대응하는 일직선형상부(도 3의 110)와, 각 서브화소(SP1, SP2, SP3, SP4)의 발광영역(EA)에 대응하는 다각형상부(도 3의 120)를 포함한다. 여기서, 일직선형상부(110)는 제 2 방향(Y)의 직선 형태로 이루어지고, 다각형상부(120)는 적어도 하나의 사선(도 3의 121)과 사선(121)의 양측에 배치되는 제 1 방향(X)의 직선(도 3의 122)을 포함하는 형태로 이루어진다.
이러한 데이터라인(141, 142, 143, 144)으로 인해, 제 1 방향으로 인접한 두 개의 서브화소(SP1, SP2)(SP3, SP4)의 비발광영역(NEA)은 상호 동일한 형태로 이루어지고, 발광영역(EA)은 상호 대향하는 방향, 즉, 데이터라인(141, 142)(143,144)을 향하여 돌출된 형태로 이루어질 수 있다.
더불어, 제 1 및 제 2 서브화소(SP1, SP2)에 대응하는 두 개의 데이터라인(141, 142)은 제 1 및 제 2 서브화소(SP1, SP2) 사이에 배치되고, 제 3 및 제 4 단위화소(SP3, SP4)에 대응하는 두 개의 데이터라인(143, 144)은 제 3 및 제 4 단위화소(SP3, SP4) 사이에 배치될 수 있다.
그리고, 제 1 및 제 2 서브화소(SP1, SP2) 사이에 배치된 두 개의 데이터라인(141, 142)과 제 3 및 제 4 단위화소(SP3, SP4) 사이에 배치된 두 개의 데이터라인(143, 144)은 각 단위화소(UP)의 중앙에 대응하는 제 2 및 제 3 서브화소(SP2, SP3) 사이의 경계를 기준으로 상호 선대칭하는 형태이다.
그로 인해, 각 단위화소(UP)의 일측에 배치되는 제 1 및 제 2 서브화소(SP1, SP2)와 각 단위화소(UP)의 다른 일측에 배치되는 제 3 및 제 4 단위화소(SP3, SP4)는 제 2 및 제 3 서브화소(SP2, SP3) 사이의 경계를 기준으로 상호 선대칭하는 형태가 된다.
이로써, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA)은 상호 대향하는 방향으로 돌출된 영역을 포함한다.
이에 따라, 제 1 및 제 4 서브화소(SP1, SP4)의 비발광영역(NEA) 사이의 간격이 제 1 거리값(d1)인 경우, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 중 적어도 일부 사이의 간격은 제 2 거리값(d2) 내지 제 3 거리값(d3) 사이의 범위로 가변된다. 여기서, 제 2 거리값(d2)는 제 1 거리값(d1)보다 작고, 제 3 거리값(d3)는 제 1 거리값(d1)보다 크다.
즉, 데이터라인(141, 144)이 적어도 하나의 사선(도 3의 121)을 포함하는 형태의 다각형상부(120)를 포함함에 따라, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 사이의 최소 간격(d2)은 비발광영역(NEA) 사이의 간격(d1)보다 작고, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 사이의 최대 간격(d3)은 비발광영역(NEA) 사이의 간격(d1)보다 커질 수 있다.
이와 같이, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 사이의 간격이 비발광영역(NEA) 사이의 간격(d1)보다 작은 영역이 발생된다.
즉, 각 단위화소(UP)의 양측 가장자리에 배치된 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA)의 일부에서 비발광영역(NEA) 사이의 간격(d1)보다 짧은 거리로 이격된다.
이로써, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 사이의 간격이 제 1 거리값(d1)으로 유지되는 일반적인 경우에 비해, 제 1 및 제 4 서브화소(SP1, SP4)에서 방출되는 광의 혼색이 용이해질 수 있다. 그러므로, 제 1 및 제 4 서브화소(SP1, SP4)에서 방출되는 광의 혼합색이 표시되기가 더욱 용이해질 수 있다.
도 5에 도시한 바와 같이, 각 서브화소(SP1, SP2, SP3, SP4)는 발광영역(도 4의 EA)에 배치되는 유기발광소자(OLED) 및 비발광영역(도 4의 NEA)에 배치되는 회로부를 포함한다.
예시적으로, 도 2의 도시와 같이, 회로부는 스토리지 커패시터(Cst), 제 1, 제 2, 제 3 박막트랜지스터(T1, T2, T3)로 이루어질 수 있다.
유기발광소자(OLED)는 발광영역(EA)에 대응하는 애노드전극(201)을 포함할 수 있다. 여기서, 애노드전극(201)은 비발광영역(NEA)에 배치되는 연장부를 포함한다.
제 1 박막트랜지스터(T1)는 제 1 스캔라인(15a)으로부터 이격되고 발광영역(도 4의 EA)에 인접한 게이트전극(211), 일부가 게이트전극(211)에 중첩하는 액티브층(212) 및 액티브층(212)의 양측 가장자리에 중첩하는 소스전극 및 드레인전극을 포함한다.
여기서, 제 1 박막트랜지스터(T1)의 소스전극 및 드레인전극 중 어느 하나는 제 1 전원라인(16)에 연결되고 다른 나머지 하나는 유기발광소자의 애노드전극(201)의 연장부에 중첩된다.
다만, 제 1 전원라인(16)에 인접한 서브화소(SP2)의 경우, 제 1 박막트랜지스터(T1)는 제 1 전원라인(16)에 직접 연결된다. 반면, 적어도 하나의 서브화소(SP2)를 사이에 둔 상태로 제 1 전원라인(16)으로부터 이격된 서브화소(SP1)의 경우, 제 1 박막트랜지스터(T1)는 제 1 브릿지패턴(16')을 통해 제 1 전원라인(16)에 연결된다.
제 2 박막트랜지스터(T2)는 제 1 스캔라인(15a)의 일부로 이루어진 게이트전극과 그에 중첩하는 액티브층(221), 및 액티브층(221)의 양측 가장자리에 소스전극 및 드레인전극을 포함한다.
여기서, 제 2 박막트랜지스터(T2)의 소스전극 및 드레인전극 중 어느 하나는 데이터라인(14)에 연결되고 다른 나머지 하나는 제 1 박막트랜지스터(T1)의 게이트전극(211)에 중첩한다.
제 3 박막트랜지스터(T3)는 제 2 스캔라인(15b)의 일부로 이루어진 게이트전극과 그에 중첩하는 액티브층(231), 및 액티브층(231)의 양측 가장자리에 소스전극 및 드레인전극을 포함한다.
여기서, 제 3 박막트랜지스터(T3)의 소스전극 및 드레인전극 중 어느 하나는 기준전원라인(17)에 연결되고, 다른 나머지 하나는 애노드전극(201)의 연장부에 중첩된다.
다만, 기준전원라인(17)에 인접한 서브화소(SP1)의 경우, 제 3 박막트랜지스터(T3)는 기준전원라인(17)에 직접 연결된다. 반면, 적어도 하나의 서브화소(SP1)를 사이에 둔 상태로 기준전원라인(17)으로부터 이격된 서브화소(SP2)의 경우, 제 3 박막트랜지스터(T3)는 제 2 브릿지패턴(17')을 통해 기준전원라인(17)에 연결된다.
스토리지 커패시터(Cst)는 제 1 박막트랜지스터(T1)의 게이트전극(211) 및 그에 연결되는 제 2 박막트랜지스터(T2)의 전극 중 적어도 하나와 애노드전극(201)의 연장부가 중첩하는 영역에서 발생될 수 있다.
도 6에 도시한 바와 같이, 제 1, 제 2 및 제 3 박막트랜지스터(T1, T2, T3) 중 적어도 어느 하나(예를 들면, 제 2 박막트랜지스터(T2))는 기판(301) 상에 배치되는 차광층(310), 차광층(310)을 덮는 버퍼절연막(302) 상에 배치되고 차광층(310)에 중첩하는 액티브층(221), 액티브층(221)을 덮는 게이트절연막(303) 상에 배치되는 게이트전극(15a), 게이트전극(15a)을 덮는 층간절연막(305) 상에 배치되고 액티브층(221)의 양측 가장자리에 중첩하는 소스전극(222)과 드레인전극(223)을 포함할 수 있다.
여기서, 데이터라인(14), 제 1 전원라인(16) 및 기준전원라인(17)은 소스전극(222) 및 드레인전극(223)과 동일층인 층간절연막(305) 상에 배치될 수 있다.
그리고, 표시패널(도 1의 10)은 게이트절연막(303)과 층간절연막(305) 사이에 배치되는 중간절연막(304)을 더 포함하고, 제 1 및 제 2 브릿지패턴(16', 17')은 중간절연막(304) 상에 배치될 수 있다.
이상과 같이, 본 발명의 제 1 실시예에 따르면, 데이터라인(14)은 두 개의 제 1 방향으로 인접한 서브화소(SP1, SP2)의 발광영역(EA) 사이에 대응하고 적어도 하나의 사선(121) 및 제 1 방향의 직선(122)을 포함하는 형태로 이루어진다. 이에 따라, 두 개의 인접한 서브화소(SP1, SP2)의 발광영역(EA)은 상호 점대칭하고 상호 대향하는 방향으로 돌출된 형태로 이루어진다.
그리고, 각 단위화소(UP)의 일측에 대응하는 두 개의 서브화소(SP1, SP2)와 각 단위화소(UP)의 다른 일측에 대응하는 두 개의 서브화소(SP3, SP4)는 각 단위화소(UP)의 중앙에 대응하는 제 2 및 제 3 서브화소(SP2, SP3) 사이의 경계를 기준으로 상호 선대칭하는 형태이다.
이로써, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA)은 상호 점대칭하고 상호 대향하는 방향으로 돌출된 형태가 된다. 그러므로, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 중 일부 사이의 간격(d2)이 제 1 및 제 4 서브화소(SP1, SP4)의 비발광영역(NEA) 사이의 간격(d1)보다 작아질 수 있다. 따라서, 제 1 및 제 4 서브화소(SP1, SP4)에서 방출된 광의 혼색이 용이해질 수 있다.
한편, 두 개의 제 1 방향으로 인접한 서브화소(SP1, SP2)에 대응하는 두 개의 데이터라인(141, 142)은 두 개의 서브화소(SP1, SP2) 사이에 배치된다.
그런데, 각 데이터라인(14)은 발광영역(EA)에 대응하고 적어도 하나의 사선(121) 및 제 1 방향의 직선(122)을 포함하는 형태의 다각형상부(120)를 포함한다. 즉, 각 데이터라인(14)의 모서리에 대한 패터닝 공정 마진이 두 개의 데이터라인(141, 142) 사이의 간격에 부가되어야 하므로, 두 개의 데이터라인(141, 142) 사이의 간격이 감소되는 데에 한계가 있는 문제점이 있다.
이를 해결하기 위하여, 본 발명의 제 2 실시예에 따르면, 데이터라인(14)의 다각형상부(120) 중 적어도 일부는 일직선형상부(110)와 다른 층에 배치된다.
도 7은 본 발명의 제 2 실시예에 따른 표시패널에 있어서, 두 개의 인접한 서브화소와 이에 대응되는 데이터라인을 나타낸 도면이다. 도 8, 도 9 및 도 10은 도 7의 B-B' 단면에 대한 예시들을 나타낸 도면이다.
도 7에 도시한 바와 같이, 본 발명의 제 2 실시예에 따른 표시패널은 데이터라인(14')의 다각형상부(120')가 일직선형상부(110)와 상이한 층에 배치되는 일부를 포함하는 점을 제외하면, 도 2 내지 도 6에 도시된 제 1 실시예와 동일하므로 이하에서 중복 설명을 생략한다.
도 7에 도시한 바와 같이, 제 2 실시예에 따르면, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 일직선형상부(110)와 상이한 층에 배치되는 별개의 패턴으로 이루어지고, 라인콘택홀(LH)을 통해 다각형상부(120')의 다른 일부(121, 123) 또는 일직선형상부(110)에 연결된다.
도 8에 도시한 바와 같이, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 제 1 및 제 2 스캔라인(15a, 15b)과 동일층에 배치될 수 있다. 즉, 게이트절연막(303) 상에 배치될 수 있다.
그리고, 데이터라인(14')의 일직선형상부(110)와, 데이터라인(14')의 다각형상부(120') 중 사선 형태(121) 및 제 2 방향(Y)의 직선(123)으로 이루어진 다른 일부는 소스전극 및 드레인전극(222, 223)과 동일층에 배치될 수 있다. 즉, 층간절연막(305) 상에 배치될 수 있다.
또는, 도 9에 도시한 바와 같이, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 액티브층(221)과 동일층에 배치될 수 있다. 즉, 버퍼절연막(302) 상에 배치될 수 있다.
이 경우, 액티브층(221)은 산화물반도체물질로 이루어지고, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 도체화된 산화물반도체물질로 이루어질 수 있다. 또는, 액티브층(221)은 저온성장폴리실리콘(LTPS)반도체물질로 이루어지고, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 고농도로 도핑된 저온성장폴리실리콘(LTPS)반도체물질로 이루어질 수 있다.
또는, 도 10에 도시한 바와 같이, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')는 제 1 및 제 2 브릿지패턴(16', 17')과 동일층에 배치될 수 있다. 즉, 중간절연막(304) 상에 배치될 수 있다.
이상과 같이, 본 발명의 제 2 실시예에 따르면, 데이터라인(14')의 다각형상부(120') 중 제 1 방향(X)의 직선 형태로 이루어진 일부(122')를 일직선형상부(110)과 상이한 층에 배치하고 라인콘택홀(LH)을 통해 다각형상부(120')의 다른 일부(121, 123)에 연결한다.
제 1 실시예와 같이, 데이터라인(14)이 동일층에 배치되는 구조로 이루어진 경우, 두 개의 데이터라인(14) 사이의 간격(도 5의 G1)이 다각형상부(120)의 모서리에 의한 패터닝 공정 마진을 포함해야 하므로, 감소되는 데에 한계가 있는 문제점이 있다.
그러나, 제 2 실시예와 같이, 데이터라인(14')이 다각형상부(120')의 일부를 일직선형상부(110)과 상이한 층에 배치하는 구조로 이루어지면, 두 개의 데이터라인(14') 사이의 간격(도 7의 G2)은 패터닝 공정 마진보다 작은 콘택홀 공정 마진을 포함할 수 있다. 이로써, 두 개의 데이터라인(14') 사이의 간격(도 7의 G2)이 제 1 실시예에 따른 두 개의 데이터라인(14) 사이의 간격(G1)에 비해 감소될 수 있다.
그로 인해, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4) 사이의 간격 또한 감소될 수 있으므로, 제 1 및 제 4 서브화소(SP1, SP4)에서 방출되는 광의 혼색이 더욱 용이해질 수 있다.
한편, 도 2 내지 도 10에 도시된 제 1 및 제 2 실시예에서, 데이터라인(14, 14')의 다각형상부(120, 120')는 하나의 사선(121)을 포함하는 것만을 예시하고 있으나, 본 발명은 이에 국한되지 않는다.
도 11은 본 발명의 제 3 실시예에 따른 표시패널에 있어서, 어느 하나의 단위화소에 포함된 제 1, 제 2, 제 3 및 제 4 서브화소를 나타낸 도면이다.
도 11에 도시한 바와 같이, 제 3 실시예에 따른 표시패널은 각 데이터라인(14")이 둘 이상의 사선을 포함하는 형태인 것을 제외하고는 제 1 실시예와 동일하므로, 이하에서 중복 설명을 생략한다.
도 11에 도시된 바와 같이, 두 개의 인접한 서브화소(SP1, SP2)(SP3, SP4)에 대응되는 두 개의 데이터라인(14")은 두 개의 인접한 서브화소(SP1, SP2)의 발광영역(EA) 사이에 배치되는 다각형상부(120")를 포함한다.
두 개의 데이터라인(14")의 다각형상부(120")는 두 개의 사선(121a, 121b)과 이들 사이를 연결하는 제 2 방향(Y)의 직선(123)을 포함하는 형태로 이루어질 수 있다.
이러한 데이터라인(14")으로 인해, 각 단위화소(UP)의 양측 가장자리에 배치되는 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA)은 상호 대향하는 방향으로 돌출되는 사다리꼴 형상의 영역을 포함할 수 있다.
이로써, 제 1 실시예에 비해, 제 1 및 제 4 서브화소(SP1, SP4)의 발광영역(EA) 사이의 최소 간격(d2')이 더욱 작아질 수 있다. 그러므로, 제 1 및 제 4 서브화소(SP1, SP4)에서 방출되는 광의 혼색이 더욱 용이해질 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 종래의 지식을 가진 자에게 있어 명백할 것이다.
10: 표시패널 SP: 서브화소
14: 데이터라인 15: 스캔라인
SP1, SP2, SP3, SP4: 제 1, 제 2, 제 3, 제 4 서브화소
110: 일직선형상부 120: 다각형상부
121: 사선 122: 제 1 방향의 직선
123: 제 2 방향의 직선
EA: 발광영역 NEA: 비발광영역

Claims (15)

  1. 표시영역에 매트릭스 배열된 복수의 단위화소를 포함하고, 상기 각 단위화소는 서로 다른 색상에 대응하며 제 1 방향으로 나란하게 배열된 제 1, 제 2, 제 3 및 제 4 서브화소를 포함하는 표시패널에 있어서,
    상기 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 발광영역에 배치되는 유기발광소자;
    상기 제 1, 제 2, 제 3 및 제 4 서브화소 각각의 비발광영역에 배치되고 상기 유기발광소자에 구동전류를 공급하는 회로부;
    상기 제 1 방향에 교차하는 제 2 방향으로 나란하게 배열된 서브화소들로 이루어진 각 수직라인에 대응하는 데이터라인을 포함하고,
    상기 데이터라인은
    상기 비발광영역 사이에 배치되고 상기 제 2 방향의 직선 형태로 이루어지는 일직선형상부; 및
    상기 발광영역 사이에 배치되고 상기 제 2 방향에 비스듬한 사선과 상기 제 1 방향의 직선을 포함하는 형태로 이루어지는 다각형상부를 포함하되,
    상기 제 1 및 제 4 서브화소의 비발광영역 사이의 간격은 제 1 거리값이고, 상기 제 1 및 제 4 서브화소의 발광영역 중 적어도 일부 사이의 간격은 제 2 거리값 내지 제 3 거리값의 범위로 가변되며, 상기 제 2 거리값은 상기 제 1 거리값보다 작고, 상기 제 3 거리값은 상기 제 1 거리값보다 큰 표시패널.
  2. 제 1 항에 있어서,
    상기 제 1 및 제 2 서브화소와 상기 제 3 및 제 4 서브화소는 상기 제 2 및 제 3 서브화소 사이의 경계를 기준으로 상호 선대칭하는 형태인 표시패널.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 데이터라인은 상기 제 1 및 제 2 서브화소 사이와 상기 제 3 및 제 4 서브화소 사이에 각각 두 개씩 나란하게 배치되고,
    상기 제 1 및 제 2 서브화소 사이에 배치된 두 개의 데이터라인과, 상기 제 3 및 제 4 서브화소 사이에 배치된 두 개의 데이터라인은 상기 제 2 및 제 3 서브화소 사이의 경계를 기준으로 상호 선대칭하는 형태인 표시패널.
  5. 제 1 항에 있어서,
    상기 일직선형상부와 상기 다각형상부는 상호 동일한 층에 배치되는 표시패널.
  6. 제 1 항에 있어서,
    상기 다각형상부 중 적어도 일부는 상기 일직선형상부와 상이한 층에 배치되고 콘택홀을 통해 상기 일직선형상부에 연결되며, 나머지 다른 일부는 상기 일직선형상부와 동일한 층에 배치되는 표시패널.
  7. 제 1 항에 있어서,
    상기 데이터라인의 상기 다각형상부 중 상기 제 1 방향의 직선 형태로 이루어진 일부는 상기 일직선형상부와 상이한 층에 배치되고, 나머지 다른 일부는 상기 일직선형상부와 동일한 층에 배치되는 표시패널.
  8. 제 1 항에 있어서,
    제 1 구동전원을 공급하는 제 1 전원라인; 및
    기준전원을 공급하는 기준전원라인을 더 포함하고,
    상기 제 1 전원라인 및 상기 기준전원라인 각각은 둘 이상의 수직라인에 대응하며 상기 제 2 방향의 직선 형태로 이루어지고,
    상기 제 1 전원라인 및 상기 기준전원라인 중 어느 하나는 상기 제 2 및 제 3 서브화소 사이에 배치되며 다른 나머지 하나는 상기 제 1 및 제 4 서브화소 사이에 배치되는 표시패널.
  9. 제 8 항에 있어서,
    상기 회로부는 상기 제 1 전원라인 및 상기 제 1 구동전원보다 낮은 전위의 제 2 구동전원을 공급하는 제 2 전원라인 사이에 상기 유기발광소자와 직렬로 연결되고 상기 유기발광소자에 구동전류를 공급하는 제 1 박막트랜지스터;
    상기 제 1 박막트랜지스터의 게이트전극에 연결된 제 1 노드 및 상기 제 1 박막트랜지스터와 상기 유기발광소자 사이의 제 2 노드 사이에 배치되는 스토리지 커패시터;
    상기 제 1 노드 및 상기 데이터라인 사이에 연결되는 제 2 박막트랜지스터; 및
    상기 제 2 노드 및 상기 기준전원라인 사이에 연결되는 제 3 박막트랜지스터를 포함하는 표시패널.
  10. 제 9 항에 있어서,
    상기 제 1, 제 2 및 제 3 박막트랜지스터 중 적어도 어느 하나는
    기판 상에 배치되는 차광층;
    상기 차광층을 덮는 버퍼절연막 상에 배치되고 상기 차광층에 중첩하는 액티브층;
    상기 액티브층을 덮는 게이트절연막 상에 배치되고 상기 액티브층의 일부에 중첩하는 게이트전극; 및
    상기 액티브층 및 상기 게이트전극을 덮는 층간절연막 상에 배치되고 상기 액티브층의 양측 가장자리에 중첩하는 소스전극과 드레인전극을 포함하는 표시패널.
  11. 제 10 항에 있어서,
    상기 데이터라인, 상기 제 1 전원라인 및 상기 기준전원라인은 상기 층간절연막 상에 배치되는 표시패널.
  12. 제 10 항에 있어서,
    상기 제 1 전원라인 및 상기 기준전원라인은 상기 층간절연막 상에 배치되고,
    상기 데이터라인의 상기 일직선형상부는 상기 층간절연막 상에 배치되며,
    상기 데이터라인의 상기 다각형상부 중 적어도 일부는 상기 일직선형상부와 상이한 층에 배치되고 콘택홀을 통해 상기 일직선형상부에 연결되며, 나머지 다른 일부는 상기 층간절연막 상에 배치되는 표시패널.
  13. 제 12 항에 있어서,
    상기 게이트절연막과 상기 층간절연막 사이에 배치되는 중간절연막; 및
    상기 중간절연막 상에 배치되고 콘택홀을 통해 상기 제 1 전원라인에 연결되는 제 1 브릿지패턴; 및
    상기 중간절연막 상에 배치되고 콘택홀을 통해 상기 기준전원라인에 연결되는 제 2 브릿지패턴을 더 포함하는 표시패널.
  14. 제 13 항에 있어서,
    상기 데이터라인의 상기 다각형상부 중 상기 제 1 방향의 직선 형태로 이루어진 일부는 상기 기판, 상기 버퍼절연막, 상기 게이트절연막 및 상기 중간절연막 중 어느 하나 상에 배치되는 표시패널.
  15. 제 1 항, 제 2 항, 제 4 항 내지 제 14 항 중 어느 한 항에 있어서,
    상기 제 1 방향을 기준으로 상기 각 단위화소의 양측 가장자리에 배치되는 상기 제 1 및 제 4 서브화소 중 어느 하나는 적색에 대응하고 다른 나머지 하나는 녹색에 대응하며,
    상기 제 1 및 제 4 서브화소 사이에 배치되는 제 2 및 제 3 서브화소 중 어느 하나는 백색에 대응하고 다른 나머지 하나는 청색에 대응하는 표시패널.
KR1020170152579A 2017-11-15 2017-11-15 표시패널 KR102513840B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020170152579A KR102513840B1 (ko) 2017-11-15 2017-11-15 표시패널
CN201811330419.8A CN109785783B (zh) 2017-11-15 2018-11-09 显示面板
US16/191,655 US10910444B2 (en) 2017-11-15 2018-11-15 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170152579A KR102513840B1 (ko) 2017-11-15 2017-11-15 표시패널

Publications (2)

Publication Number Publication Date
KR20190055642A KR20190055642A (ko) 2019-05-23
KR102513840B1 true KR102513840B1 (ko) 2023-03-23

Family

ID=66431385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170152579A KR102513840B1 (ko) 2017-11-15 2017-11-15 표시패널

Country Status (3)

Country Link
US (1) US10910444B2 (ko)
KR (1) KR102513840B1 (ko)
CN (1) CN109785783B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110731014B (zh) * 2019-09-10 2023-04-18 京东方科技集团股份有限公司 显示面板及显示装置
KR20210059075A (ko) * 2019-11-13 2021-05-25 삼성디스플레이 주식회사 표시 장치
CN111161662B (zh) * 2020-01-03 2022-10-11 昆山国显光电有限公司 显示面板和显示装置
CN112750882B (zh) * 2020-12-30 2022-12-20 湖北长江新型显示产业创新中心有限公司 一种显示面板和显示装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3918765B2 (ja) * 2003-04-21 2007-05-23 セイコーエプソン株式会社 液晶表示装置および電子機器
JP2007300075A (ja) * 2006-04-05 2007-11-15 Canon Inc 有機el表示装置
KR20080002338A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 유기 전계발광 표시장치와 그의 제조 방법
KR101430623B1 (ko) * 2007-01-11 2014-08-14 삼성디스플레이 주식회사 액정표시장치
FR2913818B1 (fr) * 2007-03-16 2009-04-17 Thales Sa Matrice active d'un ecran electroluminescent organique
KR20090126892A (ko) * 2008-06-05 2009-12-09 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR101589974B1 (ko) * 2009-05-06 2016-02-01 삼성디스플레이 주식회사 액정 표시 장치
KR101761276B1 (ko) * 2010-01-08 2017-07-26 삼성디스플레이 주식회사 액정 표시 장치 및 이의 리페어 방법
KR101949384B1 (ko) * 2011-09-05 2019-02-18 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2013120321A (ja) * 2011-12-08 2013-06-17 Sony Corp 表示装置および電子機器
KR102092557B1 (ko) * 2012-12-12 2020-03-24 엘지디스플레이 주식회사 유기 발광 장치 및 유기 발광 장치 제조 방법
CN103728801A (zh) * 2013-12-27 2014-04-16 深圳市华星光电技术有限公司 像素结构及具有该像素结构的液晶显示面板
CN103676387B (zh) * 2013-12-30 2015-12-09 京东方科技集团股份有限公司 一种阵列基板及显示装置
KR102142481B1 (ko) * 2013-12-30 2020-08-07 엘지디스플레이 주식회사 유기전계 발광소자
CN110265431B (zh) * 2014-04-23 2022-12-16 乐金显示有限公司 有机发光显示设备
KR101763462B1 (ko) * 2014-04-23 2017-08-03 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102265524B1 (ko) * 2014-06-27 2021-06-18 엘지디스플레이 주식회사 표시장치
KR102184904B1 (ko) * 2014-08-28 2020-12-02 엘지디스플레이 주식회사 유기발광표시패널 및 표시장치
JP2016075868A (ja) * 2014-10-09 2016-05-12 Nltテクノロジー株式会社 画素アレイ及び電気光学装置並びに電気機器並びに画素レンダリング方法
CN105068349A (zh) * 2015-09-16 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法
KR102465354B1 (ko) * 2015-11-11 2022-11-11 엘지디스플레이 주식회사 유기 발광 표시장치와 그 구동 방법
KR20170080459A (ko) * 2015-12-30 2017-07-10 엘지디스플레이 주식회사 유기발광다이오드표시장치
TWI574245B (zh) * 2016-03-10 2017-03-11 友達光電股份有限公司 顯示器及其畫素結構
TWI574093B (zh) * 2016-07-04 2017-03-11 友達光電股份有限公司 畫素單元及顯示面板
KR102556581B1 (ko) * 2017-11-28 2023-07-19 삼성디스플레이 주식회사 유기 발광 표시 장치

Also Published As

Publication number Publication date
KR20190055642A (ko) 2019-05-23
US20190148464A1 (en) 2019-05-16
US10910444B2 (en) 2021-02-02
CN109785783B (zh) 2022-06-07
CN109785783A (zh) 2019-05-21

Similar Documents

Publication Publication Date Title
US8754913B2 (en) Subpixel arrangement structure of display device
TWI623094B (zh) 顯示單元及電子裝置
US9524669B2 (en) Light-emitting element display device
KR101158873B1 (ko) 유기전계발광 표시장치
KR102513840B1 (ko) 표시패널
JP4688732B2 (ja) 有機電界発光素子及びその製造方法
TW201535341A (zh) 顯示裝置
US11751458B2 (en) Transparent display device having pixel capable of enhancing transparency
KR20160018936A (ko) 유기발광표시패널
KR102504235B1 (ko) 이형 표시장치
TWI802526B (zh) 顯示面板及顯示裝置以及包含其的行動終端
KR102584150B1 (ko) 박막트랜지스터 및 그를 포함하는 유기발광표시장치
KR102338038B1 (ko) 유기발광 표시장치 및 그 구동방법
KR20190076493A (ko) 표시장치
KR102551582B1 (ko) 유기발광표시장치
KR101550837B1 (ko) 유기전계 발광소자
KR102491261B1 (ko) 유기 발광 다이오드 디스플레이 장치
KR102536731B1 (ko) 유기발광표시장치
US20220206351A1 (en) Display device and driving method of the same
KR102659044B1 (ko) 유기발광 표시패널 및 이를 포함하는 유기발광 표시장치
KR20230023509A (ko) 발광표시장치 및 이의 제조방법
KR100712288B1 (ko) 화면 일부에 저휘도 화소들로 이루어진 이미지를 구비하는평판표시장치 및 그의 제조방법
KR20230103679A (ko) 디스플레이 장치 및 그 구동 방법
KR102222189B1 (ko) 표시패널 및 표시장치
CN116209309A (zh) 显示设备及其显示面板

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant