KR102467526B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102467526B1
KR102467526B1 KR1020150144777A KR20150144777A KR102467526B1 KR 102467526 B1 KR102467526 B1 KR 102467526B1 KR 1020150144777 A KR1020150144777 A KR 1020150144777A KR 20150144777 A KR20150144777 A KR 20150144777A KR 102467526 B1 KR102467526 B1 KR 102467526B1
Authority
KR
South Korea
Prior art keywords
clock signal
data
signal
scan
clock
Prior art date
Application number
KR1020150144777A
Other languages
English (en)
Other versions
KR20170045431A (ko
Inventor
김민우
김동인
고성현
최온식
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150144777A priority Critical patent/KR102467526B1/ko
Priority to US15/249,095 priority patent/US9997126B2/en
Publication of KR20170045431A publication Critical patent/KR20170045431A/ko
Priority to KR1020220149892A priority patent/KR102587225B1/ko
Application granted granted Critical
Publication of KR102467526B1 publication Critical patent/KR102467526B1/ko
Priority to KR1020230132093A priority patent/KR20230147023A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0245Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Abstract

본 발명은 표시 장치에 관한 것이다. 본 발명의 실시예는 외부로부터 영상 데이터 신호 및 클럭 신호를 수신하여, 주사 클럭 신호 및 데이터 클럭 신호를 생성하는 타이밍 제어부, 상기 주사 클럭 신호를 제공받는 주사 구동부 및 상기 데이터 클럭 신호를 제공받는 데이터 구동부를 포함하며, 상기 데이터 클럭 신호는, 각각 서로 다른 주파수 값을 갖는 제1 클럭 신호 내지 제n 클럭 신호 - 상기 n은 2 이상의 자연수 - 로부터 생성됨에 따라, 각각 서로 다른 주파수 값을 갖는 제1 데이터 클럭 신호 내지 제n 데이터 클럭 신호를 포함하며, 상기 타이밍 제어부는, 기 설정된 프레임 수가 경과할 때마다 상기 제1 데이터 클럭 신호 내지 상기 제n 데이터 클럭 신호 중 어느 하나의 데이터 클럭 신호로부터 다른 데이터 클럭 신호로 변경하여 상기 데이터 구동부로 전송하는 표시 장치를 제공할 수 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
근래에 디지털 가전기기 시장의 성장과 개인용 컴퓨터 및 개인 휴대 통신 단말기의 지속적인 보급 증가로 인하여, 이러한 기기들의 최종 출력 장치 중 하나인 디스플레이 장치들의 경량화와 저전력화가 요구되고, 이러한 요구들을 구현하기 위한 기술들이 지속적으로 제안되고 있다. 그에 따라 종래의 CRT(Cathode Ray Tube)를 대체하는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), OLED(Organic Electro-Luminescence Display) 등과 같은 평판 디스플레이 장치들이 개발되어 보급되고 있다.
이러한 평판 디스플레이 장치들은, 수신된 화상 데이터를 디스플레이 하는데 사용되는 패널을 구동하기 위해 화상 데이터를 처리하고 타이밍 제어 신호를 생성하는 타이밍 컨트롤러(Timing Controller)와, 이러한 타이밍 컨트롤러에서 전송되는 화상 데이터와 타이밍 제어 신호를 사용하여 패널을 구동하는 패널 구동부를 포함한다.
특히, 근래에는 전자기파 간섭(EMI)을 적게 유발하면서도 고속으로 데이터를 전송할 수 있는 방식의 이용이 증가하고 있다.
본 발명의 실시예는 RF 노이즈에 대응하는 주파수 성분을 분산시켜 평균 RF 노이즈 레벨을 낮추는 표시 장치를 제공하기 위한 것이다.
또한, 본 발명의 실시예는, 요구되는 RF 노이즈 규격을 만족시키기 위한 불필요한 데이터 전송을 방지하여 소비 전류 증가를 억제하는 표시 장치를 제공하기 위한 것이다.
본 발명의 실시예에 의한 표시 장치는, 외부로부터 영상 데이터 신호 및 클럭 신호를 수신하여, 주사 클럭 신호 및 데이터 클럭 신호를 생성하는 타이밍 제어부, 상기 주사 클럭 신호를 제공받는 주사 구동부 및 상기 데이터 클럭 신호를 제공받는 데이터 구동부를 포함하며, 상기 데이터 클럭 신호는, 각각 서로 다른 주파수 값을 갖는 제1 클럭 신호 내지 제n 클럭 신호 - 상기 n은 2 이상의 자연수 - 로부터 생성됨에 따라, 각각 서로 다른 주파수 값을 갖는 제1 데이터 클럭 신호 내지 제n 데이터 클럭 신호를 포함하며, 상기 타이밍 제어부는, 기 설정된 프레임 수가 경과할 때마다 상기 제1 데이터 클럭 신호 내지 상기 제n 데이터 클럭 신호 중 어느 하나의 데이터 클럭 신호로부터 다른 데이터 클럭 신호로 변경하여 상기 데이터 구동부로 전송할 수 있다.
또한, 1 프레임은 상기 1 프레임 내에서 하나의 주사선과 다음 주사선 사이에 유효 영상 데이터가 전송되지 않는 구간인 수평 블랭크 구간과, 상기 1 프레임에서 다른 프레임으로 전환될 때 상기 유효 영상 데이터 신호가 전송되지 않는 구간인 수직 블랭크 구간을 포함하며, 상기 타이밍 제어부는, 상기 수직 블랭크 구간에서 상기 데이터 클럭 신호를 변경시킬 수 있다.
또한, 상기 타이밍 제어부는 클럭 훈련 데이터를 생성하며, 상기 변경시킬 데이터 클럭 신호가 제i 클럭 신호 - 상기 i는 1 이상 n 이하의 자연수 중 어느 하나 - 로부터 생성된 경우, 상기 제i 클럭 신호를 상기 클럭 훈련 데이터에 임베딩(embedding)하여 상기 수직 블랭크 구간에 전송하는 것을 특징으로 할 수 있다.
또한, 상기 제i 데이터 클럭 신호는 상기 영상 데이터 신호에 상기 제i 클럭 신호를 임베딩하여 생성된 것을 특징으로 할 수 있다.
또한, 상기 데이터 구동부로 상기 제i 데이터 클럭 신호가 공급된 후 상기 기 설정된 프레임 수가 경과한 경우, 상기 타이밍 제어부는 상기 데이터 구동부로 제i+1 데이터 클럭 신호를 전송하되, 상기 i가 상기 n과 동일한 경우에는 상기 제1 데이터 클럭 신호를 전송하는 것을 특징으로 할 수 있다.
또한, 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각을 k 배 - 상기 k 는 2 이상의 자연수 - 의 비율로 체배한 후 이를 하나의 주파수 영역(frequency domain) 내에 주파수 함수로서 표시하되, 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분이 소정의 대역폭을 갖는 스프레드 스펙트럼(spread spectrum)으로 표시할 때, 상기 타이밍 제어부는 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분이 서로 중첩되지 않도록 상기 제1 클럭 신호 내지 상기 제n 클럭 신호를 생성하는 것을 특징으로 할 수 있다.
또한, 상기 제1 클럭 신호의 주파수 값과 제2 클럭 신호의 주파수 값의 차이 값에 상기 k 배를 한 값은 상기 소정의 대역폭의 값 이상인 것을 특징으로 할 수 있다.
또한, 상기 제i 클럭 신호의 주파수 값과 제i+1 클럭 신호의 주파수 값의 차이는 상기 i 값이 변경되더라도 일정한 것을 특징으로 할 수 있다.
또한, 상기 데이터 구동부로 상기 제i 데이터 클럭 신호가 공급된 후 상기 기 설정된 프레임 수가 경과한 경우, 상기 타이밍 제어부는 상기 데이터 구동부로 제i+1 데이터 클럭 신호를 전송하되, 상기 i가 상기 n과 동일한 경우에는 상기 제n-1 데이터 클럭 신호를 전송하는 것을 특징으로 할 수 있다.
또한, 상기 i가 상기 n과 동일하게 되어 상기 제i 데이터 클럭 신호로서 상기 제n-1 데이터 클럭 신호를 전송한 경우, 그 이후 상기 타이밍 제어부는 상기 i 값이 1이 될 때까지 순차적으로 감소하도록, 상기 데이터 클럭 신호를 전송하는 것을 특징으로 할 수 있다.
본 발명의 다른 실시예에 의한 표시 장치는, 주사선들 및 데이터선들과 연결되는 다수의 화소들을 포함하는 표시 패널, 외부로부터 영상 데이터 신호 및 클럭 신호를 수신하여, 주사 클럭 신호 및 데이터 클럭 신호를 생성하여 전송하는 타이밍 제어부, 상기 주사 클럭 신호를 참조로 주사 신호를 생성하여 상기 주사선들로 공급하는 주사 구동부 및 상기 데이터 클럭 신호를 참조로 데이터 신호를 생성하여 상기 데이터선들로 공급하는 데이터 공급부를 포함하고, 상기 데이터 클럭 신호는, 각각 서로 다른 주파수 값을 갖는 제1 클럭 신호 내지 제n 클럭 신호 - 상기 n은 2 이상의 자연수 - 로부터 생성됨에 따라, 각각 서로 다른 주파수 값을 갖는 제1 데이터 클럭 신호 내지 제n 데이터 클럭 신호를 포함하며, 상기 타이밍 제어부는, 기 설정된 프레임 수가 경과할 때마다 상기 데이터 구동부로 전송하는 데이터 클럭 신호를 변경시킬 수 있다.
또한, 1 프레임은, 상기 1 프레임 내에서 상기 주사선들 중 어느 하나의 주사선과 다음 주사선 사이에 유효 영상 데이터가 전송되지 않는 구간인 수평 블랭크 구간과, 상기 1 프레임에서 다른 프레임으로 전환될 때 상기 유효 영상 데이터 신호가 전송되지 않는 구간인 수직 블랭크 구간을 포함하며, 상기 타이밍 제어부는, 상기 수직 블랭크 구간에서 상기 데이터 클럭 신호를 변경시킬 수 있다.
또한, 상기 타이밍 제어부는 클럭 훈련 데이터를 생성하며, 상기 변경시킬 데이터 클럭 신호가 제i 클럭 신호 - 상기 i는 1 이상 n 이하의 자연수 중 어느 하나 - 로부터 생성된 경우, 상기 제i 클럭 신호를 상기 클럭 훈련 데이터에 임베딩(embedding)하여 상기 수직 블랭크 구간에 전송하는 것을 특징으로 할 수 있다.
또한, 상기 데이터 구동부는 상기 수직 블랭크 구간에 이전 프레임에 전송된 데이터 클럭 신호와 다른 주파수 값을 갖는 데이터 클럭 신호가 입력되어 언락(unlock) 상태가 된 경우, 상기 수직 블랭크 구간 동안 락(lock) 상태로 회복하는 것을 특징으로 할 수 있다.
본 발명의 실시예에 따르면, 표시 패널의 구동을 위하여 서로 상이한 주파수 값을 갖는 클럭 신호를 복수 개 사용함으로써, RF 노이즈에 대응하는 주파수 성분을 분산시켜 평균 RF 노이즈 레벨을 낮출 수 있다.
또한, 본 발명의 실시예에 따르면, 요구되는 RF 노이즈 규격을 만족시키기 위하여 불필요한 데이터 전송을 방지할 수 있으므로, 즉 데이터 레이트(data rate) 증가를 방지할 수 있으므로 소비 전류가 증가하는 것을 억제할 수 있다.
도 1은 본 발명의 실시예에 의한 표시 장치를 개략적으로 나타내는 블록도이다.
도 2는 평균 RF 노이즈를 측정하는 방법을 설명하기 위한 도면이다.
도 3은 본 발명의 실시예에 대한 RF 노이즈를 나타내는 그래프이다.
도 4는 표 2의 일부를 주파수 도메인으로 나타낸 그래프이다.
도 5는 표 3의 일부를 주파수 도메인으로 나타낸 그래프이다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 본 발명과 관계없는 부분은 본 발명의 설명을 명확하게 하기 위하여 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이하, 본 발명의 실시예들과 관련된 도면들을 참고하여, 본 발명의 실시예에 대해 설명하도록 한다.
도 1은 본 발명의 실시예에 의한 표시 장치를 개략적으로 나타내는 블록도이다.
도 1을 참조하면, 본 발명의 실시예에 의한 표시 장치(1)는 다수의 화소들(미도시됨)을 포함하는 화소부(100), 주사 구동부(110), 데이터 구동부(120) 및 타이밍 제어부(130)를 포함할 수 있다.
또한, 본 발명의 실시예에 의한 표시 장치(1)는 주사 구동부(110)와 화소들 사이에 연결되는 주사선들(S)과, 데이터 구동부(120)와 화소들 사이에 연결되는 데이터선들(D)을 더 포함할 수 있다.
화소부(100)는 표시 패널의 유효 표시부를 의미할 수 있다. 표시 패널은 박막트랜지스터(Thin Film Transistor: 이하 "TFT"라 함) 기판과 컬러필터 기판을 포함할 수 있다.
TFT 기판과 컬러필터 기판 사이에는 액정층이 형성되고, TFT 기판 상에는 데이터선(D)들 및 주사선(S)들이 형성되고, 주사선(S)들 및 데이터선(D)들에 의하여 구획된 영역에는 복수의 화소들이 배치될 수 있다
화소들 각각에 포함되는 TFT는 주사선(S)으로부터의 주사신호에 응답하여 데이터선(D)을 경유하여 공급되는 데이터 신호의 전압을 액정 커패시터(TFT 기판에 형성되는 화소 전극(미도시)과 공통 전극 사이의 액정을 등가적으로 표현한 것)에 전달할 수 있다.
이를 위하여 TFT의 게이트 전극은 주사선(S)에 접속되고, 제1 전극은 데이터선(D)에 접속될 수 있다. 그리고, TFT의 제 2전극은 액정 커패시터 및 스토리지 커패시터(Storage Capacitor)에 접속될 수 있다. 여기서, 스토리지 커패시터는 화소 전극에 전달된 데이터 신호의 전압을 다음 데이터 신호가 공급될 때까지 일정시간 유지할 수 있다.
한편, 제1 전극은 TFT의 소스 전극 및 드레인 전극 중 어느 하나일 수 있으며, 제2 전극은 제1 전극과 다른 전극일 수 있다.
일례로, 제1 전극이 소스 전극으로 설정되는 경우, 제2 전극은 드레인 전극으로 설정될 수 있다.
한편, 도 1에서는 설명의 편의를 위하여 표시 장치가 액정 표시 장치인 것으로 가정하여 설명하지만 이에 한정되는 것은 아니다.
다음으로, 데이터 구동부(120)는 타이밍 제어부(130)로부터 제공 받은 데이터 시작 신호(STH) 및 데이터 클럭 신호(CLK3)에 응답하여 데이터 신호를 생성하고, 이를 데이터선들(D)로 공급할 수 있다.
데이터 구동부(120)는 타이밍 제어부(130)로부터 획득한 데이터 클럭 신호(CLK3)가 임베딩된 영상 데이터(RBG)로부터 데이터 클럭 신호(CLK3)를 복원할 수 있으며, 이를 위하여 지연 동기 루프(DLL: Delay Locked Loop) 또는 위상 동기 루프(PLL: Phase Locked Loop)를 이용할 수 있다.
다음으로, 주사 구동부(110)는 타이밍 제어부(130)로부터 제공되는 주사 시작 신호(STV), 주사 클럭 신호(CLK1)에 응답하여 주사 신호를 생성하고, 주사 신호를 주사선들(S)으로 출력할 수 있다.
예를 들어, 주사 구동부(110)는 주사선(S)들로 주사 신호를 순차적으로 공급할 수 있다. 주사선(S)들로 주사 신호가 순차적으로 공급되면 화소들이 수평라인 단위로 선택되고, 주사 신호에 의하여 선택된 화소들은 데이터 신호를 공급받을 수 있다.
이와 같은 주사 구동부(110)는 ASG(Armophouse silicon gate driver)의 형태로 표시 패널에 실장될 수 있다.
또한, 주사 구동부(110)는 화소부(100)를 사이에 두고 표시 패널의 양측에 실장될 수도 있다.
타이밍 제어부(130)는 외부로부터 영상 데이터(RBG) 및 제어 신호(CON)를 수신할 수 있다.
제어 신호(CON)는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 클럭 신호(CLK) 등을 포함할 수 있다.
타이밍 제어부(130)는 수평 동기 신호(Hsync)를 이용하여 데이터 시작 신호(STH)를 생성한 후 데이터 시작 신호(STH)를 데이터 구동부(120)로 출력할 수 있다.
또한, 타이밍 제어부(150)는 수직 동기 신호(Vsync)를 이용하여 주사 시작 신호(STV)를 생성한 후, 주사 시작 신호(STV)를 주사 구동부(110)로 출력할 수 있다.
또한, 타이밍 제어부(130)는 클럭 신호(CLK)를 이용하여 주사 클럭 신호(CLK1) 및 데이터 클럭 신호(CLK3)를 생성할 수 있다.
이를 위하여, 타이밍 제어부(130)는 클럭 신호(CLK)에 따라 지연 동기 루프(DLL: Delay Locked Loop) 또는 위상 동기 루프(PLL: Phase Locked Loop)를 이용하여 클럭 신호들을 생성할 수 있다.
특히, 타이밍 제어부(130)는 영상 데이터 신호(RBG)에 외부로부터 입력 받은 제어 신호(CON)로부터 생성된 데이터 클럭 신호(CLK3)를 임베딩한 통합 신호를 데이터 구동부(120)에 제공할 수 있다.
또한, 타이밍 제어부(130)는 데이터 구동부(120)에서 클럭 신호(CLK3)가 임베딩된 영상 데이터 신호(RBG)로부터 클럭 신호(CLK3)를 원활하게 복원할 수 있도록, 데이터 구동부(120)로 영상 데이터 신호(RBG)를 전송하기 전에 클럭 훈련 데이터를 전송할 수 있다. 이 경우, 클럭 훈련 데이터 또한 소정의 클럭 신호가 임베딩된 것일 수 있다.
본 명세서에서 RF(Radio Frequency) 노이즈는 안테나로부터 획득한 신호에 있어서, 주파수 도메인 상에 나타나는 주파수 성분을 측정한 것일 수 있다.
또한, 기 설정된 시간(가령, 100ms) 동안 측정된 RF 노이즈 값을 제1회 노이즈 값이라 할 때, 기 설정된 횟수만큼(예를 들어, 100회) 측정한 후 이들의 평균 값을 나타내는 것일 수 있다. 이하에서 도 2를 참조로 하여 구체적으로 설명하도록 한다.
도 2는 RF 노이즈를 측정하는 방법을 설명하기 위한 도면이다.
도 2에 도시된 그래프들은 x 축이 주파수(Hz), y 축이 파워(dBm)인 주파수 도메인일 수 있다.
도 2의 (a)는 제1회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프, (b)는 제2회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프, (c)는 제3회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프, (d)는 제4회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프, (e)는 제5회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프일 수 있다.
한편, RF 노이즈는 측정 시마다 항상 발생되는 것이 아닐 수 있으며, 따라서 제2회 및 제4회에서는 노이즈 성분이 측정되지 않은 것으로 가정한다.
도 2의 (a) 내지 (e)와 같은 RF 노이즈 측정을 100회 수행한 후 이들의 평균 값을 산출한 경우, 즉 평균 RF 노이즈 레벨은 도 2의 (f)와 같이 표현될 수 있다.
종래에는 데이터 구동부(120)에 전달되는 클럭 신호의 주파수 값이 동일하므로, 도 2에 도시된 바와 같이 각각의 그래프 상에 도시된 노이즈 성분은 x 축의 같은 위치(예를 들어, f1, f1+Δf, f1+2Δf, f1+3Δf)에 생성될 수 있다. 즉, RF 노이즈에 대응하는 주파수 성분이 분산되지 않아 평균 RF 노이즈의 레벨을 낮추는데 한계가 있다.
본 발명의 실시예에 따르면, 타이밍 제어부(130)는 제1 클럭 신호 내지 제n 클럭 신호(n은 2이상의 자연수)를 생성하기 위한 클럭 생성부(미도시됨)를 구비할 수 있다.
이 때, 제1 클럭 신호 내지 제n 클럭 신호 각각은 서로 다른 주파수 값을 가질 수 있다.
제1 클럭 신호 내지 제n 클럭 신호 각각은 데이터 구동부(120)로 입력되되, 기 설정된 프레임 수가 경과할 때마다 다른 클럭 신호가 입력될 수 있다.
한편, 본 명세서에서는 설명의 편의를 위하여 영상 데이터 신호(RBG)에 제1 클럭 신호 내지 제n 클럭 신호에 대응하는 데이터 클럭 신호가 임베딩된 신호가 데이터 구동부(120)에 공급되는 것, 클럭 훈련 데이터에 제1 클럭 신호 내지 제n 클럭 신호가 임베딩된 신호가 데이터 구동부(120)에 공급되는 것, 마지막으로 제1 클럭 신호 내지 제n 클럭 신호가 데이터 구동부(120)에 공급되는 것 모두 데이터 구동부(120)에 클럭 신호가 공급되는 것과 동일 범주 내의 표현인 것으로 본다.
본 발명에 의할 경우, 예를 들어 기 설정된 프레임 수가 4 프레임이라 할 때, 제1 클럭 신호가 공급된 후 4 프레임 수가 경과하면 제2 클럭 신호가 공급되고, 제2 클럭 신호가 공급된 후 4 프레임 수가 경과하면 제3 클럭 신호가 공급될 수 있다.
이때, 클럭 생성부에 의하여 생성된 클럭 신호가 총 3개인 경우 제3 클럭 신호가 공급된 후 4 프레임 수가 경과하면 다시 제1 클럭 신호가 공급되며, 이 과정이 계속 반복될 수 있다.
즉, 제1 클럭 신호, 제2 클럭 신호, 제3 클럭 신호, 제1 클럭 신호, 제2 클럭 신호, 제3 클럭 신호의 순서로 반복하여 공급될 수 있다.
이와 달리 본 발명의 다른 실시예에 의할 경우, 클럭 생성부에 의하여 생성된 클럭 신호가 총 3개인 경우 제3 클럭 신호가 공급된 후 4 프레임 수가 경과하면 제2 클럭 신호가 공급될 수도 있다.
즉, 제1 클럭 신호, 제2 클럭 신호, 제3 클럭 신호, 제2 클럭 신호, 제1 클럭 신호, 제2 클럭 신호, 제3 클럭 신호, 제2 클럭 신호의 순서로 반복하여 공급될 수도 있다.
한편, 제1 클럭 신호 내지 제n 클럭 신호는 영상 데이터 신호(RBG) 또는 클럭 훈련 데이터 중 적어도 어느 하나에 임베딩 되어 데이터 구동부(120)로 공급될 수 있다.
도 3은 본 발명의 실시예에 따라 서로 다른 클럭 신호가 데이터 구동부에 입력된 경우 발생된 RF 노이즈를 예시적으로 나타내는 그래프이다.
도 3에 도시된 그래프들은 x 축이 주파수(Hz), y 축이 파워(dBm)인 주파수 도메인일 수 있다.
도 3을 참조하면, 도 3의 (a)는 제1회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프이며, (b)는 제2회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프이고, (a)와 (b)는 특히 fa 주파수 값을 갖는 제1 클럭 신호가 공급되는 동안 측정된 것일 수 있다.
또한, (c)는 제3회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프이며, (d)는 제4회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프이고, 특히 (c)와 (d)는 fb 주파수 값을 갖는 제2 클럭 신호가 공급되는 동안 측정된 것일 수 있다.
또한, (e)는 제5회 RF 노이즈 측정 결과로서 RF 노이즈에 대응하는 주파수 성분을 나타내는 그래프이며, 특히 fc 주파수 값을 갖는 제3 클럭 신호가 공급되는 동안 측정된 것일 수 있다.
한편, RF 노이즈는 측정 시마다 항상 발생되는 것이 아닐 수 있으며, 따라서 제2회 및 제4회에서는 노이즈 성분이 측정되지 않은 것으로 가정한다.
이와 같은 RF 노이즈 측정을 예를 들어, 100회 반복한 후 이들의 평균 값을 산출하는 경우, 도 3의 (f)와 같은 그래프를 획득할 수 있다.
이 경우, 클럭 신호는 상술한 바와 같이 제1 내지 제3 클럭 신호가 순차적으로 번갈아 공급된 것일 수 있다.
즉, 본 발명에 의할 경우, 도 3에 도시된 바와 같이 RF 노이즈에 대응하는 주파수 성분이 주파수 도메인의 x축 내에서 서로 분산되므로 평균 RF 노이즈의 레벨을 낮추는 효과를 나타낼 수 있다.
도 2의 (f)와 도 3의 (f)를 통해 평균 RF 노이즈 레벨을 비교해보면, 기 설정된 프레임 수마다 공급되는 클럭 신호(서로 다른 주파수 값을 갖는 클럭 신호)가 변경되도록 하는 경우, 약 33%로 평균 RF 노이즈 레벨을 낮출 수 있다.
본 발명에 의할 경우, 생성되는 클럭 신호의 종류가 많을 수록, 즉 n 값이 클수록 평균 RF 노이즈 레벨을 낮출 수 있다.
예를 들어, 도 2 및 도 3을 참조로 설명한 바와 같이, 100회 측정한 RF 노이즈 값에 대한 평균 RF 노이즈 레벨을 산출하며, RF 노이즈 데이터 개더링(gathering) 2회 당 1회에는 RF 노이즈가 획득되지 않는 것으로 가정할 때, 아래 [표 1]을 획득할 수 있다.
아래의 [표 1]을 참조하면, 데이터 구동부(120)로 공급되는 클럭 신호의 개수가 많아질수록 평균 RF 노이즈 레벨이 낮아지며, 클럭 신호의 주파수 값이 변경되지 않은 채로 클럭 신호가 공급되는 경우의 평균 RF 노이즈 레벨을 100%이라 할 때, 서로 다른 10 개 이상의 주파수 값을 갖는 10 개 이상의 클럭 신호가 공급되면, 평균 RF 노이즈 레벨을 90% 이상 낮출 수 있다.
클럭 신호의 개수 평균 RF 노이즈 레벨
1개 100%
2개 50%
3개 33%
4개 25%
5개 20%
6개 17%
7개 14%
8개 13%
9개 11%
10개 10%
11개 9%
12개 8%
13개 8%
14개 7%
15개 7%
다음으로, n 개의 클럭 신호가 생성된 경우, 제i-1 클럭 신호와 제i 클럭 신호의 주파수 값의 차이는 a 일 수 있다(i는 2 이상 n 이하의 자연수).
예를 들어, 제1 클럭 신호의 주파수 값과 제2 클럭 신호의 주파수 값의 차이가 a 인 경우, 제2 클럭 신호의 주파수 값과 제3 클럭 신호의 주파수 값의 차이 또한 a 일 수 있다.
제i-1 클럭 신호와 제i 클럭 신호의 주파수 값의 차이가 클수록, 즉 a 값이 클수록 평균 RF 노이즈 레벨이 감소할 수 있다.
이하에서는 [표 2] 및 [표 3]의 비교를 통해 상기 효과에 대하여 구체적으로 살펴보도록 한다.
도 4는 [표 2]의 일부를 주파수 도메인으로 나타낸 그래프이며, 도 5는 [표 3]의 일부를 주파수 도메인으로 나타낸 그래프이다.
[표 2]는 제1 클럭 신호의 주파수 값이 60MHz이고, 제2 클럭 신호의 주파수 값이 60.2Mhz이며, 따라서 제1 클럭 신호와 제2 클럭 신호의 주파수 값의 차이가 0.2MHz인 경우를 나타내는 것이다.
도 4는 [표 2] 중 주파수 체배 비율 13 내지 16에 대응되는 주파수 성분을 주파수 도메인 상에 나타낸 것이다. 한편, 주파수 체배 비율 13 내지 16에 따른 주파수 대역은, 소정의 크리티컬(critical) WWAN(무선 광역 통신망; wireless wide area network) 이슈 대역일 수 있다.
특히, 도 4에는 주파수 체배 비율 13 내지 16에 대응되는 주파수 성분의 내로우 밴드 시그널(narrow band signal)과, 이를 변조(modulation)한 브로드 밴드 시그널(broad band signal; 또는 스프레드 스펙트럼(spread spectrum)이라고도 함)이 함께 도시되었다.
주파수 체배 비율 임베디드 클럭 신호 기준
제1 임베디드
클럭 신호 A(MHz)
제2 임베디드
클럭 신호 B(MHz)
B-A(MHz)
1 60 60.2 0.2
13 780 782.6 2.6
14 840 842.8 2.8
15 900 903.0 3.0
16 960 963.2 3.2
17 1020 1023.4 3.4
도 4에 도시된 바와 같이, 제1 클럭 신호 및 제2 클럭 신호 각각을 k 배(도 4에서는 13배 내지 16배)의 비율로 체배한 후 이를 하나의 주파수 영역(frequency domain) 내에 주파수 함수로서 표시하되, 제1 클럭 신호 및 제2 클럭 신호 각각에 대응되는 주파수 성분이 소정의 대역폭을 갖는 스프레드 스펙트럼(spread spectrum)인 것으로 표시할 때, 제1 클럭 신호 및 제2 클럭 신호 각각에 대응되는 주파수 성분이 서로 중첩되지 않도록 제1 클럭 신호 및 제2 클럭 신호가 생성될 수 있다.
즉, 제1 클럭 신호의 주파수 값과 제2 클럭 신호의 주파수 값의 차이 값에 k 배, 즉 13배를 한 값(상기 [표 2]에서는 2.6)이 각 주파수 성분에 대응하는 스프레드 스펙트럼의 대역폭보다 큰 경우, 각각의 주파수 성분은 서로 중첩되지 않을 수 있다.
[표 3]은 제1 클럭 신호의 주파수 값이 60MHz이고, 제2 클럭 신호의 주파수 값이 60.3Mhz이며, 따라서 제1 클럭 신호와 제2 클럭 신호의 주파수 값의 차이가 0.3MHz인 경우를 나타내는 것이다.
도 5는 도 4와 마찬가지로, [표 3] 중 주파수 체배 비율 13 내지 16에 대응되는 주파수 성분을 주파수 도메인 상에 나타낸 것이다.
특히, 도 5에는 주파수 체배 비율 13 내지 16에 대응되는 주파수 성분의 내로우 밴드 시그널(narrow band signal)과, 이를 변조(modulation)한 브로드 밴드 시그널(broad band signal)이 함께 도시되었다.
주파수 체배 배율 임베디드 클럭 신호
제1 임베디드
클럭 신호 A(MHz)
제2 임베디드
클럭 신호 B(MHz)
B-A(MHz)
1 60 60.3 0.3
13 780 783.9 3.9
14 840 844.2 4.2
15 900 904.5 4.5
16 960 964.8 4.8
17 1020 1025.1 5.1
도 4 및 도 5를 참조하면, (B-A) 값이 클수록, 주파수 도메인 상에서 각 주파수 성분의 중심 주파수 간 거리가 멀어진다.
따라서, 변조된 브로드 밴드 시그널의 대역폭이 넓더라도 각 주파수 성분의 브로드 밴드 시그널이 서로 중첩될 확률이 낮아질 수 있으며, 브로드 밴드 시그널이 서로 중첩되더라도 (B-A) 값이 클수록 중첩되는 면적이 작아질 수 있다. 이에 따라, (B-A) 값이 클수록 평균 RF 노이즈 레벨을 낮출 수 있다.
다음으로, 제i-1 클럭 신호가 공급되던 중 기 설정된 프레임 수가 경과하여 공급되는 클럭 신호가 제i 클럭 신호로 변경되는 경우, 변경된 제i 클럭 신호는 소정 프레임의 수직 블랭크 구간(vertical blank)에 공급될 수 있다.
1 프레임 중 유효 영상 데이터가 전송되지 않는 구간은 수직 블랭크 구간과 수평 블랭크(Horizontal blank) 구간으로 나뉘어질 수 있다.
구체적으로, 수직 블랭크 구간은 영상 데이터 전송 시 프레임이 전환되는 부분에서 유효 영상 데이터가 전송되지 않는 구간을 의미하고, 수평 블랭크 구간은 영상 데이터 전송 시 1 프레임 내에서 하나의 주사선과 그 다음 주사선 사이에 유효 영상 데이터가 전송되지 않는 구간을 의미할 수 있다.
각각의 구간은 수직동기신호(Vsync) 또는 수평동기신호(Hsync)에 대응하여 개시될 수 있다.
데이터 구동부(120)로 입력되는 클럭 신호가 변경되는 경우, 즉 클럭 신호의 주파수 값이 변경되는 경우, 데이터 구동부(120)의 수신부(미도시됨)가 변경된 클럭 신호를 클럭 신호로서 인지하지 못하여 화면 표시 에러가 발생할 수 있다.
구체적으로, 클럭 신호의 주파수 값이 변경됨에 따라 데이터 구동부(120)의 수신부가 락(Lock) 상태에서 언락(Unlock) 상태가 되어, 타이밍 제어부(130)의 송신부(미도시됨)와 데이터 구동부(120)의 수신부 사이의 락 상태가 풀리는 문제점이 발생할 수 있다.
본 발명에 의할 경우, 유효 화상 데이터가 공급되는 액티브(Active) 구간의 주파수 값을 변경하기 이전에, 수직 블랭크 구간에 공급되는 클럭 훈련 데이터에 임베딩되는 클럭 신호의 주파수를 먼저 변경함으로써, 데이터 구동부(120)의 수신부의 락(Lock) 상태가 풀리더라도 수직 블랭크 구간 내에서 락 상태를 회복할 수 있다. 따라서, 화면 표시 에러를 방지할 수 있다.
이와 같이, 본 발명은 고정된 주파수 값을 갖는 클럭 신호를 사용하는 것이 아니라, 서로 상이한 주파수 값을 갖는 클럭 신호를 복수 개 사용함으로써, RF 노이즈에 대응하는 주파수 성분을 분산시켜 평균 RF 노이즈 레벨을 낮출 수 있다.
또한, 본 발명에 의할 경우, 요구되는 RF 노이즈 규격을 만족시키기 위하여 불필요한 데이터 전송을 방지할 수 있으므로, 즉 데이터 레이트(data rate) 증가를 방지할 수 있으므로 소비전류가 증가하는 것을 억제할 수 있다.
본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구의 범위에 의하여 나타내어지며, 특허청구의 범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
1: 표시 장치
100: 화소부
110: 주사 구동부
120: 데이터 구동부
130: 타이밍 제어부

Claims (14)

  1. 외부로부터 영상 데이터 신호 및 클럭 신호를 수신하여, 주사 클럭 신호 및 데이터 클럭 신호를 생성하는 타이밍 제어부;
    상기 주사 클럭 신호를 제공받는 주사 구동부; 및
    상기 데이터 클럭 신호를 제공받는 데이터 구동부; 를 포함하며,
    상기 데이터 클럭 신호는,
    각각 서로 다른 주파수 값을 갖는 제1 클럭 신호 내지 제n 클럭 신호 - 상기 n은 2 이상의 자연수 - 로부터 생성됨에 따라, 각각 서로 다른 주파수 값을 갖는 제1 데이터 클럭 신호 내지 제n 데이터 클럭 신호를 포함하며,
    상기 타이밍 제어부는,
    기 설정된 프레임 수가 경과할 때마다 상기 제1 데이터 클럭 신호 내지 상기 제n 데이터 클럭 신호 중 어느 하나의 데이터 클럭 신호로부터 다른 데이터 클럭 신호로 변경하여 상기 데이터 구동부로 전송하며,
    상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각을 k 배 - 상기 k 는 2 이상의 자연수 - 의 비율로 체배한 후 이를 하나의 주파수 영역(frequency domain) 내에 주파수 함수로서 표시하되, 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분을 소정의 대역폭을 갖는 스프레드 스펙트럼(spread spectrum)으로 표시할 때,
    상기 타이밍 제어부는 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분이 서로 중첩되지 않도록 상기 제1 클럭 신호 내지 상기 제n 클럭 신호를 생성하는 것을 특징으로 하는 표시 장치.
  2. 제1항에 있어서,
    1 프레임은, 상기 1 프레임 내에서 하나의 주사선과 다음 주사선 사이에 유효 영상 데이터가 전송되지 않는 구간인 수평 블랭크 구간과,
    상기 1 프레임에서 다른 프레임으로 전환될 때 상기 유효 영상 데이터 신호가 전송되지 않는 구간인 수직 블랭크 구간을 포함하며,
    상기 타이밍 제어부는, 상기 수직 블랭크 구간에서 상기 데이터 클럭 신호를 변경시키는 표시 장치.
  3. 제2항에 있어서,
    상기 타이밍 제어부는 클럭 훈련 데이터를 더 생성하며,
    변경시킬 제i 데이터 클럭 신호가 제i 클럭 신호 - 상기 i는 1 이상 n 이하의 자연수 중 어느 하나 - 로부터 생성된 경우, 상기 제i 클럭 신호를 상기 클럭 훈련 데이터에 임베딩(embedding)하여 상기 수직 블랭크 구간에 전송하는 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서,
    상기 제i 데이터 클럭 신호는 상기 영상 데이터 신호에 상기 제i 클럭 신호를 임베딩하여 생성된 것인 표시 장치.
  5. 제3항에 있어서,
    상기 데이터 구동부로 상기 제i 데이터 클럭 신호가 공급된 후 상기 기 설정된 프레임 수가 경과한 경우,
    상기 타이밍 제어부는 상기 데이터 구동부로 제i+1 데이터 클럭 신호를 전송하되, 상기 i가 상기 n과 동일한 경우에는 상기 i+1 데이터 클럭 신호로서 상기 제1 데이터 클럭 신호를 전송하는 것을 특징으로 하는 표시 장치.
  6. 삭제
  7. 제1항에 있어서,
    상기 제1 클럭 신호의 주파수 값과 제2 클럭 신호의 주파수 값의 차이 값에 상기 k 배를 한 값은, 상기 소정의 대역폭의 값 이상인 것을 특징으로 하는 표시 장치.
  8. 제3항에 있어서,
    상기 제i 클럭 신호의 주파수 값과 제i+1 클럭 신호의 주파수 값의 차이는 상기 i 값이 변경되더라도 일정한 것을 특징으로 하는 표시 장치.
  9. 제3항에 있어서,
    상기 데이터 구동부로 상기 제i 데이터 클럭 신호가 공급된 후 상기 기 설정된 프레임 수가 경과한 경우,
    상기 타이밍 제어부는 상기 데이터 구동부로 제i+1 데이터 클럭 신호를 전송하되, 상기 i가 상기 n과 동일한 경우에는 상기 제i+1 데이터 클럭 신호로서 제n-1 데이터 클럭 신호를 전송하는 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서,
    상기 i가 상기 n과 동일하게 되어 상기 제i 데이터 클럭 신호로서 상기 제n-1 데이터 클럭 신호를 전송한 경우, 그 이후 상기 타이밍 제어부는 상기 i 값이 1이 될 때까지 순차적으로 감소하도록, 상기 데이터 클럭 신호를 전송하는 것을 특징으로 하는 표시 장치.
  11. 주사선들 및 데이터선들과 연결되는 다수의 화소들을 포함하는 표시 패널;
    외부로부터 영상 데이터 신호 및 클럭 신호를 수신하여, 주사 클럭 신호 및 데이터 클럭 신호를 생성하여 전송하는 타이밍 제어부;
    상기 주사 클럭 신호를 참조로 주사 신호를 생성하여 상기 주사선들로 공급하는 주사 구동부; 및
    상기 데이터 클럭 신호를 참조로 데이터 신호를 생성하여 상기 데이터선들로 공급하는 데이터 구동부;를 포함하고,
    상기 데이터 클럭 신호는,
    각각 서로 다른 주파수 값을 갖는 제1 클럭 신호 내지 제n 클럭 신호 - 상기 n은 2 이상의 자연수 - 로부터 생성됨에 따라, 각각 서로 다른 주파수 값을 갖는 제1 데이터 클럭 신호 내지 제n 데이터 클럭 신호를 포함하며,
    상기 타이밍 제어부는,
    기 설정된 프레임 수가 경과할 때마다 상기 데이터 구동부로 전송하는 데이터 클럭 신호를 변경시키며,
    상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각을 k 배 - 상기 k 는 2 이상의 자연수 - 의 비율로 체배한 후 이를 하나의 주파수 영역(frequency domain) 내에 주파수 함수로서 표시하되, 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분을 소정의 대역폭을 갖는 스프레드 스펙트럼(spread spectrum)으로 표시할 때,
    상기 타이밍 제어부는 상기 제1 클럭 신호 내지 상기 제n 클럭 신호 각각에 대응되는 주파수 성분이 서로 중첩되지 않도록 상기 제1 클럭 신호 내지 상기 제n 클럭 신호를 생성하는 것을 특징으로 하는 표시 장치.
  12. 제11항에 있어서,
    1 프레임은, 상기 1 프레임 내에서 상기 주사선들 중 어느 하나의 주사선과 다음 주사선 사이에 유효 영상 데이터가 전송되지 않는 구간인 수평 블랭크 구간과,
    상기 1 프레임에서 다른 프레임으로 전환될 때 상기 유효 영상 데이터 신호가 전송되지 않는 구간인 수직 블랭크 구간을 포함하며,
    상기 타이밍 제어부는, 상기 수직 블랭크 구간에서 상기 데이터 클럭 신호를 변경시키는 표시 장치.
  13. 제12항에 있어서,
    상기 타이밍 제어부는 클럭 훈련 데이터를 생성하며,
    상기 변경시킬 데이터 클럭 신호가 제i 클럭 신호 - 상기 i는 1 이상 n 이하의 자연수 중 어느 하나 - 로부터 생성된 경우, 상기 제i 클럭 신호를 상기 클럭 훈련 데이터에 임베딩(embedding)하여 상기 수직 블랭크 구간에 전송하는 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서,
    상기 데이터 구동부는 상기 수직 블랭크 구간에 이전 프레임에 전송된 데이터 클럭 신호와 다른 주파수 값을 갖는 데이터 클럭 신호가 입력되어 언락(unlock) 상태가 된 경우, 상기 수직 블랭크 구간 동안 락(lock) 상태로 회복하는 것을 특징으로 하는 표시 장치.
KR1020150144777A 2015-10-16 2015-10-16 표시 장치 KR102467526B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020150144777A KR102467526B1 (ko) 2015-10-16 2015-10-16 표시 장치
US15/249,095 US9997126B2 (en) 2015-10-16 2016-08-26 Display device having improved electromagnetic interference characteristics
KR1020220149892A KR102587225B1 (ko) 2015-10-16 2022-11-10 표시 장치
KR1020230132093A KR20230147023A (ko) 2015-10-16 2023-10-04 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150144777A KR102467526B1 (ko) 2015-10-16 2015-10-16 표시 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020220149892A Division KR102587225B1 (ko) 2015-10-16 2022-11-10 표시 장치

Publications (2)

Publication Number Publication Date
KR20170045431A KR20170045431A (ko) 2017-04-27
KR102467526B1 true KR102467526B1 (ko) 2022-11-17

Family

ID=58523113

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020150144777A KR102467526B1 (ko) 2015-10-16 2015-10-16 표시 장치
KR1020220149892A KR102587225B1 (ko) 2015-10-16 2022-11-10 표시 장치
KR1020230132093A KR20230147023A (ko) 2015-10-16 2023-10-04 표시 장치

Family Applications After (2)

Application Number Title Priority Date Filing Date
KR1020220149892A KR102587225B1 (ko) 2015-10-16 2022-11-10 표시 장치
KR1020230132093A KR20230147023A (ko) 2015-10-16 2023-10-04 표시 장치

Country Status (2)

Country Link
US (1) US9997126B2 (ko)
KR (3) KR102467526B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10515592B2 (en) * 2017-10-23 2019-12-24 Samsung Electronics Co., Ltd. Display device and a method of driving a gate driver
CN109951198B (zh) * 2017-12-20 2022-06-07 三星电子株式会社 执行选择性噪声滤波的无线通信设备及操作该设备的方法
TWI733082B (zh) * 2018-01-30 2021-07-11 聯詠科技股份有限公司 驅動電路、時序控制器與其抗干擾方法
CN115440171A (zh) * 2021-06-04 2022-12-06 敦泰电子股份有限公司 显示驱动装置及方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004236019A (ja) 2003-01-30 2004-08-19 Agilent Technol Inc スキュー調整方法およびスキュー調整装置、ならびに、スキュー調整機能を備えたデータ伝送システム
KR101125975B1 (ko) 2008-01-16 2012-03-20 마이크론 테크놀로지, 인크. 데이터 버스 반전 장치, 시스템 및 방법
JP2014130354A (ja) * 2012-12-27 2014-07-10 Fitipower Integrated Technology Inc 表示装置及びその駆動方法並びにタイムスケジュール制御回路のデータの処理及び出力方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW491954B (en) * 1997-11-10 2002-06-21 Hitachi Device Eng Liquid crystal display device
WO2000021063A1 (fr) * 1998-10-06 2000-04-13 Canon Kabushiki Kaisha Procede de commande d'affichage d'image
TW556143B (en) * 2000-02-03 2003-10-01 Chi Mei Optoelectronics Corp Transmission method, device and liquid crystal display to reduce EMI intensity for liquid crystal display circuit
JP4034172B2 (ja) 2002-11-20 2008-01-16 Necエレクトロニクス株式会社 エンコーダ、デコーダおよびデータ転送装置
US7894564B2 (en) 2006-11-07 2011-02-22 Via Technologies, Inc. Phase modulation method for spread spectrum clock generator
KR101475459B1 (ko) * 2008-01-09 2014-12-23 삼성디스플레이 주식회사 타이밍 컨트롤러, 이를 이용한 데이터 처리방법 및 이를갖는 표시장치
KR101528761B1 (ko) * 2008-05-16 2015-06-15 삼성디스플레이 주식회사 콘트롤러 보드 및 이를 갖는 표시장치
KR20110021386A (ko) * 2009-08-26 2011-03-04 삼성전자주식회사 디스플레이 데이터 전송 방법
US8878792B2 (en) * 2009-08-13 2014-11-04 Samsung Electronics Co., Ltd. Clock and data recovery circuit of a source driver and a display device
KR101785031B1 (ko) * 2011-01-03 2017-10-13 삼성디스플레이 주식회사 타이밍 컨트롤러, 이를 포함하는 표시장치 및 이의 구동방법
KR101792673B1 (ko) * 2011-02-01 2017-11-03 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004236019A (ja) 2003-01-30 2004-08-19 Agilent Technol Inc スキュー調整方法およびスキュー調整装置、ならびに、スキュー調整機能を備えたデータ伝送システム
KR101125975B1 (ko) 2008-01-16 2012-03-20 마이크론 테크놀로지, 인크. 데이터 버스 반전 장치, 시스템 및 방법
JP2014130354A (ja) * 2012-12-27 2014-07-10 Fitipower Integrated Technology Inc 表示装置及びその駆動方法並びにタイムスケジュール制御回路のデータの処理及び出力方法

Also Published As

Publication number Publication date
KR20230147023A (ko) 2023-10-20
KR20220158211A (ko) 2022-11-30
KR102587225B1 (ko) 2023-10-12
US9997126B2 (en) 2018-06-12
KR20170045431A (ko) 2017-04-27
US20170110078A1 (en) 2017-04-20

Similar Documents

Publication Publication Date Title
KR102587225B1 (ko) 표시 장치
CN104751811B (zh) 显示装置及其驱动方法
US10134337B2 (en) Display device and method of controlling power integrated circuit
US10249235B2 (en) Timing controller, electronic apparatus using the same, image data processing method
CN105741812A (zh) 一种液晶显示器的显示方法、液晶显示器及显示装置
KR102447642B1 (ko) 클록 변조를 수행하는 표시 장치, 및 표시 장치의 구동 방법
KR20190014302A (ko) 표시 장치 및 이의 구동 방법
KR20160087456A (ko) 타이밍 컨트롤러 및 그것을 포함하는 표시 장치
KR102100915B1 (ko) 표시장치를 위한 타이밍 제어장치 및 방법
US8520031B2 (en) Pixel driving method for display device
US11087708B2 (en) Method for transmitting data from timing controller to source driver and associated timing controller and display system
CN100361174C (zh) 显示面板的驱动控制装置及驱动控制方法
US11315478B2 (en) Display device
Shin et al. 45‐1: A Novel 88‐inch 8K OLED Display for Premium Large‐Size TVs
JP2024041970A (ja) 制御回路、表示装置及びメインプロセッサの駆動方法
KR102345091B1 (ko) 표시장치와 이의 구동방법
KR20070071496A (ko) 액정 표시장치의 구동장치 및 구동방법
KR101393629B1 (ko) 표시 장치 및 그 구동 방법
US11837190B2 (en) Display apparatus and control method thereof
US20200294463A1 (en) Display device and driving method thereof
KR102277937B1 (ko) 액정표시장치 및 그 구동방법
KR20010065766A (ko) 구동 주파수를 감소시키기 위한 액정 표시 장치 및 이를이용한 주파수 변조 방법
KR101000459B1 (ko) 클럭 발생장치 및 이를 갖는 디스플레이 장치
KR102562343B1 (ko) 표시 장치의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20090057754A (ko) 구동회로 및 이를 포함하는 액정표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right