KR102444234B1 - 메모리 카드 및 전자 시스템 - Google Patents

메모리 카드 및 전자 시스템 Download PDF

Info

Publication number
KR102444234B1
KR102444234B1 KR1020180000913A KR20180000913A KR102444234B1 KR 102444234 B1 KR102444234 B1 KR 102444234B1 KR 1020180000913 A KR1020180000913 A KR 1020180000913A KR 20180000913 A KR20180000913 A KR 20180000913A KR 102444234 B1 KR102444234 B1 KR 102444234B1
Authority
KR
South Korea
Prior art keywords
card
connection pin
voltage
ufs
terminal
Prior art date
Application number
KR1020180000913A
Other languages
English (en)
Other versions
KR20190083242A (ko
Inventor
고용남
김경범
이인재
정재헌
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020180000913A priority Critical patent/KR102444234B1/ko
Priority to US16/239,183 priority patent/US10769091B2/en
Priority to CN201910004157.4A priority patent/CN109993012A/zh
Publication of KR20190083242A publication Critical patent/KR20190083242A/ko
Priority to US16/993,906 priority patent/US11194752B2/en
Application granted granted Critical
Publication of KR102444234B1 publication Critical patent/KR102444234B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0004Hybrid readers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0013Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers
    • G06K7/0052Methods or arrangements for sensing record carriers, e.g. for reading patterns by galvanic contacts, e.g. card connectors for ISO-7816 compliant smart cards or memory cards, e.g. SD card readers connectors capable of contacting cards of different formats, e.g. memory stick and SD card readers sharing at least one connector contact and the associated signal line, e.g. both using the same signal line for input or output of data
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R24/00Two-part coupling devices, or either of their cooperating parts, characterised by their overall structure
    • H01R24/60Contacts spaced along planar side wall transverse to longitudinal axis of engagement
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K5/00Casings, cabinets or drawers for electric apparatus
    • H05K5/02Details
    • H05K5/0256Details of interchangeable modules or receptacles therefor, e.g. cartridge mechanisms
    • H05K5/026Details of interchangeable modules or receptacles therefor, e.g. cartridge mechanisms having standardized interfaces
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7206Reconfiguration of flash memory system
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2107/00Four or more poles

Abstract

컨트롤러 및 메모리 소자가 실장된 카드 기판; 및 상기 카드 기판을 수용하고, 외부 장치와 전기적으로 연결될 수 있는 단자들을 노출시키는 카드 인클로저를 포함하는 메모리 카드를 제공한다. 상기 메모리 카드는 상기 컨트롤러는 UFS 모드 및 상기 UFS 모드가 아닌 제 1 서브 모드로 동작 가능하도록 구성된다.

Description

메모리 카드 및 전자 시스템 {Memory card and electronic system}
본 발명은 메모리 카드 및 전자 시스템에 관한 것으로서, 이종의 소켓들 및 메모리 카드들에 대응할 수 있는 메모리 카드 및 전자 시스템에 관한 것이다.
최근 다양한 규격의 신규 메모리 카드들이 제안되고 있으며, 호스트의 관점에서 이러한 신규 메모리 카드들과 표준이 제정되어 상용화된 종전의 메모리 카드들 사이의 호환성이 문제된다.
본 발명이 이루고자 하는 첫 번째 기술적 과제는 신뢰성과 사용 편의성이 우수한 메모리 카드를 제공하는 것이다.
본 발명이 이루고자 하는 두 번째 기술적 과제는 신뢰성과 사용 편의성이 우수한 카드 소켓을 포함하는 전자 시스템을 제공하는 것이다.
본 발명은 상기 첫 번째 기술적 과제를 이루기 위하여, 컨트롤러 및 메모리 소자가 실장된 카드 기판; 및 상기 카드 기판을 수용하고, 외부 장치와 전기적으로 연결될 수 있는 단자들을 노출시키는 카드 인클로저를 포함하는 메모리 카드를 제공한다. 상기 메모리 카드는 상기 컨트롤러는 유니버설 플래시 스토리지(universal flash storage, UFS) 모드 및 상기 UFS 모드가 아닌 제 1 서브 모드로 동작 가능하도록 구성되고, 상기 노출된 단자들은, 상기 메모리 카드의 삽입측 가장자리(edge)에 인접하여 배열된 제 1 열 단자들 및 상기 제 1 열 단자들보다 상기 삽입측 가장자리로부터 이격되어 배열된 제 2 열 단자들을 갖는 UFS 표준에 따른 UFS 단자군; 및 상기 제 1 열 단자들에 인접하여 제 1 서브 모드용 단자군을 포함할 수 있다.
본 발명은 상기 두 번째 기술적 과제를 이루기 위하여, 제어부; 데이터를 입력 또는 출력할 수 있는 입출력부; 데이터를 저장할 수 있는 메모리부; 외부 장치와 데이터를 전송할 수 있는 인터페이스부; 및 상기 제어부, 입출력부, 메모리부 및 인터페이스부를 서로 통신 가능하도록 연결하는 버스를 포함하는 전자 시스템으로서, 상기 입출력부는 메모리 카드를 수납하도록 구성된 카드 소켓을 포함하고, 상기 카드 소켓은 유니버설 플래시 스토리지(universal flash storage, UFS) 카드가 삽입되었을 때 UFS 카드의 카드 인식(card detection) 단자와 접속 가능한 제 1 접속핀을 갖고, 상기 제어부는 상기 카드 소켓에 메모리 카드가 삽입되었을 때 상기 제 1 접속핀의 전압이 제 1 기준 전압보다 낮으면 상기 메모리 카드를 UFS 카드로 인식하고 상기 UFS 카드의 전원 단자에 제 1 전압을 공급하도록 구성되고, 상기 제 1 접속핀의 전압이 상기 제 1 기준 전압보다 높으면 상기 메모리 카드를 마이크로 SD 카드 또는 PCIe 카드로 인식하도록 구성된 전자 시스템을 제공한다.
본 발명의 다른 태양은, 제어부; 데이터를 입력 또는 출력할 수 있는 입출력부; 데이터를 저장할 수 있는 메모리부; 외부 장치와 데이터를 전송할 수 있는 인터페이스부; 및 상기 제어부, 입출력부, 메모리부 및 인터페이스부를 서로 통신 가능하도록 연결하는 버스를 포함하는 전자 시스템으로서, 상기 입출력부는 메모리 카드를 수납하도록 구성된 카드 소켓을 포함하고, 상기 카드 소켓은, 유니버설 플래시 스토리지(universal flash storage, UFS) 카드가 삽입되었을 때 UFS 카드의 카드 인식(card detection) 단자와 접속 가능한 제 1 접속핀; UFS 카드가 삽입되었을 때 UFS 카드의 레퍼런스 클락 단자와 접속 가능한 제 2 접속핀; 마이크로 시큐어 디지털(secure digital, SD) 카드가 삽입되었을 때 마이크로 SD 카드의 DAT2 단자와 접속 가능한 제 3 접속핀; 및 마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자와 접속 가능한 제 4 접속핀을 포함하는 전자 시스템을 제공한다.
본 발명의 메모리 카드는 UFS 표준에 따른 소켓이 아닌 이종의 소켓에도 대응할 수 있고 단락의 위험이 낮아 신뢰성과 사용 편의성이 우수한 효과가 있다.
본 발명의 전자 시스템은 다양한 표준의 메모리 카드들을 수용할 수 있어서 신뢰성과 사용 편의성이 우수한 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 전자 시스템을 나타낸 블록도이다.
도 2a 내지 도 2c는 각각 카드 소켓에 수납될 수 있는 메모리 카드들을 예시한다.
도 3은 본 발명의 일 실시예에 따른 전자 시스템의 요부를 나타낸 개념도이다.
도 4 내지 도 7은 본 발명의 실시예들에 따라 전자 시스템이 상기 카드 소켓에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도들이다.
도 8은 본 발명의 다른 실시예에 따른 전자 시스템의 요부를 나타낸 개념도이다.
도 9 내지 도 20은 본 발명의 실시예들에 따라 전자 시스템이 상기 카드 소켓에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도들이다.
도 21은 본 발명의 일 실시예에 따른 메모리 카드를 나타낸 분해 사시도이다.
도 22는 본 발명의 일 실시예에 따른 메모리 카드의 단자 배치를 나타낸 개념도이다.
도 23a는 PCIe용 소켓에 통상의 UFS 카드를 삽입하였을 때 발생 가능한 단락(short) 현상을 설명하기 위한 개념도이다.
도 23b는 PCIe용 소켓에 UFS 표준에 따르는 UFS 카드를 삽입하더라도 위에서와 같은 단락이 발생하지 않도록 하는 방안을 설명하기 위한 개념도이다.
도 24 및 도 25는 본 발명의 실시예들에 따른 메모리 카드를 나타낸 개념도들이다.
도 1은 본 발명의 일 실시예에 따른 전자 시스템(1000)을 나타낸 블록도이다.
도 1을 참조하면, 전자 시스템(1000)은 제어부(1010), 입출력 장치 (I/O)(1020), 메모리(1030), 및 인터페이스(1040)를 포함하며, 이들은 각각 버스(1050)를 통해 상호 연결되어 있다.
상기 제어부(1010)는 마이크로프로세서 (microprocessor), 디지탈 신호 프로세서, 또는 이들과 유사한 처리 장치 중 적어도 하나를 포함할 수 있다. 상기 입출력 장치(1020)는 키패드 (keypad), 키보드 (keyboard), 또는 디스플레이 (display) 중 적어도 하나를 포함할 수 있다. 상기 메모리(1030)는 제어부(1010)에 의해 실행된 명령을 저장하는 데 사용될 수 있다. 예를 들면, 상기 메모리(1030)는 유저 데이타 (user data)를 저장하는 데 사용될 수 있다.
상기 전자 시스템(1000)은 무선 통신 장치, 또는 무선 환경 하에서 정보를 전송 및/또는 수신할 수 있는 장치를 구성할 수 있다. 상기 전자 시스템(1000)에서 유선 또는 무선 커뮤니케이션 네트워크를 통해 데이터를 전송/수신하기 위하여 상기 인터페이스(1040)는 유선 또는 무선 인터페이스로 구성될 수 있다. 상기 인터페이스(1040)는 카드 소켓(1041), 안테나 및/또는 무선 트랜시버 (wireless transceiver)를 포함할 수 있다. 일부 실시예에서, 상기 전자 시스템(1000)은 제3 세대 통신 시스템, 예를 들면, CDMA(code division multiple access), GSM (global system for mobile communications), NADC (north American digital cellular), E-TDMA (extended-time division multiple access), 및/또는 WCDMA (wide band code division multiple access)와 같은 제3 세대 통신 시스템의 통신 인터페이스 프로토콜에 사용될 수 있다.
상기 카드 소켓(1041)은, 예컨대 메모리 카드(100)를 수납하도록 구성될 수 있다.
도 2a 내지 도 2c는 각각 상기 카드 소켓(1041)에 수납될 수 있는 메모리 카드들(100a, 100b, 100c)을 예시한다. 그러나 상기 카드 소켓(1041)에 수납될 수 있는 메모리 카드들이 이들에 한정되는 것은 아니다.
도 2a를 참조하면, 마이크로 시큐어 디지털(secure digital, SD) 표준에 따른 마이크로 SD 카드(100a)를 나타낸다. 마이크로 SD 카드(100a)의 각 단자에 할당된 기능은 표 1에 나타낸 바와 같다.
Figure 112018000951390-pat00001
도 2b를 참조하면, 유니버설 플래시 스토리지(universal flash storage, UFS) 표준에 따른 메모리 카드, 즉 UFS 카드(100b)를 나타낸다. UFS 카드(100b)의 각 단자에 할당된 기능은 표 2에 나타낸 바와 같다.
Figure 112018000951390-pat00002
도 2c를 참조하면, PCIe 인터페이스를 채용한 예시적인 메모리 카드, 즉 PCIe 카드(100c)를 나타낸다. PCIe 카드(100c)의 각 단자에 할당된 기능은 표 3에 나타낸 바와 같다.
Figure 112018000951390-pat00003
도 2a 내지 도 2c에 도시한 각 메모리 카드들(100a, 100b, 100c)에 포함된 각 단자의 물리적인 위치는 다소간 변경될 수 있다. 일부 실시예들에 있어서, 상기 각 메모리 카드들(100a, 100b, 100c)에 포함된 각 단자의 물리적인 위치는 도 2a 내지 도 2c에 도시된 바와 다소 상이하지만 단자들의 배열 순서는 도 2a 내지 도 2c에 도시한 바와 동일하다. 일부 실시예들에 있어서, 상기 각 메모리 카드들(100a, 100b, 100c)에 포함된 각 단자의 물리적인 위치는 도 2a 내지 도 2c에 도시된 바와 다소 상이하지만 전원공급 및 접지를 위한 단자들의 배열 순서는 도 2a 내지 도 2c에 도시한 바와 동일하며, 다른 단자들은 일부 변경 가능하다.
도 3은 본 발명의 일 실시예에 따른 전자 시스템(1000)의 요부를 나타낸 개념도이다.
도 3을 참조하면, 상기 전자 시스템(1000)은 카드 소켓(1041) 및 컨트롤러(1010)를 포함할 수 있다. 상기 컨트롤러(1010)는 상기 카드 소켓(1041)에 삽입되는 메모리 카드의 종류를 인식할 수 있는 카드 디텍터(1013)를 포함할 수 있다. 예컨대 상기 카드 디텍터(1013)는 적어도 마이크로 SD 카드, UFS 카드 및 PCIe 카드 중 적어도 둘 이상을 인식할 수 있도록 구성될 수 있다.
상기 카드 소켓(1041)은 UFS 카드가 삽입되었을 때 UFS 카드의 카드 인식(card detection, CD) 단자에 대응되는 제 1 접속핀(H101)을 가질 수 있다. 상기 카드 소켓(1041) 내에 UFS 카드가 삽입되었을 때 상기 제 1 접속핀(H101)과 접속되는 위치의 단자는 접지되어 있을 수 있다.
일부 실시예들에 있어서, 상기 카드 소켓(1041)은 UFS 카드가 삽입되었을 때 UFS 카드의 레퍼런스 클락(REF_CLK)(표 2 참조) 단자에 대응되는 제 2 접속핀(H102)을 더 포함할 수 있다. 일부 실시예들에 있어서, 상기 카드 소켓(1041)은 마이크로 시큐어 디지털(secure digital, SD) 카드가 삽입되었을 때 마이크로 SD 카드의 DAT2 단자(표 1 참조)와 접속 가능한 제 3 접속핀(H103)을 더 포함할 수 있다.
상기 카드 소켓(1041)은 상기 제 1 접속핀 내지 제 3 접속핀(H101, H102, H103) 외에도 전원 공급, 접지, 데이터 입출력을 위한 추가적인 접속핀들을 더 포함할 수 있다.
상기 제 1 접속핀 내지 제 3 접속핀(H101, H102, H103)은 카드 디텍팅 기능에 이용될 수 있기 때문에 각각 카드 디텍터(1013)에 연결될 수 있다. 일부 실시예들에 있어서, 상기 제 1 접속핀 내지 제 3 접속핀(H101, H102, H103)은 경우에 따라 카드 디텍팅 기능 이외의 다른 기능들을 더 수행할 수 있기 때문에 카드 디텍터(1013)와 별도로 상기 컨트롤러(1010)에 연결될 수 있다.
일반적인 UFS 카드용 카드 소켓은 상기 CD 단자가 접지되어 있는지 여부를 판단하여 UFS 카드인지 아니면 UFS 카드가 아닌 이종의 카드인지를 판단하도록 구성된다. 도 3의 전자 시스템(1000)은 2종 이상의 메모리 카드를 식별하고, 식별된 메모리 카드에 대응되는 동작 모드로 동작 가능하도록 구성될 수 있다.
구체적으로, 상기 컨트롤러(1010)는 2종 이상의 메모리 카드들 중 어느 메모리 카드가 삽입되었는지 인식된 결과에 따라 그 메모리 카드에 대응되는 동작 모드로 동작하도록 구성될 수 있다.
도 4는 본 발명의 일 실시예에 따라 전자 시스템(1000)이 상기 카드 소켓(1041)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 3과 도 4를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11). 여기서 대기 상태는 상기 카드 소켓(1041)이 비어 있는 상태를 의미한다.
카드 디텍터(1013)는 상기 제 1 접속핀 내지 제 3 접속핀(H101, H102, H103)과 연결될 수 있다. 상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우(low) 신호인 것으로 판단하고(S12), 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하도록 구성될 수 있다(S13). 이어서, 상기 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하였으므로 상기 UFS 카드의 전원 단자에 제 1 전압(예컨대 대략 1.8V)의 전원을 인가하고(S14) 필요한 후속 작업을 진행할 수 있다.
만일 상기 제 1 접속핀(H101)이 플로팅(floating) 상태에 있다면 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)의 전원을 인가할 수 있다(S15). 다만 상기 제 2 전압은 제 1 접속핀의 플로팅 이전에 인가될 수도 있다. 이어서 상기 카드 디텍터(1013)는 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면(S16) 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고(S17), 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압보다 높으면 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S18).
상기 전자 시스템(1000)은 마이크로 SD 카드, UFS 카드, 및 PCIe 카드에 대응하여 모두 인식이 가능하기 때문에 다양한 카드를 수용하여 사용할 수 있다.
도 5는 본 발명의 다른 실시예에 따라 전자 시스템(1000)이 상기 카드 소켓(1041)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다. 도 5에 도시된 실시예는 도 4에 도시된 실시예와 대비하여, 제 2 접속핀(H102)에 제 2 전압의 전원을 인가하거나, 또는 제 1 접속핀(H101)이 플로팅 상태 이후의 단계에 있어서 차이가 있다. 따라서 이하에서는 제 2 접속핀(H102)에 제 2 전압의 전원을 인가하는 단계 이후에 대하여 설명한다.
도 3과 도 5를 참조하면, 제 2 접속핀(H102)에 제 2 전압의 전원을 인가하고(S15), 계속하여 PCIe 카드로서의 링크를 시도할 수 있다(S16a). 다른 일부 실시예들에 있어서, 제 1 접속핀(H101)이 플로팅 상태에서 계속하여 PCIe 카드로서의 링크를 시도할 수 있다. 만일 PCIe 카드로서 링크하는 것이 성공하면 PCIe 카드로서 인식 및 링크가 완료될 수 있다. 한편 PCIe 카드로서 링크하는 데 실패하면 삽입된 카드는 마이크로 SD 카드로서 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S18).
이상에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템을 구성하는 것도 가능하다.
예를 들면, 도 4에 도시한 실시예와 같이 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS 카드로서 인식하지만, 제 1 접속핀(H101)이 플로팅 상태에 있다면 삽입된 카드를 마이크로 SD 카드로 인식한 후 카드 디텍팅 프로세스를 종료할 수 있다. 이 경우 상기 전자 시스템(1000)은 UFS 카드와 마이크로 SD 카드를 인식할 수 있다.
다른 실시예에서, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하지만, 제 1 접속핀(H101)이 플로팅 상태에 있다면 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)의 전원을 인가하고, 상기 제 3 접속핀(H103)의 전압이 상기 제 2 기준 전압보다 낮으면 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000)은 UFS 카드와 PCIe 카드를 인식할 수 있다.
다른 일부 실시예들에 있어서, 제 1 접속핀(H101)이 플로팅 상태에 있다면 이 상태에서 즉시 상기 제 3 접속핀(H103)의 전압이 상기 제 2 기준 전압보다 낮은지 여부를 판단할 수 있다.
도 6은 본 발명의 또 다른 실시예에 따라 전자 시스템(1000)의 상기 카드 소켓(1041)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 3과 도 6을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하도록 구성될 수 있다(S23). 만일 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하는 데 성공하면(S24) 카드 디텍팅 프로세스가 종료될 수 있다.
만일 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하는 데 실패하면 상기 카드 디텍터(1013)는 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단한다(S26). 만일 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고(S27), 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압보다 높으면 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S28). 선택적으로(optionally), 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단하기에 앞서 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)의 전원을 인가할 수 있다(S25).
만일, 상기 제 1 접속핀(H101)이 플로팅 상태에 있다면(S12) 상기 카드 디텍터(1013)는 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단할 수 있다(S26). 상기 카드 디텍터(1013)는 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고(S27), 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압보다 높으면(S26) 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S28). 선택적으로(optionally), 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단하기에 앞서 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)의 전원을 인가할 수 있다(S25).
도 7은 본 발명의 또 다른 실시예에 따라 전자 시스템(1000)의 상기 카드 소켓(1041)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 3과 도 7을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하도록 구성될 수 있다(S23). 만일 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하는 데 성공하면(S24) 카드 디텍팅 프로세스가 종료될 수 있다.
상기 카드 디텍터(1013)는 만일 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하여 링크하는 데 실패하면 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고(S27) 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다.
상기 카드 디텍터(1013)는 만일 상기 제 1 접속핀(H101)이 플로팅 상태에 있다면(S12) 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S28).
도 6과 도 7의 실시예들에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000)을 구성하는 것도 가능하다.
예를 들면, 도 6에 도시한 실시예와 같이 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하여 링크하도록 구성되고, UFS 카드로 인식하여 링크하는 데 실패하면 PCIe 카드로 인식하여 링크하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000)은 UFS 카드와 PCIe 카드를 인식할 수 있다.
다른 실시예에서, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하여 링크하도록 구성되고, 제 1 접속핀(H101)이 플로팅 상태에 있으면 삽입된 카드를 마이크로 SD 카드로 인식하여 링크하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000)은 UFS 카드와 마이크로 SD 카드를 인식할 수 있다.
선택적으로(optionally), 상기 카드 디텍터(1013)는 제 1 접속핀(H101)이 플로팅 상태에 있을 때 상기 제 3 접속핀(H103)의 전압이 상기 제 2 기준 전압보다 높으면 삽입된 카드를 마이크로 SD 카드로 인식하여 링크하도록 구성될 수 있다. 일부 실시예들에 있어서, 상기 제 3 접속핀(H103)의 전압이 상기 제 2 기준 전압보다 높은지의 여부를 판단하기에 앞서 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)의 전원을 인가할 수 있다.
도 8은 본 발명의 다른 실시예에 따른 전자 시스템(1000a)의 요부를 나타낸 개념도이다.
도 8은 도 3에 도시한 실시예와 대비하여 제 4 접속핀(H104)을 더 포함하는 점이서 차이가 있다. 따라서 이하에서는 중복되는 설명을 생략하고 상기 차이를 중심으로 설명한다.
상기 카드 소켓(1041a)은 마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자(표 1 참조)와 접속 가능한 제 4 접속핀(H104)을 더 포함할 수 있다. 상기 제 4 접속핀(H104)은 카드 디텍팅 기능에 이용될 수 있기 때문에 카드 디텍터(1013)에 직접 연결될 수 있다. 일부 실시예들에 있어서, 상기 제 4 접속핀(H104)은 경우에 따라 카드 디텍팅 기능 이외의 다른 기능들을 더 수행할 수 있기 때문에 카드 디텍터(1013)와 별도로 상기 컨트롤러(1010)에 연결될 수 있다.
도 9는 본 발명의 일 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 9를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11). 여기서 대기 상태는 상기 카드 소켓(1041)이 비어 있는 상태를 의미한다.
카드 디텍터(1013)는 상기 제 1 접속핀 내지 제 4 접속핀(H101, H102, H103, H104)과 연결될 수 있다. 상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하도록 구성될 수 있다(S34). 이어서, 상기 카드 소켓(1041)에 삽입된 카드를 UFS 카드로 인식하였으므로 상기 UFS 카드의 전원 단자에 제 1 전압(예컨대 대략 1.8V)의 전원을 인가하고 필요한 후속 작업을 진행할 수 있다.
만일 상기 제 1 접속핀(H101)이 플로팅(floating) 상태에 있다면(S12) 제 4 접속핀(H102)의 전압을 측정할 수 있다(S36). 측정된 상기 제 4 접속핀(H102)의 전압이 대략 제 2 전압(예컨대 대략 1.2V)이라면, 상기 카드 디텍터(1013)는 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S37).
만일 측정된 상기 제 4 접속핀(H102)의 전압이 대략 제 3 전압(예컨대 약 3.3V)이라면, 상기 카드 디텍터(1013)는 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료하도록 구성될 수 있다(S38).
도 9의 실시예에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템을 구성하는 것도 가능하다.
예를 들면, 도 9에 도시한 실시예와 같이 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하고, 제 1 접속핀(H101)이 플로팅 상태에 있다면 제 4 접속핀(H102)의 전압을 측정하여 대략 제 2 전압이면 삽입된 상기 메모리 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다.
다른 실시예에서, 도 9에 도시한 실시예와 같이 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하고, 제 1 접속핀(H101)이 플로팅 상태에 있다면 제 4 접속핀(H102)의 전압을 측정하여 대략 제 3 전압이면 삽입된 상기 메모리 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다.
도 10a는 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 10a를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11). 여기서 대기 상태는 상기 카드 소켓(1041)이 비어 있는 상태를 의미한다.
카드 디텍터(1013)는 상기 제 1 접속핀 내지 제 4 접속핀(H101, H102, H103, H104)과 연결될 수 있다. 상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 구성될 수 있다(S44). 이어서, 상기 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하였으므로 상기 UFS 카드의 전원 단자(표 2의 VCCQ2 단자)에 제 1 전압(예컨대 대략 1.8V)의 전원을 인가하고 필요한 후속 작업을 진행할 수 있다.
만일 상기 제 1 접속핀(H101)이 플로팅 상태에 있다면 제 2 접속핀(H102)의 전압이 제 3 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S43) 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다(S47).
그렇지 않고 상기 제 1 접속핀(H101) 및 제 2 접속핀(H102)이 모두 플로팅 상태에 있다면 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다(S48).
도 10b는 도 10a의 제 2 접속핀(H102)이 로우인 경우에 PCIe 카드로 판정하고 이를 인식하는 과정을 보다 상세하게 나타낸 블록도이다.
도 9, 도 10a, 및 도 10b를 참조하면, 제 2 접속핀(H102)이 로우이면 제 1 접속핀(H101)에 제 2 전압을 인가하고(S45) 제 3 접속핀(H103)의 전위를 측정할 수 있다(S46). 측정된 상기 제 3 접속핀(H103)의 전위가 제 2 기준 전압보다 낮다면(즉, 로우라면) 삽입된 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다(S47). 반대로, 측정된 상기 제 3 접속핀(H103)의 전위가 제 2 기준 전압보다 높다면(즉, 하이라면) 삽입된 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다(S48).
도 10a 및 도 10b의 실시예들에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 도 10a 및 도 10b에 도시한 실시예와 같이 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하여 링크하도록 구성될 수 있다. 또한 상기 카드 디텍터(1013)는 상기 제 1 접속핀(H101)이 플로팅 상태에 있고 제 2 접속핀(H102)의 전압이 제 3 기준 전압(예를 들면, 1.65 V)보다 낮으면 삽입된 카드를 PCIe 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다. 이 경우 상기 전자 시스템(1000a)은 UFS 카드와 PCIe 카드를 인식할 수 있다.
다른 실시예에서, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하여 링크하도록 구성될 수 있다. 반대로 상기 제 1 접속핀(H101)이 플로팅 상태에 있으면 삽입된 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다. 이 경우 상기 전자 시스템(1000a)은 UFS 카드와 마이크로 SD 카드를 인식할 수 있다.
도 11은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 11을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
카드 디텍터(1013)는 상기 제 1 접속핀 내지 제 4 접속핀(H101, H102, H103, H104)과 연결될 수 있다. 상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로서 인식하도록 구성될 수 있다(S53). 그 결과 상기 전자 시스템(1000a)과 삽입된 카드 사이에 UFS 링크가 성공하면 필요한 후속 작업을 진행할 수 있다.
한편, 상기 카드 디텍터(1013)는 상기 제 1 접속핀(H101)의 전압이 로우 신호가 아니거나(ETC), 로우 신호였지만 UFS 카드로서의 링크에 실패하는 경우에는 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단할 수 있다(S56). 만일 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로서 인식하도록 구성될 수 있다(S57). 그 결과 상기 전자 시스템(1000a)과 삽입된 카드 사이에 PCIe 카드로서의 링크가 성공하면 필요한 후속 작업을 진행할 수 있다.
한편, 상기 제 3 접속핀(H103)의 전압이 로우 신호가 아니거나(ETC), 로우 신호였지만 PCIe 카드로서의 링크에 실패하는 경우에는 삽입된 카드를 마이크로 SD 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S58).
일부 실시예들에 있어서, 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지 여부를 판단하기에 앞서 제 2 접속핀(H102)에 제 2 전압(예컨대 대략 1.2V)을 인가할 수 있다(S55).
도 11의 실시예에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 도 11에 도시한 실시예에서와 같이 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS로 인식하여 링크를 시도하도록 구성될 수 있다. 그 결과 상기 전자 시스템(1000a)과 삽입된 카드 사이에 UFS 링크가 성공하면 필요한 후속 작업을 진행할 수 있다.
한편, 상기 카드 디텍터(1013)는 상기 제 1 접속핀(H101)의 전압이 로우 신호가 아니거나(ETC), 로우 신호였지만 UFS 카드로서의 링크에 실패하는 경우에는 (위에서 설명한 바와 같이 선택적으로 제 2 접속핀(H102)에 제 2 전압을 인가하고(S55)), 그런 다음, 상기 제 3 접속핀(H103)의 전압이 제 2 기준 전압보다 낮으면 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로서 인식하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000)은 UFS 카드와 PCIe 카드를 인식할 수 있다.
다른 실시예에서, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS 카드로 인식하여 링크를 시도하도록 구성될 수 있다. 그 결과 상기 전자 시스템(1000a)과 삽입된 카드 사이에 UFS 링크가 성공하면 필요한 후속 작업을 진행할 수 있다.
반대로 상기 제 1 접속핀(H101)이 플로팅 상태에 있고 제 4 접속핀(H104)에 인가되는 전압이 대략 제 3 전압(예컨대 약 3.3V)이면, 삽입된 카드를 마이크로 SD 카드로 인식하고 카드 디텍팅 프로세스를 종료할 수 있다. 이 경우 상기 전자 시스템(1000a)은 UFS 카드와 마이크로 SD 카드를 인식할 수 있다.
도 12는 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 12를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 상기 카드 디텍터(1013)는 우선 상기 제 1 접속핀(H101)의 전압이 제 1 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S12), 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 구성될 수 있다(S63).
만일 상기 제 1 접속핀(H101)이 플로팅(floating) 상태에 있다면 제 2 접속핀(H102)의 전압을 측정할 수 있다(S65). 상기 제 2 접속핀(H102)의 전압이 제 3 기준 전압(예를 들면, 1.65 V)보다 낮다면 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 구성될 수 있다(S67).
상기 카드 디텍터(1013)는 만일 상기 제 2 접속핀(H102)도 플로팅 상태에 있다면 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 구성될 수 있다(S68). 일부 실시예들에 있어서, 상기 카드 디텍터(1013)는 상기 제 2 접속핀(H102)도 플로팅 상태에 있음이 확인된 후 삽입된 카드를 UFS 카드로 링크하기 전에 제 4 접속핀(H104)의 전압이 대략 제 3 전압(예컨대 약 3.3V)인지 여부를 확인할 수 있다.
도 12의 실시예에서는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 상기 카드 디텍터(1013)는 도 12에 도시한 실시예와 같이 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS 카드로서 인식할 수 있다. 한편, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)이 플로팅 상태에 있다면 제 2 접속핀(H102)의 전압이 로우인지를 확인하고, 제 2 접속핀(H102)의 전압이 로우이면 제 1 접속핀(H101)에 제 2 전압(예컨대 약 1.2V)을 인가하여 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000a)은 UFS 카드와 PCIe 카드를 인식할 수 있다.
다른 실시예에서, 상기 카드 디텍터(1013)는 도 12에 도시한 실시예와 같이 제 1 접속핀(H101)의 전압이 로우이면 삽입된 카드를 UFS 카드로서 인식할 수 있다. 한편, 상기 카드 디텍터(1013)는 제 1 접속핀(H101)이 플로팅 상태에 있으면 제 4 접속핀(H104)의 전압이 대략 제 3 전압(예컨대 약 3.3V)인지 여부를 확인한 후 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 구성될 수 있다. 이 경우 상기 전자 시스템(1000a)은 UFS 카드와 마이크로 SD 카드를 인식할 수 있다.
도 13은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 13을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 1 접속핀(H101)은 플로팅 상태일 수 있으며, 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S73), 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S77). 일부 실시예들에 있어서, 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지의 여부를 판단하기 이전에 제 2 접속핀(H102)에 제 2 전압(예컨대 약 1.2V)이 인가될 수 있다(S72).
만일 제 3 접속핀(H103)의 전압이 상기 제 2 기준 전압보다 높으면 하이(high) 신호인 것으로 판단하고(S73), 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S78).
도 14는 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 14를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 1 접속핀(H101)은 플로팅 상태일 수 있으며, 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S73), 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하기 위하여 링크를 시도하도록 카드 디텍터(1013)가 구성될 수 있다(S74). 그 결과 상기 전자 시스템(1000a)과 삽입된 카드 사이에 PCIe 카드로서의 링크가 성공하면 필요한 후속 작업을 진행할 수 있다. 일부 실시예들에 있어서, 제 3 접속핀(H103)의 전압이 제 2 기준 전압(예를 들면, 1.65 V)보다 낮은지의 여부를 판단하기 이전에 제 2 접속핀(H102)에 제 2 전압(예컨대 약 1.2V)이 인가될 수 있다(S72).
한편, 상기 제 3 접속핀(H103)의 전압이 로우 신호가 아니거나(즉, 하이 신호이거나), 로우 신호였지만 단계 (S74)에서 PCIe 카드로서의 링크에 실패하는 경우에는 삽입된 카드를 마이크로 SD 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S78).
도 15는 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 15를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 1 접속핀(H101)은 플로팅 상태일 수 있다. 제 4 접속핀(H104)의 전압이 제 2 전압(예컨대 약 1.2V)이면(S82) 제 2 접속핀(H102)에 제 2 전압의 전원을 공급하면서 삽입된 카드를 PCIe 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S87).
제 4 접속핀(H104)의 전압이 제 3 전압(예컨대 약 3.3V)이면(S82), 삽입된 카드를 마이크로 SD 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S88).
도 16은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 16을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 1 접속핀(H101)의 전압이 제 1 기준 전압보다 낮으면(S92) 제 2 접속핀(H102)에 제 2 전압의 전원을 공급하면서 삽입된 카드를 PCIe 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S97).
제 1 접속핀(H101)의 전압이 플로팅이면 삽입된 카드를 마이크로 SD 카드로서 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S98).
도 17은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 17을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 1 접속핀(H101)은 플로팅 상태일 수 있다. 제 2 접속핀(H102)의 전압이 제 3 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S103), 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S107).
상기 제 2 접속핀(H102)의 전압이 로우가 아니라면(ETC) 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S108). 일부 실시예들에 있어서, 상기 제 2 접속핀(H102)의 전압이 로우가 아니면 제 4 접속핀(H104)의 전압이 제 3 전압(예컨대 약 3.3V)이면 상기 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다.
도 18은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 18을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 4 접속핀(H104)의 전위가 제 3 전압이면(S113) 상기 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S118).
만일 제 4 접속핀(H104)의 전위가 제 2 전압이면(S113) 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S117). 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기(S117)에 앞서, 제 1 접속핀(H101) 또는 제 2 접속핀(H102)에 제 2 전압이 인가될 수 있다(S115).
만일 제 4 접속핀(H104)의 상태가 플로팅이라면, 예컨대 메모리 카드에 전원(예컨대 약 1.8V)을 공급하면서, 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S114).
도 18의 실시예는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 도 18에 도시한 실시예와 같이 카드 디텍터(1013)는 메모리 카드가 삽입되었을 때 제 4 접속핀(H104)의 전위가 제 3 전압이면 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 그리고 상기 제 4 접속핀(H104)이 플로팅 상태이면 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다.
다른 실시예에서, 카드 디텍터(1013)는 메모리 카드가 삽입되었을 때 제 4 접속핀(H104)의 전위가 제 3 전압이면 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 만일 제 4 접속핀(H104)의 전위가 제 2 전압이면(S113) 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기에 앞서, 제 1 접속핀(H101) 또는 제 2 접속핀(H102)에 제 2 전압이 인가될 수 있다.
또 다른 실시예에서, 제 4 접속핀(H104)의 전위가 제 2 전압이면(S113) 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 그리고 상기 제 4 접속핀(H104)이 플로팅 상태이면 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다.
도 19는 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 19를 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S123), 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S127). 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기에 앞서, 제 1 접속핀(H101)에 제 2 전압(예컨대 약 1.2V)이 인가될 수 있다.
한편, 제 2 접속핀(H102)이 플로팅 상태이면 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 링크를 시도할 수 있다(S125). 이를 위하여 메모리 카드에 전원(예컨대 1.8V)을 공급하고 제 2 접속핀(H102)을 활성화할 수 있다.
만일 상기 메모리 카드를 UFS 카드로서 인식하는 데 실패하면 상기 메모리 카드는 마이크로 SD 카드로 인식될 수 있다.
도 19의 실시예는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 도 19에 도시한 실시예와 같이 카드 디텍터(1013)는 메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압보다 낮으면 로우 신호인 것으로 판단하고 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 그리고 제 2 접속핀(H102)이 플로팅 상태이면 제 2 접속핀(H102)을 활성화하고 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 카드 디텍터(1013)가 구성될 수 있다.
다른 실시예에서, 메모리 카드가 삽입되었을 때 제 2 접속핀(H102)이 플로팅 상태이면 제 2 접속핀(H102)을 활성화하고 카드 소켓(1041a)에 삽입된 카드를 UFS 카드로 인식하도록 링크를 시도할 수 있다. 만일 UFS 카드로서 링크하는 데 성공하면 필요한 후속 작업을 계속 진행할 수 있다. 그렇지 않고 만일 UFS 카드로서 링크하는 데 실패하면 상기 메모리 카드는 마이크로 SD 카드로 인식되도록 카드 디텍터(1013)가 구성될 수 있다.
또 다른 실시예에서, 메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압보다 낮으면 로우 신호인 것으로 판단하고 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 만일 PCIe 카드로서 인식하는 데 실패하면 상기 메모리 카드는 마이크로 SD 카드로 인식되도록 카드 디텍터(1013)가 구성될 수 있다. 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기에 앞서, 제 1 접속핀(H101)에 제 2 전압(예컨대 약 1.2V)이 인가될 수 있다.
도 20은 본 발명의 다른 실시예에 따라 전자 시스템(1000a)이 상기 카드 소켓(1041a)에 삽입된 메모리 카드의 종류를 판정하는 방법을 나타낸 흐름도이다.
도 8 및 도 20을 참조하면, 메모리 카드가 삽입되기 전에 상기 카드 소켓(1041)은 대기 상태에 있을 수 있다(S11).
메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압(예를 들면, 1.65 V)보다 낮으면 로우 신호인 것으로 판단하고(S123), 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S137). 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기에 앞서, 제 1 접속핀(H101)에 제 2 전압(예컨대 약 1.2V)을 인가할 수 있다(S124).
한편, 제 2 접속핀(H102)이 플로팅 상태이면 제 4 접속핀(H104)의 전위가 제 3 전압(예컨대 대략 3.3V)인지 측정하고(S135), 제 4 접속핀(H104)의 전위가 제 3 전압이면 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S138).
만일 제 4 접속핀(H104)이 플로팅 상태이면 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다(S136).
도 20의 실시예는 마이크로 SD 카드, UFS 카드, 및 PCIe 카드를 모두 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것을 예시하였지만, 이들 중 두 가지 카드만을 인식할 수 있도록 전자 시스템(1000a)을 구성하는 것도 가능하다.
예를 들면, 도 19에 도시한 실시예와 같이 카드 디텍터(1013)는 메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압보다 낮으면 로우 신호인 것으로 판단하고 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 그리고 제 2 접속핀(H102)과 제 4 접속핀(H104)가 모두 플로팅이면 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다.
다른 실시예에서, 제 4 접속핀(H104)의 전위가 제 3 전압이면 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 그리고, 제 2 접속핀(H102)과 제 4 접속핀(H104)가 모두 플로팅이면 삽입된 카드를 UFS 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다.
또 다른 실시예에서, 메모리 카드가 삽입되었을 때 제 2 접속핀(H102)의 전위가 제 3 기준 전압보다 낮으면 로우 신호인 것으로 판단하고 삽입된 카드를 PCIe 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 제 4 접속핀(H104)의 전위가 제 3 전압이면 카드 소켓(1041a)에 삽입된 카드를 마이크로 SD 카드로 인식하도록 상기 카드 디텍터(1013)가 구성될 수 있다. 일부 실시예들에 있어서, 상기 카드 소켓(1041a)에 삽입된 카드를 PCIe 카드로 인식하도록 시도하기에 앞서, 제 1 접속핀(H101)에 제 2 전압(예컨대 약 1.2V)을 인가할 수 있다.
이상에서 살펴본 바와 같이 전자 시스템(1000, 1000a)을 구성하고 카드 식별을 수행하면 2종 이상의 메모리 카드들을 사용할 수 있기 때문에 사용자 편의성이 증대될 수 있다.
도 21은 본 발명의 일 실시예에 따른 메모리 카드(200)를 나타낸 분해 사시도이다.
도 21을 참조하면, 상기 메모리 카드(200)는 반도체 소자들이 실장된 카드 기판(220) 및 상기 카드 기판(220)을 수용하는 카드 인클로저(210)를 포함할 수 있다.
상기 카드 기판(220)은 그의 일 표면(222) 위에 컨트롤러(224) 및 메모리 소자(226)를 포함할 수 있다. 또한 상기 카드 기판(220)의 상기 표면(222)의 반대쪽 표면에는 외부 장치, 예컨대 호스트와 연결되기 위한 접속 단자들(228)이 제공될 수 있다.
상기 메모리 소자(226)는 SRAM(Static Random Access Memory)이나 DRAM(Dynamic Random Access Memory)과 같은 휘발성 메모리일 수도 있고, NAND 플래시 메모리, VNAND 플래시 메모리, PRAM, MRAM, ReRAM, FRAM, NOR 플래시 메모리 등의 비휘발성 메모리일 수도 있다.
상기 컨트롤러(224)는 복수의 모드로 동작 가능 가능하도록 둘 이상의 표준에 따른 동작 모듈들을 포함할 수 있다. 예를 들면, 상기 컨트롤러(224)는 적어도 UFS 모드로 동작 가능하도록 UFS 표준에 따른 동작 모듈을 포함할 수 있다. 나아가 상기 컨트롤러(224)는 제 1 서브 모드로 동작 가능하도록 하는 동작 모듈(들)을 더 포함할 수 있다.
상기 제 1 서브 모드는 예컨대 마이크로 SD 카드 표준에 따른 동작 모듈, 특히 UHS-I 마이크로 SD 표준에 따른 동작 모듈, UHS-II 마이크로 SD 표준에 따른 동작 모듈, 및 PCIe 모드에 따른 동작 모듈 중의 어느 하나일 수 있다.
일부 실시예들에 있어서, 상기 컨트롤러(224)는 UFS 모드와 둘 이상의1 서브 모드로 동작 가능하도록 구성될 수 있다.
도 21에서는 상기 반도체 소자들(224, 226)이 상기 접속 단자들(228)과 반대쪽 표면에 위치하는 것으로 도시되었지만, 통상의 기술자는 상기 반도체 소자들(224, 226)과 상기 접속 단자들(228)은 같은 쪽 표면 상에 위치할 수도 있음을 이해할 것이다.
상기 카드 기판(220)은 상기 카드 인클로저(210)에 의하여 둘러싸일 수 있다. 상기 카드 인클로저(210)는 도 21에 도시된 바와 같이 상하로 분리된 케이스 형태를 가질 수도 있지만 에폭시 몰딩 컴파운드(epoxy molding compound, EMC)와 같은 몰딩 수지로 몰딩되어 일체로 봉지된(encapsulated) 형태를 가질 수도 있다. 여기서는 상기 카드 기판(220)이 케이스 형태를 갖는 것을 예로 들어 설명한다.
상기 카드 인클로저(210)는 상부 인클로저(210u)와 하부 인클로저(210d)를 포함할 수 있다. 상기 하부 인클로저(210d)에는 상기 접속 단자들(228)이 외부 장치와 전기적으로 연결되기 위하여 노출될 수 있는 홀(212)들이 제공될 수 있다.
도 22는 본 발명의 일 실시예에 따른 메모리 카드(200)의 단자 배치를 나타낸 개념도이다. 그러나 도 22의 단자 배치는 예시적인 것으로서 본 발명이 여기에 한정되는 것은 아니다.
도 22를 참조하면, 상기 메모리 카드(200)는 삽입측 가장자리(edge)에 가까운 제 1 열(R1)의 단자들, 그리고 상기 제 1 열(R1)의 단자들보다 상기 삽입측 가장자리로부터 이격되어 배열된 제 2 열(R2)의 단자들을 가질 수 있다. 상기 메모리 카드(200)는 적어도 UFS 표준에 따른 UFS 단자군을 포함할 수 있다. 상기 메모리 카드(200)의 제 2 열(R2)의 단자들은 예컨대 UFS 카드의 제 2 열의 단자들과 동일한 배치를 가질 수 있다. 하지만 본 발명이 여기에 한정되는 것은 아니다.
일부 실시예들에 있어서, 제 2 열(R2)의 단자들은 경우에 따라 UFS 카드의 제 2 열의 단자들과 상이한 기능을 가질 수 있다. 예컨대 상기 메모리 카드(200)의 21번 단자는 CMD 단자이며, UFS 카드에서 같은 위치의 단자는 카드 디텍션을 담당하고 접지되어 있을 수 있다. 또 상기 메모리 카드(200)의 23번 단자는 제 2 전압(예컨대 1.2 V)이 공급되는 전원 단자일 수 있으며, UFS 카드에서 같은 위치의 단자는 레퍼런스 클락(REF_CLK)의 기능을 수행하는 단자일 수 있다.
일부 실시예들에 있어서, 제 1 열(R1)의 단자들은 전원 단자(VCC)(13) 및 접지 단자(VSS)(14)를 포함할 수 있다. 도 22에서 제 2 열(R2)의 단자들과 제 1 열(R1)의 전원 단자(VCC)(13), 및 접지 단자(VSS)(14)는 UFS 단자군을 형성할 수 있다.
나아가 제 1 열(R1)의 단자들은 클락 리퀘스트 단자(CLK_Req)(11) 및 리셋 단자(Reset)(12)를 더 포함할 수 있다. 또한 제 1 열(R1)의 단자들은 한 쌍의 레퍼런스 클락 단자들(R_CLK-, R_CLK+)(15, 16)을 더 포함할 수 있다. 이들 중 적어도 일부는 제 1 서브 모드 단자군을 형성할 수 있다. 클락 리퀘스트 단자(CLK_Req)(11), 리셋 단자(Reset)(12), 한 쌍의 레퍼런스 클락 단자들(R_CLK-, R_CLK+)(15, 16)은 각각 독립적으로 또는 함께 제 1 서브 모드에 사용될 수 있다.
일부 실시예들에 있어서, 상기 클락 리퀘스트 단자(CLK_Req)(11), 리셋 단자(Reset)(12), 레퍼런스 클락 단자들(R_CLK-, R_CLK+)(15, 16)은 경우에 따라 데이터 입출력 단자(DAT0, DAT1, DAT2, DAT3)로서 이용될 수도 있다. 일부 실시예들에 있어서, 제 1 동작 모드에서 클락 리퀘스트 단자(CLK_Req)(11), 리셋 단자(Reset)(12), 및/또는 레퍼런스 클락 단자들(R_CLK-, R_CLK+)(15, 16)로 사용되던 단자들이 상이한 동작 모드인 제 2 동작 모드에서 입출력 단자(DAT0, DAT1, DAT2, DAT3)로서 이용될 수 있다.
일부 실시예들에 있어서, 상기 클락 리퀘스트 단자(CLK_Req)(11), 리셋 단자(Reset)(12), 및/또는 레퍼런스 클락 단자들(R_CLK-, R_CLK+)(15, 16)은 UHS-I 카드의 데이터 단자들의 위치와 동일할 수 있다.
상기 메모리 카드(200)는 접지된 CD 단자(C/D)(21)를 포함하기 때문에 UFS 카드용 소켓에 삽입되었을 때 UFS 카드로 인식되어 동작이 가능하게 될 수 있다. 상기 메모리 카드(200)는 클락 리퀘스트 단자(CLK_Req)(11)를 포함하기 때문에 PCIe 카드용 소켓에 삽입되었을 때 PCIe 카드로 인식되어 동작이 가능하게 될 수 있다. 또한 상기 메모리 카드(200)는 리셋 단자(Reset)(12)를 포함하기 때문에 마이크로 SD 카드용 소켓에 삽입되었을 때 마이크로 SD 카드로 인식되어 동작이 가능하게 될 수 있다.
도 23a는 PCIe용 소켓에 통상의 UFS 카드를 삽입하였을 때 발생 가능한 단락(short) 현상을 설명하기 위한 개념도이다.
도 23a를 참조하면, UFS 카드의 카드 디텍션 단자(CD)는 접지 단자(VSS)와 연결되어 있다. 그렇기 때문에 카드 디텍션 단자(CD)는 접지 전위를 유지할 수 있다. 그런데, PCIe 카드의 전원 단자의 위치는 UFS 카드의 카드 디텍션 단자(CD)에 대응되는 위치에 위치할 수 있다. 이 경우, 만일 PCIe용 소켓에 UFS 카드를 삽입하게 되면 호스트의 전원 단자(VDD3)가 접지 단자(VSS)로 직접 연결되게 되어 단락이 발생하게 되고 이는 호스트 및/또는 UFS 카드의 손상을 초래할 수 있다.
도 23b는 PCIe용 소켓에 UFS 표준에 따르는 UFS 카드(200)를 삽입하더라도 위에서와 같은 단락이 발생하지 않도록 하는 방안을 설명하기 위한 개념도이다.
도 23b를 참조하면, UFS 카드(200)의 카드 디텍션 단자(CD)는 저항(228r)을 개재하면서 접지 단자(VSS)와 연결될 수 있다. 이와 같이 구성하면 카드 디텍션 단자(CD)가 접지 단자(VSS)와 연결되어 있기 때문에 정상적인 카드 디텍션을 달성하면서 단락은 방지할 수 있다. 이 때 상기 저항(228r)은 약 1 kΩ 내지 1 MΩ의 저항값을 가질 수 있다. 만일 상기 저항(228r)의 저항값이 너무 낮으면 단락을 방지하는 효과가 미흡할 수 있다. 반대로 상기 저항(228r)의 저항값이 너무 높으면 비용이 상승할 수 있다.
도 24는 본 발명의 일 실시예에 따른 메모리 카드(200a)를 나타낸 개념도이다.
도 24를 참조하면, 카드 디텍션 단자(21)는 저항(228r)을 통하여 접지 단자(24)와 연결될 수 있다. 상기 저항(228r)은 도 21의 카드 기판(220)의 표면 위에 실장될 수 있다.
도 24에서는 상기 저항(228r)은 일단이 카드 디텍션 단자(CD)(21)와 연결되고 타단이 접지 단자(VSS)(24)와 직접 연결되는 것으로 도시되었으나, 상기 저항(228r)의 타단은 임의의 접지 단자와 연결될 수 있다.
도 25는 본 발명의 다른 실시예에 따른 메모리 카드(200b)를 나타낸 개념도이다.
도 25를 참조하면, 상기 저항(228r)은 컨트롤러(224) 내에 제공될 수 있다. 상기 컨트롤러(224) 내에 제공된 상기 저항(228r)의 일단은 상기 카드 디텍션 단자(CD)(21)와 연결될 수 있다. 상기 저항(228r)의 타단은 접지 단자와 연결될 수 있으며, 상기 접지 단자는 상기 컨트롤러 내에 제공된 접지 단자일 수도 있고, 도 25에서 VSS로 표현된 단자들 중의 어느 하나일 수도 있다.
도 24 및 도 25에 도시된 바와 같이 UFS 카드의 카드 디텍션 단자와 접지 단 사이에 적절한 저항값을 갖는 저항을 제공함으로써, 카드 디텍션 단자에 전원이 연결된 상황에서도 단락이 발생하지 않고 반도체 소자의 손상이 방지될 수 있다.
이상에서 살펴본 바와 같이 본 발명의 실시예들에 대해 상세히 기술되었지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구 범위에 정의된 본 발명의 정신 및 범위를 벗어나지 않으면서 본 발명을 여러 가지로 변형하여 실시할 수 있을 것이다. 따라서 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.

Claims (20)

  1. 컨트롤러 및 메모리 소자가 실장된 카드 기판; 및
    상기 카드 기판을 수용하고, 외부 장치와 전기적으로 연결될 수 있는 단자들을 노출시키는 카드 인클로저;
    를 포함하는 메모리 카드로서,
    상기 컨트롤러는 유니버설 플래시 스토리지(universal flash storage, UFS) 모드 및 상기 UFS 모드가 아닌 제 1 서브 모드로 동작 가능하도록 구성되고,
    상기 노출된 단자들은,
    상기 메모리 카드의 삽입측 가장자리(edge)에 인접하여 배열된 제 1 열 단자들 및 상기 제 1 열 단자들보다 상기 삽입측 가장자리로부터 이격되어 배열된 제 2 열 단자들을 갖는 UFS 표준에 따른 UFS 단자군; 및
    상기 제 1 열 단자들에 인접하여 제 1 서브 모드용 단자군;
    을 포함하는 것을 특징으로 하는 메모리 카드.
  2. 제 1 항에 있어서,
    상기 제 1 서브 모드용 단자군은 제 1 서브 모드용 리셋 단자 및 제 1 서브 모드용 클락 리퀘스트 단자를 포함하는 것을 특징으로 하는 메모리 카드.
  3. 제 2 항에 있어서,
    상기 제 1 서브 모드용 단자군은 한 쌍의 레퍼런스 클락 단자들을 더 포함하는 것을 특징으로 하는 메모리 카드.
  4. 제 1 항에 있어서,
    상기 컨트롤러는 상기 UFS 모드 외의 제 2 서브 모드로도 동작 가능하도록 구성된 것을 특징으로 하는 메모리 카드.
  5. 제 4 항에 있어서,
    상기 제 1 서브 모드용 단자군은 상기 제 2 서브 모드에서 데이터 단자들로서 작용하도록 구성된 것을 특징으로 하는 메모리 카드.
  6. 제 1 항에 있어서,
    상기 제 2 열 단자들은 UFS 메모리 카드 인식을 위한 카드 인식 (card detection, CD) 단자를 포함하고,
    상기 CD 단자는 1 kΩ 내지 1 MΩ의 저항과 연결되고 상기 저항은 접지단과 직접 전기적으로 연결된 것을 특징으로 하는 메모리 카드.
  7. 제 6 항에 있어서,
    상기 저항은 상기 카드 기판 상에 실장된 저항 소자인 것을 특징으로 하는 메모리 카드.
  8. 제 6 항에 있어서,
    상기 저항은 상기 컨트롤러 내에 포함된 저항 소자인 것을 특징으로 하는 메모리 카드.
  9. 제어부;
    데이터를 입력 또는 출력할 수 있는 입출력부;
    데이터를 저장할 수 있는 메모리부;
    외부 장치와 데이터를 전송할 수 있는 인터페이스부; 및
    상기 제어부, 입출력부, 메모리부 및 인터페이스부를 서로 통신 가능하도록 연결하는 버스;
    를 포함하는 전자 시스템으로서,
    상기 입출력부는 메모리 카드를 수납하도록 구성된 카드 소켓을 포함하고,
    상기 카드 소켓은 유니버설 플래시 스토리지(universal flash storage, UFS) 카드가 삽입되었을 때 UFS 카드의 카드 인식(card detection) 단자와 접속 가능한 제 1 접속핀을 갖고,
    상기 제어부는 상기 카드 소켓에 메모리 카드가 삽입되었을 때 상기 제 1 접속핀의 전압이 제 1 기준 전압보다 낮으면 상기 메모리 카드를 UFS 카드로 인식하고 상기 UFS 카드의 전원 단자에 제 1 전압을 공급하도록 구성되고, 상기 제 1 접속핀의 전압이 상기 제 1 기준 전압보다 높으면 상기 메모리 카드를 마이크로 SD 카드 또는 PCIe 카드로 인식하도록 구성된 전자 시스템.
  10. 제 9 항에 있어서,
    상기 카드 소켓은,
    UFS 카드가 삽입되었을 때 UFS 카드의 레퍼런스 클락 단자와 접속 가능한 제 2 접속핀; 및
    마이크로 시큐어 디지털(secure digital, SD) 카드가 삽입되었을 때 마이크로 SD 카드의 DAT2 단자와 접속 가능한 제 3 접속핀;
    을 더 갖는 것을 특징으로 하는 전자 시스템.
  11. 제 10 항에 있어서,
    상기 제어부는 상기 제 1 접속핀의 전압이 플로팅(floating)이거나 상기 메모리 카드를 UFS 카드로서 링크하는데 실패하면, 상기 제 2 접속핀에 제 2 전압을 공급하도록 구성된 것을 특징으로 하는 전자 시스템.
  12. 제 11 항에 있어서,
    상기 제어부는 상기 제 2 접속핀에 제 2 전압을 공급하였을 때, 상기 제 3 접속핀의 전압이 제 2 기준 전압보다 낮으면 삽입된 상기 카드를 PCIe 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  13. 제 12 항에 있어서,
    상기 제어부는 상기 제 2 접속핀에 제 2 전압을 공급하였을 때, 상기 제 3 접속핀의 전압이 제 2 기준 전압보다 높으면 삽입된 상기 카드를 마이크로 SD 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  14. 제 12 항에 있어서,
    상기 제어부는 상기 제 1 접속핀의 전압이 플로팅(floating)이면 상기 제어부는 삽입된 상기 카드를 마이크로 SD 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  15. 제 10 항에 있어서,
    상기 카드 소켓은 마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자와 접속 가능한 제 4 접속핀을 더 갖고,
    상기 제어부는 상기 제 1 접속핀의 전압이 플로팅이고 상기 제 4 접속핀의 전압이 제 2 전압이면, 상기 제 2 접속핀에 제 2 전압의 전원을 공급하고 상기 카드를 PCIe 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  16. 제 10 항에 있어서,
    상기 카드 소켓은 마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자와 접속 가능한 제 4 접속핀을 더 갖고,
    상기 제어부는 상기 제 1 접속핀의 전압이 플로팅이고 상기 제 4 접속핀의 전압이 제 3 전압이면, 상기 카드를 마이크로 SD 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  17. 제 10 항에 있어서,
    상기 제어부는 상기 제 2 접속핀의 전압이 제 3 기준 전압보다 낮으면 상기 제 2 접속핀에 제 2 전압을 공급하고, 상기 제 3 접속핀의 전압이 제 2 기준 전압보다 낮으면 상기 카드를 PCIe 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  18. 제 10 항에 있어서,
    상기 제어부는, 상기 제 1 접속핀의 전압이 플로팅이고 상기 제 2 접속핀의 전압이 제 2 기준 전압보다 낮으면, 상기 제 1 접속 단자에 제 2 전압을 인가하고, 삽입된 상기 카드를 PCIe 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  19. 제 10 항에 있어서,
    상기 카드 소켓은 마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자와 접속 가능한 제 4 접속핀을 더 갖고,
    상기 제어부는, 상기 제 1 접속핀의 전압이 플로팅이면 상기 제 4 접속핀의 전압을 측정하고, 상기 제 4 접속핀의 전압이 제 3 전압이면, 삽입된 상기 카드를 마이크로 SD 카드로 인식하도록 구성된 것을 특징으로 하는 전자 시스템.
  20. 제어부;
    데이터를 입력 또는 출력할 수 있는 입출력부;
    데이터를 저장할 수 있는 메모리부;
    외부 장치와 데이터를 전송할 수 있는 인터페이스부; 및
    상기 제어부, 입출력부, 메모리부 및 인터페이스부를 서로 통신 가능하도록 연결하는 버스;
    를 포함하는 전자 시스템으로서,
    상기 입출력부는 메모리 카드를 수납하도록 구성된 카드 소켓을 포함하고,
    상기 카드 소켓은,
    유니버설 플래시 스토리지(universal flash storage, UFS) 카드가 삽입되었을 때 UFS 카드의 카드 인식(card detection) 단자와 접속 가능한 제 1 접속핀;
    UFS 카드가 삽입되었을 때 UFS 카드의 레퍼런스 클락 단자와 접속 가능한 제 2 접속핀;
    마이크로 시큐어 디지털(secure digital, SD) 카드가 삽입되었을 때 마이크로 SD 카드의 DAT2 단자와 접속 가능한 제 3 접속핀; 및
    마이크로 SD 카드가 삽입되었을 때 마이크로 SD 카드의 CMD 단자와 접속 가능한 제 4 접속핀;
    을 포함하는 전자 시스템.
KR1020180000913A 2018-01-03 2018-01-03 메모리 카드 및 전자 시스템 KR102444234B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020180000913A KR102444234B1 (ko) 2018-01-03 2018-01-03 메모리 카드 및 전자 시스템
US16/239,183 US10769091B2 (en) 2018-01-03 2019-01-03 Memory card and electronic system
CN201910004157.4A CN109993012A (zh) 2018-01-03 2019-01-03 存储卡和电子系统
US16/993,906 US11194752B2 (en) 2018-01-03 2020-08-14 Memory card and electronic system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180000913A KR102444234B1 (ko) 2018-01-03 2018-01-03 메모리 카드 및 전자 시스템

Publications (2)

Publication Number Publication Date
KR20190083242A KR20190083242A (ko) 2019-07-11
KR102444234B1 true KR102444234B1 (ko) 2022-09-16

Family

ID=67058276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180000913A KR102444234B1 (ko) 2018-01-03 2018-01-03 메모리 카드 및 전자 시스템

Country Status (3)

Country Link
US (2) US10769091B2 (ko)
KR (1) KR102444234B1 (ko)
CN (1) CN109993012A (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP4310686A3 (en) * 2018-09-28 2024-04-03 Panasonic Intellectual Property Management Co., Ltd. Communication device and communication method
US11087195B2 (en) * 2018-12-31 2021-08-10 Western Digital Technologies, Inc. Memory card pad layout supporting multiple communication protocols
US10999929B2 (en) * 2019-05-29 2021-05-04 Quanta Computer Inc. Expansion card interfaces for high-frequency signals and methods of making the same
US11137932B2 (en) * 2019-12-02 2021-10-05 Western Digital Technologies, Inc. Pad indication for device capability
KR20210078644A (ko) * 2019-12-18 2021-06-29 삼성전자주식회사 범용 플래시 스토리지 메모리 카드
TWI738222B (zh) * 2020-02-24 2021-09-01 群聯電子股份有限公司 記憶體儲存裝置與其管理方法
JP2021162907A (ja) * 2020-03-30 2021-10-11 キヤノン株式会社 通信装置、制御方法、及びプログラム
CN111708724B (zh) * 2020-05-29 2022-02-22 苏州浪潮智能科技有限公司 一种PCIe板卡的资源分配的方法和设备
US11461260B2 (en) * 2021-02-19 2022-10-04 Western Digital Technologies, Inc. Memory card operable with multiple host interfaces

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3815936B2 (ja) 2000-01-25 2006-08-30 株式会社ルネサステクノロジ Icカード
CN1218276C (zh) 2000-04-28 2005-09-07 株式会社日立制作所 集成电路卡
WO2002099742A1 (fr) 2001-06-04 2002-12-12 Renesas Technology Corp. Carte memoire
TW561491B (en) 2001-06-29 2003-11-11 Toshiba Corp Semiconductor memory device
JP4236440B2 (ja) 2002-10-09 2009-03-11 株式会社ルネサステクノロジ Icカード
US7069369B2 (en) * 2004-02-12 2006-06-27 Super Talent Electronics, Inc. Extended-Secure-Digital interface using a second protocol for faster transfers
US7664902B1 (en) * 2004-03-16 2010-02-16 Super Talent Electronics, Inc. Extended SD and microSD hosts and devices with USB-like high performance packetized interface and protocol
KR20060057794A (ko) 2004-11-24 2006-05-29 삼성전자주식회사 휴대용 단말기에서 멀티미디어카드의 삽입을 인식하기위한 장치 및 방법
JP4428211B2 (ja) 2004-11-26 2010-03-10 ソニー株式会社 コネクタ
KR100939067B1 (ko) 2006-07-07 2010-01-28 삼성전자주식회사 복수의 서로 상이한 인터페이스를 구비한 스마트 카드
JP2008083888A (ja) 2006-09-27 2008-04-10 Oki Data Corp メモリ制御装置、メモリ装置及びこれらを用いた画像形成装置
US8301822B2 (en) * 2009-09-23 2012-10-30 Sandisk Il Ltd. Multi-protocol storage device bridge
EP2463808A1 (en) 2010-12-10 2012-06-13 Gemalto SA Smartcard providing an improved standby mode
JP2013178758A (ja) 2012-02-06 2013-09-09 Panasonic Corp カード通信装置
KR20140093505A (ko) * 2013-01-18 2014-07-28 삼성전자주식회사 단말기의 메모리 확장 장치 및 방법
US9367447B2 (en) * 2013-11-15 2016-06-14 Qualcomm Incorporated Removable memory card discrimination systems and methods
JP6266363B2 (ja) 2014-01-29 2018-01-24 株式会社東芝 メモリカードスロット装置及びメモリカードスロット装置の制御方法
US20170003717A1 (en) * 2014-03-20 2017-01-05 Intel Corporation Memory card connector for electronic devices
US9552318B2 (en) * 2014-06-04 2017-01-24 Qualcomm Incorporated Removable memory card type detection systems and methods
KR102168170B1 (ko) * 2014-06-30 2020-10-20 삼성전자주식회사 메모리 카드
KR102284655B1 (ko) 2014-07-02 2021-08-03 삼성전자 주식회사 메모리 카드
US9753503B2 (en) * 2014-08-14 2017-09-05 Samsung Electronics Co., Ltd. Memory card socket and data processing device including the same
KR102429906B1 (ko) * 2015-10-13 2022-08-05 삼성전자주식회사 스토리지 장치, 상기 스토리지 장치와 통신하는 호스트 및 상기 스토리지 장치를 포함하는 전자 장치
KR102528558B1 (ko) * 2016-01-15 2023-05-04 삼성전자주식회사 스토리지 장치, 호스트, 스토리지 시스템, 스토리지 장치의 전원 전압 수신 방법, 및 스토리지 시스템의 전원 전압 제공 방법
KR102646895B1 (ko) * 2016-09-29 2024-03-12 삼성전자주식회사 메모리 카드 및 이를 포함하는 스토리지 시스템
US10027079B2 (en) * 2016-10-27 2018-07-17 Amphenol Shouh Min Industry (Shen Zhen) Co., Ltd. Connector applied to USF card and micro SD card
CN106453730B (zh) * 2016-12-22 2019-07-26 珠海市魅族科技有限公司 一种智能卡及终端设备

Also Published As

Publication number Publication date
US11194752B2 (en) 2021-12-07
US20190205277A1 (en) 2019-07-04
CN109993012A (zh) 2019-07-09
US20200371983A1 (en) 2020-11-26
KR20190083242A (ko) 2019-07-11
US10769091B2 (en) 2020-09-08

Similar Documents

Publication Publication Date Title
KR102444234B1 (ko) 메모리 카드 및 전자 시스템
US7690570B2 (en) Method and apparatus for a USB and contactless smart card device
KR102461761B1 (ko) 전자 장치
US9547337B2 (en) Portable device and peripheral extension dock
AU2012101769A4 (en) Data structures for facilitating communication between a host device and an accessory
KR100626748B1 (ko) 다중 모드 스마트 카드, 시스템 및 그 방법
US7711865B2 (en) Multi-standard protocol storage devices
EP1997063B1 (en) Negotiation of a proper communication protocol between a data carrier and a reader device
US9030208B2 (en) Using pulsed DC to detect connector mating and unmating
US9268728B2 (en) Portable electronic device and accessory device thereof, and operating method for the portable electronic device
KR20180077727A (ko) 반도체 집적 회로 카드 및 이를 포함하는 통신 시스템
AU2018445738B2 (en) Memory card, memory card adapter, and terminal device
MX2014005449A (es) Tecnicas para configurar los contactos de un conector.
US11037042B2 (en) Semiconductor integrated circuit cards and communication systems including the same
KR20030086005A (ko) 복수의 통신 모드들을 갖는 집적 회로 장치 및 그것의동작 방법
US20070283053A1 (en) Memory card with communication serial interface
US8677040B2 (en) Host-peripheral adaptor
KR100909960B1 (ko) 다중 인터페이스 카드에서의 전원전압 제어장치 및 방법
US11307637B2 (en) Universal flash storage memory card
KR20110015742A (ko) 유에스비 인터페이스를 이용한 전원 공급 방법 및 이를 이용하는 휴대 단말기
RU2801184C2 (ru) Карта памяти, адаптер карты памяти и терминальное устройство
KR200481023Y1 (ko) 다중 인터페이스 기능이 구비된 메모리 장치
CN116414470A (zh) 存储卡的启动方法、存储设备及计算机设备
JP2022084576A (ja) 電子デバイス

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant