KR102275576B1 - 디스플레이 디바이스 - Google Patents

디스플레이 디바이스 Download PDF

Info

Publication number
KR102275576B1
KR102275576B1 KR1020170100418A KR20170100418A KR102275576B1 KR 102275576 B1 KR102275576 B1 KR 102275576B1 KR 1020170100418 A KR1020170100418 A KR 1020170100418A KR 20170100418 A KR20170100418 A KR 20170100418A KR 102275576 B1 KR102275576 B1 KR 102275576B1
Authority
KR
South Korea
Prior art keywords
electrode
positive electrode
connector
light sources
row
Prior art date
Application number
KR1020170100418A
Other languages
English (en)
Other versions
KR20190016328A (ko
Inventor
김동현
윤동진
박상태
최정식
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020170100418A priority Critical patent/KR102275576B1/ko
Priority to US16/636,632 priority patent/US11024612B2/en
Priority to PCT/KR2017/015113 priority patent/WO2019031662A1/ko
Priority to EP17921419.2A priority patent/EP3667648A4/en
Publication of KR20190016328A publication Critical patent/KR20190016328A/ko
Application granted granted Critical
Publication of KR102275576B1 publication Critical patent/KR102275576B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3026Video wall, i.e. stackable semiconductor matrix display modules
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13336Combining plural substrates to produce large-area displays, e.g. tiled displays
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/026Video wall, i.e. juxtaposition of a plurality of screens to create a display screen of bigger dimensions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/04Display device controller operating with a plurality of display units

Abstract

본 발명의 디스플레이 디바이스는, 일면을 구비하는 광 투과성 기판; 상기 일면에 형성되고, 길게 연장되는 제1 양전극; 상기 일면에 형성되고, 상기 제1 양전극과 대향하는 제1 음전극; 상기 일면에 형성되고, 상기 제2 양전극과 대향하며, 상기 제1 양전극과 상기 제1 음전극 사이에 위치하는 제2 음전극; 상기 일면에 형성되고, 상기 제2 음전극과 대향하며, 상기 제2 음전극과 상기 제1 음전극 사이에서 위치하는 제2 양전극; 상기 일면에 설치되고, 상기 제1 양전극과 상기 제2 음전극 사이에 위치하는 제1 광원들; 상기 제2 음전극과 상기 제2 양전극 사이에 위치하는 제2 광원들; 상기 제2 양전극과 상기 제2 음전극 사이에 위치하는 제3 광원들; 상기 일면과 마주하고 이격되며, 상기 제1 양전극과 상기 제2 양전극을 연결하는 제1 커넥터; 그리고, 상기 일면과 마주하고 이격되며, 상기 제1 음전극과 상기 제2 음전극을 연결하는 제2 커넥터를 포함한다.

Description

디스플레이 디바이스{DISPLAY DEVICE}
본 발명은 디스플레이 디바이스에 관한 것이다.
디지털 샤이니지는 광고주가 마케팅, 광고, 트레이닝 등에 활용하고 고객경험을 유도할 수 있는 커뮤니케이션 툴로서, 공항, 호텔, 병원 등의 공공 장소에서 통사적인 방송 컨텐츠뿐만 아니라 광고주가 의도한 광고 컨텐츠를 함께 제공하는 디지털 영상 장치이다. 프로세서와 메모리가 내장되어 있을뿐만아니라 이동이 자유롭고 다양한 컨텐츠를 선명하게 표현할 수 있어서, 백화점, 지하철, 버스 정류장 등에서 홍보용, 고객 서비스용, 안내용 매체 등 다양한 용도로 사용될 수 있다. 또한, 디지털 샤이니지를 통해 반드시 광고 컨텐츠만 제공되는 것은 아니고, 광고 이외의 다른 목적을 가지는 다양한 컨텐츠가 제공될 수 있다.
디지털 샤이니지는 일반적으로 복수 개의 LED가 사용되고 있다. LED는 긴 수명과 높은 발광 효율을 가지기 때문에 종래의 형광등 및 백열 전구를 대체하여 사용되고 있다. 또한, 종래의 광원과 비교하여 소형이기 때문에 조명장치로 더 각광 받고 있다.
본 발명의 목적은 베젤 영역이 줄어든 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 다른 목적은 복수의 광원 어셈블리에 전력이 원활하게 공급되는 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 또 다른 목적은 복수의 광원 어셈블리에 제어신호가 원활하게 공급되는 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 또 다른 목적은 복수의 광원 어셈블리에 전기적으로 연결되는 복수의 양전극을 연결하여 전기적 노드를 형성하는 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 또 다른 목적은 복수의 광원 어셈블리에 전기적으로 연결되는 복수의 음전극을 연결하여 전기적 노드를 형성하는 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 또 다른 목적은 복수의 디스플레이 디바이스를 연결하여 확장되는 디스플레이 디바이스를 제공하는 것일 수 있다.
본 발명의 일 실시 예에 따른 디스플레이 디바이스는, 일면을 구비하는 광 투과성 기판; 상기 일면에 형성되고, 길게 연장되는 제1 양전극; 상기 일면에 형성되고, 상기 제1 양전극과 대향하는 제1 음전극; 상기 일면에 형성되고, 상기 제1 양전극과 대향하며, 상기 제1 양전극과 상기 제1 음전극 사이에 위치하는 제2 음전극; 상기 일면에 형성되고, 상기 제2 음전극과 대향하며, 상기 제2 음전극과 상기 제1 음전극 사이에서 위치하는 제2 양전극; 상기 일면에 설치되고, 상기 제1 양전극과 상기 제2 음전극 사이에 위치하는 제1 광원들; 상기 일면에 설치되고, 상기 제2 음전극과 상기 제2 양전극 사이에 위치하는 제2 광원들; 상기 일면에 설치되고, 상기 제2 양전극과 상기 제1 음전극 사이에 위치하는 제3 광원들; 상기 일면과 마주하고 이격되며, 상기 제1 양전극과 상기 제2 양전극을 연결하는 제1 커넥터; 그리고, 상기 일면과 마주하고 이격되며, 상기 제1 음전극과 상기 제2 음전극을 연결하는 제2 커넥터를 포함할 수 있다.
상기 제1 커넥터와 상기 제2 커넥터는, 상기 제1 광원들, 상기 제2 광원들 및 상기 제3 광원들의 일 측에 위치할 수 있다.
상기 제1 양전극과 상기 제2 양전극은, 상기 제1 광원들, 상기 제2 광원들 및 상기 제3 광원들의 타 측에서 서로 연결될 수 있다.
상기 디스플레이 디바이스는, 상기 일면에 형성되고, 상기 제1 음전극과 대향하며, 제2 양전극과의 사이에 상기 제1 음전극을 위치시키는 제3 양전극; 상기 일면에 설치되고, 상기 제1 음전극과 상기 제3 양전극 사이에 위치하는 제4 광원들; 상기 일면에 형성되고, 상기 제1 광원들을 직렬로 연결하는 제1 개폐전극; 상기 일면에 형성되고, 상기 제2 광원들을 직렬로 연결하는 제2 개폐전극; 상기 일면에 형성되고, 상기 제3 광원들을 직렬로 연결하는 제3 개폐전극; 상기 일면에 형성되고, 상기 제4 광원들을 직렬로 연결하는 제4 개폐전극; 그리고, 상기 일면과 마주하고 이격되며, 상기 제2 개폐전극과 상기 제3 개폐전극을 연결하는 제3 커넥터를 더 포함할 수 있다.
상기 제1 개폐전극과 상기 제2 개폐전극은, 상기 제1 광원들, 상기 제2 광원들, 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결되고, 상기 제3 개폐전극과 상기 제4 개폐전극은, 상기 제1 광원들, 상기 제2 광원들, 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결될 수 있다.
상기 제1 커넥터는, 상기 제3 양전극과 연결되고, 상기 제1 양전극, 상기 제2 양전극 및 상기 제3 양전극은, 상기 제1 광원들, 상기 제2 광원들, 상기 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결될 수 있다.
상기 디스플레이 디바이스는, 상기 일면에 형성되고, 상기 제3 양전극과 대향하며, 상기 제1 음전극과의 사이에 상기 제3 양전극을 위치시키는 제4 양전극; 상기 일면에 형성되고, 상기 제4 양전극과 대향하며, 상기 제3 양전극과 상기 제4 양전극 사이에 위치하는 제3 음전극; 상기 일면에 설치되고, 상기 제3 양전극과 상기 제3 음전극 사이에 위치하는 제5 광원들; 상기 일면에 설치되고, 상기 제3 음전극과 상기 제4 양전극 사이에 위치하는 제6 광원들; 상기 일면에 형성되고, 상기 제5 광원들을 직렬로 연결하는 제5 개폐전극; 상기 일면에 형성되고, 상기 제6 광원들을 직렬로 연결하는 제6 개폐전극; 그리고, 상기 일면과 마주하고 이격되며, 상기 제4 개폐전극과 상기 제5 개폐전극을 연결하는 제4 커넥터를 더 포함하고, 상기 제5 개폐전극과 상기 제6 개폐전극은, 상기 제1 광원들, 상기 제2 광원들, 제3 광원들, 상기 제4 광원들, 상기 제5 광원들 및 상기 제6 광원들의 타 측에서 서로 연결될 수 있다.
상기 제4 커넥터는, 상기 제3 커넥터의 길이 방향으로 이격될 수 있다.
상기 디스플레이 디바이스는, 전원장치; 상기 전원장치와 상기 제1 커넥터를 연결하는 제1 케이블; 그리고, 상기 전원장치와 상기 제2 커넥터를 연결하는 제2 케이블을 더 포함할 수 있다.
상기 디스플레이 디바이스는, 상기 기판 상에 형성되는 제1 수지층을 더 포함하고, 상기 제1 커넥터와 상기 제2 커넥터는, 상기 제1 수지층 내부에 위치할 수 있다.
상기 디스플레이 디바이스는, 상기 기판 상에 형성되는 제2 수지층; 그리고, 상기 제2 수지층 상에 형성되는 제1 수지층을 더 포함하고, 상기 제1 커넥터와 상기 제2 커넥터는, 상기 제2 수지층 내부에 위치할 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 디스플레이 디바이스의 베젤 영역을 감소시킬 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 복수의 광원 어셈블리에 전력을 원활하게 공급할 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 복수의 광원 어셈블리에 제어신호를 원활하게 공급할 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 복수의 광원 어셈블리에 전기적으로 연결되는 복수의 양전극을 연결하여 전기적 노드를 형성할 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 복수의 광원 어셈블리에 전기적으로 연결되는 복수의 음전극을 연결하여 전기적 노드를 형성할 수 있다.
본 발명의 실시 예들 중 적어도 하나에 의하면, 복수의 디스플레이 디바이스를 연결하여 확장되는 디스플레이 디바이스를 구현할 수 있다.
본 발명의 적용 가능성의 추가적인 범위는 이하의 상세한 설명으로부터 명백해질 것이다. 그러나 본 발명의 사상 및 범위 내에서 다양한 변경 및 수정은 당업자에게 명확하게 이해될 수 있으므로, 상세한 설명 및 본 발명의 바람직한 실시 예와 같은 특정 실시 예는 단지 예시로 주어진 것으로 이해되어야 한다.
도 1 내지 도 5는 본 발명의 실시 예에 따른 디스플레이 디바이스를 나타내는 도면들이다.
도 6 내지 도 22는 본 발명의 실시 예에 따른 디스플레이 디바이스의 구성을 나타내는 도면들이다.
도 23은 본 발명의 다른 실시 예에 따른 디스플레이 디바이스를 나타내는 도면들이다.
도 24는 본 발명의 또 다른 실시 예에 따른 디스플레이 디바이스를 나타내는 도면들이다.
이하, 첨부된 도면을 참조하여 본 명세서에 개시된 실시 예를 상세히 설명하되, 도면 부호에 관계없이 동일하거나 유사한 구성요소는 동일한 참조 번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 이하의 설명에서 사용되는 구성요소에 대한 접미사 "모듈" 및 "부"는 명세서 작성의 용이함만이 고려되어 부여되거나 혼용되는 것으로서, 그 자체로 서로 구별되는 의미 또는 역할을 갖는 것은 아니다.
또한, 본 발명의 실시 예의 구성요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b), 상측, 하측 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성요소를 다른 구성요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성요소의 본질이나 차례 또는 순서 등이 한정되지 않는다.
또한, 어떤 구성요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성요소는 그 다른 구성요소에 직접적으로 연결되거나 접속될 수 있지만, 각 구성요소 사이에 또 다른 구성요소가 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
또한, 본 명세서에 개시된 실시 예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 명세서에 개시된 실시 예의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다. 또한, 첨부된 도면은 본 명세서에 개시된 실시 예를 쉽게 이해할 수 있도록 하기 위한 것일 뿐, 첨부된 도면에 의해 본 명세서에 개시된 기술적 사상이 제한되지 않으며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
이하에서, +x축 방향은 오른쪽 방향이라 칭할 수 있다. -x축 방향은 왼쪽 방향이라 칭할 수 있다. +y축 방향은 위쪽 방향이라 칭할 수 있다. -y축 방향은 아래쪽 방향이라 칭할 수 있다. +z축 방향은 앞쪽 방향 또는 전방이라 칭할 수 있다. -z축 방향은 뒤쪽 방향 또는 후방이라 칭할 수 있다.
도 1을 참조하면, 디스플레이 디바이스(100)는 피부착면(250)에 부착될 수 있다. 피부착면(250)은 투명한 재질일 수 있다. 예를 들어, 피부착면(250)은 유리창일 수 있다. 디스플레이 디바이스(100)는 투명한 재질일 수 있다. 예를 들어, 디스플레이 디바이스(100)는 투명한 수지층을 포함할 수 있다. 디스플레이 디바이스(100)가 피부착면(250)에 부착되더라도, 디스플레이 디바이스(100)와 피부착면(250)은 빛을 투과시킬 수 있다.
디스플레이 디바이스(100)는 화면을 표시할 수 있다. 디스플레이 디바이스(100)는 전방으로 빛을 방출할 수 있다. 또는, 디스플레이 디바이스(100)는 +z축 방향으로 빛을 방출할 수 있다. 디스플레이 디바이스(100)에서 방출된 빛은 피부착면(250)을 통과하여 전방으로 진행할 수 있다. 또는, 디스플레이 디바이스(100)에서 방출된 빛은 피부착면(250)을 통과하여 +z축 방향으로 진행할 수 있다.
도 2를 참조하면, 피부착면(250A, 250B, 250C, 250D)은 프레임(270)에 고정될 수 있다. 복수 개의 피부착면(250A, 250B, 250C, 250D)은 각각 프레임(270)에 고정될 수 있다. 복수 개의 디스플레이 디바이스는 각각의 피부착면(250A, 250B, 250C, 250D)에 부착될 수 있다. 복수 개의 디스플레이 디바이스는 서로 연동되어 화면을 표시할 수 있다. 예를 들어, 복수 개의 디스플레이 디바이스는 하나의 화면을 분할하여 표시할 수 있다. 각 디스플레이 디바이스는 하나의 화면의 일부를 표시할 수 있다.
도 3을 참조하면, 디스플레이 디바이스(100)는 사각형 형상일 수 있다. 복수의 광원 어셈블리(140)는 디스플레이 디바이스(100)에 설치될 수 있다. 커넥터(150A, 150B, 150C, 150D)는 디스플레이 디바이스(100)의 둘레를 따라 배치될 수 있다. 즉, 커넥터(150A, 150B, 150C, 150D)는 디스플레이 디바이스(100)의 네 변을 따라 배치될 수 있다. 커넥터(150A, 150B, 150C, 150D)는 복수의 광원 어셈블리(140)를 둘러쌀 수 있다.
복수의 광원 어셈블리(140)는 디스플레이 디바이스(100)와 전기적으로 연결될 수 있다. 커넥터(150A, 150B, 150C, 150D)는 디스플레이 디바이스(100)와 전기적으로 연결될 수 있다. 커넥터(150A, 150B, 150C, 150D)는 디스플레이 디바이스(100)를 통해 복수의 광원 어셈블리(140)와 연결될 수 있다. 커넥터(150A, 150B, 150C, 150D)는 전원장치로부터 공급되는 전력을 광원 어셈블리(140)로 전달할 수 있다. 또한, 광원 어셈블리(140)는 커넥터(150A, 150B, 150C, 150D)를 통해 제어장치가 송신하는 제어신호를 수신할 수 있다.
디스플레이 디바이스(100)에서, 복수의 광원 어셈블리(140)가 설치되는 영역은 표시 영역(F)이라 칭할 수 있다. 디스플레이 디바이스(100)에서, 커넥터(150A, 150B, 150C, 150D)가 설치되는 영역은 베젤 영역(G)이라 칭할 수 있다. 커넥터(150A, 150B, 150C, 150D)는 전력과 제어신호를 복수의 광원 어셈블리(140)로 원활히 전달하기 위해 디스플레이 디바이스(100)의 네 변을 따라 배치될 수 있다. 커넥터(150A, 150B, 150C, 150D)가 디스플레이 디바이스(100)의 네 변에 배치됨으로써, 베젤 영역(G)의 비율이 커지고, 표시 영역(F)의 비율이 작아질 수 있다.
도 4를 참조하면, 커넥터(150A, 150C)는 디스플레이 디바이스(100)의 일 변 및 일 변과 나란한 타 변을 따라 배치될 수 있다. 또는, 커넥터(150A, 150C)는 좌측 커넥터(150A)와 우측 커넥터(150C)를 포함할 수 있고, 좌측 커넥터(150A)와 우측 커넥터(150C)는 서로 마주보게 배치될 수 있다.
복수의 광원 어셈블리(140)는 좌측 커넥터(150A)와 우측 커넥터(150C) 사이에 배치될 수 있다. 표시 영역(F)은 좌측 커넥터(150A)와 우측 커넥터(150C) 사이에 배치될 수 있다. 또는, 표시 영역(F)은 베젤 영역(G) 사이에 배치될 수 있다.
도 3의 경우와 대비하면, 베젤 영역(G)의 비율이 작아지고, 표시 영역(F)의 비율이 커질 수 있다. 따라서, 디스플레이 디바이스(100) 면적 대비 큰 화면을 표시하는데 유리할 수 있다.
도 5를 참조하면, 커넥터(150A)는 디스플레이 디바이스(100)의 일 변을 따라 배치될 수 있다. 광원 어셈블리(140)는 커넥터(150A)가 배치되지 않은 영역에 배치될 수 있다. 디스플레이 디바이스(100)의 일 변에 배치된 커넥터(150A)는 모든 광원 어셈블리(140)에 전력을 공급할 수 있다. 또한, 디스플레이 디바이스(100)의 일 변에 배치된 커넥터(150A)는 모든 광원 어셈블리(140)에 제어신호를 전달할 수 있다.
도 3 및 도 4의 경우와 대비하면, 베젤 영역(G)의 비율이 작아지고, 표시 영역(F)의 비율이 커질 수 있다. 따라서, 디스플레이 디바이스(100) 면적 대비 큰 화면을 표시하는데 유리할 수 있다.
그러나 상대적으로 감소된 커넥터(150A)를 통해 광원 어셈블리(140)로 전력을 공급하고, 제어신호를 전달하기 위해 효율적인 커넥터(150A) 구조 또는 효율적인 디스플레이 디바이스(100) 배선 구조가 필요할 수 있다.
도 6을 참조하면, 디스플레이 디바이스(100)는 베이스(110)를 포함할 수 있다. 베이스(110)는 기판이라 칭할 수 도 있다. 또는, 베이스(110)는 플레이트라 칭할 수 도 있다. 베이스(110)는 투명한 재질일 수 있다. 또는, 베이스(110)는 광 투과성을 가질 수 있다. 베이스(110)의 두께는 매우 얇게 형성될 수 있다. 예를 들어, 베이스(110)의 두께는 예를 들어, 베이스(110)의 두께는 250μm일 수 있다.
베이스(110)는 절연성을 가질 수 있다. 디스플레이 디바이스(100)에 공급되는 전력은 베이스(110)를 통과하지 못하고 차단될 수 있다.
디스플레이 디바이스(100)를 생산하는 과정에서 베이스(110)에 열이 가해질 수 있다. 예를 들어, 베이스(110)는 PET(Polyethylene Terephthalate) 재질을 포함할 수 있다. 베이스(110)의 두께가 충분히 두꺼워지면, 디스플레이 디바이스(100)의 생산 과정에서, 베이스(110)에 200도 이상의 열이 가해지더라도 베이스(110)가 열 변형 되지 않도록 할 수 있다.
도 7을 참조하면, 베이스(110) 상에 전극층(120)이 형성될 수 있다. 전극층(120)은 전도성을 가질 수 있다. 전극층(120)은 전원장치로부터 공급된 전력을 전달하는 통로로서 기능할 수 있다. 또한, 전극층(120)은 제어장치로부터 송신된 제어신호를 전달하는 통로로서 기능할 수 있다.
전극층(120)은 베이스(110)에 코팅될 수 있다. 또한, 전극층(120)은 매우 얇은 두께로 베이스(110)에 코팅될 수 있다. 전극층(120)은 얇은 두께로 인해 광 투과성을 가질 수 있다. 따라서, 베이스(110)에 전극층(120)이 코팅되더라도 디스플레이 디바이스(100)는 광 투과성을 가질 수 있다.
전극층(120)은 금속 나노와이어를 포함할 수 있다. 예를 들어, 전극층(120)은 은나노와이어(Ag Nano Wire)를 포함할 수 있다. 은나노와이어는 높은 전도성을 가지며 광 투과성이 뛰어날 수 있다.
도 8을 참조하면, 전극층(120)은 패턴을 형성할 수 있다. 전극층(120)의 패턴은 배선구조로서 기능할 수 있다.
전극층(120)의 패턴은 베이스(110)에 전극층(120)이 코팅된 후 추가 공정을 통해 형성될 수 있다. 예를 들어, 전극층(120)의 패턴은 베이스(110)에 코팅된 전극층(120)에 레이저를 조사하여 형성될 수 있다. 또는, 전극층(120)의 패턴은 베이스(110)에 코팅된 전극층(120)을 에칭하여 형성될 수 있다.
도 9를 참조하면, 디스플레이 디바이스(100)는 광원 어셈블리(140)를 포함할 수 있다. 광원 어셈블리(140)는 베이스(110)에 설치될 수 있다. 또한, 광원 어셈블리(140)는 전극층(120)과 전기적으로 연결될 수 있다.
전극층(120)은 양전극(122)과 음전극(124)을 포함할 수 있다. 양전극(122)은 양극, 산화전극 또는 애노드라 칭할 수 있다. 음전극(124)은 음극, 환원전극 또는 캐소드라 칭할 수 있다.
광원 어셈블리(140)는 복수로 설치될 수 있다. 복수의 광원 어셈블리(140)는 베이스(110)의 일 변을 따라 배치될 수 있고, 일 행(row)을 형성할 수 있다. 행은 로우라 칭할 수도 있다. 일 행을 형성하는 복수의 광원 어셈블리(140)는 서로 이격될 수 있다. 또는, 일 행을 형성하는 복수의 광원 어셈블리(140)는 등 간격을 이루며 배치될 수 있다.
복수의 광원 어셈블리(140)가 형성하는 행(R1, R2, R3, R4, R5, R6)은 복수로 형성될 수 있다. 각각의 행(R1, R2, R3, R4, R5, R6)은 베이스(110)의 일 변을 따라 배치될 수 있다. 또한, 각각의 행(R1, R2, R3, R4, R5, R6)은 서로 이격될 수 있다. 또는, 각각의 행(R1, R2, R3, R4, R5, R6)은 서로 등 간격을 이루며 배치될 수 있다.
양전극(122)은 일 행을 따라 길게 연장될 수 있다. 양전극(122)은 일 행의 복수의 광원 어셈블리(140) 각각과 전기적으로 연결될 수 있다. 양전극(122)은 일 행의 위쪽에 위치할 수 있다.
음전극(124)은 일 행을 따라 길게 연장될 수 있다. 음전극(124)은 일 행의 복수의 광원 어셈블리(140) 각각과 전기적으로 연결될 수 있다. 음전극(124)은 일 행의 아래쪽에 위치할 수 있다. 즉, 일 행은 양전극(122)와 음전극(124) 사이에 위치할 수 있다.
일 행에 연결되는 양전극(122)은 하나의 전극으로 형성될 수 있다. 일 행의 복수의 광원 어셈블리(140)는 하나의 양전극(122)에 연결될 수 있다. 일 행에 연결되는 음전극(124)은 복수로 형성될 수 있다. 음전극(124)은 일 행의 복수의 광원 어셈블리(140) 각각에 대응되도록 형성될 수 있다.
도 10을 참조하면, 양전극(122)은 제1 행(R1)과 제2 행(R2) 사이에 배치될 수 있다. 또는, 양전극(122)은 제3 행(R3)과 제4 행(R4) 사이에 배치될 수 있다. 또는, 양전극(122)은 제5 행(R5)과 제6 행(R6) 사이에 배치될 수 있다. 또는, 양전극(122)은 제7 행(R7)과 제8 행(R8) 사이에 배치될 수 있다.
제1 행(R1)의 복수의 광원 어셈블리(140) 각각은 제1 행(R1)과 제2 행(R2) 사이에 배치되는 하나의 양전극(122)에 전기적으로 연결될 수 있다. 제2 행(R2)의 복수의 광원 어셈블리(140) 각각은 제1 행(R1)과 제2 행(R2) 사이에 배치되는 하나의 양전극(122)에 전기적으로 연결될 수 있다.
제1 행(R1)과 전기적으로 연결되는 음전극(124)은 제1 행(R1)의 위쪽에 배치될 수 있다. 음전극(124)은 제1 행(R1)의 복수의 광원 어셈블리(140) 각각에 대응되도록 형성될 수 있다.
제2 행(R2)과 전기적으로 연결되는 음전극(124)은 제2 행(R2)의 아래쪽에 배치될 수 있다. 음전극(124)은 제2 행(R2)의 복수의 광원 어셈블리(140) 각각에 대응되도록 형성될 수 있다.
제3 행(R3), 제4 행(R4)과 전기적으로 연결되는 양전극(122), 제3 행(R3)과 전기적으로 연결되는 음전극(124), 제4 행(R4)과 전기적으로 연결되는 양전극(122) 및 제4 행(R4)과 전기적으로 연결되는 음전극(124)의 연결구조는, 앞서 설명한 제1 행(R1), 제2 행(R2), 양전극(122) 및 음전극(124)의 연결구조와 동일한 연결구조일 수 있다.
제5 행(R5)과 제6 행(R6)의 연결구조 및 제7 행(R7)과 제8 행(R8)의 연결구조 또한 제1 행(R1)과 제2 행(R2)의 연결구조와 동일한 연결구조일 수 있다.
도 11을 참조하면, 광원 어셈블리(140)는 복수의 LED 칩(140a, 140b, 140c)을 포함할 수 있다. 예를 들어, 광원 어셈블리(140)는 레드 LED 칩(140a), 그린 LED 칩(140b), 및 블루 LED 칩(140c)을 포함할 수 있다.
복수의 광원 어셈블리(140)는 하나의 양전극(122)에 각각 전기적으로 연결될 수 있다. 각각의 광원 어셈블리(140)에 연결되는 음전극(124)은 서로 독립적일 수 있다. 또한, 각각의 어셈블리에 전기적으로 연결되는 음전극(124)은 세 개의 전극을 포함할 수 있다. 세 개의 전극은 각각 레드 LED 칩(140a), 그린 LED 칩(140b), 및 블루 LED 칩(140c)과 전기적으로 연결될 수 있다. 이로써, 광원 어셈블리(140)의 LED 칩(140a, 140b, 140c)은 개별적으로 제어될 수 있다.
도 12 및 도 13을 참조하면, 광원 어셈블리(140)는 복수의 LED 칩(140a, 140b, 140c)과 IC 칩(140d)을 포함할 수 있다. 전극층(120)은 양전극(122), 음전극(124) 및 제어전극(125)을 포함할 수 있다. 양전극(122)은 전극이라 칭할 수 있다. 또는, 음전극(124)는 전극이라 칭할 수 있다. 또는, 제어전극(125)은 전극이라 칭할 수 있다. 또는, 제어전극(125)은 개폐전극(switching electrode)이라 칭할 수도 있다.
제어전극(125)은 서로 이웃하는 광원 어셈블리(140)를 전기적으로 연결할 수 있다. 또한, 제어전극(125)은 서로 이웃하는 광원 어셈블리(140)를 직렬로 연결할 수 있다. 제어전극(125)은 광원 어셈블리(140)의 IC 칩(140d)을 제어하는 신호를 전달할 수 있다.
복수의 광원 어셈블리(140)는 하나의 양전극(122)에 각각 전기적으로 연결될 수 있다. 각각의 광원 어셈블리(140)에 연결되는 음전극(124)은 서로 독립적일 수 있다. 또한, 각각의 광원 어셈블리(140)에 전기적으로 연결되는 음전극(124)은 하나의 전극일 수 있다. 광원 어셈블리(140)에 포함되는 복수의 LED 칩(140a, 140b, 140c)마다 음전극(124)이 연결되지 않더라도, IC 칩(140d)을 통해 복수의 LED 칩(140a, 140b, 140c)은 개별적으로 제어될 수 있다.
전원장치를 통해 공급되는 전류는 양전극(122), 복수의 LED 칩(140a, 140b, 140c), IC 칩(140d) 및 음전극(124) 순서로 흐를 수 있다. 또는, 전원장치를 통해 공급되는 전류는 양전극(122), IC 칩(140d), 복수의 LED 칩(140a, 140b, 140c) 및 음전극(124) 순서로 흐를 수 있다.
도 14를 참조하면, 복수의 광원 어셈블리(140)는 행(R1, R2, R3, R4, R5, R6) 또는 열(C1, C2, C3, C4, C5, C6)을 이루며 배치될 수 있다. 행은 로우(row)라 칭할 수 있고, 열은 컬럼(column)이라 칭할 수 있다. 제1 행(R1)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5)를 포함할 수 있다. 또는, 제1 행(R1)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5)를 포함할 수 있다. 제1 행(R1)에 배치되는 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5)는 제1 광원들(140a1, 140a2, 140a3, 140a4, 140a5)이라 칭할 수 있다. 제1 광원들(140a1, 140a2, 140a3, 140a4, 140a5)은 제1 어레이(array)를 이루며 배치될 수 있다.
제2 행(R2)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5)를 포함할 수 있다. 또는, 제2 행(R2)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5)를 포함할 수 있다. 제2 행(R2)은 제1 행(R1)과 이격될 수 있다. 제2 행(R2)은 제1 행(R1) 아래에 배치될 수 있다. 제2 행(R2)에 배치되는 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5)는 제2 광원들(140b1, 140b2, 140b3, 140b4, 140b5)이라 칭할 수 있다. 제2 광원들(140b1, 140b2, 140b3, 140b4, 140b5)은 제2 어레이를 이루며 배치될 수 있다.
제3 행(R3)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5)를 포함할 수 있다. 또는, 제3 행(R3)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5)를 포함할 수 있다. 제3 행(R3)은 제2 행(R2)과 이격될 수 있다. 제3 행(R3)은 제2 행(R2) 아래에 배치될 수 있다. 제3 행(R3)에 배치되는 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5)는 제3 광원들(140c1, 140c2, 140c3, 140c4, 140c5)이라 칭할 수 있다. 제3 광원들(140c1, 140c2, 140c3, 140c4, 140c5)은 제3 어레이를 이루며 배치될 수 있다.
제4 행(R4)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5)를 포함할 수 있다. 또는, 제4 행(R4)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5)를 포함할 수 있다. 제4 행(R4)은 제3 행(R3)과 이격될 수 있다. 제4 행(R4)은 제3 행(R3) 아래에 배치될 수 있다. 제4 행(R4)에 배치되는 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5)는 제4 광원들(140d1, 140d2, 140d3, 140d4, 140d5)이라 칭할 수 있다. 제4 광원들(140d1, 140d2, 140d3, 140d4, 140d5)은 제4 어레이를 이루며 배치될 수 있다.
제5 행(R5)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5)를 포함할 수 있다. 또는, 제5 행(R5)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5)를 포함할 수 있다. 제5 행(R5)은 제4 행(R4)과 이격될 수 있다. 제5 행(R5)은 제4 행(R4) 아래에 배치될 수 있다. 제5 행(R5)에 배치되는 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5)는 제5 광원들(140e1, 140e2, 140e3, 140e4, 140e5)이라 칭할 수 있다. 제5 광원들(140e1, 140e2, 140e3, 140e4, 140e5)은 제5 어레이를 이루며 배치될 수 있다.
제6 행(R6)은 베이스(110)의 일 변을 따라 배치되는 5 개의 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5)를 포함할 수 있다. 또는, 제6 행(R6)은 x축 방향을 따라 배치되는 5 개의 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5)를 포함할 수 있다. 제6 행(R6)은 제5 행(R5)과 이격될 수 있다. 제6 행(R6)은 제5 행(R5) 아래에 배치될 수 있다. 제6 행(R6)에 배치되는 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5)는 제6 광원들(140f1, 140f2, 140f3, 140f4, 140f5)이라 칭할 수 있다. 제6 광원들(140f1, 140f2, 140f3, 140f4, 140f5)은 제6 어레이를 이루며 배치될 수 있다.
행의 개수는 필요에 따라 6 개 보다 증가되거나 감소될 수 있다. 또한, 각 행(R1, R2, R3, R4, R5, R6)에 포함되는 광원 어셈블리의 수는 필요에 따라 5 개 보다 증가되거나 감소될 수 있다.
제1 열(C1)은 제1 행(R1)과 직교하는 방향을 따라 배치되는 6 개의 광원 어셈블리(140a1, 140b1, 140c1, 140d1, 140f1)를 포함할 수 있다. 또는, 제1 열(C1)은 y축 방향을 따라 배치되는 6 개의 광원 어셈블리(140a1, 140b1, 140c1, 140d1, 140f1)를 포함할 수 있다.
제2 열(C2)은 제1 행(R1)과 직교하는 방향을 따라 배치되는 6 개의 광원 어셈블리(140a2, 140b2, 140c2, 140d2, 140f2)를 포함할 수 있다. 또는, 제2 열(C2)은 y축 방향을 따라 배치되는 6 개의 광원 어셈블리(140a2, 140b2, 140c2, 140d2, 140f2)를 포함할 수 있다. 제2 열(C2)은 제1 열(C1)과 이격될 수 있다. 제2 열(C2)은 제1 열(C1)의 오른쪽에 배치될 수 있다.
제3 열(C3)은 제1 행(R1)과 직교하는 방향을 따라 배치되는 6 개의 광원 어셈블리(140a3, 140b3, 140c3, 140d3, 140f3)를 포함할 수 있다. 또는, 제3 열(C3)은 y축 방향을 따라 배치되는 6 개의 광원 어셈블리(140a3, 140b3, 140c3, 140d3, 140f3)를 포함할 수 있다. 제3 열(C3)은 제2 열(C2)과 이격될 수 있다. 제3 열(C3)은 제2 열(C2)의 오른쪽에 배치될 수 있다.
제4 열(C4)은 제1 행(R1)과 직교하는 방향을 따라 배치되는 6 개의 광원 어셈블리(140a4, 140b4, 140c4, 140d4, 140f4)를 포함할 수 있다. 또는, 제4 열(C4)은 y축 방향을 따라 배치되는 6 개의 광원 어셈블리(140a4, 140b4, 140c4, 140d4, 140f4)를 포함할 수 있다. 제4 열(C4)은 제3 열(C3)과 이격될 수 있다. 제4 열(C4)은 제3 열(C3)의 오른쪽에 배치될 수 있다.
제5 열(C5)은 제1 행(R1)과 직교하는 방향을 따라 배치되는 6 개의 광원 어셈블리(140a5, 140b5, 140c5, 140d5, 140f5)를 포함할 수 있다. 또는, 제5 열(C5)은 y축 방향을 따라 배치되는 6 개의 광원 어셈블리(140a5, 140b5, 140c5, 140d5, 140f5)를 포함할 수 있다. 제5 열(C5)은 제4 열(C4)과 이격될 수 있다. 제5 열(C5)은 제4 열(C4)의 오른쪽에 배치될 수 있다.
열의 개수는 필요에 따라 5 개 보다 증가되거나 감소될 수 있다. 또한, 각 열에 포함되는 광원 어셈블리(140)의 수는 필요에 따라 6 개 보다 증가되거나 감소될 수 있다.
제1 양전극(122a)은 제1 행(R1)을 따라 길게 연장될 수 있다. 또는, 제1 양전극(122a)은 x축 방향을 따라 길게 연장될 수 있다. 제1 양전극(122a)은 제1 행(R1) 위쪽에 배치될 수 있다. 제1 양전극(122a)은 제1 행(R1)의 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5) 각각과 전기적으로 연결될 수 있다.
제2 양전극(122b)은 제2 행(R2)을 따라 길게 연장될 수 있다. 또는, 제2 양전극(122b)은 x축 방향을 따라 길게 연장될 수 있다. 제2 양전극(122b)은 제2 행(R2)과 제3 행(R3) 사이에 배치될 수 있다. 제2 양전극(122b)은 제2 행(R2)의 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5) 각각과 전기적으로 연결될 수 있다. 또한, 제2 양전극(122b)은 제3 행(R3)의 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5) 각각과 전기적으로 연결될 수 있다.
제3 양전극(122c)은 제4 행(R4)을 따라 길게 연장될 수 있다. 또는, 제3 양전극(122c)은 x축 방향을 따라 길게 연장될 수 있다. 제3 양전극(122c)은 제4 행(R4)과 제5 행(R5) 사이에 배치될 수 있다. 제3 양전극(122c)은 제4 행(R4)의 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5) 각각과 전기적으로 연결될 수 있다. 또한, 제3 양전극(122c)은 제5 행(R5)의 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5) 각각과 전기적으로 연결될 수 있다.
제4 양전극(122d)은 제6 행(R6)을 따라 길게 연장될 수 있다. 또는, 제4 양전극(122d)은 x축 방향을 따라 길게 연장될 수 있다. 제4 양전극(122d)은 제6 행(R6) 위쪽에 배치될 수 있다. 제4 양전극(122d)은 제6 행(R6)의 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5) 각각과 전기적으로 연결될 수 있다.
제1 양전극(122a) 내지 제4 양전극(122d)은 베이스(110)의 우측변 부근에서 전기적으로 서로 연결될 수 있다. 또는, 제1 양전극(122a) 내지 제4 양전극(122d)은 제5 열(C5)의 오른쪽에서 전기적으로 서로 연결될 수 있다. 제1 양전극(122a) 내지 제4 양전극(122d)은 제5 열(C5)의 오른쪽에서 하나의 노드(node)를 형성할 수 있다.
제1 음전극(124a)은 제1 행(R1)을 따라 길게 연장될 수 있다. 또는, 제1 음전극(124a)은 x축 방향을 따라 길게 연장될 수 있다. 제1 음전극(124a)은 제1 행(R1)과 제2 행(R2) 사이에 배치될 수 있다. 제1 음전극(124a)은 제1 행(R1)의 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5) 각각과 전기적으로 연결될 수 있다. 또한, 제1 음전극(124a)은 제2 행(R2)의 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5) 각각과 전기적으로 연결될 수 있다.
제2 음전극(124b)은 제3 행(R3)을 따라 길게 연장될 수 있다. 또는, 제2 음전극(124b)은 x축 방향을 따라 길게 연장될 수 있다. 제2 음전극(124b)은 제1 음전극(124a)과 이격될 수 있다. 제2 음전극(124b)은 제3 행(R3)과 제4 행(R4) 사이에 배치될 수 있다. 제2 음전극(124b)은 제3 행(R3)의 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5) 각각과 전기적으로 연결될 수 있다. 또한, 제2 음전극(124b)은 제4 행(R4)의 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5) 각각과 전기적으로 연결될 수 있다.
제3 음전극(124c)은 제5 행(R5)을 따라 길게 연장될 수 있다. 또는, 제3 음전극(124c)은 x축 방향을 따라 길게 연장될 수 있다. 제3 음전극(124c)은 제2 음전극(124b)과 이격될 수 있다. 제3 음전극(124c)은 제5 행(R5)과 제6 행(R6) 사이에 배치될 수 있다. 제3 음전극(124c)은 제5 행(R5)의 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5) 각각과 전기적으로 연결될 수 있다. 또한, 제3 음전극(124c)은 제6 행(R6)의 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5) 각각과 전기적으로 연결될 수 있다.
제1 제어전극(125a)은 제1 행(R1)의 광원 어셈블리(140a1, 140a2, 140a3, 140a4, 140a5)를 전기적으로 직렬 연결할 수 있다. 제2 제어전극(125b)은 제2 행(R2)의 광원 어셈블리(140b1, 140b2, 140b3, 140b4, 140b5)를 전기적으로 직렬 연결할 수 있다. 제1 행(R1)의 최우측 광원 어셈블리(140a5)는 제어전극(125)을 통해 제2 행(R2)의 최우측 광원 어셈블리(140b5)와 직렬 연결될 수 있다. 또는, 제1 제어전극(125a)과 제2 제어전극(125b)은 제5 열(C5)의 오른쪽에서 전기적으로 서로 연결될 수 있다. 또는, 제5 열(C5)의 첫 번째 광원 어셈블리(140a5)와 두 번째 광원 어셈블리(140b5)는 제어전극(125)을 통해 서로 연결될 수 있다.
제3 제어전극(125c)은 제3 행(R3)의 광원 어셈블리(140c1, 140c2, 140c3, 140c4, 140c5)를 전기적으로 직렬 연결할 수 있다. 제4 제어전극(125d)은 제4 행(R4)의 광원 어셈블리(140d1, 140d2, 140d3, 140d4, 140d5)를 전기적으로 직렬 연결할 수 있다. 제3 행(R3)의 최우측 광원 어셈블리(140c5)는 제어전극(125)을 통해 제4 행(R4)의 최우측 광원 어셈블리(140d5)와 직렬 연결될 수 있다. 또는, 제3 제어전극(125c)과 제4 제어전극(125d)은 제5 열(C5)의 오른쪽에서 전기적으로 서로 연결될 수 있다. 또는, 제5 열(C5)의 세 번째 광원 어셈블리(140c5)와 네 번째 광원 어셈블리(140d5)는 제어전극(125)을 통해 서로 연결될 수 있다.
제5 제어전극(125e)은 제5 행(R5)의 광원 어셈블리(140e1, 140e2, 140e3, 140e4, 140e5)를 전기적으로 직렬 연결할 수 있다. 제6 제어전극(125f)은 제6 행(R6)의 광원 어셈블리(140f1, 140f2, 140f3, 140f4, 140f5)를 전기적으로 직렬 연결할 수 있다. 제5 행(R5)의 최우측 광원 어셈블리(140e5)는 제어전극(125)을 통해 제6 행(R6)의 최우측 광원 어셈블리(140f5)와 직렬 연결될 수 있다. 또는, 제5 제어전극(125e)과 제6 제어전극(125f)은 제5 열(C5)의 오른쪽에서 전기적으로 서로 연결될 수 있다. 또는, 제5 열(C5)의 다섯 번째 광원 어셈블리(140e5)와 여섯 번째 광원 어셈블리(140f5)는 제어전극(125)을 통해 서로 연결될 수 있다.
제어장치는 제3 케이블(Vb1, Vb2)을 통해 제어전극(125)과 전기적으로 연결될 수 있다. 제3 케이블(Vb1, Vb2)은 상측 케이블(Vb1)와 하측 케이블(Vb2)을 포함할 수 있다. 상측 케이블(Vb1)은 제1 제어전극(125a)에 연결될 수 있다. 상측 케이블(Vb1)은 제1 열(C1)의 좌측에서 제1 제어전극(125a)과 연결될 수 있다. 하측 케이블(Vb2)은 제6 제어전극(125f)에 연결될 수 있다. 하측 케이블(Vb2)은 제1 열(C1)의 좌측에서 제6 제어전극(125f)과 연결될 수 있다.
제1 열(C1)의 왼쪽에는 커넥터(150)가 위치할 수 있다. 커넥터(150)는 전도성을 가질 수 있다. 커넥터(150)는 제1 커넥터(151), 제3 커넥터(152) 및 제2 커넥터(153)를 포함할 수 있다.
제1 커넥터(151)는 제1 열(C1)을 따라 길게 연장될 수 있다. 또는, 제1 커넥터(151)는 y축 방향을 따라 길게 연장될 수 있다. 제1 커넥터(151)는 양전극(122)과 전기적으로 연결될 수 있다. 제1 커넥터(151)는 제1 케이블(Va)을 통해 전원장치(미도시)의 양전극과 전기적으로 연결될 수 있다.
제3 커넥터(152)는 상측 커넥터(150a)와 하측 커넥터(150b)를 포함할 수 있다. 상측 커넥터(150a)와 하측 커넥터(150b)는 제1 열(C1)을 따라 길게 연장될 수 있다. 또는, 상측 커넥터(150a)와 하측 커넥터(150b)는 y축 방향을 따라 길게 연장될 수 있다. 상측 커넥터(150a)와 하측 커넥터(150b)는 y축 방향을 따라 이격될 수 있다. 제3 커넥터(152)는 제1 커넥터(151)와 이격될 수 있다. 제3 커넥터(152)는 제1 커넥터(151)의 오른쪽에 위치할 수 있다.
제2 커넥터(153)는 제1 열(C1)을 따라 길게 연장될 수 있다. 또는, 제2 커넥터(153)는 y축 방향을 따라 길게 연장될 수 있다. 제2 커넥터(153)는 제3 커넥터(152)와 이격될 수 있다. 제2 커넥터(153)는 제3 커넥터(152)의 오른쪽에 위치할 수 있다. 제2 커넥터(153)는 음전극(124)과 전기적으로 연결될 수 있다. 제2 커넥터(153)는 제2 케이블(Vc)을 통해 전원장치의 음전극과 전기적으로 연결될 수 있다.
제1 커넥터(151) 내지 제2 커넥터(153)는 +x축 방향을 따라 제1 커넥터(151), 제3 커넥터(152) 및 제2 커넥터(153) 순서로 위치할 수 있다. 제1 커넥터(151) 내지 제3 커넥터(152)의 위치 순서는 필요에 따라 변경될 수 있다.
도 15를 참조하면, 제1 커넥터(151)는 베이스(110)로부터 +z축 방향으로 이격될 수 있다. 또는, 제1 커넥터(151)는 베이스(110)로부터 전방으로 이격될 수 있다.
제1 커넥터(151)는 양전극(122)과 전기적으로 연결될 수 있다. 구체적으로 제1 커넥터(151)는 제1 양전극(122a) 내지 제4 양전극(122d)과 각각 연결될 수 있다. 제1 양전극(122a) 내지 제4 양전극(122d)은 제1 커넥터(151)를 통해 하나의 노드를 형성할 수 있다.
전원장치의 양전극(122)으로부터 공급된 전류는 제1 커넥터(151)를 통해 제1 양전극(122a) 내지 제4 양전극(122d)으로 전달될 수 있다.
도 16을 참조하면, 제3 커넥터(152)는 베이스(110)로부터 +z축 방향으로 이격될 수 있다. 또는, 제3 커넥터(152)는 베이스(110)로부터 전방으로 이격될 수 있다.
제3 커넥터(152)는 제어전극(125)과 전기적으로 연결될 수 있다. 구체적으로 상측 커넥터(150a)는 제2 제어전극(125b)과 제3 제어전극(125c)을 연결할 수 있다. 또한, 하측 커넥터(150b)는 제4 제어전극(125d)과 제5 제어전극(125e)을 연결할 수 있다.
도 17을 참조하면, 제2 커넥터(153)는 베이스(110)로부터 +z축 방향으로 이격될 수 있다. 또는, 제2 커넥터(153)는 베이스(110)로부터 전방으로 이격될 수 있다.
제2 커넥터(153)는 음전극(124)과 전기적으로 연결될 수 있다. 구체적으로 제2 커넥터(153)는 제1 음전극(124a) 내지 제3 음전극(124c)과 각각 연결될 수 있다. 제1 음전극(124a) 내지 제3 음전극(124c)은 제2 커넥터(153)를 통해 하나의 노드를 형성할 수 있다.
전원장치의 양전극(122)으로부터 공급된 전류는 제2 커넥터(153)를 통해 전원장치의 음전극(124)으로 흐를 수 있다.
베이스(110)에 형성된 전극층(120)의 두께, 폭 또는 너비는 매우 얇게 형성될 수 있다. 이로 인해, 베이스(110)에 전극층(120)이 형성되더라도, 디스플레이 디바이스(100)가 광투과성을 갖도록 할 수 있다. 또는, 전극층(120)으로 인해 디스플레이 디바이스(100)의 광투과성이 감소하는 것을 최소화 할 수 있다.
전극층(120)의 두께, 폭 또는 너비는 매우 얇게 형성되면, 전극층(120)의 단면적이 감소할 수 있고, 전극층(120)의 전기적 저항이 증가할 수 있다. 또한, 디스플레이 디바이스(100)의 면적이 커지는 경우, 전극층(120)의 길이가 증가할 수 있고, 전극층(120)의 전기적 저항이 증가할 수 있다. 전극층(120)의 전기적 저항이 증가하면, 전원장치로부터 전달된 전력이 광원 어셈블리(140)에 균일하게 공급되지 않을 수 있다. 또는, 전극층(120)의 전기적 저항이 증가하면, 제어장치로부터 송신된 제어신호가 광원 어셈블리(140)에 전달되지 않을 수 있다.
따라서, 전극층(120)이 광원 어셈블리(140)로 전력 또는 제어신호를 원활히 전달할 수 있도록 제1 열(C1) 좌측으로 노드를 형성할 수 있다. 제1 열(C1) 좌측으로 노드를 형성함으로써, 제1 양전극(122a) 내지 제4 양전극(122d) 및 제1 음전극(124a) 내지 제3 음전극(124c)은 노드를 통해 전력 또는 제어신호를 전달받을 수 있다. 커넥터(150)는 노드로서 기능할 수 있다. 제1 커넥터(151)는 제1 양전극(122a) 내지 제4 양전극(122d)을 연결하는 노드로서 기능할 수 있다. 제2 커넥터(153)는 제1 음전극(124a) 내지 제3 음전극(124c)을 연결하는 노드로서 기능할 수 있다. 제3 커넥터(152) 중 상측 커넥터(150)는 제2 제어전극(125b)과 제3 제어전극(125c)을 연결하는 노드로서 기능할 수 있다. 제3 커넥터(152) 중 하측 커넥터(150)는 제4 제어전극(125d)과 제5 제어전극(125e)을 연결하는 노드로서 기능할 수 있다.
커넥터(150)는 전극층(120)에 비해 두께, 폭 또는 너비가 크게 형성될 수 있다. 따라서, 커넥터(150)는 전극층(120)에 비해 전기적 저항이 감소될 수 있고, 전극층(120) 보다 원활하게 전력이나 제어신호를 전달할 수 있다.
도 18 및 도 19를 참조하면, 베이스(110), 전극층(120), 커넥터(150) 및 광원 어셈블리(140)에 제1 수지(180)가 도포될 수 있다. 제1 수지(180)와 전극층(120)의 접착을 위하여 전극층(120)에 프라이머 공정이 수행될 수 있다. 베이스(110), 전극층(120), 커넥터(150) 및 광원 어셈블리(140)에 제1 수지(180)가 도포된 후, 열경화 또는 광경화 공정이 수행될 수 있다. 제1 수지(180)는 열경화 또는 광경화 공정을 통해 제1 수지층(181)으로 형성될 수 있다.
제1 수지층(181)은 커넥터(150) 또는 광원 어셈블리(140)를 감쌀 수 있다. 이로써, 커넥터(150) 또는 광원 어셈블리(140)는 외부로 노출되지 않을 수 있다. 커넥터(150) 또는 광원 어셈블리(140)는 제1 수지층(181)을 통해 외부의 충격으로부터 보호될 수 있다.
제1 수지(180)는 고점착 특성을 가질 수 있다. 예를 들어, 제1 수지(180)는 OCR(Optical Clear Resin)일 수 있다. 제1 수지(180)는 고점착 특성으로 인해 접착제로서 기능할 수 있다. 예를 들어, 제1 수지층(181)은 디스플레이 디바이스(100)를 피부착면(250)에 부착시킬 수 있다.
도 20 내지 도 22를 참조하면, 베이스(110), 전극층(120), 커넥터(150) 및 광원 어셈블리(140)에 제2 수지(190)가 도포될 수 있다. 제2 수지(190)와 전극층(120)의 접착을 위하여 전극층(120)에 프라이머 공정이 수행될 수 있다. 베이스(110), 전극층(120), 커넥터(150) 및 광원 어셈블리(140)에 제2 수지(190)가 도포된 후, 열경화 또는 광경화 공정이 수행될 수 있다. 제2 수지(190)는 열경화 또는 광경화 공정을 통해 제2 수지층(191)으로 형성될 수 있다.
제2 수지층(191)이 형성된 후, 제2 수지층(191)에 제1 수지(180)가 도포될 수 있다. 제1 수지(180)와 제2 수지층(191)의 접착을 위하여 제2 수지층(191)에 프라이머 공정이 수행될 수 있다. 제2 수지층(191)에 제1 수지(180)가 도포된 후, 열경화 또는 광경화 공정이 수행될 수 있다. 제1 수지(180)는 열경화 또는 광경화 공정을 통해 제1 수지층(181)으로 형성될 수 있다.
제2 수지층(191)은 커넥터(150) 또는 광원 어셈블리(140)를 감쌀 수 있다. 이로써, 커넥터(150) 또는 광원 어셈블리(140)는 외부로 노출되지 않을 수 있다. 커넥터(150) 또는 광원 어셈블리(140)는 제2 수지층(191) 또는 제1 수지층(181)을 통해 외부의 충격으로부터 보호될 수 있다.
제1 수지(180)는 고점착 특성을 가질 수 있다. 예를 들어, 제1 수지(180)는 OCR(Optical Clear Resin)일 수 있다. 제1 수지(180)는 고점착 특성으로 인해 접착제로서 기능할 수 있다. 예를 들어, 제1 수지(180)는 디스플레이 디바이스(100)를 피부착면(250)에 부착시킬 수 있다.
제2 수지(190)는 OCR(Optical Clear Resin)일 수 있다. 제1 수지(180)의 점착성은 제2 수지(190)의 점착성보다 클 수 있다.
도 23을 참조하면, 디스플레이 디바이스(100a, 100b)는 복수로 형성될 수 있다. 복수의 디스플레이 디바이스(100a, 100b)는 대칭축(J)를 기준으로 좌우 대칭을 이룰 수 있다.
대칭축(J)의 좌측에 위치하는 복수의 디스플레이 디바이스(100a)는 y축 방향을 따라 배치될 수 있다. 복수의 디스플레이 디바이스(100a) 각각은 PCB(220a)와 연결될 수 있다. PCB(220a)는 복수로 형성될 수 있고, 각각의 디스플레이 디바이스(100a)에 대응되도록 위치할 수 있다. 각 디스플레이 디바이스(100a)의 커넥터(150)는 PCB(220a)와 연결될 수 있다. 제1 연결부(210)는 커넥터(150)와 PCB(220a)를 전기적으로 연결할 수 있다. 제2 연결부(230)는 이웃하는 PCB(220a)를 전기적으로 연결할 수 있다. 최하측 PCB(220a)는 메인 보드(240a)와 연결될 수 있다. 제3 연결부(231)는 최하측 PCB(220a)와 메인 보드(240a)를 전기적으로 연결할 수 있다. 메인 보드(240a)는 파워 보드(241a)와 컨트롤 보드(242a)를 포함할 수 있다. 파워 보드(241a)는 전력을 공급할 수 있고, 컨트롤 보드(242a)는 제어신호를 송신할 수 있다.
대칭축(J)의 우측에 위치하는 복수의 디스플레이 디바이스(100b)는 y축 방향을 따라 배치될 수 있다. 복수의 디스플레이 디바이스(100b) 각각은 PCB(220b)와 연결될 수 있다. PCB(220b)는 복수로 형성될 수 있고, 각각의 디스플레이 디바이스(100b)에 대응되도록 위치할 수 있다. 각 디스플레이 디바이스(100b)의 커넥터(150)는 PCB(220b)와 연결될 수 있다. 제1 연결부(210)는 커넥터(150)와 PCB(220b)를 전기적으로 연결할 수 있다. 제2 연결부(230)는 이웃하는 PCB(220b)를 전기적으로 연결할 수 있다. 최하측 PCB(220b)는 메인 보드(240b)와 연결될 수 있다. 제3 연결부(231)는 최하측 PCB(220b)와 메인보드를 전기적으로 연결할 수 있다. 메인 보드(240b)는 파워 보드(241b)와 컨트롤 보드(242b)를 포함할 수 있다. 파워 보드(241b)는 전력을 공급할 수 있고, 컨트롤 보드(242b)는 제어신호를 송신할 수 있다.
도 24를 참조하면, 디스플레이 디바이스(100a, 100b)는 복수로 형성될 수 있다. 복수의 디스플레이 디바이스(100a, 100b)는 대칭축(K)를 기준으로 좌우 대칭을 이룰 수 있다.
대칭축(K)의 좌측에 위치하는 복수의 디스플레이 디바이스(100a)는 y축 방향을 따라 배치될 수 있다. 서로 이웃하는 디스플레이 디바이스(100a)는 각각 하나의 PCB(220a)에 연결될 수 있다. 각 디스플레이 디바이스(100a)의 커넥터(150)는 PCB(220a)와 연결될 수 있다. 제1 연결부(210)는 커넥터(150)와 PCB(220a)를 전기적으로 연결할 수 있다. 제2 연결부(230)는 이웃하는 PCB(220a)를 전기적으로 연결할 수 있다. 최하측 PCB(220a)는 메인 보드(240a)와 연결될 수 있다. 제3 연결부(231)는 최하측 PCB(220a)와 메인 보드(240a)를 전기적으로 연결할 수 있다. 메인 보드(240a)는 파워 보드(241a)와 컨트롤 보드(242a)를 포함할 수 있다. 파워 보드(241a)는 전력을 공급할 수 있고, 컨트롤 보드(242a)는 제어신호를 송신할 수 있다.
대칭축(K)의 우측에 위치하는 복수의 디스플레이 디바이스(100b)는 y축 방향을 따라 배치될 수 있다. 서로 이웃하는 디스플레이 디바이스(100b)는 각각 하나의 PCB(220b)에 연결될 수 있다. 각 디스플레이 디바이스(100b)의 커넥터(150)는 PCB(220b)와 연결될 수 있다. 제1 연결부(210)는 커넥터(150)와 PCB(220b)를 전기적으로 연결할 수 있다. 제2 연결부(230)는 이웃하는 PCB(220b)를 전기적으로 연결할 수 있다. 최하측 PCB(220b)는 메인 보드(240b)와 연결될 수 있다. 제3 연결부(231)는 최하측 PCB(220b)와 메인보드를 전기적으로 연결할 수 있다. 메인 보드(240b)는 파워 보드(241b)와 컨트롤 보드(242b)를 포함할 수 있다. 파워 보드(241b)는 전력을 공급할 수 있고, 컨트롤 보드(242b)는 제어신호를 송신할 수 있다.
앞에서 설명된 본 발명의 실시 예들은 서로 배타적이거나 구별되는 것은 아니다. 앞서 설명된 본 발명의 실시 예들은 각각의 구성 또는 기능이 병용되거나 조합될 수 있다.
상기의 상세한 설명은 모든 면에서 제한적으로 해석되어서는 아니되고 예시적인 것으로 고려되어야 한다. 본 발명의 범위는 첨부된 청구항의 합리적 해석에 의해 결정되어야 하고, 본 발명의 등가적 범위 내에서의 모든 변경은 본 발명의 범위에 포함된다.

Claims (10)

  1. 일면을 구비하는 광 투과성 기판;
    상기 일면에 형성되고, 길게 연장되는 제1 양전극;
    상기 일면에 형성되고, 상기 제1 양전극과 대향하는 제1 음전극;
    상기 일면에 형성되고, 상기 제1 양전극과 대향하며, 상기 제1 양전극과 상기 제1 음전극 사이에 위치하는 제2 음전극;
    상기 일면에 형성되고, 상기 제2 음전극과 대향하며, 상기 제2 음전극과 상기 제1 음전극 사이에서 위치하는 제2 양전극;
    상기 일면에 설치되고, 상기 제1 양전극과 상기 제2 음전극 사이에 위치하는 제1 광원들;
    상기 일면에 설치되고, 상기 제2 음전극과 상기 제2 양전극 사이에 위치하는 제2 광원들;
    상기 일면에 설치되고, 상기 제2 양전극과 상기 제1 음전극 사이에 위치하는 제3 광원들;
    상기 일면과 마주하고 이격되며, 상기 제1 양전극과 상기 제2 양전극을 연결하는 제1 커넥터; 그리고,
    상기 일면과 마주하고 이격되며, 상기 제1 음전극과 상기 제2 음전극을 연결하는 제2 커넥터를 포함하는 디스플레이 디바이스.
  2. 청구항 1에 있어서,
    상기 제1 커넥터와 상기 제2 커넥터는,
    상기 제1 광원들, 상기 제2 광원들 및 상기 제3 광원들의 일 측에 위치하는 디스플레이 디바이스.
  3. 청구항 2에 있어서,
    상기 제1 양전극과 상기 제2 양전극은,
    상기 제1 광원들, 상기 제2 광원들 및 상기 제3 광원들의 타 측에서 서로 연결되는 디스플레이 디바이스.
  4. 청구항 3에 있어서,
    상기 일면에 형성되고, 상기 제1 음전극과 대향하며, 제2 양전극과의 사이에 상기 제1 음전극을 위치시키는 제3 양전극;
    상기 일면에 설치되고, 상기 제1 음전극과 상기 제3 양전극 사이에 위치하는 제4 광원들;
    상기 일면에 형성되고, 상기 제1 광원들을 직렬로 연결하는 제1 개폐전극;
    상기 일면에 형성되고, 상기 제2 광원들을 직렬로 연결하는 제2 개폐전극;
    상기 일면에 형성되고, 상기 제3 광원들을 직렬로 연결하는 제3 개폐전극;
    상기 일면에 형성되고, 상기 제4 광원들을 직렬로 연결하는 제4 개폐전극; 그리고,
    상기 일면과 마주하고 이격되며, 상기 제2 개폐전극과 상기 제3 개폐전극을 연결하는 제3 커넥터를 더 포함하고,
    상기 제1 개폐전극과 상기 제2 개폐전극은,
    상기 제1 광원들, 상기 제2 광원들, 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결되고,
    상기 제3 개폐전극과 상기 제4 개폐전극은,
    상기 제1 광원들, 상기 제2 광원들, 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결되는 디스플레이 디바이스.
  5. 청구항 4에 있어서,
    상기 제1 커넥터는,
    상기 제3 양전극과 연결되고,
    상기 제1 양전극, 상기 제2 양전극 및 상기 제3 양전극은,
    상기 제1 광원들, 상기 제2 광원들, 상기 제3 광원들 및 상기 제4 광원들의 타 측에서 서로 연결되는 디스플레이 디바이스.
  6. 청구항 4에 있어서,
    상기 일면에 형성되고, 상기 제3 양전극과 대향하며, 상기 제1 음전극과의 사이에 상기 제3 양전극을 위치시키는 제4 양전극;
    상기 일면에 형성되고, 상기 제4 양전극과 대향하며, 상기 제3 양전극과 상기 제4 양전극 사이에 위치하는 제3 음전극;
    상기 일면에 설치되고, 상기 제3 양전극과 상기 제3 음전극 사이에 위치하는 제5 광원들;
    상기 일면에 설치되고, 상기 제3 음전극과 상기 제4 양전극 사이에 위치하는 제6 광원들;
    상기 일면에 형성되고, 상기 제5 광원들을 직렬로 연결하는 제5 개폐전극;
    상기 일면에 형성되고, 상기 제6 광원들을 직렬로 연결하는 제6 개폐전극; 그리고,
    상기 일면과 마주하고 이격되며, 상기 제4 개폐전극과 상기 제5 개폐전극을 연결하는 제4 커넥터를 더 포함하고,
    상기 제5 개폐전극과 상기 제6 개폐전극은,
    상기 제1 광원들, 상기 제2 광원들, 제3 광원들, 상기 제4 광원들, 상기 제5 광원들 및 상기 제6 광원들의 타 측에서 서로 연결되는 디스플레이 디바이스.
  7. 청구항 6에 있어서,
    상기 제4 커넥터는,
    상기 제3 커넥터의 길이 방향으로 이격되는 디스플레이 디바이스.
  8. 청구항 1에 있어서,
    전원장치;
    상기 전원장치와 상기 제1 커넥터를 연결하는 제1 케이블; 그리고,
    상기 전원장치와 상기 제2 커넥터를 연결하는 제2 케이블을 더 포함하는 디스플레이 디바이스.
  9. 청구항 8에 있어서,
    상기 기판 상에 형성되는 제1 수지층을 더 포함하고,
    상기 제1 커넥터와 상기 제2 커넥터는,
    상기 제1 수지층 내부에 위치하는 디스플레이 디바이스.
  10. 청구항 8에 있어서,
    상기 기판 상에 형성되는 제2 수지층; 그리고,
    상기 제2 수지층 상에 형성되는 제1 수지층을 더 포함하고,
    상기 제1 커넥터와 상기 제2 커넥터는,
    상기 제2 수지층 내부에 위치하는 디스플레이 디바이스.
KR1020170100418A 2017-08-08 2017-08-08 디스플레이 디바이스 KR102275576B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170100418A KR102275576B1 (ko) 2017-08-08 2017-08-08 디스플레이 디바이스
US16/636,632 US11024612B2 (en) 2017-08-08 2017-12-20 Display device
PCT/KR2017/015113 WO2019031662A1 (ko) 2017-08-08 2017-12-20 디스플레이 디바이스
EP17921419.2A EP3667648A4 (en) 2017-08-08 2017-12-20 DISPLAY DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170100418A KR102275576B1 (ko) 2017-08-08 2017-08-08 디스플레이 디바이스

Publications (2)

Publication Number Publication Date
KR20190016328A KR20190016328A (ko) 2019-02-18
KR102275576B1 true KR102275576B1 (ko) 2021-07-12

Family

ID=65271696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170100418A KR102275576B1 (ko) 2017-08-08 2017-08-08 디스플레이 디바이스

Country Status (4)

Country Link
US (1) US11024612B2 (ko)
EP (1) EP3667648A4 (ko)
KR (1) KR102275576B1 (ko)
WO (1) WO2019031662A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI828954B (zh) * 2020-11-30 2024-01-11 奇景光電股份有限公司 光學模組及其製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005181703A (ja) 2003-12-19 2005-07-07 Denso Corp 表示パネル及び表示パネルの配線方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS575083A (en) * 1980-06-13 1982-01-11 Tokyo Shibaura Electric Co Display unit
JP4326884B2 (ja) * 2003-08-29 2009-09-09 株式会社沖データ 半導体装置、ledヘッド、及び画像形成装置
KR100708687B1 (ko) * 2005-06-04 2007-04-17 삼성에스디아이 주식회사 유기전계 발광소자 및 그의 제조방법
KR100814846B1 (ko) * 2006-08-03 2008-03-20 삼성에스디아이 주식회사 발광 장치 및 이 발광 장치를 백라이트 유닛으로 사용하는액정 표시장치
US10473271B2 (en) * 2015-08-17 2019-11-12 Zhejiang Super Lighting Electric Appliance Co., Ltd. LED filament module and LED light bulb
DE112010002419T5 (de) * 2009-03-05 2012-08-09 Sharp Kabushiki Kaisha Lichtemittierendes modul, lichtemittierende moduleinheit und hintergrundbeleuchtungssystem
KR101188747B1 (ko) 2012-07-18 2012-10-10 지스마트 주식회사 투명전광판 및 그 제조방법
US9299899B2 (en) * 2013-07-23 2016-03-29 Grote Industries, Llc Flexible lighting device having unobtrusive conductive layers
TWM479522U (zh) * 2014-01-27 2014-06-01 Chunghwa Picture Tubes Ltd 發光二極體封裝及照明裝置
US10133426B2 (en) * 2015-06-18 2018-11-20 X-Celeprint Limited Display with micro-LED front light
KR102591412B1 (ko) * 2016-02-16 2023-10-19 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치
US9980341B2 (en) * 2016-09-22 2018-05-22 X-Celeprint Limited Multi-LED components
US10332868B2 (en) * 2017-01-26 2019-06-25 X-Celeprint Limited Stacked pixel structures

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005181703A (ja) 2003-12-19 2005-07-07 Denso Corp 表示パネル及び表示パネルの配線方法

Also Published As

Publication number Publication date
EP3667648A1 (en) 2020-06-17
US20200373280A1 (en) 2020-11-26
KR20190016328A (ko) 2019-02-18
WO2019031662A1 (ko) 2019-02-14
EP3667648A4 (en) 2021-05-05
US11024612B2 (en) 2021-06-01

Similar Documents

Publication Publication Date Title
EP2650935B1 (en) Light emitting lamp
JP6533624B2 (ja) Led発光ユニット、led発光パネル及びledディスプレイスクリーン
JP6192987B2 (ja) 照明装置
EP2650590B1 (en) Light emitting package
EP2690356B1 (en) Lighting device
JP6184769B2 (ja) 照明装置
EP3156721A1 (en) Lighting device
CN102244073B (zh) 发光器件阵列
JP2014011160A (ja) 照明装置
KR102420355B1 (ko) 디스플레이 디바이스
KR102646656B1 (ko) 투명 발광다이오드 필름
KR102275576B1 (ko) 디스플레이 디바이스
CN109892013B (zh) 透明发光二极管膜
CN107492588A (zh) 透明发光二极管膜
KR102629823B1 (ko) 조명장치
KR102415343B1 (ko) 디스플레이 디바이스
KR102252196B1 (ko) 디스플레이 디바이스
US20160265742A1 (en) Optical lens and led light module for backlighting
KR101413330B1 (ko) 조명 장치
KR102110477B1 (ko) 발광 소자 및 이를 구비한 조명시스템
CN213905210U (zh) 一种发光键盘背光组件及发光键盘
KR102101367B1 (ko) 발광 소자
CN111883016A (zh) Led标识牌制备工艺
KR20140046734A (ko) 발광 장치 및 이를 구비한 조명시스템
KR20200045072A (ko) 광고용 led 모듈

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant