KR102254213B1 - 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치 - Google Patents

표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치 Download PDF

Info

Publication number
KR102254213B1
KR102254213B1 KR1020150013378A KR20150013378A KR102254213B1 KR 102254213 B1 KR102254213 B1 KR 102254213B1 KR 1020150013378 A KR1020150013378 A KR 1020150013378A KR 20150013378 A KR20150013378 A KR 20150013378A KR 102254213 B1 KR102254213 B1 KR 102254213B1
Authority
KR
South Korea
Prior art keywords
version
circuit board
display panel
driving circuit
signal
Prior art date
Application number
KR1020150013378A
Other languages
English (en)
Other versions
KR20160093144A (ko
Inventor
이동교
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150013378A priority Critical patent/KR102254213B1/ko
Publication of KR20160093144A publication Critical patent/KR20160093144A/ko
Application granted granted Critical
Publication of KR102254213B1 publication Critical patent/KR102254213B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시패널의 제조 단계별 회로기판의 버전을 확인할 수 있는 구조를 가지는 표시패널 및 그 표시패널의 회로기판 버전 확인장치에 관한 것으로서, 표시패널의 모델개발에서 양산까지의 각 과정별로 고유하게 정의되는 회로기판의 각 버전에 대응되도록 회로기판의 타이밍 컨트롤러의 출력 신호 펄스 중 하나를 회로기판 버전 확인용 신호로 정의한 후 그 펄스폭을 각 회로기판 버전에 따라 고유하게 조절하고, 그 회로기판 버전 확인 신호의 펄스폭 또는 전압을 측정함으로써, 외관상 동일한 표시패널용 회로기판의 버전을 간편하게 확인할 수 있다.

Description

표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치 {Display Panel for Display Device and Apparatus for Identifying the Version of the Circuit Board thereof}
본 발명은 표시장치용 표시패널, 더 구체적으로는 표시패널의 제조 단계별 회로기판의 버전을 확인할 수 있는 구조를 가지는 표시패널 및 그 표시패널의 회로기판 버전 확인장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정표시장치(LCD: Liquid Crystal Display), 플라즈마표시장치(PDP: Plasma Display Panel), 유기발광표시장치(OLED: Organic Light Emitting Diode Display Device)와 같은 여러 가지 표시장치가 활용되고 있다.
이 중, 액정표시장치(LCD)는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시한다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열된 액정표시패널과, 이 액정표시패널을 구동하기 위한 구동회로를 구비한다.
또한, OLED 표시패널은 다수의 박막 트랜지스터와 이들 박막 트랜지스터에 의하여 제어되는 화소 영역을 가지고 있는 어레이 기판과 그 상부에 배치되어 인가된 전압에 따라 자체적으로 발광하는 유기 발광층을 포함하는 구조로 이루어진다.
한편, LCD 또는 OLED 표시패널 등의 어레이 기판에는 다수의 게이트라인(GL)과 데이터라인(DL)이 교차되고 그 게이트라인(GL)과 데이터라인(GL)의 교차부에 액정셀(Clc)을 구동하기 위한 박막트랜지스터(Thin Film Transistor; 이하, "TFT"라 한다)가 형성되며, 각 화소에는 2개의 대응되는 전극(화소전극 또는 애노드 및 공통전극 또는 캐쏘드)이 형성되어 있어서, 그 전극에 인가되는 전압 또는 전류에 따라 액정층 투과율이 변화하거나 유기 발광층이 발광하므로써 표시동작이 수행된다.
한편, 이러한 표시패널에는 화소에 정보를 표시하기 위하여 데이터 라인에 데이터 출력신호를 제공하는 등의 제어를 수행하는 1 이상의 회로기판이 실장될 수 있으며, 이러한 회로기판에는 소스-인쇄회로기판(Source-PCB; S-PCB)이나 시스템 보드(System Board) 등이 포함될 수 있다.
이러한 표시패널용 인쇄회로기판(Printed Circuit Board; PCB)에는 클럭신호나 각종 제어신호 펄스 등을 생성하는 타이밍 컨트롤러와, 표시패널 구동에 필요한 각종 데이터를 저장하고 있는 저장수단으로서의 EEPROM (Electrically Erasable and Programmable Read Only Memory) 등이 포함된다.
한편, 표시패널 또는 그 표시패널의 포함하는 표시장치를 전체 제조공정, 즉 모델 개발에서 양산에 이르기까지 각 단계별로 이러한 표시패널용 회로기판의 EEPROM에 저장되는 데이터의 종류 또는 버전이 달라지게 되지만, 회로기판은 하드웨어적으로는 동일하므로 외부에서 보기에는 동일한 형태를 가진다.
즉, 표시패널의 회로기판은 외부적으로는 동일한 형상을 가지지만, 각 제조 단계별로 회로기판에 저장 또는 적용되는 정보 또는 데이터의 종류는 상이하므로 각 제조단계별로 회로기판의 버전 또는 사양이 고유하게 정해진다는 것이다.
따라서, 표시패널의 각 제조 단계에서는 해당 단계에 맞는 회로기판을 사용하여야 하며, 이를 위하여 회로기판의 버전을 할 필요가 있다.
그러나, 기존에는 회로기판의 버전을 확인하기 위해서, 회로기판의 EEPROM 내부에 저장된 데이터를 읽어서 그 데이터의 버전 또는 내용을 확인해야 하는데, EEPROM 내부의 데이터를 읽어서 확인하기 위해서는 I2C 인터페이스(Inter Integrated Circuit interface) 장치와 PCB 라이팅(PCB Writing) 장치 등을 필요할 뿐 아니라, 데이터 확인 과정이 번거롭고 시간이 많이 걸린다는 단점이 있었다.
따라서, 표시패널 제조과정에서 회로기판의 버전을 확인하기 위한 간편한 방법이 요구되어 있는 실정이다.
이러한 배경에서, 본 발명의 목적은, 표시패널 또는 표시장치에 실장되는 회로기판의 버전 또는 사양을 확인할 수 있는 표시패널과 그에 사용되는 회로기판 버전 확인장치를 제공하는 데 있다.
본 발명의 또다른 목적은 표시패널 제조시 각 과정별로 필요한 EEPROM 저장 데이터의 종류에 따라 결정되는 표시패널용 회로기판의 버전을 간단하게 확인할 수 있는 표시패널과 그에 사용되는 회로기판 버전 확인장치를 제공하는 데 있다.
본 발명의 또다른 목적은 표시패널의 제조공정의 각 과정에서 고유하게 정의되는 회로기판의 각 버전에 대응되도록 회로기판의 타이밍 컨트롤러의 출력 신호 펄스 중 하나의 펄스폭을 고유하게 조절함으로써, 외관상 동일한 표시패널용 회로기판의 버전을 확인할 수 있는 표시패널과 그에 사용되는 회로기판 버전 확인장치를 제공하는 것이다.
전술한 목적을 달성하기 위하여, 본 발명의 일 실시예에 의하면, 패널부와, 상기 패널부의 표시 동작을 수행하기 위한 구동 회로기판을 포함하는 표시장치용 표시패널로서, 상기 구동 회로기판은, 1 이상의 제어신호를 생성하여 출력하는 타이밍 컨트롤러와, 상기 표시패널의 구동과 관련된 구동 데이터를 저장하는 저장부와, 상기 타이밍 컨트롤러에서 출력되는 신호 중에서 선택된 버전 확인 신호의 펄스폭을 조절함으로써, 표시패널의 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하는 구동회로기판 버전 확인 신호 생성부를 포함하는 표시패널을 제공한다.
본 발명의 다른 실시예에 의하면, 표시패널의 제조 단계별 구동 회로기판의 버전을 확인하기 위한 장치로서, 상기 구동회로기판에 포함된 타이밍 컨트롤러로부터 단계별 버전 확인 신호를 추출하는 단계별 버전 확인 신호 추출부와, 상기 단계별 버전 확인 신호로부터 측정값을 산출하는 측정값 산출부와, 상기 측정값을 버전별 기준 데이터와 비교하여 상기 구동회로기판의 버전을 확인하는 버전 확인부를 포함하는 회로기판 버전 확인 장치를 제공한다.
본 발명의 일실시예에 의하면, 표시패널의 모델 개발에서 양산에 이르기까지 각 단계에서 표시패널용 회로기판이 혼용되는 것을 방지하는 효과가 있다.
또한, 표시패널 또는 표시장치에 실장되는 회로기판의 버전 또는 사양을 간편하게 확인할 수 있는 효과가 있다.
또한, 표시패널의 모델 개발에서 양산에 이르기까지 각 단계별로 필요한 EEPROM 저장 데이터의 종류에 따라 결정되는 표시패널용 회로기판의 버전을 간단하게 확인할 수 있는 효과가 있다.
또한, 표시패널의 모델개발에서 양산까지의 각 과정별로 고유하게 정의되는 회로기판의 각 버전에 대응되도록 회로기판의 타이밍 컨트롤러의 출력 신호 펄스 중 하나를 회로기판 버전 확인용 신호로 정의한 후 그 펄스폭을 각 회로기판 버전에 따라 고유하게 조절하고, 그 회로기판 버전 확인 신호의 펄스폭 또는 전압을 측정함으로써, 외관상 동일한 표시패널용 회로기판의 버전을 간편하게 확인할 수 있는 효과가 있다.
도 1은 본 발명이 적용될 수 있는 표시패널의 기능별 블록도이다.
도 2는 일반적인 EEPROM 내부 데이터 확인 과정을 도시한다.
도 3은 본 발명의 실시예에 의한 회로기판의 세부 구성, 더 구체적으로 회로기판 버전 확인 신호 생성부가 포함된 소스-PCB의 구성을 도시한다.
도 4는 도 3의 버전 확인신호 생성부의 세부 구성을 도시하는 블록도이다.
도 5는 본 발명의 실시예에 의하여 생성된 버전 확인 신호의 파형 및 측정값(펄스폭 또는 전압)을 예시하는 도면이다.
도 6은 본 발명의 일 실시예에서 사용될 수 있는 타이밍 컨트롤러(T-con)의 단자 구성과, 그로부터 선택될 수 있는 버전 확인 신호를 일예를 도시한다.
도 7은 본 발명의 실시예에 따라 회로기판의 각 버전에 맞도록 버전확인 신호의 펄스폭을 변경하는 방식의 일예를 도시한다.
도 8은 본 발명의 일실시예에 의한 회로기판 버전 확인 장치의 세부 구성을 도시한다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 본 발명이 적용될 수 있는 표시패널의 기능별 블록도이다.
본 발명이 적용될 수 있는 표시패널 또는 표시장치는 크게 액정 또는 OLED 형식의 패널부(100)와, 소스 PCB(110), 게이트 구동회로부(120) 및 시스템 보드부(140), 모듈 전원부(150) 등을 포함한다.
패널부(100)는 어레이 기판인 하부 기판과 컬러필터 기판 또는 보호기판인 상부 기판이 합착되어 형성되며, 어레이 기판에는 다수의 데이터라인들(D1~Dm)과 게이트라인들(G1~Gn)이 교차되고, 이들의 교차 구조에 의해 m ㅧ n(m,n은 양의정수) 개의 액정셀(Clc)들이 매트릭스 형태로 형성된다.
액정셀(Clc)들 각각은 TFT, TFT에 접속된 화소전극, 및 스토리지 커패시터(Cst) 등을 포함한다. 액정셀(Clc)은 TFT를 통해 데이터전압을 충전하는 화소전극과 공통전압(Vcom)이 인가되는 공통전극의 전압차에 의해 구동되어 입사되는 빛의 투과량을 조정하여 화상 데이터(DATA_RGB)에 대응되는 표시화상을 구현한다.
한편, 어레이 기판의 상부의 컬러필터 기판에는 블랙매트릭스, 컬러필터 및 공통전극이 형성된다. 공통전극은 TN 모드와 VA 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS모드와 FFS 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정표시패널(16)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
본 발명에서 적용 가능한 표시패널은 수직전계 방식(TN 모드, VA 모드)의 액정표시패널, 횡전계방식(IPS 모드, FFS 모드)에 의한 액정표시패널 뿐 아니라, OLED 표시패널과 같이 소스 PCB 등의 회로기판이 실장되어 사용될 수 있는 모든 종류의 표시패널 및 표시장치를 포함한다.
즉, 본 발명에 의한 회로기판 버전 확인 방식이 적용될 수 있는 회로기판이 실장될 수 있는, 표시패널 또는 표시장치의 방식 또는 종류에 제한되는 것은 아니며, 편의상 아래 명세서에서는 주로 액정 표시패널을 대표로 설명한다.
한편, 전술한 패널부(100)에 형성된 게이트 라인 및 데이터 라인으로 각종 제어신호 및 데이터 신호를 입력하기 위한 구동부로서, 게이트 구동부(120)와 데이터 구동회로인 D-IC(118) 등이 포함된다.
또한, 타이밍 컨트롤러(112)와 EEPROM(114) 등을 포함하는 소스-PCB(110)가 다수의 연성회로필름 예를 들면 TCP(116; tape carrier package)필름을 통해 패널부(100)에 연결될 수 있으며, 이와 같은 TCP필름(TCPS) 각각에는 데이터 구동부인 D-IC (118)가 실장될 수 있다. 이와 같은 다수의 D-IC가 패널 전체의 데이터 라인을 제어하는 데이터 구동회로를 구성할 수 있다.
소스 PCB(110)에 포함되는 타이밍 콘트롤러(T-con; 112)는 외부 장치 또는 세트 장치(TV, 휴대폰 등)의 시스템 보드(140)로부터 입력되는 디지털 비디오 데이터(DATA_RGB)를 액정패널부(100)의 해상도에 맞게 정렬한 후 mini-LVDS(Low Voltage Differential Signaling) 인터페이스 규격으로 D-IC(118)에 공급한다. 또한, 타이밍 콘트롤러(112)는 시스템 보드(140)로부터 입력되는 타이밍 신호들(Vsync, Hsync, DE, DCLK)를 이용하여 D-IC(118)의 동작 타이밍을 제어하기 위한 데이터 제어신호(SDC)와, 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC) 등을 발생한다.
데이터 제어신호(SDC)는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 소스 출력 인에이블신호(Source Output Enable, SOE), 극성제어신호(POL) 등을 포함할 수 있다.
게이트 제어신호(GDC)는 적어도 하나 이상의 스타트 펄스와 적어도 둘 이상의 클럭신호, 게이트 출력폭을 제어하기 위한 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다.
통상적으로 액티브 채널인 반도체층의 재료로 비정질 실리콘을 사용하는 TFT의 액정표시장치의 경우, 클럭신호(CLK)가 4 수평주기(H)의 ON 구간폭을 가지는 펄스로서, 8개의 클럭신호들(CLK1 ~ CLK8) 사용될 수 있다.
여기서 "H"로 표현되는 수평주기 또는 수평구간 주기는 프레임주파수와 게이트라인 개수를 곱한 값의 역수로 정의될 수 있다. 예를 들어, 만일 표시패널이 1920*1080의 해상도를 가지는 경우, 수평구간(H) 주기는 1/(60Hz*1080)인 15.4μs가 된다.
시스템 보드(140)는 방송 수신회로와 외부 비디오 소스 인터페이스 회로에 접속되어 그 소스 회로로부터 입력된 화상 데이터(DATA_RGB)를 LVDS(Low Voltage Differential Signaling) 인터페이스 또는 TMDS(Transition Minimized Differential Signaling) 인터페이스 송신회로를 통해 타이밍 콘트롤러(112)에 전송한다. 그리고 시스템 보드(140)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(DE), 도트 클럭(DCLK) 등의 타이밍 신호를 타이밍 콘트롤러(112)에 전송한다.
데이터 구동회로에 포함되는 다수의 소스 드라이브 IC(D-IC; 118) 각각은 타이밍 콘트롤러(112)로부터의 데이터 제어신호(SDC)에 응답하여 타이밍 콘트롤러(112)로부터 입력되는 디지털 비디오 데이터(DATA_RGB)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. D-IC(118) 각각은 병렬데이터 전송 체계로 변환된 데이터를 모듈 전원부(150)로부터의 정극성/부극성 감마기준전압들(VGMAO1~VGMAO10)을 이용하여 아날로그 감마보상전압으로 변환하여 액정셀들에 충전될 정극성/부극성 아날로그 비디오 데이터전압을 발생한다.
D-IC(118) 각각은 타이밍 콘트롤러(112)의 제어 하에 정극성/부극성 아날로그 비디오 데이터전압의 극성을 반전시키면서 그 데이터전압을 데이터라인들(D1~Dm)에 공급한다.
게이트 구동부(120)는 도 1 같이 게이트 인 패널(Gate-In-Panel; 이하 'GIP'라 함) 방식에 따른 TFT 어레이 공정을 통해 액정패널부(100)의 하부 유리기판 상의 일측에 직접 형성될 수 있다.
또한, 소스 PCB에 포함되는 비휘발성 메모리인 EEPROM에는 표시패널의 구동에 필요한 각종 데이터가 저장되며, EEPROM에 저장되는 데이터의 예로서 공통전압 발생데이터(DV) 이외에 액정표시장치(LCD)의 해상도, 사용 인터페이스 등 표시패널 구동에 필요한 각종 데이터를 정의하기 위한 데이터로서 확장 디스플레이 식별정보(Extended Display Identification Data; 이하 'EDID (데이터)'라 함)를 포함할 수 있다.
이러한 EDID 데이터는 액정표시장치의 개발 과정에서 화면 구동과 신뢰성에 문제가 없도록 표시패널의 각 개발 또는 제조단계에서 각각 다른 값이 저장되는 것이 일반적이다.
예를 들면, 액정표시패널의 개발 및 제조단계는 디자인 검증단계(Design Validation; DV)과, 신뢰성 검증단계(Reliability Validation; RV)와, 제품 검증단계(Product Validation; PV) 등을 포함하며, 이러한 각 단계에서 EEPROM에 저장되어 사용되는 EDID 데이터의 종류가 서로 상이하다.
한편, 전술한 타이밍 컨트롤러(112) 및 EEPROM(114)을 포함하는 소스 PCB(110)나, 소스 PCB와 D-IC(118)를 포함하는 구동 회로기판 등은 상기 액정표시패널의 개발 또는 제조단계에서 하드웨어적으로 동일하므로, 외관상으로 구분되지 않는다.
본 명세서에서 "구동 회로기판"은 본 발명의 실시예에 의하여 버전 확인이 필요한 모든 종류의 회로기판을 포함하는 것으로서, 아래에서 설명할 바와 같이, 타이밍 컨트롤러(112)와 EEPROM(114)을 포함하고 있는 한 어떠한 종류의 표시패널 구동회로일 수도 있으며, 소스 PCB, 데이터 구동회로, 시스템보드, 구동 PCB 등 다른 용어로 표현될 수 있을 것이다.
즉, 타이밍 컨트롤러(112)와 EEPROM(114) 등을 포함하는 구동 회로기판은 초기 개발단계에 제조된 하드웨어 형태 그대로 나머지 개발/제조 단계에서도 사용되며, 다만 각 단계에서 EEPROM(114)에 저장되는 EDID 데이터 등만 달라진다.
따라서, 표시패널의 개발 또는 제조를 위한 각 단계에서 해당되는 고유한 구동회로기판 버전 또는 EDID 데이터 버전을 가지게 되며, 각 단계에서는 자신의 버전에 맞는 구동회로기판, 즉 각 단계에 맞는 EDID 데이터가 EEPROM에 저장된 구동회로기반을 사용하여야 한다.
그러나, 전술한 바와 같이, 구동회로기판은 외관상 동일한 형상을 하고 있으므로, 표시패널의 각 개발/제조단계에서 자신에 맞는 버전의 구동회로기판인지 여부를 확인하기 위해서는 EEPROM(114) 내부에 저장된 데이터, 더 구체적으로는 EEPROM 내부에 저장된 EDID 데이터를 확인할 필요가 있다.
즉, 표시패널의 각 개발/제조단계에서 구동회로기판의 혼용을 피할 필요가 있으며 그를 위해서는 EEPROM(114) 내부에 저장된 데이터를 확인할 필요가 있다는 것이다.
도 2는 일반적인 EEPROM 내부 데이터 확인 과정, 즉 EDID 데이터 버전 확인방법을 도시한다.
도 2와 같이, 구동 회로기판의 버전 또는 EEPROM에 저장된 데이터(EDID 데이터)의 버전을 확인하기 위해서는, 별도의 I2C 장치(160)가 필요하다.
I2C 장치(160)는 EEPROM에 일정한 데이터를 기록(WRITE)할 수 있는 인터페이스 장치로서, 내부에 일정한 READ 또는 WRITE 프로그램이 실장될 수 있다.
이러한 I2C 장치(160)는 EEPROM(114)의 여러 단자 중에서 두 개의 단자인 SCL 단자 및 SDA 단자를 통해서 EEPROM에 연결되어 데이터를 송수신할 수 있는 I2C, 통신을 수행한다.
통상적으로, 표시패널의 개발 및 제조과정의 각 단계에서 I2C 장치(160)를 이용하여 각 단계마다 필요한 EDID 데이터 등을 소스 PCB의 EEPROM(114)에 기록(WRITE)하여 사용하게 된다.
따라서, 도 2와 같이, 표시패널의 개발 및 제조과정의 각 단계에서 자신에게 맞는 버전인지 여부를 확인하기 위해서는 I2C 장치를 이용하여 EDID 데이터를 추출하여 확인할 수 있다.
더 구체적으로는, I2C 장치(160)를 이용하여 EEPROM에 저장된 데이터 등을 읽어와서(READ), 그를 별도로 저장된 각 개발/제조 단계별 기준 데이터와 비교함으로써 구동 회로기판의 버전을 확인할 수 있다.
이 때, 비교되는 양 데이터인 EDID 데이터는, 도 2에 도시된 바와 같이, 각 개발/제조단계에서 타이밍 컨트롤러에서 사용되는 모든 신호 들에 대한 데이터를 포함하는 비교적 큰 용량의 데이터이다.
이와 같이, 표시패널의 개발/제조의 각 단계별로 고유한 구동 회로기판의 버전 또는 EEPROM에 저장된 데이터의 버전을 확인하기 위해서는, EEPROM으로부터 데이터를 송수신할 수 있는 별도의 IC2 장치(160)를 사용하여야 하므로 번거로울 뿐 아니라, EEPROM에 저장된 비교적 큰 용량의 전체 데이터를 비교하여야 하므로 연산 부담이 가중되는 문제가 있다.
따라서, 본 발명의 실시예에서는 구동 회로기판의 버전을 확인할 수 있는 표시패널과 그를 이용한 표시패널 구동회로 버전 확인장치를 제공하되, 구동 회로기판의 버전을 나타내는 버전 확인신호로서 구동 회로기판에 포함된 타이밍 컨트롤러에서 선택된 하나의 신호를 이용하며, 그 버전 확인신호의 펄스폭을 조절함으로써 표시패널의 제조 단계별 구동회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하여 사용한다.
아래에서는 도 3 내지 도 8을 참고로 본 발명의 실시예에 대하여 상세하게 설명한다.
도 3은 본 발명의 실시예에 의한 회로기판의 세부 구성, 더 구체적으로 회로기판 버전 확인 신호 생성부가 포함된 구동 회로기판(소스-PCB)의 구성을 도시한다.
도 3과 같이, 본 발명의 실시예에 의한 표시패널은 패널부와, 패널부의 표시 동작을 수행하기 위한 구동 회로기판(300)을 포함하며, 구동 회로기판(300)은 1 이상의 제어신호를 생성하여 출력하는 타이밍 컨트롤러(310)와, 표시패널의 구동과 관련된 구동 데이터를 저장하는 저장부인 EEPROM(320)과, 타이밍 컨트롤러에서 출력되는 신호 중에서 선택된 버전 확인 신호의 펄스폭을 조절함으로써, 표시패널의 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하는 구동회로기판 버전 확인 신호 생성부(400)를 포함하여 구성된다.
본 명세서에서 "구동 회로기판"은 본 발명의 실시예에 의하여 버전 확인이 필요한 모든 종류의 회로기판을 포함하는 것으로서, 아래에서 설명할 바와 같이, 타이밍 컨트롤러, EEPROM 및 버전 확인신호 생성부를 포함하고 있는 한 어떠한 종류의 표시패널 구동회로일 수도 있으며, 예를 들면 소스 PCB, 데이터 구동회로, 시스템보드, 구동 PCB 등을 포함할 수 있으나 그에 한정되는 것은 아니다.
아래 명세서에서는 이러한 구동 회로기판으로서 소스 PCB를 일 예로서 설명한다.
본 발명의 실시예에 포함되는 패널부(미도시)는 전술한 액정패널, OLED 패널 등과 같이 소스 PCB 등의 구동 회로기판이 실장되어 사용될 수 있는 모든 종류 표시패널을 포함하며, 이러한 표시패널에는 다수의 게이트 라인 및 데이터 라인과, 그 라인들의 교차 영역으로 한정되는 다수의 화소와, 각 화소에 형성되는 스위칭 소자로서의 박막 트랜지스터 등이 형성된 어레이 기판을 포함한다.
또한, 패널부는 상부 기판으로서 블랙매트릭스와 컬러필터 등이 형성된 컬러필터 기판(액정패널인 경우)와, 보호 기판(OLED 기판인 경우) 등이 포함되며, 상기 어레이 기판과 상부 기판이 합착되고 그 사이에 액정재료층 또는 유기발광재료층 등이 충진될 수 있다.
구동 회로기판에 포함되는 타이밍 컨트롤러(T-con; 310)는 외부 장치 또는 세트 장치(TV, 휴대폰 등)의 시스템 보드로부터 입력되는 디지털 비디오 데이터(DATA_RGB)를 mini-LVDS(Low Voltage Differential Signaling) 인터페이스 규격으로 D-IC 등에 공급하는 기능을 한다.
또한, 타이밍 콘트롤러(310)는 시스템 보드로부터 입력되는 타이밍 신호들(Vsync, Hsync, DE, DCLK)를 이용하여 D-IC 또는 게이트 구동부 등의 동작 타이밍을 제어하기 위한 다수의 제어신호를 생성하여 출력하는 기능을 하며, 그러한 제어신호로는 소스 스타트 펄스(Source, Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 소스 출력 인에이블신호(Source Output Enable, SOE), 극성제어신호(POL) 등을 포함하는 데이터 제어신호(SDC)와, 스타트 펄스(VST)와 적어도 둘 이상의 클럭신호(CLK), 게이트 출력폭을 제어하기 위한 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함하는 게이트 제어신호(GDC) 등이 있으나 그에 한정되는 것은 아니다.
이러한 타이밍 컨트롤러(310)이 출력하는 다수의 제어신호의 예에 대해서는 도 6을 참고로 아래에서 더 상세하게 설명한다.
구동 회로기판에 포함되는 저장부의 일 예인 EEPROM(320)은 비휘발성 메모리로서, 표시패널의 구동에 필요한 각종 구동 데이터를 저장하는 저장수단이다.
EEPROM(320)에 저장되는 구동 데이터에는 표시장치(LCD 등)의 해상도, 사용 인터페이스 등 표시패널 구동에 필요한 각종 데이터를 정의하기 위한 데이터인 확장 디스플레이 식별정보(Extended Display Identification Data; 이하 'EDID (데이터)'라 함)가 포함될 수 있다.
또한, 전술한 구동 회로기판의 버전은 표시패널의 제조 단계별로 상기 EEPROM(320)에 고유하게 저장되는 EDID 데이터가 될 수 있다.
즉, EDID 데이터는 액정표시장치의 개발 과정에서 화면 구동과 신뢰성에 문제가 없도록 표시패널의 각 개발 또는 제조단계에서 각각 다른 값이 저장되며, 본 발명의 실시예에서 정의하는 구동 회로기판의 버전은 표시패널의 제조 단계별로 고유하게 EEPROM에 저장되는 이러한 EDID 데이터에 의하여 정의될 수 있다는 것이다.
이 때, 구동 회로기판의 버전 확인이 필요한 표시패널의 각 개발/제조 단계는 예를 들면, 디자인이 제대로 되었는지, 즉 구동이 잘되는지 여부를 확인하는 디자인 검증단계(Design Validation; DV)과, 신뢰성에 문제없이 구동되는지 확인하는 신뢰성 검증단계(Reliability Validation; RV)와, 양산에 문제가 없는지 검증하는 제품 검증단계(Product Validation; PV) 등을 포함할 수 있으나 그에 한정되는 것은 아니다.
본 발명의 실시예에서 설명하는 구동 회로기판의 버전 확인이 필요한 각 개발/제조단계는, EEPROM에 저장되는 구동 데이터가 달라지는 모든 공정이 포함될 수 있다.
즉, 구동 회로기판의 외관이 동일하되 내부의 EEPROM에 저장되는 구동 데이터가 서로 상이하여 회로기판이 혼용되면 안되는 모든 제조 단계들을 포함할 수 있다.
한편, 본 발명의 특징적인 구성요소 중 하나인 구동회로기판 버전 확인 신호 생성부(400)는 타이밍 컨트롤러에서 출력되는 신호 중에서 선택된 하나의 신호를 구동 회로기판 버전 확인 신호로 사용하도록 정의하며, 그 버전 확인신호의 펄스폭을 조절함으로써 표시패널의 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하는 기능을 수행한다.
도 4는 도 3의 버전 확인신호 생성부의 세부 구성을 도시하는 블록도이다.
본 발명의 실시예에 의한 버전 확인신호 생성부(400)는 표시패널의 구동 회로 기판 내에 일정한 하드웨어 및/또는 소프트웨어로 구현되는 장치 또는 모듈로서, 타이밍 컨트롤러(310) 및 EEPROM(320)을 제어하여 타이밍 컨트롤러(310)로 하여금 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하도록 제어하는 기능을 수행한다.
더 구체적으로, 버전 확인신호 생성부(400)는 버전 확인신호 선택부(410), 펄스폭(Pulse Width; PW) 제어신호 생성부(420) 및 출력부(430) 등을 포함하여 구성될 수 있다.
버전 확인신호 선택부(410)는 타이밍 컨트롤러(310)에서 출력되는 신호 중에서 하나를 버전 확인 신호로 선택하는 기능을 수행하는 것으로서, 이 때 버전 확인 신호로 선택되는 신호로는 타이밍 컨트롤러에서 펄스 형태로 출력될 수 있는 모든 종류의 신호가 후보가 될 수 있으나, 특히 양산시까지 실제로 사용되지 않는 신호가 선택되는 것이 바람직하다.
이러한, 버전 확인 신호의 예로는 타이밍 컨트롤러의 여러 출력 단자 중에서 오픈(Open) 되어 있는 단자에서 출력되는 신호로서, FLK, PWM, CSC, POL2, H2, GX_TEST_PX, RAM2, RAP2, RBM2, RCLKM 등이 포함될 수 있으나 그에 한정되는 것은 아니다.
즉, 타이밍 컨트롤러(T-con)에서 출력될 수 있는 모든 신호가 사용되는 것은 아니고 양산시까지 각 단계에서 필요한 신호만 사용되므로, 양산시까지 사용되지 않고 오픈(Open )되어 있는 신호 중 하나를 선택하여 본 발명에 의한 구동 회로기판 버전을 확인하기 위한 버전 확인 신호로 정의하여 사용하는 것이다.
한편, 표시패널의 각 모델마다 사용되는 신호와 사용되지 않는 신호가 다르므로, 각 표시패널의 모델 또는 사양에 따라 버전 확인 신호를 달리 정의하여 사용할 수 있다.
펄스폭 제어신호 생성부(420)는 선택된 버전 확인신호의 펄스폭을 변경하여 표시패널의 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성할 수 있도록 하는 펄스폭 제어신호를 생성하는 기능을 수행하며 출력부(430)는 생성된 펄스폭 제어신호를 상기 저장부 또는 타이밍 컨트롤러 중 1 이상으로 출력하는 기능을 수행한다.
이러한, 펄스폭 제어신호는 상기 버전 확인 신호의 펄스폭을 변경하여 단계별 버전 확인 신호를 생성하기 위한 EDID 레지스터 맵(Register Map) 변경값일 수 있으나 그에 한정되는 것은 아니며, EEPROM 또는 타이밍 컨트롤러를 제어하여 버전 확인 신호의 펄스폭을 가변시킬 수 있는 모든 종류의 제어 정보를 포함할 수 있을 것이다.
한편, 펄스폭 제어신호로 사용되는 EDID 레지스터 맵 변경값은 버전 확인 신호(펄스)의 스타트 위치(Start Position) 및 엔드 위치(End Position) 정보를 포함할 수 있다.
즉, 본 발명의 실시예에 의한 버전 확인 신호 생성부(400)는 타이밍 컨트롤러가 출력하는 펄스 신호 중 하나를 버전 확인 신호로 정의하여 사용하되, 그 버전 확인 신호(펄스)의 스타트 위치(Start Position) 및 엔드 위치(End Position) 정보를 포함하는 EDID 레지스터 변경값을 펄스폭 제어신호로 생성하여 EEPROM으로 출력함으로써, 타이밍 컨트롤러로 하여금 표시패널의 각 제조 단계별로 고유한 펄스폭을 가지는 단계별 버전 확인 신호를 출력하도록 제어하는 것이다.
한편, 구동 회로기판의 외부에 있는 구동 회로기판 버전 확인 장치는, 이렇게 각 제조 단계별로 고유하게 생성되어 출력되는 단계별 버전 확인 신호를 타이밍 컨트롤러의 해당되는 단자로부터 추출하고, 그 단계별 버전 확인신호의 펄스폭, 듀티비, 전압 등을 측정함으로써 간편하게 그 구동 회로기판의 버전을 확인할 수 있다.
이와 같이, 간편하게 구동 회로 기판의 버전 또는 EEPROM에 저장된 구동 데이터(EDID 데이터 등)의 버전을 확인할 수 있기 때문에, 구동 회로기판의 혼용에 따른 표시패널 개발/제조 공정의 차질을 예방할 수 있는 것이다.
도 5는 본 발명의 실시예에 의하여 생성된 단계별 버전 확인 신호의 파형 및 측정값(펄스폭 또는 전압)을 예시하는 도면이다.
도 5에서는 타이밍 컨트롤러가 출력하는 여러 신호 중에서 'PWM' 신호를 버전 확인 신호로 선택하여 사용하는 것을 예시한다.
도 5와 같이, 표시패널의 개발/제조 단계인 디자인 검증단계(Design Validation; DV)과, 신뢰성 검증단계(Reliability Validation; RV)와, 제품 검증단계(Product Validation; PV)에 각각 대응되도록 구동 회로기판의 버전으로서 V1.0, V2.0, V3.0 등이 정의되고, 각 버전별로 각각 상이한 펄스폭 또는 듀티비(Duty-cycle)를 가지는 단계별 버전 확인 신호 펄스가 정의된다.
예를 들면, 디자인 검증단계(Design Validation; DV)에 해당되는 구동 회로 기판 버전 V1.0의 단계별 버전 확인 신호는 ON 펄스폭이 0.1H(수평주기)인 신호로 정의되고, 신뢰성 검증단계(Reliability Validation; RV)에 해당되는 구동 회로 기판 버전 V2.0의 단계별 버전 확인 신호는 ON 펄스폭이 0.3H(수평주기)인 신호로 정의되며, 제품 검증단계(Product Validation; PV)에 해당되는 구동 회로 기판 버전 V3.0의 단계별 버전 확인 신호는 ON 펄스폭이 0.6H(수평주기)인 신호로 정의되는 예가 도시되어 있다.
이 때, 후술할 구동 회로기판 버전 확인장치가 버전 확인을 위하여 단계별 버전 확인신호로부터 추출하는 측정값으로는 해당 단계별 버전 확인 신호의 펄스폭(PW) 정보, 전압 정보, 듀티비 정보 등이 될 수 있다.
즉, 도 5에 도시된 예와 같은 경우, 버전 확인장치는 확인이 필요한 구동 회로기판의 타이밍 컨트롤러의 PWM 신호 단자로부터 단계별 버전 확인 신호로 정의된 PWM 펄스를 추출하고, 그 PWM 펄스의 펄스폭을 측정하여 그 측정값이 만일 0.3H인 경우 해당되는 구동 회로 기판이 신뢰성 검증단계(Reliability Validation; RV)에서 사용되어야 하는 버전임을 확인할 수 있는 것이다.
물론, 전술한 바와 같이, PWM 신호의 측정값으로서 듀티비가 0.3임을 확인하거나, 전압값이 1.5V(볼트)임을 확인할 수도 있다.
참고로, 도 5의 예시에서 측정 전압값은 펄스의 ON-OFF 사이의 전위차가 5V인 경우를 가정하여 측정 전압값을 산정한 예이다.
본 발명에서 버전 확인이 필요한 각 개발/제조 단계는 전술한 DV, RV, PV 등에 한정되는 것은 아니며, 개발품의 세부 단계별로 더 세분되어 정의될 수 있고, 개발품 및 양산품의 2가지 버전만으로 확인하도록 구현될 수도 있다.
예를 들면, 개발단계 버전과 양산 버전의 2가지 버전 구분만 두고, 개발단계 버전의 단계별 버전 확인 신호의 펄스폭은 아주 좁게하고, 양산 버전의 단계별 버전 확인 신호의 펄스폭은 아주 넓게 함으로써, 개발 단계와 양산 단계의 신호 파형 차이를 확실하게 두어서 버전 확인을 용이하게 할 수도 있을 것이다.
도 6은 본 발명의 일 실시예에서 사용될 수 있는 타이밍 컨트롤러(T-con)의 단자 구성과, 그로부터 선택될 수 있는 버전 확인 신호를 일예를 도시한다.
도 6과 같이, 표시패널의 구동회로에 사용되는 타이밍 컨트롤러(320)는 외부로부터의 타이밍 신호들(Vsync, Hsync, DE, DCLK)를 입력받아 표시패널 구동을 위한 다수의 제어신호를 생성하여 출력하는 다수의 단자를 가지는 칩일 수 있다. 또한, 경우에 따라서 타이밍 컨트롤러와 데이터 드라이버가 SoC(System on Chip) 방식으로 하나의 칩(chip)에 실장된 TMIC(Timing controller Merged IC) 형태로 구현될 수도 있다.
이러한 타이밍 컨트롤의 신호 단자들은, 도 6에 도시된 바와 같이, 소스 출력 인에이블신호(Source Output Enable, SOE), 극성제어신호(POL), 스타트 펄스(VST), 게이트 출력 인에이블신호(Gate Output Enable, GOE), 게이트 시프트 클럭_ON 신호(GSC ON) 단자 등을 포함할 수 있다.
도 6에 도시된 바에 의하면, 이러한 여러 타이밍 컨트롤러의 출력 신호 중에서, 예를 들면, SCL, VST, GSC, GOE, SOE, POL 등의 신호는 다른 부분으로 전송되어 사용되는 것으로 도시되어 있고, 나머지 FLK, RAN2, TEST, CSC 등의 신호는 단자만 있을 뿐 외부로 전송되어 사용되지 않는 것으로 도시되어 있다.
따라서, 타이밍 컨트롤러의 여러 제어 신호 중에서 사용되지 않는 FLK, RAN2, TEST, CSC, POS2 등의 신호들을 본 발명에 의한 버전 확인 신호로 사용할 수 있게 된다.
물론, 도 6에서 별도로 사용되는 것으로 도시된 신호, 예를 들면 GSC 등의 신호도 특정한 제품 개발/제조 단계에서는 사용되지 않을 수 있으며, 버전 확인이 필요한 단계에 따라서 GSC 등과 같이 최종적으로 사용되는 신호가 본 발명에 의한 버전 확인신호로 사용될 여지도 있다.
도 7은 본 발명의 실시예에 따라 회로기판의 각 버전에 맞도록 버전확인 신호의 펄스폭을 변경하는 방식의 일예를 도시한다.
전술한 바와 같이, 본 발명의 실시예에 의한 버전 확인 신호 생성부(400)는 선택된 버전 확인신호의 펄스폭을 변경하기 위한 펄스폭 제어신호를 생성하여 EEPROM 또는 타이밍 컨트롤러로 전송함으로써, 타이밍 컨트롤러가 표시패널의 제조 단계별 구동 회로기판의 버전을 나타내는 단계별 버전 확인 신호를 생성하여 출력하도록 제어한다.
도 7과 같이, 이 때, 펄스폭 제어 신호는 해당되는 신호의 펄스폭을 변화시킬 수 있도록 하는 EDID 데이터의 레지스터 맵 변경값일 수 있고, 이러한 EDID 데이터의 레지스터 맵 변경값은 해당되는 신호, 즉 버전 확인 신호의 펄스 스타트 위치(Start Position) 및 엔드 위치(End Position) 정보를 포함할 수 있다.
도 7에서는 버전 확인 신호로서 'PWM' 신호가 사용되는 예로서, 펄스 제어 신호는 PWM's START Position의 값인 "A2, 162, A2"와 PWM's END Position의 값인 "58, 88, 58" 등이 사용되는 경우를 예시한다.
이러한 EDID 데이터의 레지스터 맵 변경값은 EDID 데이터의 변경과 동일한 의미를 가지며, EDID 데이터의 레지스터 맵 변경값이 EEPROM으로 출력되어 적용되면 해당되는 "PWM" 신호의 EDID 데이터가 변경되며, 그에 따라 타이밍 컨트롤러에서 출력되는 PWM 신호 펄스의 펄스 폭이 가변되는 것이다.
즉, EDID 데이터의 레지스터 맵 변경값을 이용하여 EDID 데이터의 레지스터 맵의 해당 신호의 값을 레지스터 값을 변경하면, GOE, GSC, PWM 등의 신호 펄스의 시작 위치(Start Position)를 좀 더 앞으로 당기거나 엔드 위치(End Position)를 더 늦추는 등의 방식으로 해당되는 신호의 펄스폭(PW)을 자유롭게 변경할 수 있게 된다.
도 8은 본 발명의 일실시예에 의한 회로기판 버전 확인 장치의 세부 구성을 도시한다.
본 발명의 실시예에 의한 회로기판 버전 확인장치(800)는 구동 회로기판의 외부에 배치되어, 각 제조 단계별로 고유하게 생성되어 출력되는 단계별 버전 확인 신호를 타이밍 컨트롤러의 해당되는 단자로부터 추출하고, 그 단계별 버전 확인신호의 펄스폭, 듀티비, 전압 등을 측정함으로써 간편하게 그 구동 회로기판의 버전을 확인하는 장치이다.
이러한 회로기판 버전 확인장치(800)는 더 세부적으로는 구동회로기판에 포함된 타이밍 컨트롤러로부터 단계별 버전 확인 신호를 추출하는 단계별 버전 확인 신호 추출부(810)와, 추출된 단계별 버전 확인 신호로부터 측정값을 산출하는 측정값 산출부(820)와, 측정값을 버전별 기준 데이터와 비교하여 구동회로기판의 버전을 확인하는 버전 확인부(830)를 포함할 수 있다.
또한, 버전별 기준 데이터를 저장하는 버전별 기준 데이터 저장부(840)를 추가로 포함할 수 있다.
이러한, 구동 회로기판 버전 확인 장치(800)는 일반적인 신호 분석기 등을 구성하는 하드웨어 및 소프트웨어의 조합으로 구현될 수 있으며, 그 하드웨어나 소프트웨어의 형식에는 제한이 없다.
예를 들면, 구동 회로기판 버전 확인장치(800)가 도 5와 같은 단계별 버전 확인 신호를 해당되는 타이밍 컨트롤러의 단자로부터 추출하고, 그 신호의 펄스 파형의 펄스폭, 듀티비, 전압 등과 같은 측정값을 산출한 결과, 그 펄스폭 측정값이 0.3H이거나, 듀티비 측정값이 0.3이거나 전압 측정값이 1.5V 임을 확인한 후, 그 측정값을 버전별 기준 데이터 저장부(840)에 저장된 기준값과 비교함으로써, 그 구동회로의 버전이 신뢰성 검증단계(Reliability Validation; RV)에 해당되는 구동 회로 기판 버전 V2.0임을 확인하는 것이다.
이상과 같은 본 발명의 실시예를 이용하면, 표시패널의 모델 개발에서 양산에 이르기까지 각 단계별로 필요한 EEPROM 저장 데이터의 종류에 따라 결정되는 표시패널용 회로기판의 버전을 간단하게 확인할 수 있는 효과가 있다.
또한, 타이밍 컨트롤러로부터 출력되는 구동 회로기판의 단계별 버전 확인 신호의 펄스폭 또는 전압만을 측정하여 해당되는 표시패널 구동 회로기판의 버전을 간편하게 확인함으로써, 표시패널의 각 개발/제조 단계에서 외관상 동일한 표시패널용 회로기판이 혼용될 위험성을 제거할 수 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
300 : 구동 회로기판 (S-PCB) 310 : 타이밍 컨트롤러(T-con)
320 : EEPROM 400 : 버전 확인신호 생성부
410 : 버전 확인신호 선택부 420 : 펄스폭(PW) 제어신호 생성부
800 : 회로기판 버전 확인장치 810 : 단계별 버전 확인 신호 추출부
820 : 측정값 산출부 830 : 버전 확인부

Claims (10)

  1. 패널부와, 상기 패널부의 표시 동작을 수행하기 위한 구동 회로기판을 포함하는 표시장치용 표시패널로서,
    상기 구동 회로기판은,
    1 이상의 제어신호를 생성하여 출력하는 타이밍 컨트롤러; 및
    상기 표시패널의 구동과 관련된 구동 데이터를 저장하는 저장부;
    를 포함하고,
    상기 타이밍 컨트롤러는 상기 구동 회로기판의 버전과 대응되는 버전 확인 신호를 생성하여 출력하고,
    상기 표시패널은, 상기 타이밍 컨트롤러에서 출력되는 상기 버전 확인 신호를 추출하고, 상기 버전 확인 신호의 고유 정보를 측정값으로서 측정하며, 상기 고유 정보에 근거하여 상기 구동 회로기판의 버전을 확인하는 회로기판 버전 확인 장치를 더 포함하는 표시패널.
  2. 제1항에 있어서,
    상기 구동 회로기판은, 상기 타이밍 컨트롤러에서 출력되는 신호 중에서 상기 버전 확인 신호의 펄스폭을 조절하기 위한 제어신호를 생성하고 출력하며,
    상기 저장부는 EEPROM(Electrically Erasable and Programmable Read Only Memory)이고, 상기 EEPROM에 저장되는 상기 구동 데이터는 확장 디스플레이 식별정보 데이터(Extended Display Identification Data; EDID)이고,
    상기 고유 정보는 상기 버전 확인 신호의 고유한 펄스폭 정보, 듀티 비 정보 및 전압 정보 중 하나 이상인 표시패널.
  3. 제2항에 있어서,
    상기 구동 회로기판의 버전은 상기 표시패널의 개발 또는 제조 단계별로 상기 EEPROM에 고유하게 저장되는 EDID 데이터(Extended Display Identification Data)의 버전인 표시패널.
  4. 제2항에 있어서,
    상기 제어신호를 생성하고 출력하는 구성은,
    상기 타이밍 컨트롤러에서 출력되는 신호 중에서 하나를 버전 확인 신호로 선택하는 버전 확인 신호 선택부;
    상기 버전 확인 신호의 펄스폭을 변경하기 위한 펄스폭 제어신호를 생성하는 펄스폭 제어신호 생성부;
    상기 생성된 펄스폭 제어신호를 상기 저장부 또는 상기 타이밍 컨트롤러 중 1 이상으로 출력하는 출력부;를 포함하는 표시패널.
  5. 제4항에 있어서,
    상기 펄스폭 제어신호는 상기 버전 확인 신호의 펄스폭을 변경하여 상기 버전 확인 신호를 생성하기 위한 EDID 레지스터 맵(Register Map) 변경값인 표시패널.
  6. 제5항에 있어서,
    상기 EDID 레지스터 맵 변경값은 상기 버전 확인 신호의 스타트 위치(Start Position) 및 엔드 위치(End Position)를 포함하는 표시패널.
  7. 표시패널의 제조 단계별 구동 회로기판의 버전을 확인하기 위한 장치로서,
    상기 구동회로기판에 포함된 타이밍 컨트롤러로부터 단계별 버전 확인 신호를 추출하는 단계별 버전 확인 신호 추출부;
    상기 단계별 버전 확인 신호로부터 측정값을 산출하는 측정값 산출부;
    상기 측정값을 버전별 기준 데이터와 비교하여 상기 구동회로기판의 버전을 확인하는 버전 확인부;를 포함하는 회로기판 버전 확인 장치.
  8. 제7항에 있어서,
    상기 측정값은 상기 단계별 버전 확인 신호의 고유한 펄스폭 정보, 듀티 비 정보 및 전압 정보 중 하나 이상인 회로기판 버전 확인 장치.
  9. 제7항에 있어서,
    상기 단계별 버전 확인 신호는 상기 타이밍 컨트롤러에서 출력되는 신호 중에서 선택된 버전 확인 신호의 펄스폭을 조절하여 생성되는 신호인 회로기판 버전 확인 장치.
  10. 제7항에 있어서,
    상기 구동 회로기판은 표시패널의 제조 단계별로 고유한 확장 디스플레이 식별정보(Extended Display Identification Data; EDID)를 저장하는 EEPROM을 포함하며,
    상기 구동 회로기판의 버전은 표시패널의 제조 단계별로 고유한 상기 EDID의 버전인 회로기판 버전 확인 장치.
KR1020150013378A 2015-01-28 2015-01-28 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치 KR102254213B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150013378A KR102254213B1 (ko) 2015-01-28 2015-01-28 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150013378A KR102254213B1 (ko) 2015-01-28 2015-01-28 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치

Publications (2)

Publication Number Publication Date
KR20160093144A KR20160093144A (ko) 2016-08-08
KR102254213B1 true KR102254213B1 (ko) 2021-05-21

Family

ID=56711668

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150013378A KR102254213B1 (ko) 2015-01-28 2015-01-28 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치

Country Status (1)

Country Link
KR (1) KR102254213B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112764805B (zh) * 2021-02-02 2024-05-14 广州视源电子科技股份有限公司 屏驱动板的软件版本信息获取方法及相关设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001273116A (ja) * 2000-03-23 2001-10-05 Brother Ind Ltd 回路基板の識別回路及び当該回路を備えた印刷装置
JP4295932B2 (ja) * 2001-09-04 2009-07-15 Hoya株式会社 電子内視鏡装置のプロセッサ、内視鏡用基板の版管理システムおよび内視鏡用基板の版管理方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070037106A (ko) * 2005-09-30 2007-04-04 엘지.필립스 엘시디 주식회사 액정 표시 모듈의 구동 장치
KR101676245B1 (ko) * 2009-12-31 2016-11-15 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001273116A (ja) * 2000-03-23 2001-10-05 Brother Ind Ltd 回路基板の識別回路及び当該回路を備えた印刷装置
JP4295932B2 (ja) * 2001-09-04 2009-07-15 Hoya株式会社 電子内視鏡装置のプロセッサ、内視鏡用基板の版管理システムおよび内視鏡用基板の版管理方法

Also Published As

Publication number Publication date
KR20160093144A (ko) 2016-08-08

Similar Documents

Publication Publication Date Title
US8330687B2 (en) Liquid crystal display
CN107808644B (zh) 供电单元以及包括该供电单元的显示装置
KR101957489B1 (ko) 액정표시장치의 전원 공급 장치와 그 방법
KR101818247B1 (ko) 액정표시장치 및 그 구동방법
KR101661026B1 (ko) 표시장치
CN102087433B (zh) 液晶显示器
US20170024006A1 (en) Image processing method, image processing circuit, and display device using the same
US10467978B2 (en) Display device and method for driving the same
US20150187319A1 (en) Liquid Crystal Display and Method for Driving the Same
US9978326B2 (en) Liquid crystal display device and driving method thereof
KR101604491B1 (ko) 표시장치와 그 구동 방법
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR20120031651A (ko) 표시장치와 그 클럭신호 제어방법
KR20110015204A (ko) 표시장치와 그 파워 시퀀스 제어방법
KR20110066507A (ko) 액정표시장치
KR102279494B1 (ko) 액정표시장치
KR20080105672A (ko) 액정표시장치와 그 구동방법
KR102254213B1 (ko) 표시장치용 표시패널 및 표시패널의 회로기판 버전 확인장치
KR20200145010A (ko) 구동 회로 및 디스플레이 장치
KR102043625B1 (ko) 주파수 보정 방법 및 이를 이용한 표시장치
KR20160048273A (ko) 픽셀 전압 편차 보상 회로와 이를 이용한 표시장치
KR102450256B1 (ko) 액정표시장치
KR102118928B1 (ko) 액정표시장치
KR20180025446A (ko) 표시장치, 컨트롤러
KR101773195B1 (ko) 표시장치와 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant