KR102185119B1 - Display Device - Google Patents

Display Device Download PDF

Info

Publication number
KR102185119B1
KR102185119B1 KR1020140098523A KR20140098523A KR102185119B1 KR 102185119 B1 KR102185119 B1 KR 102185119B1 KR 1020140098523 A KR1020140098523 A KR 1020140098523A KR 20140098523 A KR20140098523 A KR 20140098523A KR 102185119 B1 KR102185119 B1 KR 102185119B1
Authority
KR
South Korea
Prior art keywords
output
node
gate
transistor
control signal
Prior art date
Application number
KR1020140098523A
Other languages
Korean (ko)
Other versions
KR20160017698A (en
Inventor
공충식
조한인
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140098523A priority Critical patent/KR102185119B1/en
Priority to CN201580041227.3A priority patent/CN106575494B/en
Priority to EP15827469.6A priority patent/EP3176770B1/en
Priority to US15/328,884 priority patent/US11137854B2/en
Priority to PCT/KR2015/008006 priority patent/WO2016018105A1/en
Publication of KR20160017698A publication Critical patent/KR20160017698A/en
Application granted granted Critical
Publication of KR102185119B1 publication Critical patent/KR102185119B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Abstract

본 발명의 표시장치는 게이트라인을 포함하는 표시패널 및 게이트라인에 게이트펄스를 공급하는 쉬프트레지스터를 포함하되, 쉬프트레지스터는 게이트 스타트 펄스 또는 이전단 스테이지의 출력에 대응하여 Q노드 및 QB노드의 전위를 제어하는 노드 제어회로 비표시기간에는 제1 전압레벨의 출력제어신호를 인가받고 표시기간에 제2 전압레벨의 출력제어신호를 인가받아 Q노드 및 QB노드의 전위에 따라서 출력제어신호를 출력단으로 출력하거나 출력단을 방전하는 리셋회로 및 제1 전압레벨의 출력제어신호에 응답하여 게이트펄스를 출력하지 않으며 제2 전압레벨의 출력제어신호에 응답하여 게이트펄스를 출력하는 게이트펄스 출력부를 포함한다.The display device of the present invention includes a display panel including a gate line and a shift register supplying a gate pulse to the gate line, wherein the shift register is the potential of the Q node and the Q B node in response to the gate start pulse or the output of the previous stage. In the non-display period, the output control signal of the first voltage level is applied and the output control signal of the second voltage level is applied to the output terminal according to the potentials of the Q node and the QB node. And a reset circuit that outputs or discharges the output terminal, and a gate pulse output unit that does not output a gate pulse in response to an output control signal of a first voltage level and outputs a gate pulse in response to an output control signal of a second voltage level.

Description

표시장치{Display Device}Display Device

본 발명은 표시장치에 관한 것이다.
The present invention relates to a display device.

표시장치는 데이터라인들과 게이트라인들이 직교되도록 배치되고 픽셀들이 매트릭스 형태로 배치된다. 데이터라인들에는 표시하고자 하는 비디오 데이터전압이 공급되고 게이트라인들에는 게이트펄스가 순차적으로 공급된다. 게이트펄스가 공급되는 표시라인의 픽셀들에 비디오 데이터전압이 공급되며, 모든 표시라인들이 게이트펄스에 의해 순차적으로 스캐닝되면서 비디오 데이터를 표시한다. In the display device, data lines and gate lines are arranged to be orthogonal, and pixels are arranged in a matrix form. A video data voltage to be displayed is supplied to the data lines, and a gate pulse is sequentially supplied to the gate lines. Video data voltages are supplied to pixels of a display line to which a gate pulse is supplied, and all display lines are sequentially scanned by the gate pulse to display video data.

평판표시장치의 게이트라인들에 게이트펄스를 공급하기 위한 게이트 구동부는 통상 다수의 게이트 집적회로(Integrated Circuit, 이하 "IC"라 함)를 포함한다. 게이트 드라이브 IC 각각은 게이트펄스를 순차적으로 출력하여야 하기 때문에 기본적으로 쉬프트 레지스터를 포함하며, 표시패널의 구동특성에 따라 쉬프트 레지스터의 출력 전압을 조정하기 위한 회로들과 출력 버퍼들을 포함할 수 있다.A gate driver for supplying gate pulses to gate lines of a flat panel display device generally includes a plurality of gate integrated circuits (hereinafter referred to as “IC”). Since each gate drive IC must sequentially output gate pulses, it basically includes a shift register, and may include circuits and output buffers for adjusting an output voltage of the shift register according to a driving characteristic of a display panel.

게이트 드라이브 IC들의 구동은 수평라인들의 스캔과 관련된 것으로 표시장치의 구동에 있어서 매우 중요하기 때문에, 정확성과 안정성이 중시되고 있다. 게이트 드라이브 IC들의 구동을 안정적으로 하기 위해서 쉬프트 레지스터들은 도 1에서와 같이, 노드제어회로(NCON)의 노드 전압을 초기화하는 초기화회로(RESET) 및 오동작으로 인해서 게이트펄스가 출력되는 것을 방지하는 컨트롤회로(CONTROL)를 포함한다. 초기화회로(RESET) 및 컨트롤회로(CONTROL)는 각각 저전위전압(VSS)과 고전위 정전압(VDD)을 이용하여 동작하고, 각각이 4개씩의 트랜지스터를 이용한다. Since driving of the gate drive ICs is very important in driving a display device as related to the scanning of horizontal lines, accuracy and stability are being emphasized. In order to stably drive the gate drive ICs, the shift registers are an initialization circuit (RESET) that initializes the node voltage of the node control circuit (NCON) and a control circuit that prevents the gate pulse from being output due to a malfunction. Includes (CONTROL). The initialization circuit (RESET) and the control circuit (CONTROL) operate using a low potential voltage (VSS) and a high potential constant voltage (VDD), respectively, and each uses four transistors.

근래에는 구동 드라이브 IC를 간소화하기 위해서, 게이트 드라이브 IC의 쉬프트 레지스터를 패널에 형성하는 방식을 이용하기도 하는데, 쉬프트 레지스터에 추가되는 초기화회로(RESET) 및 컨트롤회로(CONTROL)는 패널에서 비표시영역인 배젤의 사이즈를 증가시키는 원인이 된다. 이러한 단점은 표시패널의 화면이 커지거나 표시패널의 해상도가 증가할 경우에 더욱 심해지고, 결국 최근 표시장치의 경향인 대화면/고해상도의 표시패널에 적용하기에 난점이 있다.
In recent years, in order to simplify the driving drive IC, a method of forming a shift register of the gate drive IC on the panel is also used, and the initialization circuit (RESET) and control circuit (CONTROL) added to the shift register are used in the non-display area of the panel. It causes the size of the bezel to increase. This drawback is worsened when the screen of the display panel is enlarged or the resolution of the display panel is increased, and consequently, it is difficult to apply to a display panel having a large screen/high resolution, which is a trend of recent display devices.

상술한 문제점을 해결하기 위해서 본 발명은 추가적인 반도체 소자를 최소화하면서도 게이트 구동부를 안정적으로 구동할 수 있는 표시장치를 제공하기 위한 것이다.
In order to solve the above-described problems, the present invention is to provide a display device capable of stably driving a gate driver while minimizing additional semiconductor devices.

상술한 과제 해결 수단으로 본 발명의 표시장치는 게이트라인을 포함하는 표시패널 및 게이트라인에 게이트펄스를 공급하는 쉬프트레지스터를 포함하되, 쉬프트레지스터는 게이트 스타트 펄스 또는 이전단 스테이지의 출력에 대응하여 Q노드 및 QB노드의 전위를 제어하는 노드 제어회로 비표시기간에는 제1 전압레벨의 출력제어신호를 인가받고 표시기간에 제2 전압레벨의 출력제어신호를 인가받아 Q노드 및 QB노드의 전위에 따라서 출력제어신호를 출력단으로 출력하거나 출력단을 방전하는 리셋회로 및 제1 전압레벨의 출력제어신호에 응답하여 게이트펄스를 출력하지 않으며 제2 전압레벨의 출력제어신호에 응답하여 게이트펄스를 출력하는 게이트펄스 출력부를 포함한다.
As a means for solving the above-described problems, the display device of the present invention includes a display panel including a gate line and a shift register supplying a gate pulse to the gate line, wherein the shift register is Q in response to the gate start pulse or the output of the previous stage. The node control circuit that controls the potentials of the node and the QB node receives the output control signal of the first voltage level during the non-display period, and receives the output control signal of the second voltage level during the display period according to the potentials of the Q node and the QB node. A reset circuit that outputs an output control signal to the output terminal or discharges the output terminal, and a gate pulse that does not output a gate pulse in response to an output control signal of the first voltage level and outputs a gate pulse in response to an output control signal of the second voltage level. Includes an output section.

본 발명의 쉬프트레지스터는 표시기간과 비표시기간을 구분하는 리셋신호를 이용하여 쉬프트레지스터가 원하지 않는 타이밍에 스캔펄스를 출력하지 않도록 제어함으로써, 트랜지스터의 개수를 줄이면서도 스캔구동을 안정적으로 할 수 있다. 또한 본 발명은 구동준비기간에 리셋신호를 이용하여 쉬프트레지스터의 출력단을 일괄적으로 초기화할 수 있어서 스캔구동의 신뢰성을 더욱 높일 수 있다. The shift register of the present invention uses a reset signal that divides the display period and the non-display period to control the shift register so that the scan pulse is not output at an undesired timing, thereby reducing the number of transistors and stably driving the scan. . In addition, according to the present invention, the output terminal of the shift register can be initialized at once by using the reset signal during the driving preparation period, thereby further enhancing the reliability of scan driving.

이처럼 본 발명은 종래의 리셋회로에 대비하여 트랜지스터의 개수를 증가시키지 않으면서도 이중적으로 초기화과정을 수행하기 때문에 패널에서 쉬프트 레지스터가 차지하는 면적을 줄일 수 있고, 이에 따라서 PPI(pixel per inch)가 높은 표시패널에 적용하기에 유리한 표시장치를 제공한다.
As described above, the present invention performs a dual initialization process without increasing the number of transistors compared to the conventional reset circuit, so that the area occupied by the shift register in the panel can be reduced, and accordingly, a display having a high PPI (pixel per inch). It provides a display device that is advantageous to be applied to a panel.

도 1은 종래의 쉬프트레지스터에 포함되는 리셋회로 및 컨트롤회로를 나타내는 블록도.
도 2는 실시 예에 의한 표시장치의 구성을 나타내는 도면.
도 3은 실시 예에 의한 쉬프트 레지스터를 나타내는 도면.
도 4는 실시 예에 의한 쉬프트 레지스터의 스테이지를 나타내는 도면.
도 5는 게이트펄스 출력부의 실시 예들을 나타내는 도면.
도 6은 제1 실시 예에 의한 리셋회로를 나타내는 회로도.
도 7은 스테이지의 입력 및 출력 신호를 나타내는 파형도.
도 8 내지 도 10은 각각 2 내지 제4 실시 예에 의한 리셋회로를 나타내는 회로도.
1 is a block diagram showing a reset circuit and a control circuit included in a conventional shift register.
2 is a diagram illustrating a configuration of a display device according to an embodiment.
3 is a diagram showing a shift register according to an embodiment.
4 is a diagram showing a stage of a shift register according to an embodiment.
5 is a diagram illustrating embodiments of a gate pulse output unit.
6 is a circuit diagram showing a reset circuit according to the first embodiment.
7 is a waveform diagram showing input and output signals of the stage.
8 to 10 are circuit diagrams showing reset circuits according to the second to fourth embodiments, respectively.

이하 첨부된 도면을 참조하여 액정표시장치를 중심으로 본 발명에 따른 바람직한 실시 예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하의 설명에서 사용되는 구성요소들의 명칭은 명세서 작성의 용이함을 고려하여 선택된 것으로, 실제 제품의 명칭과는 상이할 수 있다. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings, focusing on a liquid crystal display. The same reference numbers throughout the specification mean substantially the same elements. In the following description, when it is determined that detailed descriptions of known functions or configurations related to the present invention may unnecessarily obscure the subject matter of the present invention, detailed descriptions thereof will be omitted. The names of the constituent elements used in the following description are selected in consideration of ease of preparation of the specification, and may be different from the names of actual products.

도 2는 본 발명의 실시예에 따른 표시장치를 보여주는 블록도이다. 도 2를 참조하면, 본 발명의 표시장치는 표시패널(100), 데이터 구동회로(120), 레벨 쉬프터(150), 쉬프트 레지스터(130) 및 타이밍 콘트롤러(110) 등을 구비한다.2 is a block diagram illustrating a display device according to an exemplary embodiment of the present invention. Referring to FIG. 2, the display device of the present invention includes a display panel 100, a data driving circuit 120, a level shifter 150, a shift register 130, a timing controller 110, and the like.

표시패널(100)은 서로 교차되는 데이터라인들 및 게이트라인들과, 매트릭스 형태로 배치된 픽셀들을 포함한다. 표시패널(100)은 액정표시장치(LCD), 유기발광다이오드 표시장치(OLED), 전기영동 표시장치(EPD) 등을 이용할 수 있다. The display panel 100 includes data lines and gate lines intersecting each other, and pixels arranged in a matrix form. The display panel 100 may be a liquid crystal display (LCD), an organic light emitting diode display (OLED), an electrophoretic display (EPD), or the like.

데이터 구동회로는 다수의 소스 드라이브 IC들(120)을 포함한다. 소스 드라이브 IC들(120)은 타이밍 콘트롤러(110)로부터 디지털 비디오 데이터들(RGB)을 입력 받는다. 소스 드라이브 IC들(120)은 타이밍 콘트롤러(110)로부터의 소스 타이밍 제어신호에 응답하여 디지털 비디오 데이터들(RGB)을 감마보상전압으로 변환하여 데이터전압을 발생하고, 그 데이터전압을 게이트펄스에 동기되도록 표시패널(100)의 데이터라인들에 공급한다. 소스 드라이브 IC들은 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 표시패널(100)의 데이터라인들에 접속될 수 있다.The data driving circuit includes a plurality of source drive ICs 120. The source drive ICs 120 receive digital video data RGB from the timing controller 110. The source drive ICs 120 convert digital video data RGB into a gamma compensation voltage in response to a source timing control signal from the timing controller 110 to generate a data voltage, and synchronize the data voltage with the gate pulse. It is supplied to the data lines of the display panel 100 as possible. The source drive ICs may be connected to data lines of the display panel 100 through a chip on glass (COG) process or a tape automated bonding (TAB) process.

스캔 구동회로는 타이밍 콘트롤러(110)와 표시패널(100)의 게이트라인들 사이에 접속된 레벨 쉬프터(level shiftet)(150), 및 게이트 쉬프트 레지스터(130)를 구비한다.The scan driving circuit includes a timing controller 110 and a level shiftet 150 connected between gate lines of the display panel 100, and a gate shift register 130.

레벨 쉬프터(150)는 타이밍 콘트롤러(110)로부터 입력되는 i상 게이트쉬프트클럭들(CLK1~CLKi)의 TTL(Transistor-Transistor- Logic) 로직 레벨 전압을 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)으로 레벨 쉬프팅한다. 이하, 본 발명의 실시 예는 4상 게이트쉬프트클럭들(CLK1~CLK4)을 이용한 구동을 예로 설명하기로 한다.The level shifter 150 converts the transistor-transistor-logic (TTL) logic level voltage of the i-phase gate shift clocks CLK1 to CLKi input from the timing controller 110 into a gate high voltage VGH and a gate low voltage VGL. ) To level shift. Hereinafter, in the embodiment of the present invention, driving using the four-phase gate shift clocks CLK1 to CLK4 will be described as an example.

게이트 쉬프트 레지스터(130)는 게이트 스타트 펄스(VST)를 게이트쉬프트클럭(CLK1~CLK4)에 맞추어 쉬프트시켜 순차적으로 캐리신호와 게이트펄스(Gout)를 출력하는 스테이지들로 구성된다.The gate shift register 130 is composed of stages that sequentially output a carry signal and a gate pulse Gout by shifting the gate start pulse VST in accordance with the gate shift clocks CLK1 to CLK4.

스캔 구동회로는 GIP(Gate In Panel) 방식으로 표시패널(100)의 하부 기판 상에 직접 형성될 수 있다. GIP 방식에서, 레벨 쉬프터(150)는 PCB(140) 상에 실장되고, 게이트 쉬프트 레지스터(130)는 표시패널(100)의 하부기판 상에 형성될 수 있다. The scan driving circuit may be directly formed on the lower substrate of the display panel 100 in a GIP (Gate In Panel) method. In the GIP method, the level shifter 150 may be mounted on the PCB 140, and the gate shift register 130 may be formed on the lower substrate of the display panel 100.

타이밍 콘트롤러(110)는 LVDS(Low Voltage Differential Signaling) 인터페이스, TMDS(Transition Minimized Differential Signaling) 인터페이스 등의 인터페이스를 통해 외부의 호스트 컴퓨터로부터 디지털 비디오 데이터(RGB)를 입력 받는다. 타이밍 콘트롤러(110)는 호스트 컴퓨터로부터 입력되는 디지털 비디오 데이터들(RGB)을 소스 드라이브 IC들(120)로 전송한다. The timing controller 110 receives digital video data (RGB) from an external host computer through an interface such as a Low Voltage Differential Signaling (LVDS) interface and a Transition Minimized Differential Signaling (TMDS) interface. The timing controller 110 transmits digital video data (RGB) input from the host computer to the source drive ICs 120.

타이밍 콘트롤러(110)는 LVDS 또는 TMDS 인터페이스 수신회로를 통해 호스트 컴퓨터로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 메인 클럭(MCLK) 등의 타이밍신호를 입력받는다. 타이밍 콘트롤러(110)는 호스트 컴퓨터로부터의 타이밍 신호를 기준으로 데이터 구동회로와 스캔 구동회로의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다. 타이밍 제어신호들은 스캔 구동회로의 동작 타이밍을 제어하기 위한 스캔 타이밍 제어신호, 소스 드라이브 IC들(120)의 동작 타이밍과 데이터전압의 극성을 제어하기 위한 데이터 타이밍 제어신호를 포함한다.The timing controller 110 provides timing of a vertical synchronization signal (Vsync), a horizontal synchronization signal (Hsync), a data enable signal (Data Enable, DE), and a main clock (MCLK) from a host computer through an LVDS or TMDS interface receiving circuit. It receives a signal. The timing controller 110 generates timing control signals for controlling the operation timing of the data driving circuit and the scan driving circuit based on the timing signal from the host computer. The timing control signals include a scan timing control signal for controlling the operation timing of the scan driving circuit, and a data timing control signal for controlling the operation timing of the source drive ICs 120 and the polarity of the data voltage.

스캔 타이밍 제어신호는 게이트 스타트 펄스(VST), 게이트쉬프트클럭(CLK1~CLK4), 게이트 출력 인에이블신호(Gate Output Enable; GOE) 등을 포함한다. 게이트 스타트 펄스(VST)는 게이트 쉬프트 레지스터(130)에 입력되어 쉬프트 스타트 타이밍을 제어한다. The scan timing control signal includes a gate start pulse (VST), a gate shift clock (CLK1 to CLK4), a gate output enable signal (Gate Output Enable; GOE), and the like. The gate start pulse VST is input to the gate shift register 130 to control the shift start timing.

게이트쉬프트클럭(CLK1~CLK4)은 레벨 쉬프터(150)를 통해 레벨 쉬프팅된 후에 게이트 쉬프트 레지스터(130)에 입력되며, 게이트 스타트 펄스(VST)를 쉬프트시키기 위한 클럭신호로 이용된다. 게이트 출력 인에이블신호(GOE)는 게이트 쉬프트 레지스터(130)의 출력 타이밍을 제어한다. The gate shift clocks CLK1 to CLK4 are level-shifted through the level shifter 150 and then input to the gate shift register 130, and are used as a clock signal for shifting the gate start pulse VST. The gate output enable signal GOE controls the output timing of the gate shift register 130.

데이터 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity, POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 소스 드라이브 IC들(120)의 쉬프트 스타트 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 소스 드라이브 IC들(120) 내에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. Data timing control signals include Source Start Pulse (SSP), Source Sampling Clock (SSC), Polarity Control Signal (Polarity, POL), and Source Output Enable (SOE). Includes. The source start pulse SSP controls shift start timing of the source drive ICs 120. The source sampling clock SSC is a clock signal that controls the sampling timing of data in the source drive ICs 120 based on a rising or falling edge.

도 3은 본 발명에 의한 게이트 쉬프트 레지스터(130)를 나타내는 도면이다. 3 is a diagram showing a gate shift register 130 according to the present invention.

도 3을 참조하면, 본 발명에 의한 게이트 쉬프트 레지스터(130)는 종속적으로 접속된 다수의 스테이지들(ST1~STn, n은 2 이상의 자연수)을 구비한다. 각 스테이지들(ST1~STn)은 각각 제1 내지 제n 게이트펄스(Gout1~Goutn)를 출력한다. 게이트펄스는 표시장치의 게이트라인들에 인가됨과 동시에, 전단 스테이지와 후단 스테이지로 전달되는 캐리신호 역할을 겸한다. 이하의 설명에서 "전단 스테이지"는 기준이 되는 스테이지의 상부에 위치하는 것을 말한다. 예컨대, 제k(k는 1<k<n 인 자연수) 스테이지(STk)을 기준으로, 전단 스테이지는 제1 스테이지(ST1) 내지 제k-1 스테이지(ST(k-1)) 중 어느 하나를 지시한다. "후단 스테이지"는 기준이 되는 스테이지의 하부에 위치하는 것을 말한다. 예컨대, 제k(1<k<n) 스테이지(STk)을 기준으로, 후단 스테이지는 제k+1 스테이지(ST(k+1)) 내지 제n 스테이지 중 어느 하나를 지시한다.Referring to FIG. 3, the gate shift register 130 according to the present invention includes a plurality of stages (ST1 to STn, n is a natural number greater than or equal to 2) connected in a dependent manner. Each of the stages ST1 to STn outputs first to nth gate pulses Gout1 to Goutn, respectively. The gate pulse is applied to the gate lines of the display device and simultaneously serves as a carry signal transmitted to the front stage and the rear stage. In the following description, the "shearing stage" refers to being positioned above the standard stage. For example, based on the kth (k is a natural number of 1<k<n) stage STk, the front stage is one of the first stage ST1 to the k-1th stage ST(k-1). Instruct. The "rear stage" refers to being located below the standard stage. For example, based on the kth (1<k<n)th stage STk, the subsequent stage indicates any one of the k+1th stage ST(k+1) to the nth stage.

게이트 쉬프트 레지스터(130)는 게이트펄스(Gout(1)~Gout(n))를 순차적으로 출력한다. 이를 위하여, 제1 스테이지(ST1) 내지 제n 스테이지(STn)에는 순차적으로 지연되는 4상 게이트쉬프트클럭들 중에 1 개의 게이트쉬프트클럭이 입력된다.The gate shift register 130 sequentially outputs gate pulses Gout(1) to Gout(n). To this end, one of the sequentially delayed 4-phase gate shift clocks is input to the first stage ST1 to the n-th stage STn.

도 4는 도 3에 i(i는 2<i<n인 자연수)스테이지의 회로 구성의 실시 예를 나타내는 도면이다. FIG. 4 is a diagram showing an example of the circuit configuration of the stage i (i is a natural number of 2<i<n) in FIG. 3.

도 4를 참조하면, 제i 스테이지(STi)는 노드 제어회로(NCON), 리셋회로(131) 및 게이트펄스 출력부(133)를 포함한다.Referring to FIG. 4, the i-th stage STi includes a node control circuit NCON, a reset circuit 131 and a gate pulse output unit 133.

노드 제어회로(NCON)는 스타트펄스(VST) 또는 이전 스테이지의 출력에 대응하여 Q노드 및 QB노드의 전압을 제어한다. 즉, 노드제어회로(NON)는 제i-1 클럭신호(CLK(i-1))에 응답하여 스타트펄스(VST) 또는 이전 스테이지의 출력 전압으로 Q노드를 충전하거나 방전시킨다.The node control circuit NCON controls the voltages of the Q node and the QB node in response to the start pulse VST or the output of the previous stage. That is, the node control circuit NON charges or discharges the Q node with the start pulse VST or the output voltage of the previous stage in response to the i-1th clock signal CLK(i-1).

리셋회로(131)는 출력단(Qout)을 통해서 출력되는 전압으로 게이트펄스 출력부(133)가 게이트펄스를 출력하거나 게이트펄스를 출력하지 않도록 제어한다. 일례로, 리셋회로(131)는 출력단(Qout)을 저전위전압(VSS)으로 방전하여 게이트펄스 출력부(133)가 게이트펄스를 출력하지 않도록 하고, 하이레벨전압을 출력하여 게이트펄스 출력부(133)가 게이트펄스를 출력하도록 제어한다.The reset circuit 131 controls the gate pulse output unit 133 to output a gate pulse or not to output a gate pulse with a voltage output through the output terminal Qout. For example, the reset circuit 131 discharges the output terminal Qout to a low potential voltage VSS so that the gate pulse output unit 133 does not output the gate pulse, and outputs a high level voltage to output the gate pulse output unit ( 133) is controlled to output a gate pulse.

리셋회로(131)는 구동준비기간 내에서 제공받는 하이레벨전압의 리셋신호(RST1)에 응답하여, Q노드(Q)의 전위에 상관없이 출력단(Qout)의 출력전압을 저전위전압(VSS)으로 방전한다. 따라서, 리셋회로(131)는 구동준비기간 동안에 1차적으로 출력단(Qout)을 출력전압으로 초기화한다.The reset circuit 131 reduces the output voltage of the output terminal Qout to the low potential voltage VSS regardless of the potential of the Q node Q in response to the reset signal RST1 of the high level voltage provided during the driving preparation period. To discharge. Accordingly, the reset circuit 131 primarily initializes the output terminal Qout to an output voltage during the driving preparation period.

또한 리셋회로(131)는 리셋신호(RST1)가 로우레벨전압일 경우에는, Q노드의 전위에 따라서 출력단(Qout)을 저전위전압(VSS)으로 방전하거나 출력단(Qout)을 통해서 전압레벨이 가변하는 출력제어신호를 출력한다. 출력제어신호(RST2)는 비표시기간에는 제1 전압레벨을 유지하고 표시기간에는 제2 전압레벨을 유지한다. 제1 전압레벨은 게이트펄스 출력부(133)를 동작시키지 않는 전위이고, 제2 전압레벨은 게이트펄스 출력부(133)를 동작시키는 전위이다. 일례로 제1 전압레벨은 로우레벨전압이고, 제2 전압레벨은 하이레벨전압일 수 있다. 따라서 리셋회로(131)는 리셋신호(RST1)가 로우레벨일지라도 비표시기간에는 출력단(Qout)을 통해서 게이트펄스 출력부(133)를 동작시키지 않는 제1 전압레벨의 출력제어신호(RST2)가 출력된다. 즉, 리셋회로(131)는 비표시기간에는 Q노드 또는 QB노드의 전위에 상관없이 항상 출력단(Qout)으로 게이트펄스 출력부(133)를 동작시키지 않기 때문에, 비표시기간 동안에 Q노드 또는 QB노드의 노이즈(noise)로 인해서 게이트펄스 출력부(133)가 게이트펄스를 출력하는 것을 방지할 수 있다. In addition, when the reset signal RST1 is a low-level voltage, the reset circuit 131 discharges the output terminal Qout to a low-potential voltage VSS according to the potential of the Q node, or the voltage level is variable through the output terminal Qout. Output control signal. The output control signal RST2 maintains the first voltage level during the non-display period and maintains the second voltage level during the display period. The first voltage level is a potential that does not operate the gate pulse output unit 133, and the second voltage level is a potential that operates the gate pulse output unit 133. For example, the first voltage level may be a low level voltage, and the second voltage level may be a high level voltage. Therefore, the reset circuit 131 outputs the output control signal RST2 of the first voltage level that does not operate the gate pulse output unit 133 through the output terminal Qout during the non-display period even if the reset signal RST1 is at a low level. do. That is, since the reset circuit 131 does not always operate the gate pulse output unit 133 to the output terminal Qout regardless of the potential of the Q node or the QB node during the non-display period, the Q node or the QB node during the non-display period It is possible to prevent the gate pulse output unit 133 from outputting the gate pulse due to noise of.

이처럼, 리셋회로(131)는 비표시기간 동안에는 전압레벨이 가변하는 출력제어신호(RST2)를 구동전원으로 이용하기 때문에 별도의 추가회로를 구성하지 않고도 2차적으로 출력단(Qout)의 전위를 안정화할 수 있다.As such, the reset circuit 131 uses the output control signal RST2 whose voltage level is variable during the non-display period as a driving power source, so that the potential of the output terminal Qout can be secondarily stabilized without configuring a separate additional circuit. I can.

종래에는 1차적인 초기화 동작을 위한 리셋회로와 비표시기간 동안에 출력을 제한하는 컨트롤회로에 각각 독립적인 동작을 위한 트랜지스터들이 필요하였다. 그리고 각각 독립적으로 구동되는 트랜지스터들의 조합은 독립적으로 리셋신호를 입력받아서 동작하였다. Conventionally, transistors for independent operations were required in a reset circuit for a primary initialization operation and a control circuit for limiting output during a non-display period. In addition, a combination of each independently driven transistor operated by receiving a reset signal independently.

이에 반해서, 본 발명의 리셋회로(131)는 구동전원의 전압레벨을 표시기간과 비표시기간으로 구분하여 스윙함으로써 별도의 회로 구성이 필요없는 상태에서 1차적인 초기화 동작뿐만 아니라 비표시기간 동안에는 출력을 제한하는 2차적인 안정화 동작을 수행할 수 있다. 이에 대한 리셋회로(131)의 세부구성과 동작설명은 후술하기로 한다. On the contrary, the reset circuit 131 of the present invention divides the voltage level of the driving power into a display period and a non-display period and swings the output during the non-display period as well as the primary initialization operation in a state where a separate circuit configuration is not required. It is possible to perform a secondary stabilization operation limiting A detailed configuration and operation description of the reset circuit 131 will be described later.

게이트펄스 출력부(133)는 리셋회로(131)의 출력단(Qout)의 전위에 따라서 게이트하이전압(VGH)에 해당하는 게이트펄스(Gouti)을 출력한다. 게이트펄스 출력부(133)는 리셋회로(131)의 출력단(Qout)이 저전위전압일 경우에는 게이트펄스를 출력하지 않고, 리셋회로(131)의 출력단(Qout)이 고전위전압일 경우에는 게이트펄스를 출력한다. 또한, 게이트펄스 출력부(133)는 노드제어회로(NCON)의 QB노드(QB)의 전위에 대응하여 출력전압을 저전위전압(VSS)으로 방전한다. 예컨대, 게이트펄스 출력부(133)는 노드제어회로(NCON)의 QB노드(QB)의 전위가 고전위전압일 때에 출력전압을 저전위전압(VSS)으로 방전한다.The gate pulse output unit 133 outputs a gate pulse Gouti corresponding to the gate high voltage VGH according to the potential of the output terminal Qout of the reset circuit 131. The gate pulse output unit 133 does not output a gate pulse when the output terminal Qout of the reset circuit 131 is a low potential voltage, and does not output a gate pulse when the output terminal Qout of the reset circuit 131 is a high potential voltage. Output a pulse. Further, the gate pulse output unit 133 discharges the output voltage to a low potential voltage VSS in response to the potential of the QB node QB of the node control circuit NCON. For example, the gate pulse output unit 133 discharges the output voltage to a low potential voltage VSS when the potential of the QB node QB of the node control circuit NCON is a high potential voltage.

게이트펄스 출력부(133)는 풀업 트랜지스터(Pull-up transistor, Tpu) 및 풀다운 트랜지스터(Pull-down transistor, Tpd)를 포함하며, 풀업 트랜지스터(Tpu) 및 풀다운 트랜지스터(Tpd)의 결합은 공지된 다양한 구조를 이용할 수 있다. 예컨대, 게이트펄스 출력부(133)는 도 5의 (a) 및 (b)에서와 같이 구현될 수 있다. The gate pulse output unit 133 includes a pull-up transistor (Tpu) and a pull-down transistor (Tpd), and a combination of a pull-up transistor (Tpu) and a pull-down transistor (Tpd) is various Structure can be used. For example, the gate pulse output unit 133 may be implemented as shown in FIGS. 5A and 5B.

도 5의 (a)에 도시된 일 실시 예의 게이트펄스 출력부(133)는 풀업 트랜지스터(Tpu) 및 풀다운 트랜지스터(Tpd)를 포함한다. 풀업 트랜지스터(Tpu)는 Q노드(Q)의 로우레벨전압에 응답하여 드레인 전극을 통해서 제공받는 구동전압(Vdd)을 게이트펄스(Gout)로 출력한다. 풀다운 트랜지스터(Tpd)는 Q노드(Q)의 하이레벨전압에 응답하여 게이트펄스 출력부(133)의 전압을 저전위전압(VSS)으로 방전한다.The gate pulse output unit 133 of the exemplary embodiment illustrated in FIG. 5A includes a pull-up transistor Tpu and a pull-down transistor Tpd. The pull-up transistor Tpu outputs the driving voltage Vdd provided through the drain electrode as a gate pulse Gout in response to the low level voltage of the Q node Q. The pull-down transistor Tpd discharges the voltage of the gate pulse output unit 133 to a low potential voltage VSS in response to the high level voltage of the Q node Q.

도 5의 (b)에 도시된 게이트펄스 출력부(133)는 풀업 트랜지스터부(Tpu) 및 풀다운트랜지스터(Tpd)를 포함한다. 풀업 트랜지스터부(Tpu)는 드레인 전극을 통해서 클럭신호(CLKi)를 제공받으며, 패스-게이트(Pass-Gate)는 p-형 트랜지스터 및 n-형 트랜지스터를 포함한다. 풀업 트랜지스터(Tpu)는 Q노드(Q)의 로우레벨전압에 응답하여 드레인 전극을 통해서 제공받는 클럭신호(CLKi)를 게이트펄스(Gouti)로 출력한다. 풀다운 트랜지스터(Tpd)는 Q노드(Q)의 하이레벨전압에 응답하여 게이트펄스 출력부(Gouti)의 전압을 저전위전압(VSS)으로 방전한다.The gate pulse output unit 133 shown in FIG. 5B includes a pull-up transistor unit Tpu and a pull-down transistor Tpd. The pull-up transistor unit Tpu receives the clock signal CLKi through the drain electrode, and the pass-gate includes a p-type transistor and an n-type transistor. The pull-up transistor Tpu outputs the clock signal CLKi provided through the drain electrode as a gate pulse Gouti in response to the low level voltage of the Q node Q. The pull-down transistor Tpd discharges the voltage of the gate pulse output unit Gouti to a low potential voltage VSS in response to the high level voltage of the Q node Q.

도 6은 제1 실시 예에 의한 리셋회로를 나타내는 회로도이고, 도 7은 스테이지(ST1~STn)의 입력 및 출력 신호를 보여준다. 리셋회로(131)의 초기화 및 출력 안정화 동작과 스테이지들(ST1~STn)이 게이트펄스를 출력하는 과정을 도 3 내지 도 7을 결부하여 설명하면 다음과 같다.6 is a circuit diagram showing a reset circuit according to the first embodiment, and FIG. 7 shows input and output signals of the stages ST1 to STn. The initialization and output stabilization operation of the reset circuit 131 and a process of outputting a gate pulse by the stages ST1 to STn will be described below with reference to FIGS. 3 to 7.

도 6을 참조하면, 제1 실시 예에 의한 리셋회로(131-1)는 Q노드(Q)의 전압 및 리셋신호(RST1)를 입력받아서, 저전위전압(VSS) 또는 출력제어신호(RST2)를 출력단(Qout)으로 출력한다. Q노드(Q)는 노드 제어회로(NCON)의 Q노드(Q)에 연결되고, 출력단(Qout)은 게이트펄스 출력부(133)와 연결된다. 제1 실시 예의 리셋회로(131-1)는 Q노드(Q)의 전위 및 리셋신호(RST1)가 모두 로우레벨일 경우에 출력제어신호를 출력한다. 6, the reset circuit 131-1 according to the first embodiment receives a voltage of a Q node Q and a reset signal RST1, and receives a low potential voltage VSS or an output control signal RST2. Is output to the output terminal (Qout). The Q node Q is connected to the Q node Q of the node control circuit NCON, and the output terminal Qout is connected to the gate pulse output unit 133. The reset circuit 131-1 of the first embodiment outputs an output control signal when the potential of the Q node Q and the reset signal RST1 are both low levels.

이를 위해서, 제1 실시 예의 리셋회로(131-1)는 NOR게이트 구조를 이루는 제1 내지 제4 트랜지스터를 포함한다. 즉, 제1 트랜지스터(T1)는 게이트전극에 입력되는 리셋신호(RST1)가 하이레벨일 때에, 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. 제2 트랜지스터(T2)는 제1 트랜지스터와 병렬로 연결되며, 게이트전극과 연결되는 Q노드(Q)가 하이레벨일 때에 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. 제3 및 제4 트랜지스터(T4)는 서로 직렬로 연결되고, 제3 트랜지스터(T3)는 리셋신호가 로우레벨일 때에 턴-온되며, 제4 트랜지스터(T4)는 Q노드(Q)가 로우레벨일 때에 턴-온된다. 제3 및 제4 트랜지스터(T4)는 동시에 턴-온 될 때에 출력제어신호(RST2)를 제3 트랜지스터(T3)를 통해서 출력단(Qout)으로 출력한다.To this end, the reset circuit 131-1 of the first embodiment includes first to fourth transistors constituting a NOR gate structure. That is, when the reset signal RST1 input to the gate electrode is at a high level, the first transistor T1 discharges the potential of the output terminal Qout to the low potential voltage VSS. The second transistor T2 is connected in parallel with the first transistor and discharges the potential of the output terminal Qout to the low potential voltage VSS when the Q node Q connected to the gate electrode is at a high level. The third and fourth transistors T4 are connected in series to each other, the third transistor T3 is turned on when the reset signal is at a low level, and the fourth transistor T4 has a Q node Q at a low level. When it is turned on. When the third and fourth transistors T4 are simultaneously turned on, the output control signal RST2 is output to the output terminal Qout through the third transistor T3.

도 7에서 보는 바와 같이, 표시장치는 시스템(미도시)을 통해서 전원이 제공되면 일정기간 동안 구동준비기간을 갖는다. 구동준비기간 이후에 소정시간(△t)이 경과하면, 데이터입력신호(DE) 및 클럭신호(CLK)들이 입력되면서 영상을 표시하는 표시기간을 갖는다. 비표시기간은 구동준비기간 및 구동기간 중에서 실제로 영상이 표시되지 않는 구간을 포함한다. 구동기간 중에서 실제로 영상이 표시되지 않는 구간은 터치신호의 입력을 받거나 영상데이터 이외의 부가정보를 받는 구간 등을 포함한다. As shown in FIG. 7, the display device has a driving preparation period for a certain period when power is supplied through a system (not shown). When a predetermined time Δt elapses after the driving preparation period, the data input signal DE and the clock signal CLK are input to have a display period for displaying an image. The non-display period includes a period in which an image is not actually displayed among the driving preparation period and the driving period. A section in which an image is not actually displayed during the driving period includes a section in which a touch signal is input or additional information other than image data is received.

리셋회로(131-1)는 구동준비기간 내에서 일정기간 동안 하이레벨의 리셋신호(RST1)를 입력받는다. 제1 트랜지스터(T1)는 하이레벨의 리셋신호(RST1)에 응답하여 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. 이때, Q노드(Q)가 저전위전압이어서 제4 트랜지스터(T4)가 턴-온된다고 할지라도, 제3 트랜지스터(T3)는 하이레벨의 리셋신호(RST1)에 의해서 턴-오프되기 때문에 출력제어신호(RST2)와 출력단(Qout) 간의 전류 경로는 차단된다. 즉, 구동준비기간 내에서 하이레벨의 리셋신호(RST1)가 인가되는 동안에 리셋회로(131)는 Q노드(Q)의 전위에 관계없이 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다.The reset circuit 131-1 receives a high-level reset signal RST1 for a predetermined period within a driving preparation period. The first transistor T1 discharges the potential of the output terminal Qout to the low potential voltage VSS in response to the high-level reset signal RST1. At this time, even if the fourth transistor T4 is turned on due to the low potential voltage of the Q node Q, the third transistor T3 is turned off by the high-level reset signal RST1, so output control The current path between the signal RST2 and the output terminal Qout is blocked. That is, while the high-level reset signal RST1 is applied during the driving preparation period, the reset circuit 131 discharges the potential of the output terminal Qout to the low potential voltage VSS regardless of the potential of the Q node Q. do.

초기화 동작이 수행된 이후에 리셋신호(RST1)는 로우레벨의 전압으로 스윙된다. 그리고 클럭신호들(CLK1~CLK4)이 입력되기 이전까지의 비표시기간 동안에 출력제어신호(RST2)는 로우레벨을 유지한다. 초기화 동작 이후의 비표시기간 동안에는 로우레벨의 리셋신호(RST1)에 의해서 제3 트랜지스터(T3)는 턴-온된다. 비표시기간은 게이트펄스가 출력되지 않는 구간이기 때문에, 노드제어회로(NCON)는 Q노드(Q)의 전위를 하이레벨전압으로 제어한다. 따라서, 리셋회로(131)의 제2 트랜지스터(T2)는 Q노드(Q)의 저전위전압에 응답하여, 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. 만약 비정상적인 노이즈에 의해서 Q노드(Q)가 저전위전압으로 충전되면, 제4 트랜지스터(T4)는 턴-온된다. 즉, 제3 트랜지스터(T3)가 턴-온된 상태인 비표시기간에 비정상적인 노이즈가 발생하면, 출력제어신호(RST2)가 제3 및 제4 트랜지스터(T4)를 경유하여 출력단(Qout)으로 출려된다. 하지만 출력제어신호(RST2)는 로우레벨의 전위를 갖기 때문에, 게이트펄스 출력부(133)는 게이트펄스를 출력하지 않는다. 따라서, 비정상적인 동작이나 노이즈로 인해서 노드제어회로(NCON)의 Q노드(Q)가 로우레벨전압이라고 할지라도, 리셋회로(131-1)는 게이트펄스 출력부(133)가 게이트펄스를 출력하지 않도록 제어할 수 있다. After the initialization operation is performed, the reset signal RST1 swings to a low-level voltage. In addition, during the non-display period before the clock signals CLK1 to CLK4 are input, the output control signal RST2 maintains the low level. During the non-display period after the initialization operation, the third transistor T3 is turned on by the low-level reset signal RST1. Since the non-display period is a period in which the gate pulse is not output, the node control circuit NCON controls the potential of the Q node Q to a high level voltage. Accordingly, the second transistor T2 of the reset circuit 131 discharges the potential of the output terminal Qout to the low potential voltage VSS in response to the low potential voltage of the Q node Q. If the Q node Q is charged to a low potential voltage due to abnormal noise, the fourth transistor T4 is turned on. That is, when abnormal noise occurs during the non-display period in which the third transistor T3 is turned on, the output control signal RST2 is output to the output terminal Qout via the third and fourth transistors T4. . However, since the output control signal RST2 has a low-level potential, the gate pulse output unit 133 does not output the gate pulse. Therefore, even if the Q node Q of the node control circuit NCON is a low level voltage due to abnormal operation or noise, the reset circuit 131-1 prevents the gate pulse output unit 133 from outputting the gate pulse. Can be controlled.

다시 말해서, 구동준비기간 내에서 리셋회로(131-1)는 Q노드(Q)의 전위에 상관없이 리셋회로(131-1)의 출력단(Qout)을 저전위전압(VSS)으로 방전시키는 1차적인 초기화 동작을 수행한다. 또한 리셋회로(131-1)는 비표시기간 동안에 로우레벨의 출력제어신호(RST2)를 바탕으로 Q노드(Q)의 전위에 상관없이 게이트펄스가 출력되는 것을 방지한다. In other words, during the driving preparation period, the reset circuit 131-1 discharges the output terminal Qout of the reset circuit 131-1 to a low potential voltage VSS regardless of the potential of the Q node Q. Performs a typical initialization operation. Also, the reset circuit 131-1 prevents the gate pulse from being output regardless of the potential of the Q node Q based on the low-level output control signal RST2 during the non-display period.

이와 같이, 제1 실시 예의 리셋회로(131-1)는 하나의 로직회로에 리셋회로(131) 및 Q노드(Q)의 전위를 입력받아서, 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전하거나 전압레벨이 가변하는 출력제어신호(RST2)를 출력한다. 특히 출력제어신호(RST2)는 표시기간과 비표시기간을 구분하며, 비표시기간에 리셋회로(131-1)에 입력되는 출력제어신호(RST2)는 게이트펄스 출력부(133)를 동작시키지 않는 전압레벨을 유지한다. 따라서 구동준비기간에 스테이지(ST1~STn)들을 초기화하는 동작 및 비표시기간에 출력단(Qout)의 출력을 제한하는 동작을 단일 로직 회로를 이용하여 구현할 수 있다. 따라서 초기화 동작을 위한 회로와 출력단(Qout)의 출력을 제한하는 회로를 개별적으로 구성하여 조합하던 종래에 대비하여, 리셋회로(131)의 구조를 간단히 할 수 있고 소요되는 반도체 소자의 개수도 줄일 수 있다. 이처럼 구조가 간소화된 리셋회로(131-1)는 제조비용을 줄일 수 있을 뿐만 아니라, 회로 사이즈를 줄일 수 있기 때문에 전체적인 쉬프트 레지스터(130)의 크기를 줄일 수 있다. 즉, 본 발명의 표시장치는 패널에 비표시면 영역인 베젤의 크기를 줄일 수 있어서, 대화면/고해상도 표시패널을 이용하기에 유리하다. In this way, the reset circuit 131-1 of the first embodiment receives the potentials of the reset circuit 131 and the Q node Q into one logic circuit, and converts the potential of the output terminal Qout to the low potential voltage VSS. Discharges or outputs an output control signal RST2 whose voltage level is variable. In particular, the output control signal RST2 separates the display period and the non-display period, and the output control signal RST2 input to the reset circuit 131-1 in the non-display period does not operate the gate pulse output unit 133. Maintain voltage level. Accordingly, the operation of initializing the stages ST1 to STn during the driving preparation period and the operation of limiting the output of the output terminal Qout during the non-display period can be implemented using a single logic circuit. Therefore, compared to the conventional method in which a circuit for the initialization operation and a circuit limiting the output of the output terminal Qout are individually configured and combined, the structure of the reset circuit 131 can be simplified and the number of semiconductor elements required can be reduced. have. The reset circuit 131-1 having a simplified structure as described above can reduce manufacturing cost and reduce the circuit size, thereby reducing the overall size of the shift register 130. That is, the display device of the present invention can reduce the size of the bezel, which is a non-display area on the panel, and is advantageous in using a large screen/high resolution display panel.

위와 같은 비표시기간 이후에는 게이트쉬프트클럭들(CLK1~CLK4)이 레벨 쉬프터(150)로 입력된다. 표시기간 동안에 레벨 쉬프터(150)는 타이밍 콘트롤러(110)로부터 입력되는 4상 게이트쉬프트클럭들(CLK1~CLK4)의 로직 레벨 전압을 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)으로 레벨 쉬프팅하여, 제1 내지 제4 게이트쉬프트클럭(CLK1~CLK4)까지 순차적으로 지연되는 순환 클럭을 생성한다. 표시기간 동안에 리셋신호(RST1)는 로우레벨의 전압레벨을 유지하고, 출력제어신호(RST2)는 로우레벨에서 하이레벨로 스윙된다. 그리고 표시기간 동안에 쉬프트 레지스터(130)의 제1 스테이지(ST1)의 노드 제어회로(NCON)는 게이트 스타트 펄스(VST)의 출력전압으로 Q노드(Q)를 방전한다. After the above non-display period, the gate shift clocks CLK1 to CLK4 are input to the level shifter 150. During the display period, the level shifter 150 level-shifts the logic level voltage of the four-phase gate shift clocks CLK1 to CLK4 input from the timing controller 110 to a gate high voltage VGH and a gate low voltage VGL. , Cyclic clocks sequentially delayed to the first to fourth gate shift clocks CLK1 to CLK4 are generated. During the display period, the reset signal RST1 maintains a low-level voltage level, and the output control signal RST2 swings from a low level to a high level. And during the display period, the node control circuit NCON of the first stage ST1 of the shift register 130 discharges the Q node Q with the output voltage of the gate start pulse VST.

표시기간 동안에는 리셋신호(RST1) 및 Q노드(Q)의 전위가 저전위전압레벨이기 때문에, 리셋회로(131)의 제3 및 제4 트랜지스터(T4)는 턴-온되고, 하이레벨의 전압을 갖는 출력제어신호(RST2)는 출력단(Qout)으로 출력된다. 그리고 제1 스테이지(ST1)의 게이트펄스 출력부(133)는 리셋회로(131)로부터 제공받는 하이레벨의 출력제어신호(RST2)에 응답하여, 제1 게이트펄스(Gout1)를 출력한다. During the display period, since the potentials of the reset signal RST1 and the Q node Q are at the low potential voltage level, the third and fourth transistors T4 of the reset circuit 131 are turned on, and the voltage of the high level is The output control signal RST2 is output to the output terminal Qout. In addition, the gate pulse output unit 133 of the first stage ST1 outputs the first gate pulse Gout1 in response to the high level output control signal RST2 provided from the reset circuit 131.

제1 수평기간(t1)의 종료 시점에, 노드 제어회로(NCON)는 제1 게이트쉬프트클럭(CLK1)에 응답하여 Q노드(Q)를 충전시킨다. 이에 따라서, 리셋회로(131)의 제2 트랜지스터(T2)는 저전위전압(VSS)을 출력단(Qout)으로 출력하고, 게이트펄스 출력부(133)는 제1 게이트펄스(Gout1)를 저전위전압(VSS)으로 방전한다. At the end of the first horizontal period t1, the node control circuit NCON charges the Q node Q in response to the first gate shift clock CLK1. Accordingly, the second transistor T2 of the reset circuit 131 outputs the low potential voltage VSS to the output terminal Qout, and the gate pulse output unit 133 applies the first gate pulse Gout1 to the low potential voltage. Discharge with (VSS).

이와 유사하게 제2 수평기간(t2) 동안에는, 제2 스테이지(ST2)의 노드제어회로(NCON)는 제1 스테이지(ST1)에서 출력하는 제1 게이트펄스(Gout1)를 캐리신호로 제공받아서 Q노드(Q)를 방전하고, 게이트펄스 출력부(133)는 제2 게이트펄스(Gout2)를 출력한다. 마찬가지로 제3 및 제4 수평기간(t3,t4) 동안에, 쉬프트 레지스터(130)는 제3 및 제4 게이트펄스(Gout3,Gout4)를 출력한다. Similarly, during the second horizontal period t2, the node control circuit NCON of the second stage ST2 receives the first gate pulse Gout1 output from the first stage ST1 as a carry signal, so that the Q node (Q) is discharged, and the gate pulse output unit 133 outputs a second gate pulse Gout2. Similarly, during the third and fourth horizontal periods t3 and t4, the shift register 130 outputs the third and fourth gate pulses Gout3 and Gout4.

도 8 및 도 9는 각각 제2 및 제3 실시 예에 의한 리셋회로를 나타낸다. 후술하는 제2 및 제3 실시 예에 의한 리셋회로는 전술한 제1 실시 예와 마찬가지로 도 7에 도시된 구동파형에 의해서 동일한 동작을 수행할 수 있다.8 and 9 show reset circuits according to the second and third embodiments, respectively. The reset circuits according to the second and third embodiments to be described later can perform the same operation according to the driving waveform shown in FIG. 7 as in the first embodiment described above.

도 8을 참조하면, 제2 실시 예에 의한 리셋회로(131-2)는 Q노드(Q)의 전압 및 리셋신호(RST1)를 입력받아서, 출력제어신호(RST2)를 출력단(Qout)으로 출력하거나 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. Q노드(Q)는 노드 제어회로(NCON)의 Q노드(Q)에 연결되고, 출력단(Qout)은 게이트펄스 출력부(133)와 연결된다. 제2 실시 예의 리셋회로(131-2)는 Q노드(Q)의 전압 및 리셋신호(RST1)가 모두 하이레벨일 경우에, 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다.Referring to FIG. 8, the reset circuit 131-2 according to the second embodiment receives the voltage of the Q node Q and the reset signal RST1, and outputs the output control signal RST2 to the output terminal Qout. Or discharge the potential of the output terminal Qout to a low potential voltage VSS. The Q node Q is connected to the Q node Q of the node control circuit NCON, and the output terminal Qout is connected to the gate pulse output unit 133. The reset circuit 131-2 of the second embodiment discharges the potential of the output terminal Qout to the low potential voltage VSS when the voltage of the Q node Q and the reset signal RST1 are both high levels.

이를 위해서, 제2 실시 예의 리셋회로(131-2)는 NOR게이트 구조를 이루는 제1 내지 제4 트랜지스터(T21~T24)를 포함한다. 제1 트랜지스터(T21)는 게이트전극에 입력되는 리셋신호(RST1)가 로우레벨일 때에, 소스전극으로 제공받는 출력제어신호(RST2)를 드레인전극을 통해서 출력단(Qout)으로 출력한다. 제2 트랜지스터(T22)는 제1 트랜지스터(T21)와 병렬로 연결되며, 게이트전극과 연결되는 Q노드(Q)가 로우레벨일 때에 소스전극으로 제공받는 출력제어신호(RST2)를 드레인전극을 통해서 출력단(Qout)으로 출력한다. 제3 및 제4 트랜지스터(T23,T24)는 서로 직렬로 연결되고, 제3 트랜지스터(T23)는 리셋신호가 하이레벨일 때에 턴-온되며, 제4 트랜지스터(T24)는 Q노드(Q)가 하이레벨일 때에 턴-온된다. 제3 및 제4 트랜지스터(T23,T24)는 동시에 턴-온 될 때에 출력제어신호(RST2)를 제3 트랜지스터(T23)를 통해서 출력단(Qout)으로 출력한다.To this end, the reset circuit 131-2 according to the second embodiment includes first to fourth transistors T21 to T24 forming a NOR gate structure. When the reset signal RST1 input to the gate electrode is at a low level, the first transistor T21 outputs the output control signal RST2 provided to the source electrode to the output terminal Qout through the drain electrode. The second transistor T22 is connected in parallel with the first transistor T21, and when the Q node Q connected to the gate electrode is at a low level, the output control signal RST2 provided to the source electrode is transmitted through the drain electrode. Output to the output terminal (Qout). The third and fourth transistors T23 and T24 are connected in series to each other, the third transistor T23 is turned on when the reset signal is at a high level, and the fourth transistor T24 has a Q node Q Turns on when at high level. When the third and fourth transistors T23 and T24 are simultaneously turned on, they output the output control signal RST2 to the output terminal Qout through the third transistor T23.

도 9를 참조하면, 제3 실시 예에 의한 리셋회로(131-3)는 Q노드(Q)의 전압 및 리셋신호(RST1)를 입력받아서, 출력제어신호(RST2)를 출력단(Qout)으로 출력하거나 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. Q노드(Q)는 노드 제어회로(NCON)의 Q노드(Q)에 연결되고, 출력단(Qout)은 게이트펄스 출력부(133)와 연결된다. 9, the reset circuit 131-3 according to the third embodiment receives the voltage of the Q node Q and the reset signal RST1, and outputs the output control signal RST2 to the output terminal Qout. Or discharge the potential of the output terminal Qout to a low potential voltage VSS. The Q node Q is connected to the Q node Q of the node control circuit NCON, and the output terminal Qout is connected to the gate pulse output unit 133.

제3 실시 예의 리셋회로(131-3)는 서로 직렬로 연결되는 제1 내지 제4 트랜지스터(T31,T34)를 포함한다. 제1 트랜지스터(T31)는 하이레벨의 리셋신호(RST1)에 응답하여 턴-온되고, 제2 트랜지스터(T32)는 하이레벨의 Q노드(Q) 전위에 의해서 턴-온된다. 제1 및 제2 트랜지스터(T31,T32)는 인접하여 직렬로 연결되어서, 리셋신호(RST1) 및 Q노드(Q)의 전위가 모두 하이레벨일 때에, 출력단(Qout)의 전위를 저전위전압(VSS)으로 방전한다. 제3 트랜지스터(T33)는 로우레벨의 리셋신호(RST1)에 응답하여 턴-온되고, 제4 트랜지스터(T34)는 로우레벨의 Q노드(Q) 전위에 의해서 턴-온된다. 제3 및 제4 트랜지스터(T33,T34)는 인접하여 직렬로 연결되어서, 리셋신호(RST1) 및 Q노드(Q)의 전위가 모두 로우레벨일 때에, 출력제어신호(RST2)를 출력단(Qout)으로 출력한다. The reset circuit 131-3 according to the third embodiment includes first to fourth transistors T31 and T34 connected in series with each other. The first transistor T31 is turned on in response to the high-level reset signal RST1, and the second transistor T32 is turned on by the high-level Q node (Q) potential. The first and second transistors T31 and T32 are adjacent and connected in series, so that when the potentials of the reset signal RST1 and the Q node Q are both high levels, the potential of the output terminal Qout is reduced to a low potential voltage ( VSS). The third transistor T33 is turned on in response to the low-level reset signal RST1, and the fourth transistor T34 is turned on by the low-level Q node Q potential. The third and fourth transistors T33 and T34 are adjacent and connected in series, so that when the potentials of the reset signal RST1 and the Q node Q are both low levels, the output control signal RST2 is output to the output terminal Qout. Output as

도 10은 제4 실시 예에 의한 리셋회로(131-4)를 나타내는 도면이며, 제4 실시 예의 리셋회로(131-4)는 리셋신호(RST1)를 이용하지 않으며 그 외의 구동파형은 도 7에 도시된 것과 동일하다. 10 is a view showing the reset circuit 131-4 according to the fourth embodiment, the reset circuit 131-4 according to the fourth embodiment does not use the reset signal RST1, and other driving waveforms are shown in FIG. Same as shown.

도 10을 참조하면, 제4 실시 예의 리셋회로(131-4)는 Q노드(Q)의 저전위전압(VSS)에 응답하여 출력제어신호(RST2)를 출력단(Qout)으로 출력하는 제1 트랜지스터(T41) 및 Q노드(Q)의 고전위전압에 응답하여 출력단(Qout)을 저전위전압(VSS)으로 방전시키는 제2 트랜지스터(T42)를 포함한다. 즉, Q노드(Q)의 전위에 상관없이, 제4 실시 예의 리셋회로(131-4)는 비표시기간 동안에는 출력단(Qout)의 전압을 저전위전압으로 유지한다. 따라서, Q노드(Q)의 비정상적인 동작으로 인해서 비표시기간 동안에 게이트펄스 출력부(133)가 게이트펄스(Gout)를 출력하는 것을 방지할 수 있다. Referring to FIG. 10, the reset circuit 131-4 of the fourth embodiment is a first transistor that outputs an output control signal RST2 to an output terminal Qout in response to a low potential voltage VSS of a Q node Q. And a second transistor T42 that discharges the output terminal Qout to a low potential voltage VSS in response to the high potential voltage of the Q node Q and T41. That is, regardless of the potential of the Q node Q, the reset circuit 131-4 of the fourth embodiment maintains the voltage of the output terminal Qout at a low potential during the non-display period. Accordingly, it is possible to prevent the gate pulse output unit 133 from outputting the gate pulse Gout during the non-display period due to an abnormal operation of the Q node Q.

도 7에서와 같이, 리셋신호(RST1)가 하이레벨로 유지되는 구동준비기간은 출력제어신호(RST2)가 로우레벨을 유지한다. 즉, 리셋신호(RST1)를 이용하지 않더라도, 리셋회로(131-4)는 전압레벨이 가변하는 출력제어신호(RST2)를 이용하여 구동준비기간을 포함하는 비표시기간 동안에 게이트펄스 출력부(133)가 게이트펄스(Gout)를 출력하는 것을 차단할 수 있다. As shown in FIG. 7, during the driving preparation period in which the reset signal RST1 is maintained at the high level, the output control signal RST2 is maintained at the low level. That is, even if the reset signal RST1 is not used, the reset circuit 131-4 uses the output control signal RST2 of which the voltage level is variable, and the gate pulse output unit 133 during the non-display period including the driving preparation period. ) Can be blocked from outputting the gate pulse Gout.

전술한 실시 예들에서 비표시기간은 구동준비기간 및 구동준비기간에 연속되는 일정기간에 대해서만 설명하였다. 하지만 비표시기간은 구동기간 내에서 터치센싱을 위해서 영상을 표시하지 않은 기간을 포함할 수 있고, 이처럼 표시기간 내에 삽입되는 비표시기간에서도 출력제어신호(RST2)는 로우레벨로 스윙되어서 게이트펄스(Gout) 출력을 차단할 수 있다. In the above-described embodiments, the non-display period has been described only for a driving preparation period and a certain period consecutive to the driving preparation period. However, the non-display period may include a period in which an image is not displayed for touch sensing within the driving period, and even in the non-display period inserted into the display period, the output control signal RST2 swings to a low level and the gate pulse ( Gout) output can be cut off.

또한, 상술한 실시 예들의 리셋회로는 노드제어회로와는 별개로 도시되었지만, 노드제어회로에 포함되는 실시 예로 구현될 수 있음은 자명하다. In addition, although the reset circuit of the above-described embodiments is shown separately from the node control circuit, it is obvious that it can be implemented in an embodiment included in the node control circuit.

이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Although the embodiments of the present invention have been described above with reference to the accompanying drawings, the technical configuration of the present invention described above is in other specific forms without changing the technical spirit or essential features of the present invention by those skilled in the art. It will be appreciated that it can be implemented. Therefore, the embodiments described above are illustrative in all respects and should be understood as non-limiting. In addition, the scope of the present invention is indicated by the claims to be described later rather than the detailed description. In addition, all changes or modifications derived from the meaning and scope of the claims and their equivalent concepts should be interpreted as being included in the scope of the present invention.

100: 표시패널 110: 타이밍 콘트롤러
120: 데이터 구동부 130: 쉬프트 레지스터
131: 리셋회로 133: 게이트펄스 출력부
100: display panel 110: timing controller
120: data driver 130: shift register
131: reset circuit 133: gate pulse output unit

Claims (10)

게이트라인을 포함하는 표시패널; 및
상기 게이트라인에 게이트펄스를 공급하는 쉬프트레지스터를 포함하되,
상기 쉬프트레지스터는
게이트 스타트 펄스 또는 이전단 스테이지의 출력에 대응하여 Q노드 및 QB노드의 전위를 제어하는 노드 제어회로;
비표시기간에는 제1 전압레벨의 출력제어신호를 인가받고 표시기간에 제2 전압레벨의 출력제어신호를 인가받아 상기 Q노드의 전위에 따라서 상기 출력제어신호를 출력단으로 출력하거나, 상기 출력단을 방전하는 리셋회로; 및
상기 제1 전압레벨의 출력제어신호에 응답하여 상기 게이트펄스를 출력하지 않으며, 상기 제2 전압레벨의 출력제어신호에 응답하여 상기 게이트펄스를 출력하는 게이트펄스 출력부를 포함하고,
상기 리셋회로는 저전위전압 및 상기 출력제어신호를 입력받아서, 상기 Q노드가 저전위전압일 때에 상기 출력제어신호를 출력하며, 상기 Q노드가 고전위전압일 때에 상기 출력단을 저전위전압으로 방전하여, 상기 게이트펄스가 출력되지 않도록 제어하며,
상기 리셋회로는 구동준비기간 내에서 리셋신호를 입력받으며, 상기 리셋신호에 응답하여 상기 출력단을 저전위전압으로 방전하는 표시장치.
A display panel including a gate line; And
Including a shift register for supplying a gate pulse to the gate line,
The shift register is
A node control circuit for controlling potentials of the Q node and the QB node in response to the gate start pulse or the output of the previous stage;
During the non-display period, the output control signal of the first voltage level is applied and the output control signal of the second voltage level is applied during the display period, and the output control signal is output to the output terminal according to the potential of the Q node or the output terminal is discharged A reset circuit; And
A gate pulse output unit that does not output the gate pulse in response to the output control signal of the first voltage level and outputs the gate pulse in response to the output control signal of the second voltage level,
The reset circuit receives a low potential voltage and the output control signal, outputs the output control signal when the Q node is a low potential voltage, and discharges the output terminal to a low potential voltage when the Q node is a high potential voltage. Thus, the gate pulse is controlled not to be output,
The reset circuit receives a reset signal during a driving preparation period, and discharges the output terminal to a low potential voltage in response to the reset signal.
삭제delete 제 1 항에 있어서,
상기 리셋회로는 서로 다른 캐리어로 동작하며 서로 직렬로 연결되는 제1 및 제2 트랜지스터를 포함하고,
상기 출력제어신호는 상기 제1 트랜지스터의 소스전극으로 입력되고, 상기 저전위전압은 상기 제2 트랜지스터의 소스전극으로 입력되며, 상기 Q노드의 전압은 상기 제1 및 제2 트랜지스터의 게이트전극에 각각 입력되어,
상기 출력제어신호를 상기 제1 및 제2 트랜지스터의 드레인전극으로 출력하거나, 상기 드레인전극의 노드를 방전하는 표시장치.
The method of claim 1,
The reset circuit operates as different carriers and includes first and second transistors connected in series with each other,
The output control signal is input to the source electrode of the first transistor, the low potential voltage is input to the source electrode of the second transistor, and the voltage of the Q node is applied to the gate electrodes of the first and second transistors, respectively. Entered,
A display device configured to output the output control signal to the drain electrodes of the first and second transistors or to discharge nodes of the drain electrodes.
삭제delete 제 1 항에 있어서,
상기 리셋회로는
상기 Q노드 전위 및 상기 리셋신호가 모두 로우레벨일 경우에, 상기 출력제어신호를 출력하는 NOR게이트 형태로 이루어지는 표시장치.
The method of claim 1,
The reset circuit is
A display device in the form of a NOR gate for outputting the output control signal when both the Q node potential and the reset signal are at low levels.
제 5 항에 있어서,
상기 리셋회로는
게이트전극에 입력되는 상기 리셋신호가 하이레벨일 때에, 소스전극으로 제공받는 상기 저전위전압을 드레인전극으로 출력하는 제1 트랜지스터;
상기 제1 트랜지스터와 병렬로 연결되며, 게이트전극과 연결되는 상기 Q노드가 하이레벨일 때에, 소스전극으로 제공받는 상기 저전위전압을 드레인전극으로 출력하는 제2 트랜지스터;
게이트전극에 입력되는 상기 리셋신호가 로우레벨일 때에 턴-온되는 제3 트랜지스터; 및
상기 제3 트랜지스터와 직렬로 연결되며, 게이트전극에 연결되는 상기 Q노드가 로우레벨일 때에 턴-온되어서 소스 전극에 입력되는 상기 출력제어신호를 상기 제3 트랜지스터의 소스전극에 제공함으로써, 상기 제3 트랜지스터와 동시에 턴-온 될 때에 상기 출력제어신호를 상기 제3 트랜지스터를 통해서 출력하는 제4 트랜지스터를 포함하는 표시장치.
The method of claim 5,
The reset circuit is
A first transistor configured to output the low potential voltage provided to the source electrode to the drain electrode when the reset signal input to the gate electrode is at a high level;
A second transistor connected in parallel with the first transistor and configured to output the low potential voltage provided as a source electrode to a drain electrode when the Q node connected to the gate electrode is at a high level;
A third transistor turned on when the reset signal input to the gate electrode is at a low level; And
The third transistor is connected in series and turned on when the Q node connected to the gate electrode is at a low level to provide the output control signal input to the source electrode to the source electrode of the third transistor. A display device including a fourth transistor that outputs the output control signal through the third transistor when turned on simultaneously with the three transistors.
제 1 항에 있어서,
상기 리셋회로는
상기 Q노드 전위 및 상기 리셋신호가 모두 하이레벨일 경우에, 상기 출력단을 저전위전압으로 방전하는 NAND게이트 형태로 이루어지는 표시장치.
The method of claim 1,
The reset circuit is
A display device in the form of a NAND gate that discharges the output terminal to a low potential voltage when both the Q node potential and the reset signal are high levels.
제 7 항에 있어서,
상기 리셋회로는
게이트전극에 입력되는 상기 리셋신호가 로우레벨일 때에, 소스전극으로 제공받는 상기 출력제어신호를 드레인전극으로 출력하는 제1 트랜지스터;
상기 제1 트랜지스터와 병렬로 연결되며, 게이트전극과 연결되는 상기 Q노드가 로우레벨일 때에, 소스전극으로 제공받는 상기 출력제어신호를 드레인전극으로 출력하는 제2 트랜지스터;
게이트전극에 입력되는 상기 리셋신호가 하이레벨일 때에 턴-온되는 제3 트랜지스터; 및
상기 제3 트랜지스터와 직렬로 연결되며, 게이트전극에 연결되는 상기 Q노드가 하이레벨일 때에 턴-온되어서 소스 전극에 입력되는 상기 저전위전압을 상기 제3 트랜지스터의 소스전극에 제공함으로써, 상기 제3 트랜지스터와 동시에 턴-온 될 때에 상기 출력단을 저전위전압으로 방전하는 제4 트랜지스터를 포함하는 표시장치.
The method of claim 7,
The reset circuit is
A first transistor configured to output the output control signal provided to the source electrode to the drain electrode when the reset signal input to the gate electrode is at a low level;
A second transistor connected in parallel with the first transistor and configured to output the output control signal received from a source electrode to a drain electrode when the Q node connected to the gate electrode is at a low level;
A third transistor turned on when the reset signal input to the gate electrode is at a high level; And
The third transistor is connected in series and is turned on when the Q node connected to the gate electrode is at a high level to provide the low potential voltage input to the source electrode to the source electrode of the third transistor. A display device including a fourth transistor that discharges the output terminal to a low potential voltage when turned on at the same time as the three transistors.
제 1 항에 있어서,
상기 리셋회로는
상기 Q노드 전위 및 상기 리셋신호가 모두 하이레벨일 경우에, 상기 저전위전압을 출력하고,
상기 Q노드 전위 및 상기 리셋신호가 모두 로우레벨일 경우에, 상기 출력제어신호를 출력하는 표시장치.
The method of claim 1,
The reset circuit is
When both the Q node potential and the reset signal are high levels, the low potential voltage is output,
The display device outputs the output control signal when both the Q node potential and the reset signal are at low levels.
제 9 항에 있어서,
서로 직렬로 연결되며, 각각이 하이레벨의 상기 리셋신호 및 하이레벨의 상기 Q노드 전위에 응답하여 상기 출력단을 저전위전압으로 방전하는 제1 및 제2 트랜지스터; 및
서로 직렬로 연결되며, 각각이 로우레벨의 상기 리셋신호 및 로우리벨의 상기 Q노드 전위에 응답하여 상기 출력제어신호를 출력하는 제3 및 제4 트랜지스터를 포함하는 표시장치.
The method of claim 9,
First and second transistors connected in series with each other, each of which discharges the output terminal to a low potential voltage in response to the reset signal of a high level and the potential of the Q node of a high level; And
A display device comprising third and fourth transistors connected in series with each other and each outputting the output control signal in response to the reset signal of the low level and the potential of the Q node of the Lowry Bell.
KR1020140098523A 2014-07-31 2014-07-31 Display Device KR102185119B1 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020140098523A KR102185119B1 (en) 2014-07-31 2014-07-31 Display Device
CN201580041227.3A CN106575494B (en) 2014-07-31 2015-07-30 Display device
EP15827469.6A EP3176770B1 (en) 2014-07-31 2015-07-30 Display device
US15/328,884 US11137854B2 (en) 2014-07-31 2015-07-30 Display device with shift register comprising node control circuit for Q and QB node potentials and reset circuit
PCT/KR2015/008006 WO2016018105A1 (en) 2014-07-31 2015-07-30 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140098523A KR102185119B1 (en) 2014-07-31 2014-07-31 Display Device

Publications (2)

Publication Number Publication Date
KR20160017698A KR20160017698A (en) 2016-02-17
KR102185119B1 true KR102185119B1 (en) 2020-12-02

Family

ID=55457105

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140098523A KR102185119B1 (en) 2014-07-31 2014-07-31 Display Device

Country Status (1)

Country Link
KR (1) KR102185119B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102556790B1 (en) * 2016-07-26 2023-07-17 엘지디스플레이 주식회사 Display device
CN113380211B (en) * 2021-06-28 2022-10-28 厦门天马微电子有限公司 Display panel, driving method thereof and display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060007085A1 (en) 2004-05-31 2006-01-12 Lg.Philips Lcd Co. Ltd. Liquid crystal display panel with built-in driving circuit
JP2010049767A (en) * 2008-08-25 2010-03-04 Seiko Epson Corp Shift register and display
US20120081346A1 (en) 2009-06-17 2012-04-05 Sharp Kabushiki Kaisha Shift register, display-driving circuit, displaying panel, and displaying device
JP2014134805A (en) 2009-02-09 2014-07-24 Mitsubishi Electric Corp Electro-optical device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100116098A (en) * 2009-04-21 2010-10-29 엘지디스플레이 주식회사 Electrophoretic display
KR101679855B1 (en) * 2010-05-07 2016-12-07 엘지디스플레이 주식회사 Gate shift register and display device using the same
KR101848503B1 (en) * 2011-08-10 2018-04-12 엘지디스플레이 주식회사 Shift register and display device using the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060007085A1 (en) 2004-05-31 2006-01-12 Lg.Philips Lcd Co. Ltd. Liquid crystal display panel with built-in driving circuit
JP2010049767A (en) * 2008-08-25 2010-03-04 Seiko Epson Corp Shift register and display
JP2014134805A (en) 2009-02-09 2014-07-24 Mitsubishi Electric Corp Electro-optical device
US20120081346A1 (en) 2009-06-17 2012-04-05 Sharp Kabushiki Kaisha Shift register, display-driving circuit, displaying panel, and displaying device

Also Published As

Publication number Publication date
KR20160017698A (en) 2016-02-17

Similar Documents

Publication Publication Date Title
US10553147B2 (en) Gate driver and display device having the same
CN107545862B (en) Display device
KR102003439B1 (en) Gate shift register and display device using the same
US8477094B2 (en) Shift register and display device using the same
KR102407980B1 (en) Shiftlegistor and Display Device Having the Same
US10026354B2 (en) Gate in panel (GIP) driving circuit and display device using the same
KR101642992B1 (en) Shift register and display device using the same
KR101678214B1 (en) Shift register and display device using the same
KR101352289B1 (en) Display Device
KR101901248B1 (en) Gate shift register and display device using the same
CN106935172B (en) Display device
KR20120024214A (en) Light emitting control unit and display device using the same
US20170178560A1 (en) Gate driving circuit and display device using the same
KR101848503B1 (en) Shift register and display device using the same
KR20120117120A (en) Pulse output circuit and organic light emitting diode display device using the same
KR20170112036A (en) Gip driving circuit and display device using the same
KR102185119B1 (en) Display Device
KR102427396B1 (en) Shiftlegistor and Display Device having the Same
KR20140131448A (en) Scan Driver and Display Device Using the same
KR102334428B1 (en) Display Device and Driving Method therof
KR102356159B1 (en) Display Device
KR102426176B1 (en) Display Device
KR20190069179A (en) Gate driver and display device having the same
KR20180062185A (en) Shift register and display device using the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant