KR101995950B1 - 반도체 장치 및 그의 구동 방법 - Google Patents
반도체 장치 및 그의 구동 방법 Download PDFInfo
- Publication number
- KR101995950B1 KR101995950B1 KR1020120047066A KR20120047066A KR101995950B1 KR 101995950 B1 KR101995950 B1 KR 101995950B1 KR 1020120047066 A KR1020120047066 A KR 1020120047066A KR 20120047066 A KR20120047066 A KR 20120047066A KR 101995950 B1 KR101995950 B1 KR 101995950B1
- Authority
- KR
- South Korea
- Prior art keywords
- path
- input
- bank
- registration fee
- abandoned due
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
- G11C7/1012—Data reordering during input/output, e.g. crossbars, layers of multiplexers, shifting or rotating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1048—Data bus control circuits, e.g. precharging, presetting, equalising
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Databases & Information Systems (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
도 2는 종래기술에 따른 반도체 장치의 다른 예를 보인 블록 구성도이다.
도 3은 본 발명의 실시예에 따른 반도체 장치의 블록 구성도이다.
도 4는 도 3에 도시된 경로 제어신호 생성부의 내부 구성도이다.
도 5a 내지 도 5d는 본 발명의 실시예에 따른 반도체 장치의 구동 방법을 설명하기 위한 타이밍도이다.
도 6은 도 5a 및 도 5b에 따른 데이터 경로의 일예를 보인 도면이다.
120A ~ 120D : 제1 내지 제4 상부 뱅크
120E ~ 120H : 제1 내지 제4 하부 뱅크
130 : 경로 제공부 131 ~ 137 : 제1 내지 제4 경로 선택부
140 : 경로 제어신호 생성부 142 : 제1 논리 조합부
144 : 제2 논리 조합부
Claims (27)
- 예정된 신호를 입출력하기 위한 입출력회로;
상기 입출력회로와 상기 예정된 신호를 주고 받는 복수의 내부회로; 및
적어도 하나 이상의 경로 제어신호에 응답하여, 상기 복수의 내부회로 중 상기 입출력회로로부터 상대적으로 멀리 배치된 내부회로로 상기 예정된 신호가 전송되는 경우 직행 경로를 제공하고 상기 복수의 내부회로 중 상기 입출력회로로부터 상대적으로 인접하게 배치된 내부회로로 상기 예정된 신호가 전송되는 경우 우회 경로 - 상기 직행 경로보다 긺 - 를 제공하는 경로 제공부
를 포함하는 반도체 장치.
- ◈청구항 2은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 우회 경로는 회귀 경로를 포함하는 반도체 장치.
- ◈청구항 3은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 복수의 내부회로 중에서 절반의 제1 내부회로는 나머지 절반의 제2 내부회로와 각각 1대1로 대향 배치되는 반도체 장치.
- ◈청구항 4은(는) 설정등록료 납부시 포기되었습니다.◈제3항에 있어서,
상기 경로 제공부는 상기 제1 내부회로와 상기 제2 내부회로 사이에 구비되는 반도체 장치.
- ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈제3항 또는 제4항에 있어서,
상기 경로 제공부는 상기 제1 내부회로 또는 상기 제2 내부회로와 1대1 대응되어 구비되는 복수의 경로 선택부를 포함하며,
상기 복수의 경로 선택부 각각은 대응하는 제1 내부회로 및 제2 내부회로에 접속되는 반도체 장치.
- ◈청구항 6은(는) 설정등록료 납부시 포기되었습니다.◈제5항에 있어서,
상기 복수의 경로 선택부 각각은 이웃하는 경로 선택부와 하나의 전송라인을 통해 접속되는 반도체 장치.
- ◈청구항 7은(는) 설정등록료 납부시 포기되었습니다.◈제5항에 있어서,
상기 입출력회로는 상기 복수의 경로 선택부 중에서 중앙에 배치된 두 개의 경로 선택부 사이에 전기적으로 접속되는 반도체 장치.
- ◈청구항 8은(는) 설정등록료 납부시 포기되었습니다.◈제5항에 있어서,
상기 복수의 경로 선택부 중에서 양단에 배치된 경로 선택부는 상기 직행 경로만을 제공하고, 상기 양단에 배치된 경로 선택부를 제외한 나머지 경로 선택부는 상기 직행 경로와 상기 우회 경로를 제공하는 반도체 장치.
- 데이터를 입출력하기 위한 입출력회로;
상기 입출력회로로부터 전달된 데이터를 저장하고 저장된 데이터를 상기 입출력회로에게 제공하는 복수의 뱅크;
복수의 경로 제어신호에 응답하여, 상기 복수의 뱅크 중 상기 입출력회로로부터 상대적으로 멀리 배치된 뱅크로 데이터가 전송되는 경우 직행 경로를 제공하고 상기 복수의 뱅크 중 상기 입출력회로로부터 상대적으로 인접하게 배치된 뱅크로 데이터가 전송되는 경우 우회 경로 - 상기 직행 경로보다 긺 - 를 제공하는 경로 제공부; 및
복수의 뱅크 선택신호와 복수의 컬럼 제어신호에 응답하여 상기 복수의 경로 제어신호를 생성하는 경로 제어신호 생성부
를 포함하는 반도체 장치.
- ◈청구항 10은(는) 설정등록료 납부시 포기되었습니다.◈제9항에 있어서,
상기 우회 경로는 회귀 경로를 포함하는 반도체 장치.
- ◈청구항 11은(는) 설정등록료 납부시 포기되었습니다.◈제9항에 있어서,
상기 복수의 뱅크는 복수의 상부 뱅크와 복수의 하부 뱅크를 포함하며,
상기 복수의 상부 뱅크와 상기 복수의 하부 뱅크는 1대1로 대향 배치되는 반도체 장치.
- ◈청구항 12은(는) 설정등록료 납부시 포기되었습니다.◈제11항에 있어서,
상기 경로 제공부는 상기 복수의 상부 뱅크와 상기 복수의 하부 뱅크 사이에 구비되는 반도체 장치.
- ◈청구항 13은(는) 설정등록료 납부시 포기되었습니다.◈제11항 또는 제12항에 있어서,
상기 경로 제공부는 상기 복수의 상부 뱅크 또는 상기 복수의 하부 뱅크와 1대1 대응되어 구비되는 복수의 경로 선택부를 포함하며,
상기 복수의 경로 선택부 각각은 대응하는 상부 뱅크 및 하부 뱅크에 접속되는 반도체 장치.
- ◈청구항 14은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 복수의 경로 선택부 각각은 이웃하는 경로 선택부와 하나의 전송라인을 통해 접속되는 반도체 장치.
- ◈청구항 15은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 입출력회로는 상기 복수의 경로 선택부 중에서 중앙에 배치된 두 개의 경로 선택부 사이에 전기적으로 접속되는 반도체 장치.
- ◈청구항 16은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 복수의 경로 선택부 중에서 양단에 배치된 경로 선택부는 상기 직행 경로만을 제공하고, 상기 양단에 배치된 경로 선택부를 제외한 나머지 경로 선택부는 상기 직행 경로와 상기 우회 경로를 제공하는 반도체 장치.
- ◈청구항 17은(는) 설정등록료 납부시 포기되었습니다.◈제16항에 있어서,
상기 양단에 배치된 경로 선택부 각각은 양단에 배치된 상부 뱅크 및 하부 뱅크가 공통으로 접속된 제1 접속 노드와 이웃하는 경로 선택부를 상기 복수의 경로 제어신호 중에서 제1 경로 제어신호에 응답하여 선택적으로 연결하기 위한 제1 스위칭부를 포함하는 반도체 장치.
- ◈청구항 18은(는) 설정등록료 납부시 포기되었습니다.◈제17항에 있어서,
상기 양단에 배치된 경로 선택부 각각은 상기 제1 접속 노드에 전기적으로 접속된 제1 래치부를 더 포함하는 반도체 장치.
- ◈청구항 19은(는) 설정등록료 납부시 포기되었습니다.◈제16항에 있어서,
상기 양단에 배치된 경로 선택부를 제외한 나머지 경로 선택부 각각은,
대응하는 상부 뱅크 및 하부 뱅크가 공통으로 접속된 제2 접속 노드와 일단에 이웃하는 경로 선택부를 상기 복수의 경로 제어신호 중에서 제2 경로 제어신호에 응답하여 선택적으로 연결하기 위한 제2 스위칭부;
상기 제2 접속 노드에 전기적으로 접속된 제2 래치부;
상기 제2 접속 노드와 타단에 이웃하는 경로 선택부를 상기 복수의 경로 제어신호 중에서 제3 경로 제어신호에 응답하여 선택적으로 연결하기 위한 제3 스위칭부; 및
상기 제3 스위칭부와 병렬로 연결되며, 상기 제2 접속 노드와 타단에 이웃하는 경로 선택부를 상기 복수의 경로 제어신호 중에서 제4 제어신호에 응답하여 선택적으로 연결하기 위한 제4 스위칭부를 포함하는 반도체 장치.
- ◈청구항 20은(는) 설정등록료 납부시 포기되었습니다.◈제9항에 있어서,
상기 경로 제어신호 생성부는,
상기 복수의 뱅크 선택신호를 논리 조합하기 위한 제1 논리 조합부; 및
상기 제1 논리 조합부의 출력신호와 상기 복수의 컬럼 제어신호를 논리 조합하여 상기 복수의 경로 제어신호를 출력하기 위한 제2 논리 조합부를 포함하는 반도체 장치.
- ◈청구항 21은(는) 설정등록료 납부시 포기되었습니다.◈제9항에 있어서,
상기 복수의 컬럼 제어신호는 컬럼 커맨드로부터 파생된 신호를 포함하는 반도체 장치.
- ◈청구항 22은(는) 설정등록료 납부시 포기되었습니다.◈제9항에 있어서,
상기 복수의 컬럼 제어신호는 컬럼 커맨드가 순차적으로 지연된 신호를 포함하는 반도체 장치.
- 입출력회로를 통해 라이트 데이터가 입력되는 단계;
상기 라이트 데이터가 상기 입출력회로로부터 상대적으로 멀리 배치된 제1 뱅크로 전송되는 경우에는 경로 제공부가 직행 경로를 통해서만 상기 라이트 데이터를 전송하고, 상기 라이트 데이터가 상기 입출력회로로부터 상대적으로 인접하게 배치된 제2 뱅크로 전송되는 경우에는 상기 경로 제공부가 회귀 경로 및 상기 직행 경로를 통해서 상기 라이트 데이터를 전송하는 단계; 및
상기 라이트 데이터가 대응하는 뱅크에 라이트되는 단계
를 포함하는 반도체 장치의 구동 방법.
- ◈청구항 24은(는) 설정등록료 납부시 포기되었습니다.◈제23항에 있어서,
상기 라이트 데이터를 전송하는 단계는 상기 경로 제공부에 포함된 복수의 스위칭부 중에서 예정된 라이트 경로에 대응하여 배치된 스위칭부들을 순차적으로 동작시키는 반도체 장치의 구동 방법.
- ◈청구항 25은(는) 설정등록료 납부시 포기되었습니다.◈제24항에 있어서,
임의의 뱅크로부터 리드 데이터가 출력되는 단계; 및
상기 리드 데이터가 상기 제1 뱅크로부터 출력되는 경우에는 상기 경로 제공부가 상기 직행 경로를 통해서만 상기 리드 데이터를 상기 입출력회로로 전송하고, 상기 리드 데이터가 상기 제2 뱅크로부터 출력되는 경우에는 상기 경로 제공부가 상기 회귀 경로 및 상기 직행 경로를 통해서 상기 리드 데이터를 상기 입출력회로로 전송하는 단계를 더 포함하는 반도체 장치의 구동 방법.
- ◈청구항 26은(는) 설정등록료 납부시 포기되었습니다.◈제25항에 있어서,
상기 리드 데이터를 상기 입출력회로로 전송하는 단계는 상기 경로 제공부에 포함된 복수의 스위칭부 중에서 예정된 리드 경로에 대응하여 배치된 스위칭부들을 순차적으로 동작시키는 반도체 장치의 구동 방법.
- ◈청구항 27은(는) 설정등록료 납부시 포기되었습니다.◈제26항에 있어서,
상기 예정된 리드 경로에 대응하여 배치된 스위칭부들은 상기 예정된 라이트 경로에 대응하여 배치된 스위칭부들의 동작 순서와 반대 순서로 동작하는 반도체 장치의 구동 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120047066A KR101995950B1 (ko) | 2012-05-03 | 2012-05-03 | 반도체 장치 및 그의 구동 방법 |
US13/596,873 US8942021B2 (en) | 2012-05-03 | 2012-08-28 | Semiconductor device |
CN201210473337.5A CN103383858B (zh) | 2012-05-03 | 2012-11-20 | 半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120047066A KR101995950B1 (ko) | 2012-05-03 | 2012-05-03 | 반도체 장치 및 그의 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20130123726A KR20130123726A (ko) | 2013-11-13 |
KR101995950B1 true KR101995950B1 (ko) | 2019-07-03 |
Family
ID=49491628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120047066A Expired - Fee Related KR101995950B1 (ko) | 2012-05-03 | 2012-05-03 | 반도체 장치 및 그의 구동 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8942021B2 (ko) |
KR (1) | KR101995950B1 (ko) |
CN (1) | CN103383858B (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017130983A1 (ja) * | 2016-01-25 | 2017-08-03 | アイシン・エィ・ダブリュ株式会社 | メモリコントローラ |
KR102491534B1 (ko) * | 2018-02-26 | 2023-01-26 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100652798B1 (ko) * | 2005-09-29 | 2006-12-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100804152B1 (ko) * | 2005-09-29 | 2008-02-19 | 주식회사 하이닉스반도체 | 반도체 장치 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5511025A (en) * | 1993-10-18 | 1996-04-23 | Texas Instruments Incorporated | Write per bit with write mask information carried on the data path past the input data latch |
JP3421441B2 (ja) * | 1994-09-22 | 2003-06-30 | 東芝マイクロエレクトロニクス株式会社 | ダイナミック型メモリ |
JP3287391B2 (ja) | 1997-07-17 | 2002-06-04 | シャープ株式会社 | 半導体装置 |
US6205062B1 (en) * | 1998-11-13 | 2001-03-20 | Hyundai Electronics Industries Co. Ltd. | CAS latency control circuit |
JP2003077276A (ja) * | 2001-08-31 | 2003-03-14 | Nec Corp | 半導体メモリ |
JP2003308693A (ja) * | 2002-04-11 | 2003-10-31 | Mitsubishi Electric Corp | 半導体記憶装置 |
KR100604879B1 (ko) | 2004-07-08 | 2006-07-31 | 삼성전자주식회사 | 데이터 스큐를 감소시킬 수 있는 반도체 장치 |
KR100631929B1 (ko) | 2005-02-15 | 2006-10-04 | 삼성전자주식회사 | 신호 딜레이 조절부를 갖는 반도체 메모리 장치 |
KR100780633B1 (ko) | 2006-10-02 | 2007-11-30 | 주식회사 하이닉스반도체 | 반도체 메모리 소자의 오버 드라이버 제어신호 생성회로 |
KR100890381B1 (ko) * | 2006-11-30 | 2009-03-25 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
-
2012
- 2012-05-03 KR KR1020120047066A patent/KR101995950B1/ko not_active Expired - Fee Related
- 2012-08-28 US US13/596,873 patent/US8942021B2/en active Active
- 2012-11-20 CN CN201210473337.5A patent/CN103383858B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100652798B1 (ko) * | 2005-09-29 | 2006-12-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100804152B1 (ko) * | 2005-09-29 | 2008-02-19 | 주식회사 하이닉스반도체 | 반도체 장치 |
Also Published As
Publication number | Publication date |
---|---|
CN103383858B (zh) | 2017-09-22 |
US8942021B2 (en) | 2015-01-27 |
CN103383858A (zh) | 2013-11-06 |
KR20130123726A (ko) | 2013-11-13 |
US20130294133A1 (en) | 2013-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102324791B1 (ko) | 반도체 메모리 디바이스의 전원 배선 | |
CN1921000B (zh) | 半导体装置 | |
US20080239840A1 (en) | Semiconductor memory device including a global input/output line of a data transfer path and its surrounding circuits | |
US9978438B2 (en) | Device having multiple switching buffers for data paths controlled based on IO configuration modes | |
KR100942946B1 (ko) | 반도체 메모리 소자 | |
US20060002222A1 (en) | Input/output circuit | |
KR101995950B1 (ko) | 반도체 장치 및 그의 구동 방법 | |
US20020109538A1 (en) | Semiconductor device including a control signal generation circuit allowing reduction in size | |
CN102568563A (zh) | 内部电压发生电路和半导体集成电路 | |
US9160337B2 (en) | Semiconductor device | |
KR20130006942A (ko) | 재구성 가능한 논리 장치 | |
US6301143B1 (en) | Semiconductor memory device with chip layout for enabling high speed operation | |
JP2012099714A (ja) | 半導体チップ及びこれを備える半導体装置 | |
US20100238695A1 (en) | Memory module including memory chips | |
KR100618697B1 (ko) | 메모리 장치의 데이타 전송 라인의 구조 | |
US20210119617A1 (en) | Semiconductor device | |
JP4474424B2 (ja) | 半導体集積回路装置 | |
JP2007233589A (ja) | メモリシステム | |
US8848460B2 (en) | Semiconductor device having plural data buses and plural buffer circuits connected to data buses | |
US6903956B2 (en) | Semiconductor memory device | |
KR100968443B1 (ko) | 반도체 메모리 장치 | |
KR100917631B1 (ko) | 반도체 장치 | |
KR100849071B1 (ko) | 반도체 메모리 장치 | |
TW202407810A (zh) | 半導體記憶體裝置 | |
CN119296595A (zh) | 存储器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20120503 |
|
PG1501 | Laying open of application | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20170428 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20120503 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20180518 Patent event code: PE09021S01D |
|
AMND | Amendment | ||
E601 | Decision to refuse application | ||
PE0601 | Decision on rejection of patent |
Patent event date: 20181127 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20180518 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |
|
AMND | Amendment | ||
PX0901 | Re-examination |
Patent event code: PX09011S01I Patent event date: 20181127 Comment text: Decision to Refuse Application Patent event code: PX09012R01I Patent event date: 20180629 Comment text: Amendment to Specification, etc. |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20190201 Patent event code: PE09021S01D |
|
AMND | Amendment | ||
PX0701 | Decision of registration after re-examination |
Patent event date: 20190514 Comment text: Decision to Grant Registration Patent event code: PX07013S01D Patent event date: 20190327 Comment text: Amendment to Specification, etc. Patent event code: PX07012R01I Patent event date: 20181226 Comment text: Amendment to Specification, etc. Patent event code: PX07012R01I Patent event date: 20181127 Comment text: Decision to Refuse Application Patent event code: PX07011S01I Patent event date: 20180629 Comment text: Amendment to Specification, etc. Patent event code: PX07012R01I |
|
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20190627 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20190628 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20220525 Start annual number: 4 End annual number: 4 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20240408 |