KR101689906B1 - 레이트 매칭 방법 및 그 장치 - Google Patents

레이트 매칭 방법 및 그 장치 Download PDF

Info

Publication number
KR101689906B1
KR101689906B1 KR1020117024293A KR20117024293A KR101689906B1 KR 101689906 B1 KR101689906 B1 KR 101689906B1 KR 1020117024293 A KR1020117024293 A KR 1020117024293A KR 20117024293 A KR20117024293 A KR 20117024293A KR 101689906 B1 KR101689906 B1 KR 101689906B1
Authority
KR
South Korea
Prior art keywords
bit
buffer
bits
harq subpacket
mother code
Prior art date
Application number
KR1020117024293A
Other languages
English (en)
Other versions
KR20120016197A (ko
Inventor
질리 순
준 수
진 수
지펭 유안
치안지 수
시안웨이 공
보 순
후이잉 팡
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20120016197A publication Critical patent/KR20120016197A/ko
Application granted granted Critical
Publication of KR101689906B1 publication Critical patent/KR101689906B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • H04L1/1819Hybrid protocols; Hybrid automatic repeat request [HARQ] with retransmission of additional or different redundancy
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0067Rate matching
    • H04L1/0068Rate matching by puncturing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

본 발명은 레이트 매칭 방법 및 그 장치를 제공하는데, 그 방법은 정보 비트 서열에 코딩과 인터리빙을 수행하여 길이가 NFB _ Buffer인 마더 코드 부호어를 얻고; 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 하이브리드 자동 재전송 요청 HARQ 서브패킷을 구성하는 것을 포함한다. 본 발명에 의하면 될수록 모든 마더 코드 영역을 커버할 수 있는 효과가 있고 HARQ 복수회 재전송 링크의 기능을 강화할 수 있다.

Description

레이트 매칭 방법 및 그 장치{METHOD AND EQUIPMENT FOR RATE MATCHING}
본 발명은 통신 분야에 관한 것으로, 특히 레이트 매칭 방법 및 그 장치에 관한것이다.
디지털 통신 시스템은 널리 이용되고 있는 통신 시스템으로, 도 1에 관련기술에 따른 디지털 통신 시스템의 구조의 블록도를 나타내었다. 도 1에 도시된 바와 같이 디지털 통신 시스템은 일반적으로 송신단(transmitter), 채널과 수신단(receiver)으로 구성되는데, 그 중, 송신단은 정보원(information source)과, 정보원 엔코더와, 채널 엔코더와, 변조기 등 부분을 포함하고 수신단은 복조기와, 채널 디엔코더와, 정보원 디엔코더와, 목적지(destimation)를 포함하고 송신단과 수신단 사이에 채널(혹은 기억 매체)이 존재하고 채널에 노이즈 소스가 존재한다.
디지털 통신 시스템에 있어서, 채널 코딩 링크(채널 코딩, 디코딩, 변조, 복조 등을 포함)는 전반 디지털 통신 물리층중의 핵심적인 기술로 이에 의하여 디지털 통신 시스템의 하층 전송의 유효성과 믿음성이 결정된다.
이하 채널 코딩 링크에 있어서의 채널의 코딩, 디코딩, 변조, 복조 등 부분의 기능을 상세하게 설명한다.
채널 코딩(Channel Coding)의 목적은 전송 과정의 각종 노이즈와 간섭을 제거하기 위한 것이다. 일반적으로 인위적으로 잉여정보(redundancy)를 추가하여 시스템으로 하여금 자동적으로 오류를 정정하는 능력을 구비하게 하여 디지털 전송의 믿음성을 보장한다. Turbo 코드는 현재 인정받고 있는 최고의 전향 오류 정정 코드의 하나로, 많은 표준 프로토콜에서 데이터 서비스 전송의 채널 코딩 해결 방안으로 널리 이용되고 있고 디코딩 축차 대입 횟수가 증가됨에 따라 Turbo 코드의 디코딩 오류 정정 기능은 점차적으로 완벽화 될것이다. 현재 널리 이용되고 있는 Turbo 코드는 이진법의 Turbo 코드와 두오 이진법( duo-binary)의 Tail-biting Turbo 코드를 포함한다.
레이트 매칭(Rate Matching) 처리는 채널 코딩후 아주 핵심적인 기술로 그 목적은 채널 코딩후의 부호어 비트에 알고리즘에 따라 제어하는 중복 혹은 드릴링(drilling)을 수행하여 레이트 매칭후의 데이터 비트의 길이가 할당한 물리 채널 자원과 정합되도록 하는데 있다. 현재, 레이트 매칭의 알고리즘은 3세대 프로젝트 파트너십(3rd Generation Partnership Project, 이하 3GPP라 함) R6 레이트 매칭 알고리즘과 순환 버퍼 레이트 매칭(Circular Buffer Rate Matching, 이하 CBRM라 함) 알고리즘이 있다.
그 중, 순환 버퍼 레이트 매칭 알고리즘은 비교적 간단한 알고리즘이고 생성된 펑크쳐링(puncturing) 처리한 이미지의 기능이 상대적으로 양호하므로 3GPP2 시리즈 표준, IEEE802.16e 표준과 3GPP 장기 진화(Long-Term Evolution, 이하 LTE라 함) 등 많은 통신 시스템에 있어서 이러한 레이트 매칭 알고리즘을 이용하고 있다.
순환 버퍼 레이트 매칭 알고리즘에 있어서, 코드 레이트가 1/3인 상황하에서 Turbo 코딩되어 출력되는 부호어 비트는 비트 분리된후 시스템 비트스트림, 제1 체크 비트스트림과 제2 체크 비트스트림과 같은 3개 데이터 비트스트림으로 분리된다. 상기 3개 데이터 비트스트림은 각각 블록 인터리버(interleaver)를 통하여 재다시 배열되는데 이 과정을 블록 내부 인터리빙이라고 한다. 그 다음 출력 버퍼에 있어서 재배열(즉 재다시 배열)된 후의 시스템 비트스트림을 시작 위치에 놓고 그 뒤에 재배열한 두 개 체크 비트스트림을 교차하여 배열하는데 이 과정을 블록간 인터리빙이라고 한다.
또한, 블록내 인터리빙의 처리 과정에 있어서, 희망하는 출력 코드 레이트에 근거하여 Ndata개 코딩한 비트를 선택하여 순환 버퍼 레이트 매칭의 출력으로 할 수 있고, 순환 버퍼 레이트 매칭은 출력 버퍼 중의 어느 한 지정된 시작 위치로부터 Ndata개 코딩 비트를 읽어내는데 이 과정을 비트 선택이라고 한다. 다시 말하면 선택된 전송에 이용되는 비트를 버퍼 중의 임의의 위치로부터 읽어낼 수 있다. 순환 버퍼 영역의 마지막 비트를 읽어낸 후, 그 다음의 비트 데이터가 순환 버퍼 영역의 첫 비트위치의 데이터이다. 따라서 간단한 방법으로 순환 버퍼에 기반한 레이트 매칭(펑크쳐링 혹은 중복)을 실현할 수 있다. 이하 설명할 하이브리드 자동 재전송 요청(Hybrid Automatic Repeat Request, 이하 HARQ라 함) 작업에 있어서 순환 버퍼는 영활성 및 입도의 우세를 나타내고 있다.
HARQ는 중요한 디지털 통신 시스템중의 링크 적응 기술이다. 그 기술의 기능은 수신단이 자신이 수신한 HARQ 데이터 패킷에 디코딩을 수행하고 정확하게 디코딩되었으면 ACK 신호를 송신단으로 피드백하여 송신단으로 하여금 새로운 HARQ 데이터 패킷을 송신하도록 통지한다. 디코딩에 실폐하였으면 NACK 신호를 송신단으로 피드백하여 송신단으로 하여금 HARQ 데이터 패킷을 재송신하도록 요청한다. 수신단은 여러번 재송신한 데이터 패킷에 증분 리던던시(Incremental Redundancy, 이하 IR라 함) 혹은 Chase 합병 디코딩을 수행하여 디코딩 성공율을 향상시켜 링크 전송의 높은 믿음성 요구를 실현한다.
HARQ 방식에 있어서, 순환 버퍼에 있어서 서로 다른 위치를 매번 HARQ 데이터 패킷을 전송하기 위하여 읽어내는 시작 위치로 할 수 있다. 리던던시 버전(Redundancy Version, 이하 RV라 함)의 정의에 의하면 순환 버퍼에서 HARQ 데이터 패킷을 읽어내는 다수의 시작 위치가 결정되었고 리던던시 버전의 값으로 인하여 순환 버퍼에서 전송되는 HARQ 데이터 패킷을 읽어내는 구체적인 시작 위치가 결정된다.
예를 들어 LTE에 있어서,리던던시 버전에는 순환 버퍼의 시작점에서 일정한 구간의 부호어를 선택하여 현재의 HARQ 패킷을 생성한다고 정의되었다. RV의 수량이 4이면 리던던시 버전은 0,1,2와 3을 이용하여 좌측으로부터 우측으로의 순서에 따라 순환 버퍼에 있어서 균일하게 4개 위치를 표시한다. 더욱 구체적으로는, LTE의 가상 순환 버퍼 레이트 매칭의 제안 및 표준을 참조할 수 있으므로 상세한 설명을 생략한다.
HARQ 패킷 식별자(HARQ subpacket identifier, 이하 SPID라 함)는 현재 IEEE802.16e 표준에 이용되고 있고 리던던시 버전RV의 작용과 실질적으로 동일하여 순환 버퍼중의 서브패킷 데이터의 구체 위치를 결정할 수 있다.
IEEE802.16e 시스템에 있어서, HARQ 서브패킷 식별자와 HARQ 데이터 패킷의 길이가 공동으로 HARQ 서브패킷 데이터의 순환 버퍼 영역에 있어서의 시작 위치와 길이를 정의하여 순환 버퍼 영역으로부터 일정한 구간의 부호어를 선택하여 현재의 HARQ 서브패킷을 생성하게 한다.
그 중, SPID의 값의 범위는 {00,01,10,11}이다. 처음 전송되는 SPID 값은 반드시 00이고 기타 재전송(즉 처음 전송이 아닌 전송)시의 SPID값은 상기 SPID의 값 범위 내에서 임의로 혹은 일정한 순서에 따라 선택할 수 있다. 다시 말하면 여러번 전송함에 있어서 어느 한 SPID값을 중복하여 이용할 수 있고 혹은 어느 한 SPID값을 이용하지 않을 수 있다.
HARQ 메커니즘의 경우, 동일한 마더(mother) 코드의 데이터에 기반하여 다수의 HARQ 서브패킷을 생성할 수 있다. 두 개 혹은 다수의 HARQ 서브패킷이 마더 코드 중의 동일한 위치의 비트를 읽는 경우, 중첩(Overlapping) 현상이 나타나게 된다. 시스템의 기능을 향상시키기 위하여 이러한 중첩 현상을 피면하여야 하고 더욱 많은 마더 코드 데이터를 커버할 수 있게 하여야 한다.
도 2는 관련 기술에 따른 IEEE802.16e 표준, 1/3 코드 레이트에 있어서 길쌈 Turbo 코드(Convolutional Turbo Code, 이하 CTC라 함)의 코딩을 이용하였을 때 레이트 매칭 과정을 나타낸 도이다. 도 2에 도시된 바와 같이 재전송 처리 과정은 S 정보 비트, P1 체크 영역과 P2 체크 영역의 블록내 인터리빙에 관련되고 그 처리 과정에 있어서 재전송을 4번 수행한다. 즉 4개 서브패킷을 전송하는데, 구체적으로 제1차 재전송하는 첫 번째 서브패킷(F1=0&L1)과 제2차 재전송하는 두 번째 서브패킷(F2&L2)이 중첩되는 현상이 나타나고 이와 동시에 커버되지 않은 마더 코드 부호어가 존재하며 제2차 재전송을 수행한 후 세 번째 서브패킷(F3&L3)과 네 번째 서브패킷(F4&L4)을 전송하였다.
적응적 HARQ 전송 모드에 있어서, 각 HARQ 서브패킷의 길이와 변조 레벨수의 값은 HARQ 서브패킷의 서브채널수의 값과 관련되고 또한 매번 전송하는 서브패킷의 서브채널수는 여러가지 원인으로 인하여 개변되므로 매번 전송하는 변조 레벨수와 HARQ 서브패킷의 길이는 변화하게 된다.
도 3은 관련 기술에 따른 레이트 매칭 처리를 나타낸 도이다. 도3에 도시된 바와 같이, 순환 버퍼 영역에 3NEPbits의 부호어가 존재하고 그 처리 과정에 있어서 재전송을 4번 수행하는데, 이 방법은 연속적 전송의 사상에 기반하여 제2차 재전송, 제3차 재전송과 제4차 재전송은 뒤로부터 앞으로 연속하여 전송한다. 비 적응적 HARQ의 경우 연속적 전송을 실현할 수 있지만 적응적 HARQ의 경우, Lk의 사이즈가 서로 다르므로 제3차 재전송과 제4차 재전송은 적당하게 연속될 수 없다. 도 4에 기존기술에 따른 레이트 매칭 처리 과정에서의 커버 상황을 나타내었다. 도 4에 도시된 바와 같이, 제3차 재전송과 제4차 재전송의 코드 레이트가 높으면(즉, 제3차와 제4차의 Lk가 제2차의 Lk보다 많이 짧으면)엄중한 중첩현상이 나타나게 된다.
이로부터 알 수 있는 바와 같이, 적응적 HARQ 재전송 메커니즘에 있어서 서브패킷의 길이와 SPID의 값이 서로 다름으로 인하여 엄중한 중첩현상이 나타나고 동일한 내용의 데이터를 반복하여 전송하게 되며 특히 SPID 값이 중복되는 경우, 서브패킷 데이터가 대량적으로 중첩하게 되고, 또한 일부 데이터 내용은 끝까지 전송되지 않는 현상이 나타날 수 있어 시스템 기능에 엄중한 영향이 미치게 된다.
관련 기술에 있어서 레이트 매칭 처리과정에서 중첩되는 현상이 나타나는 확률이 높은 문제에 대하여 아직 효율적인 해결 방안을 제출하지 못하고 있다.
레이트 매칭 처리 과정에서 중첩현상이 나타나는 확률이 높은 문제에 감안하여 본 발명을 제출하며 본 발명은 상기 문제를 해결할 수 있는 개선된 레이트 매칭 방안을 제공하는 것을 그 목적으로 한다.
상기 목적을 실현하기 위하여 본 발명의 한 방면에 의하면 레이트 매칭 방법을 제공한다.
본 발명에 따른 레이트 매칭 방법은 정보 비트 서열에 코딩과 인터리빙을 수행하여 길이가 NFB _ Buffer인 마더 코드 부호어를 얻고; 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 하이브리드 자동 재전송 요청HARQ 서브패킷을 구성하는 것을 포함한다.
상기 목적을 실현하기 위하여 본 발명의 다른 한 방면에 의하면 레이트 매칭 장치를 제공한다.
본 발명에 따른 레이트 매칭 장치는 정보 비트 서열 패킷에 코딩을 수행하여 길이가 NFB _ Buffer인 부호어를 생성하는 엔코더와, 엔코더에 의하여 생성된 부호어에 인터리빙을 수행하여 인터리빙 후의 마더 코드 부호어를 얻는 인터리버와, 인터리버를 통하여 얻은 인터리빙 후의 마더 코드 부호어를 저장하는 순환 버퍼와, 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성하는 레이트 매칭기를 포함한다.
상기 목적을 실현하기 위하여 본 발명의 또 다른 한 방면에 의하면 레이트 매칭 장치를 제공한다.
본 발명에 따른 레이트 매칭 장치는 정보 비트 서열 패킷에 코딩을 수행하여 길이가 NFB _ Buffer인 부호어를 생성하는 엔코더와, 엔코더를 통하여 코딩된 후의 부호어와 어드레스 생성기를 통하여 생성된 가상 순환 버퍼를 저장하는 메모리와, 현재 전송하는 HARQ 서브패킷의 각 부호어 비트의 메모리에 있어서의 대응되는 어드레스를 생성하고 메모리에 저장된 부호어에 인터리빙을 수행하여 길이가 NFB _ Buffer인 가상 순환 버퍼를 생성하고 가상 순환 버퍼의 데이터를 마더 코드 부호어로 하고 HARQ 서브패킷을 생성하기 위한 부호어 비트 구간에 대응되는 어드레스를 마더 코드 부호어로부터 연속적으로 선택하는 어드레드 생성기와, 어드레스 생성기가 선택한 어드레스에 근거하여 메모리로부터 부호어를 선택하여 현재 전송하는 HARQ 서브패킷을 생성하는 부호어 비트 리더를 포함한다.
본 발명에 의하면 마더 코드 부호어 중의 비트를 선택하는 방법을 개변시켜 중첩 현상을 감소하는 방법을 제공함으로써, 레이트 매칭 처리에서 중첩 현상이 나타나는 확률이 높은 문제를 해결하고 될수록 모든 마더 코드 영역을 커버할 수 있는 효과를 실현하여 HARQ 복수회 재전송 링크의 기능을 향상시킬 수 있다.
도면은 본 발명에 대한 이해를 돕기 위한 것으로 본 발명의 명세서의 일부분이고 본 발명의 실시예와 본 발명을 해석하기 위한 것으로 본 발명을 한정하는 것이 아니다.
도 1은 관련기술에 따른 디지털 통신 시스템의 구조를 나타낸 블록도이고,
도 2는 관련기술에 따른 IEEE802.16e표준, 1/3 코드 레이트, CTC코딩의 상황하에서의 레이트 매칭 과정을 나타낸 도이며,
도 3은 관련기술에 따른 레이트 매칭 처리를 나타낸 도이고,
도 4는 기존의 관련기술에 따른 레이트 매칭 처리과정중의 커버 상황을 나타낸 도이며,
도 5는 본 발명의 방법 실시예1에 따른 레이트 매칭 방법의 처리과정의 환형을 나타낸 도이고,
도 6은 본 발명의 방법 실시예2에 따른 레이트 매칭 방법의 처리과정의 환형을 나타낸 도이며,
도 7은 본 발명의 실시예1에 따른 레이트 매칭 장치 1의 처리과정을 나타낸 흐름도이고,
도 8은 본 발명의 실시예2에 따른 레이트 매칭 장치 2의 처리과정을 나타낸 흐름도이며,
도 9는 본 발명의 실시예1에 따른 레이트 매칭 방식 1의 중첩 환형을 나타낸 도이고,
도 10은 본 발명의 실시예1에 따른 레이트 매칭 방식 2의 중첩 환형을 나타낸 도이다.
기능 설명
관련 기술에 있어서 레이트 매칭 처리과정에서 중첩현상이 나타나는 확률이 높은 문제에 감안하여 본 발명의 실시예에 의하면 마더 코드 부호어에서의 비트의 선택 방법을 개변시킴으로서 중첩 현상을 감소하는 레이트 매칭 방법을 제공한다.
여기서, 상호 충돌되지 않는 상황하에서 본 발명의 실시예 및 실시예에 기재된 특징은 상호 결합할 수 있다. 이하 도면과 실시예를 결합하여 본 발명을 상세하게 설명한다.
방법 실시예1
본 발명의 실시예에 의하면 정보 비트 서열에 코딩과 인터리빙을 수행하여 길이가 NFB _ Buffer인 마더 코드 부호어를 얻고 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성하는 것을 포함하는 레이트 매칭 방법을 제공하는데, 그 중, 마더 코드 부호어는 시스템 비트 부분과 체크 비트 부분을 포함한다. 마더 코드 부호어로부터 비트를 선택하여 HARQ 서브패킷을 구성하는 과정에 있어서, 마더 코드 부호어의 시작 비트를 마더 코드 부호어의 마지막 비트 다음의 비트로 한다. HARQ 서브패킷 재전송시 SPID가 0,1,2,3 범위라고 한다.
이하 HARQ 서브패킷의 시작 위치를 결정하는 10가지 방법을 설명한다:
첫 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 예정된 시작 위치로부터 앞 부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
두 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 마지막 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
세 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 중간 위치를 중심 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, 중심 위치 양측으로부터 근사하게 같은(approximately equal) 수량의 비트를 선택하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
네 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 마지막 비트 위치를 중심 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, 중심 위치 양측으로부터 근사하게 같은 수량의 비트를 선택하고, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
다섯 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 제1 체크 비트스트림의 첫 번째 비트의 위치를 시작 위치로 하여 앞 부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
여섯 번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 제1 체크 비트스트림의 첫 번째 비트 위치에 L/2 비트를 합한 위치를 시작 위치로 하여 앞 부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
일곱 번째 방법: 마더 코드 부호어의 중간 위치를 시작 위치로 하여 앞 부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
여덟 번째 방법: 마더 코드 부호어의 중간 위치를 종지(終止) 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
아홉 번째 방법: 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트사이의 중간 위치를 종지 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
열 번째 방법: 마더 코드 부호어 정보 비트스트림의 마지막 비트의 위치를 종지 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
SPID가 0,1,2 혹은 3일 경우, 즉 HARQ 서브패킷 제1차 재전송, HARQ 서브패킷 제2차 재전송, HARQ 서브패킷 제3차 재전송, HARQ 서브패킷 제4차 재전송시, 각각 현재 HARQ 서브패킷의 구체적 상황에 근거하여 상기 HARQ 서브패킷의 시작 위치를 결정하는 10가지 방법 중의 한가지를 이용할 수 있다.
그 중, 정보 패킷에 코딩과 인터리빙을 수행하여 시스템 비트 부분과 체크 비트 부분을 얻는 처리는 구체적으로 하기 방식 중의 하나를 포함할 수 있다.
방식 1: 정보 패킷에 코딩을 수행하여 시스템 비트 부분과 인터리빙전의 체크 비트 부분을 얻고 얻은 시스템 비트 부분을 마더 코드 부호어의 시스템 비트 부분으로 하고; 인터리빙전의 체크 비트 부분에 블록 내 인터리빙을 수행하여 블록 내 인터리빙후의 체크 비트 부분을 얻으며; 블록내 인터리빙후의 체크 비트 부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트 부분을 얻고 블록간 인터리빙후의 체크 비트 부분을 마더 코드 부호어중의 체크 비트 부분으로 한다.
방식 2: 정보 패킷에 코딩을 수행하여 인터리빙전의 시스템 비트 부분과 인터리빙전의 체크 비트 부분을 얻고; 인터리빙전의 시스템 비트 부분과 인터리빙전의 체크 비트 부분에 블록내 인터리빙을 수행하여 블록내 인터리빙후의 시스템 비트 부분과 블록내 인터리빙후의 체크 비트 부분을 얻고, 블록내 인터리빙후의 시스템 비트 부분을 마더 코드 부호어중의 시스템 비트 부분으로 하며; 블록내 인터리빙후의 체크 비트 부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트 부분을 얻고 블록간 인터리빙후의 체크 비트 부분을 마더 코드 부호어중의 체크 비트 부분으로 한다.
여기서, 정보 패킷에 코딩을 수행할 경우, 코딩을 수행하는 엔코더의 코드 레이트가 1/r인 상황하에서 얻은 인터리빙전의 체크 비트 부분의 수량은 r-1이다.
그 중, 정보 비트 서열에 코딩을 수행하는 방식은 Turbo 코드, Tail-biting Turbo 코드, 저밀도 패리티체크 코드 중의 하나를 포함한다.
세 번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_Buffer/2- L/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉(NFB _ Buffer/2 - L/2)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer/2+L/2 -1)mod(NFB _ Buffer) 비트까지, 즉 (NFB_Buffer/2-L/2)mod(NFB_Buffer),((NFB _ Buffer/2-L/2)mod(NFB _ Buffer))+1,((NFB _ Buffer/2-L/2)mod(NFB _ Buffer))+2,….,(NFB _ Buffer/2+L/2-1)mod(NFB _ Buffer) 비트를 읽는다.
네번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB _ Buffer-L/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉(NFB _ Buffer-L/2)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer+L/2 -1)mod(NFB _ Buffer) 비트까지, 즉 (NFB _ Buffer-L/2)mod(NFB _ Buffer),((NFB _ Buffer-L/2)mod(NFB _ Buffer))+1, ((NFB_Buffer-L/2)mod(NFB_Buffer))+2,…,(NFB _ Buffer+L/2 -1)mod(NFB _ Buffer) 비트를 읽는다.
다섯번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역)중의 제1 체크 비트스트림의 첫번째 비트로부터 시작하여 차례로 L개 비트, 즉 제1 체크 비트스트림의 첫번째 비트로부터 (제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer) 비트까지, 즉 제1 체크 비트스트림의 첫번째 비트, 제1 체크 비트스트림의 두번째 비트, 제1 체크 비트스트림의 세번째 비트, .….,(제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer) 비트를 읽는다.
여섯번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2비트로부터 시작하여 차례로 L개 비트 즉 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2비트로부터 (제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2 +L-1)mod(NFB _ Buffer) 비트까지, 다시 말하면 ,제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+1,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+2,…...,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2+L-1)mod(NFB _ Buffer) 비트를 읽는다.
일곱번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_Buffer/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer/2+L -1)mod(NFB _ Buffer) 비트까지를 읽는다.
여덟번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_Buffer/2-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트 즉 (NFB_Buffer/2-L)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer/2-1)mod(NFB _ Buffer) 비트까지를 읽는다.
아홉번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역)중의 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer-제1 체크 비트스트림의 첫번째 비트)/(2*M))-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer-제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB _ Buffer)비트로부터 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer-제1 체크 비트스트림의 첫번째 비트)/ (2*M))-1) 비트까지를 읽는다. 그 중, M는 현재 HARQ 서브패킷의 변조 방식이다. func(x)는 x에 상향으로 정수값을 취함 혹은 하향으로 정수값을 취함 혹은 사사오입하여 정수값을 취하는 것을 표시한다.
열번째 방법에 있어서, 마더 코드 부호어(순환 버퍼 영역) 중의 제(제1 체크 비트스트림의 첫번째 비트-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트-L)mod(NFB _ Buffer)비트로부터 (제1 체크 비트스트림의 첫번째 비트-1) 비트까지를 읽는다.
마더 코드 부호어로부터 비트를 선택하여 HARQ 서브패킷을 구성하는 과정에 있어서 마더 코드 부호어의 시작 비트를 마더 코드 부호어의 마지막 비트 다음의 비트로 하기 때문에 본 실시예의 방법에 있어서 모드(mod) 작업을 수행하여야 한다.
본 실시예에 있어서, 서브패킷의 마더 코드 부호어에서의 비트 선택 방식을 개변시킴으로서 마더 코드 데이터를 최대로 커버할 수 있고 이와 동시에 관련 기술에 나타나는 중첩현상을 최대로 피면할 수 있으며 HARQ 복수회 재전송 링크의 기능을 강화할 수 있다.
이하 실시예를 결합하여 본 발명의 실시예의 실현 과정을 상세하게 설명한다.
여기서, 도면 중의 흐름도에 도시된 단계는 예를 들어 한 세트의 계산기가 명령어를 집행가능한 계산기 시스템에서 집행할 수 있고 또한 흐름도에 있어서 논리적 순서를 나타내었지만 상황에 따라서 나타낸 혹은 설명한 단계를 그 순서에 따라 수행하지 않을 수 도 있다.
실시예1
이하 1/3 코드 레이트를 예로(하지만 1/3 코드 레이트에 한정되지 않음) 본 발명의 실시예 중의 첫번째 레이트 매칭 장치의 레이트 매칭 방법의 처리 과정을 설명한다.
본 발명의 실시예에 따른 레이트 매칭 방법은 정보 비트 서열에 코딩과 인터리빙을 수행하여 길이가 NFB _ Buffer인 마더 코드 부호어를 얻는 단계를 포함하고, 그 중, 마더 코드 부호어는 시스템 비트 부분과 체크 비트 부분을 포함한다. HARQ 서브패킷 재전송시 SPID의 값 범위가 0,1,2,3이라고 한다. 이하 HARQ 서브패킷의 시작 위치를 결정하는 10가지 방법을 제공한다:
첫번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 예정된 시작 위치로부터 앞부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
두번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 마지막 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
세번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 중간 위치를 중심 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, 중심 위치 양측으로부터 될수록 같은 수량의 비트를 선택하고, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
네번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어의 마지막 비트위치를 중심 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, 중심 위치 양측으로부터 될수록 같은 수량의 비트를 선택하고, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
다섯번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트의 위치를 시작 위치로 하여 앞부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
여섯번째 방법: 길이가 NFB _ Buffer인 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트위치에 L/2 비트를 합한 위치를 시작 위치로 하여 앞부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
일곱번째 방법: 마더 코드 부호어의 중간 위치를 시작 위치로 하여 앞부분의 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
여덟번째 방법: 마더 코드 부호어의 중간 위치를 종지 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
아홉번째 방법: 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트 사이의 중간 위치를 종지 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중 L는 HARQ 서브패킷의 예정된 길이이다.
열번째 방법: 마더 코드 부호어 정보 비트스트림의 마지막 비트의 위치를 종지 위치로 하여 L개 비트를 선택하여 HARQ 서브패킷을 구성하는데, 그 중, L는 HARQ 서브패킷의 예정된 길이이다.
SPID가 0,1,2 혹은 3일 경우, 즉 HARQ 서브패킷 제1차 재전송, HARQ 서브패킷 제2차 재전송, HARQ 서브패킷 제3차 재전송, HARQ 서브패킷 제4차 재전송시, 각각 현재 HARQ 서브패킷의 구체적 상황에 근거하여 상기 HARQ 서브패킷의 시작 위치를 결정하는 10가지 방법 중의 어느 한 가지를 이용할 수 있다.
여기서, 본 실시예1에 있어서, 각각 4가지 레이트 매칭 방식을 설명하는데, 그 중 레이트 매칭 방식1은 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 세번째, 네번째 서브패킷 시작 위치 결정 방법을 선택하는 것이고; 레이트 매칭 방식2는 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 다섯번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택하는 것이며; 레이트 매칭 방식3은 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 일곱번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택하는 것이고; 레이트 매칭 방식4는 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 아홉번째, 열번째 서브패킷 시작 위치 결정 방법을 선택하는 것이다. 하지만 당업자라면 적응적 HARQ 재전송 메커니즘에 있어서 SPID가 0,1,2,3일 경우 각각 현재 HARQ 서브패킷의 상황에 근거하여 상기 10가지 HARQ 서브패킷 시작 위치 결정 방법 중에서 임의 한 가지를 선택할 수 있다. 다시 말하면 SPID가 0, 1, 2, 3일 경우, 첫번째, 세번째, 네번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택할 수 있고 혹은 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 다섯번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택할 수 있다.
도 7은 본 발명의 실시예1에 따른 첫번째 레이트 매칭 장치의 처리 흐름도이다. 도 7에 도시된 바와 같이, 1/3 코드 레이트의 경우, 상기 첫번째 레이트 매칭 장치가 레이트 매칭 방식 1에 따라 수행하는 처리 과정은 하기와 같은 단계 111~단계 114를 포함한다:
단계 111, 길이가 K인 정보를 1/3 코드 레이트의 Turbo 코드 엔코더에 송신하여 시스템 비트스트림 S와 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2를 생성한다.
단계 112, Turbo 엔코더에 의해 코딩된 부호어, 즉 시스템 비트스트림 S와,제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2에 대하여 각각 서브 인터리버를 통하여 블록내 인터리빙을 수행하여 새로운 시스템 비트스트림 S와, 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2를 생성한다.
단계 113, 시스템 비트를 순환 버퍼 앞에 놓고 제1 패리티 체크의 비트스트림과 제2 패리티 체크의 비트스트림을 블록간 인터리버를 통하여 시스템 비트스트림 뒤에 교차로 놓아 최종적으로 순환 버퍼 영역을 형성하는데, 그 중, 저장하는 데이터가 상기한 마더 코드이고 마더 코드의 길이는 NFB_Buffer개 부호어 비트이다. 그 중, 마더 코드 부호어가 순환 버퍼에 놓여지고 마더 코드 부호어의 마지막 비트 다음의 비트가 마더 코드의 첫번째 비트 위치이기 때문에 마더 코드의 인덱스는 0으로부터 시작된다.
단계 114, 마더 코드로부터 매번 HARQ 전송시 필요되는 길이의 부호어 비트를 차례로 읽어내어 하나의 HARQ 서브패킷을 구성한다.
그 중, 매번 HARQ 서브패킷을 읽는 위치는 하기 과정을 통하여 결정된다:
우선, 매번 HARQ 서브패킷을 전송할 경우, 우선 HARQ 서브패킷의 길이를 결정한다.
다음, 마더 코드로부터 매번 전송해야 할 HARQ 서브패킷의 데이터 내용을 순환적으로 읽어낸다. 레이트 매칭 방식 1에 따라 HARQ 서브패킷 데이터를 읽어내는 방법은 하기와 같다:
HARQ 서브패킷을 제1차 전송시, SPID를 0으로 하고, 즉 순환 버퍼 영역 중의 제0번째 비트로부터 시작하여 차례로 L1개 비트, 즉 제0, 1, 2번째 비트로부터 제L1-1비트까지 읽는데, 그 중 L1은 첫번째 서브패킷의 길이이다.
HARQ 서브패킷을 제2차 전송시, SPID는 1로 하고, 즉 순환 버퍼 영역 중의 제NFB_ Buffer-L2번째 비트로부터 시작하여 차례로 L2개 비트 즉, 제NFB _ Buffer-L2,NFB_Buffer-L2+1,NFB_Buffer-L2+2 비트로부터 NFB _ Buffer-1 비트까지 읽어내는데, 그 중, L2는 두번째 서브패킷의 길이이다.
HARQ 서브패킷을 제3차 전송시, SPID는 2로 하고, 즉 순환 버퍼 영역 중의 제(NFB _ Buffer/2-L3/2)mod(NFB_ Buffer)번째 비트로부터 시작하여 차례로 L3개 비트, 즉 제(NFB _ Buffer/2-L3/2)mod(NFB_ Buffer),((NFB _ Buffer/2-L3/2)mod(NFB _ Buffer))+1,((NFB _ Buffer/2-L3/2)mod(NFB_Buffer))+2번째 비트로부터 제(NFB _ Buffer/2+L3/2 -1)mod(NFB_ Buffer)번째 비트까지 읽어내는데, 그 중, L3는 세번째 서브패킷의 길이이다.
HARQ 서브패킷을 제4차 전송시, SPID는 3으로 하고, 즉 순환 버퍼 영역 중의 제(NFB _ Buffer-L4/2)mod(NFB_ Buffer)번째 비트로부터 시작하여 차례로 L4개 비트, 즉 제(NFB _ Buffer-L4/2)mod(NFB_ Buffer),((NFB _ Buffer-L4/2)mod(NFB _ Buffer))+1,((NFB _ Buffer-L4/2)mod(NFB_Buffer))+2번째 비트로부터 제(( NFB _ Buffer+L4/2 -1)mod(NFB _ Buffer)) 번째 비트까지 읽어내는데, 그 중, L4는 네번째 서브패킷의 길이이다.
예를 들어 K=4800 비트인 정보 비트 데이터 스트림 S의 경우, 1/3 코딩 코드 레이트와 CTC 코딩 방식을 이용한 상황 하에서 본 발명의 실시예에 따른 레이트 매칭 방식1의 처리는 하기와 같다:
정보 비트스트림 {a0,a1,..., a4799}를 CTC 엔코더에 송신한 후 정보 비트스트림S {a0,a1,..., a4799}, 체크 비트스트림 P1 {p10,p11,..., p1,4799}, 체크 비트스트림 P2 {p20,p21,..., p24799}를 형성한다.
상기 정보 비트스트림 S, 체크 비트스트림 P1, 체크 비트스트림 P2는 블록내 서브 인터리버를 통과한 후 새로운 시스템 비트스트림S {a0', a1', ..., a4799'}, 체크 비트스트림 P1 {p10', p11'..., p14799'}와 P2 {p20', p21', ..., p24799'}를 형성한다.
새로운 시스템 비트스트림 S, 체크 비트스트림 P1와 체크 비트스트림 P2는 블록간 서브 인터리버를 통과한 후 마더 코드 부호어를 형성하고 순환 버퍼 영역에 놓여진다. 즉 {m0,m1,..., m14399};NFB _ Buffer는 14400이다.
마지막으로, 순환 버퍼 영역으로부터 차례로 매번 HARQ 전송시 필요되는 Lk개(k는 1,2,3,4임) 부호어 비트를 읽어내어 HARQ 서브패킷을 구성한다.
특히, 4차 HARQ 전송시 코드 레이트가 각각 R1=5/6, R2=25/39, R3=25/48, R4=25/38일 경우, 상기 조건하에서 본 발명의 실시예1에 따른 첫번째 레이트 매칭 방법에 따라 처리한다.
도 9는 본 발명의 실시예1에 따른 레이트 매칭 방식1의 중첩 환형을 나타낸 도이다. 도 9에 도시된 바와 같이 읽어낸 HARQ 서브패킷은 각각 첫번째 HARQ 서브패킷은 {m0,m1,..., m5759}이고; 두번째 HARQ 서브패킷은 {m6912,m6913,..., m14399}이며; 세번째 HARQ 서브패킷은 {m2592,m2593,..., m11807}이고; 네번째 HARQ 서브패킷은 {m10752,m10753,..., m14399,m0,m1,..., m3647}이다.
상기한 바와 같이 레이트 매칭 방식 1에 있어서, HARQ 서브패킷을 제2차 전송한 후 마더 코드 부호어{m5760,m5761,..., m6911} 중의 총 1152개 비트가 커버되지 않았지만 중첩현상은 나타나지 않았다. 이와 동시에 HARQ 서브패킷을 제3차, 제4차 전송할 경우, 제1차 전송과 제2차 전송시 전송하지 않은 마더 코드 데이터를 최대한으로 전송하여 마더 코드 데이터를 최대한으로 커버한다.
따라서, 본 발명의 실시예에 따른 레이트 매칭 방식에 의하면 동일한 조건하에서 마더 코드 부호어 비트를 더욱 양호하게 커버할 수 있고 중첩현상을 감소하여 HARQ의 링크 기능을 강화시킬 수 있다.
하기 실시예에 있어서 SPID가 0, 1, 2, 3일 경우, 각각 첫번째, 두번째, 다섯번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택한다. 본 발명의 실시예에 따른 레이트 매칭 방법의 처리 과정은 도 7에 도시된 바와 같으므로 설명을 생략한다. 레이트 매칭 방식 2는 하기 실시예에 있어서 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 다섯번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택하는데 구별점이 있다. HARQ 서브패킷 데이터를 읽는 방법은 하기와 같다:
HARQ 서브패킷을 제1차 전송할 경우, SPID를 0으로 하고, 즉 순환 버퍼 영역중의 제0번째 비트로부터 시작하여 차례로 L1개 비트, 즉 제0, 1, 2번째 비트로부터 제L1-1번째 비트까지 읽어내는데, 그 중 L1는 첫번째 서브패킷의 길이이다.
HARQ 서브패킷을 제2차 전송할 경우, SPID를 1로 하고, 즉 순환 버퍼 영역 중의 제NFB _ Buffer-L2번째 비트로부터 시작하여 차례로 L2개 비트, 즉 제NFB _ Buffer-L2,NFB_Buffer-L2+1,NFB_Buffer-L2+2번째 비트로부터 제NFB _ Buffer-1번째 비트까지 읽어내는데, 그 중, L2는 두번째 서브패킷의 길이이다.
HARQ 서브패킷을 제3차 전송할 경우, SPID를 2로 하고, 즉 순환 버퍼 영역 중의 제1 체크 비트스트림의 첫번째 비트로부터 차례로 L3개 비트, 즉 제1 체크 비트스트림의 첫번째 비트, 제1 체크 비트스트림의 두번째 비트, 제1 체크 비트스트림의 세번째 비트로부터 제1 체크 비트스트림의 제(제1 체크 비트스트림의 첫번째 비트+L3-1)mod(NFB _ Buffer)번째 비트까지 읽어내는데, 그 중, L3는 세번째 서브패킷의 길이이다.
HARQ 서브패킷을 제4차 전송할 경우, SPID를 3으로 하고, 즉 순환 버퍼 영역중의 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2비트로부터 시작하여 차례로 L4개 비트, 즉 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+1,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+2로부터 (제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2 +L4-1)mod(NFB _ Buffer)비트까지 읽어내는데, 그 중 L4는 네번째 서브패킷의 길이이다.
도 10은 본 발명의 실시예1에 따른 레이트 매칭 방식2의 중첩 환형을 나타낸 도이다. 도 10에 도시된 바와 같이 읽어낸 HARQ 서브패킷은 각각 하기와 같다: 첫번째 HARQ 서브패킷은 {m0,m1,..., m5759}이고; 두번째 HARQ 서브패킷은 {m6912,m6913,..., m14399}이며; 세번째 HARQ 서브패킷은 {m4800,m4801,..., m14015}이고; 네번째 HARQ 서브패킷은 {m12000,m12001,..., m14399,m0,m1,..., m4895}이다.
즉, 레이트 매칭 방식2에 있어서, HARQ 서브패킷을 제2차 전송한 후 마더 코드 부호어{m5760,m5761,..., m6911}중의 총 1152개 비트가 커버되지 않았지만 중첩현상은 나타나지 않았다. 이와 동시에 HARQ 서브패킷을 제3차, 제4차 전송할 경우, 제1차 전송과 제2차 전송시 전송하지 않은 마더 코드 데이터를 최대한으로 전송하여 마더 코드 데이터를 최대한으로 커버하였다.
따라서, 본 실시예에 따른 레이트 매칭 방식 2에 의하면 동일한 조건하에서 마더 코드 부호어 비트를 더욱 양호하게 커버하고 중첩현상을 감소하여 HARQ의 링크 기능을 강화시킬 수 있다.
하기 실시예에 있어서, SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 일곱번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택한다. 본 발명의 실시예에 따른 레이트 매칭 방법의 처리 과정은 도7에 도시된 바와 동일하므로 상세한 설명을 생략한다. 레이트 매칭 방식 3은 하기 실시예에 있어서 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 일곱번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택하는데 구별점이 있다. HARQ 서브패킷 데이터를 읽는 방법은 하기와 같다:
HARQ 서브패킷을 제1차 전송할 경우, SPID를 0으로 하고, 즉 순환 버퍼 영역중의 제0번째 비트로부터 시작하여 차례로 L1개 비트, 즉 제 0, 1, 2번째 비트로부터 제L1-1번째 비트까지 읽어내는데, 그 중 L1는 첫번째 서브패킷의 길이이다.
HARQ 서브패킷을 제2차 전송할 경우, SPID를 1로 하여, 즉 순환 버퍼 영역 중의 제NFB _ Buffer-L2번째 비트로부터 시작하여 차례로 L2개 비트, 즉 제NFB _ Buffer-L2,NFB_Buffer-L2+1,NFB_Buffer-L2+2번째 비트로부터 제NFB _ Buffer-1번째 비트까지 읽어내는데, 그 중, L2는 두번째 서브패킷의 길이이다.
HARQ 서브패킷을 제3차 전송할 경우, SPID를 2로 하고, 즉 순환 버퍼 영역 중의 제(NFB _ Buffer/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_ Buffer/2)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer/2+L -1)mod(NFB _ Buffer)비트까지를 읽어내는데, 그 중, L3은 세번째 서브패킷의 길이이다.
HARQ 서브패킷을 제4차 전송할 경우, SPID를 3으로 하고, 즉 순환 버퍼 영역 중의 제(NFB _ Buffer/2-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB _ Buffer/2-L)mod(NFB _ Buffer)비트로부터 (NFB _ Buffer/2-1)mod(NFB _ Buffer)비트까지를 읽어내는데, 그 중, L4는 네번째 서브패킷의 길이이다.
도 14는 본 발명의 실시예1에 따른 레이트 매칭 방식3의 중첩 환형을 나타낸 도이다. 도 14에 도시된 바와 같이 읽어낸 HARQ 서브패킷은 각각 하기와 같다: 첫번째 HARQ 서브패킷은 {m0,m1,..., m5759}이고; 두번째 HARQ 서브패킷은 {m6912,m6913,..., m14399}이며; 세번째 HARQ 서브패킷은 {m7200,m7201,..., m12015}이고; 네번째 HARQ 서브패킷은 {m14304,m14305,..., m14399,m0,m1,..., m7199}이다.
본 실시예에 따른 레이트 매칭 방식3에 의하면 동일한 조건하에서 마더 코드 부호어 비트를 더욱 양호하게 커버하고 중첩현상을 감소하여 HARQ의 링크 기능을 강화시킬 수 있다.
하기 실시예에 있어서, SPID가 0,1,2,3일 경우 각각 첫번째, 두번째, 아홉번째, 열번째 서브패킷 시작 위치 결정 방법을 선택한다. 본 발명의 실시예에 따른 레이트 매칭 방법의 처리 과정은 도7에 도시된 바와 같으므로 상세한 설명을 생략한다. 레이트 매칭 방식 4는 하기 실시예에 있어서 SPID가 0, 1, 2, 3일 경우 첫번째, 두번째, 아홉번째, 열번째 서브패킷 시작 위치 결정 방법을 선택하는데 구별점이 있다. HARQ 서브패킷 데이터를 읽는 방법은 하기와 같다:
HARQ 서브패킷을 제1차 전송할 경우, SPID를 0으로 하고, 즉 순환 버퍼 영역중의 제0번째 비트로부터 시작하여 차례로 L1개 비트, 즉 제0,1,2번째 비트로부터 제L1-1번째 비트까지 읽어내는데, 그 중 L1는 첫번째 서브패킷의 길이이다.
HARQ 서브패킷을 제2차 전송할 경우, SPID를 1로 하고, 즉 순환 버퍼 영역중의 제NFB_ Buffer-L2번째 비트로부터 시작하여 차례로 L2개 비트, 즉 제NFB_ Buffer-L2,NFB _ Buffer-L2+1,NFB _ Buffer-L2+2비트로부터 제NFB _ Buffer-1비트까지 읽어내는데, 그 중 L2는 두번째 서브패킷의 길이이다.
HARQ 서브패킷을 제3차 전송할 경우, SPID를 2로 하고, 순환 버퍼 영역 중의 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L3)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L3개 비트, 즉 제((제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L3)mod(NFB _ Buffer)),((제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L3)mod(NFB _ Buffer)+1),((제1 체크 비트스트림의 첫번째 비트+M*func((NFB_ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L3)mod(NFB _ Buffer)+2)번째 비트로부터 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-1)번째 비트까지를 읽어내는데, 그 중, L3은 세번째 서브패킷의 길이이고, M는 현재 HARQ 서브패킷의 변조방식이고, func(x)는 x를 상향으로 정수값을, 혹은 하향으로 정수값을, 혹은 사사오입하여 정수값을 취함을 표시한다.
HARQ 서브패킷을 제4차 전송할 경우, SPID를 3으로 하고, 순환 버퍼 영역 중의 제(제1 체크 비트스트림의 첫번째 비트-L4)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L4개 비트, 즉 제((제1 체크 비트스트림의 첫번째 비트-L4)mod(NFB_Buffer)),((제1 체크 비트스트림의 첫번째 비트-L4)mod(NFB _ Buffer)+1),((제1 체크 비트스트림의 첫번째 비트-L4)mod(NFB _ Buffer)+2)번째 비트로부터 (제1 체크 비트스트림의 첫번째 비트-1)비트까지 읽어낸다.
도 17은 본 발명의 실시예1에 따른 레이트 매칭 방식 4의 중첩 환형을 나타낸 도이다. 도17에 도시된 바와 같이 읽어낸 HARQ 서브패킷은 하기와 같다: 첫번째 HARQ 서브패킷은 {m0,m1,..., m5759}이고; 두번째 HARQ 서브패킷은 {m6912,m6913,..., m14399}이며; 세번째 HARQ 서브패킷은 {m12384,m12385,..., m9599}이고; 네번째 HARQ 서브패킷은 {m11904,m11905,..., m14399,m0,m1,..., m4799}이다.
본 실시예에 따른 레이트 매칭 방식 4에 의하면 동일한 조건하에서 마더 코드 부호어 비트를 더욱 양호하게 커버하고 중첩현상을 감소하여 HARQ의 링크 기능을 향상시킬 수 있다.
실시예2
이하 여전히 1/3 코드 레이트를 예로(하지만 1/3코드 레이트에 한정되지 않음) 본 발명의 실시예에 따른 두번째 레이트 매칭 장치의 4가지 레이트 매칭 방식의 처리 과정을 상세하게 설명한다. 본 실시예의 두가지 레이트 매칭 방법은 실시예1과 동일하므로 상세한 설명을 생략한다. 이하 두번째 레이트 매칭 장치만을 상세하게 설명한다.
도 8은 본 발명의 실시예2에 따른 두번째 레이트 매칭 장치의 처리과정을 나타낸 흐름도이다. 도8에 도시된 바와 같이 1/3 코드 레이트의 경우, 두번째 레이트 매칭 장치의 첫번째 레이트 매칭 방법의 처리 과정은 하기와 같은 단계 121~단계 125를 포함한다:
단계 121, 길이가 K인 정보를 1/3 코드 레이트의 Turbo 엔코더로 송신한 후 시스템 비트스트림 S와, 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2를 생성한다.
단계 122, Turbo 엔코더에 의하여 코딩된 부호어, 즉 시스템 비트스트림 S와 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2를 메모리에 저장한다.
단계 123, 메모리 중의 부호어, 즉 시스템 비트스트림 S와 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2에 대하여 각각 어드레스 생성기를 통하여 블록내 인터리빙을 수행하여 새로운 시스템 비트스트림 S와, 제1 체크 비트스트림 P1과 제2 체크 비트스트림 P2를 생성하여 가상 순환 버퍼를 형성한다.
단계 124, 새로운 시스템 비트스트림 S를 가상 순환 버퍼의 앞부분에 놓고 제1 패리티 체크한 비트스트림 P1과 제2 패리티 체크한 비트스트림 P2에 어드레스 생성기를 통하여 블록간 인터리빙을 수행하며, 즉 가상 순환 버퍼에 있어서 시스템 비트스트림 뒤에 교차하여 저장된 후 가상 순환 버퍼 영역을 형성하는데, 그 중, 저장된 데이터가 가상 마더 코드이고 마더 코드의 길이는 NFB _ Buffer개 부호어 비트이다. 그 중, 가상 마더 코드 부호어를 가상 순환 버퍼에 놓고 마더 코드 부호어의 마지막 비트 다음의 비트는 마더 코드의 제0번째 비트이고 마더 코드의 인덱스는 0으로부터 시작된다.
단계 125, 부호어 비트 리더를 통하여 어드레스 생성기가 생성한 어드레스에 근거하여 메모리로부터 부호어 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성한다. 즉, 가상 마더 코드로부터 매번 HARQ 전송시 수요되는 길이의 부호어 비트를 차례로 읽어내어 하나의 HARQ 서브패킷을 구성한다.
그 중, 매번 HARQ 서브패킷을 읽는 위치는 하기 처리를 통하여 결정할 수 있다:
우선, 매번 HARQ 서브패킷을 전송할 경우, 우선 HARQ 서브패킷의 길이를 결정한다. 그 다음, 가상 마더 코드로부터 매번 전송해야 할 HARQ 서브패킷의 데이터 내용을 읽어낸다. 첫번째 레이트 매칭 방법에 따라 HARQ 서브패킷 데이터를 읽는 방법은 실시예1을 참조할 수 있으므로 상세한 설명을 생략한다.
예를 들어 K=4800비트의 정보 비트 데이터스트림 S의 경우, 1/3 코드 레이트와 CTC 코딩 방식을 이용한 상황하에서 본 발명의 실시예에 따른 첫번째 레이트 매칭 방법의 처리 과정은 하기와 같다:
정보 비트스트림 {a0,a1,..., a4799}를 CTC 엔코더로 송신한 후 정보 비트스트림 S {a0,a1,..., a4799}와, 체크 비트스트림 P1 {p10,p11,..., p1,4799}와, 체크 비트스트림 P2 {p20,p21,..., p24799}를 형성하고,
정보 비트스트림 S와, 체크 비트스트림 P1과 체크 비트스트림 P2는 어드레스 생성기에서 블록내 서브 인터리빙을 수행한 후 새로운 시스템 비트스트림 S {a0’,a1’,..., a4799’}와, 체크 비트스트림 P1 {p10', p11',..., p14799'}와 P2 {p20',p21',..., p24799'}를 형성하며,
새로운 시스템 비트스트림 S와 새로운 체크 비트스트림 P1과 새로운 체크 비트스트림 P2는 어드레스 생성기에서 블록간 서브 인터리빙을 수행한 후 가상 마더 코드 부호어를 형성하여 가상 순환 버퍼 영역에 저장하고, 즉 {m0,m1,..., m14399},
마지막에 가상 순환 버퍼 영역으로부터 매번 HARQ 전송시 필요되는 Lk개 (k는 1,2,3,4임)의 부호어 비트를 차례로 읽어내어 하나의 HARQ 서브패킷을 형성한다.
특히, 4차 HARQ 전송시의 코드 레이트가 각각 R1=5/6, R2=25/39, R3=25/48, R4=25/38일 경우, 상기 조건하에서 본 발명의 실시예에 따른 레이트 매칭 방식 1에 따라 처리를 수행할 경우, 도 9에 도시된 바와 같이 첫번째 HARQ 서브패킷은 {m0,m1,..., m5759}이고; 두번째 HARQ 서브패킷은 {m6912,m6913,..., m14399}이며; 세번째 HARQ 서브패킷은 {m2592,m2593,..., m11807}이고; 네번째 HARQ 서브패킷은 {m10752,m10753,..., m14399,m0,m1,..., m3647}이다.
그 외, 본 발명의 실시예에 따른 두번째 레이트 매칭 장치 역시 레이트 매칭 방식 2, 3, 4에 적용되고 HARQ 서브패킷 데이터를 읽을 경우 레이트 매칭 방식 2, 3, 4를 선택하는데 구별점이 있다. 그 처리 과정은 도 8에 도시된 바와 같으므로 상세한 설명을 생략한다.
여기서, 상기 실시예에 있어서 1/3의 마더 코드의 코드 레이트와 CTC 코딩을 예로 본 발명을 설명하였지만 당업자라면 기타 코드 레이트와 코딩 방식을 이용할 수 있음을 알수 있을 것이다.
여기서, 본 발명의 실시예에 있어서 4가지 레이트 매칭 방식을 설명하였고, 그 중 레이트 매칭 방식 1은 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 세번째, 네번째 서브패킷 시작 위치 결정 방법을 선택하고; 레이트 매칭 방식 2는 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 다섯번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택하며; 레이트 매칭 방식3은 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 일곱번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택하고; 레이트 매칭 방식4는 SPID가 0, 1, 2, 3일 경우 각각 첫번째, 두번째, 아홉번째, 열번째 서브패킷 시작 위치 결정 방법을 선택한다. 하지만 당업자라면 적응적 HARQ 재전송 메커니즘에 있어서 SPID가 0,1,2,3일 경우 각각 현재 HARQ 서브패킷의 상황에 근거하여 상기 10가지 HARQ 서브패킷 시작 위치 결정 방법으로부터 임의의 한 가지를 선택할 수 있음을 알 수 있을 것이다. 즉, SPID가 0, 1, 2, 3일 경우 각각 첫번째, 세번째, 네번째, 여섯번째 서브패킷 시작 위치 결정 방법을 선택할 수 있고, 혹은 SPID가 0,1,2,3일 경우 각각 첫번째, 두번째, 다섯번째, 여덟번째 서브패킷 시작 위치 결정 방법을 선택할 수 있다.
장치 실시예1
본 발명의 실시예에 의하면 레이트 매칭 장치를 제공한다. 도 11은 본 발명의 장치 실시예1에 따른 레이트 매칭 장치를 나타낸 블록도이다. 도 11에 도시된 바와 같이 레이트 매칭 장치는 엔코더 12와, 인터리버 14와, 순환 버퍼 16과, 레이트 매칭기 18을 포함한다. 이하 그 구조를 상세하게 설명한다.
엔코더 12는 정보 패킷에 코딩을 수행하여 길이가 NFB _ Buffer인 부호어를 생성한다. 인터리버 14는 엔코더 12에 연결되어 상기 길이가 NFB _ Buffer인 부호어 서열에 인터리빙을 수행하여 인터리빙후의 마더 코드 부호어를 얻는다. 순환 버퍼 16은 인터리버 14에 연결되어 인터리빙후의 마더 코드 부호어 서열을 저장한다. 레이트 매칭기 18은 순환 버퍼 16에 연결되어 마더 코드 부호어로부터 부호어 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성한다. 여기서 SPID의 범위가 0,1,2,3라고 한다.
그 중, 레이트 매칭기 18은 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성하는데, 레이트 매칭기 18은 길이가 NFB _ Buffer인 마더 코드 부호어의 예정된 시작 위치로부터 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제1 레이트 매칭기 182와, 길이가 NFB _ Buffer인 마더 코드 부호어로부터 마지막 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제2 레이트 매칭기 184와, 길이가 NFB _ Buffer인 마더 코드 부호어의 중간 위치를 중심 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택(중심 위치 양측에서 될수록 근사하게 같은 수량의 비트를 선택)하여 HARQ 서브패킷을 구성하는 제3 레이트 매칭기 186과, 길이가 NFB _ Buffer인 마더 코드 부호어의 마지막 비트 위치를 중심 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택(중심 위치 양측에서 될수록 근사하게 같은 수량의 비트를 선택)하여 HARQ 서브패킷을 구성하는 제4 레이트 매칭기 188과, 상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제5 레이트 매칭기 190과, 상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치에 L/2 비트를 합한 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제6 레이트 매칭기 192와, 상기 마더 코드 부호어의 중간 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제7 레이트 매칭기 194와, 상기 마더 코드 부호어의 중간 위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제8 레이트 매칭기 196과, 상기 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트 사이의 중간 위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제9 레이트 매칭기 198과, 상기 마더 코드 부호어 정보 비트스트림의 마지막 비트위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제10 레이트 매칭기 200을 포함한다.
도 12는 본 발명의 장치 실시예1에 따른 레이트 매칭 장치의 구체적 구조를 나타낸 블록도이다. 도 12에 도시된 바와 같이 상기 인터리버 14는 블록내 인터리버 22와, 블록간 인터리버 24를 포함한다. 이하 상세하게 설명한다.
블록내 인터리버 22는 코딩후의 정보 패킷에 블록내 인터리빙을 수행하여 블록내 인터리빙후의 체크 비트 부분을 얻거나 혹은 진일보로 블록내 인터리빙후의 시스템 비트 부분을 얻는다. 블록간 인터리버 24는 블록내 인터리버 22에 연결되어 블록내 인터리빙후의 체크 비트 부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트 부분을 얻는다.
상기 순환 버퍼 16은 블록내 인터리빙후의 시스템 비트 부분 혹은 인터리빙을 수행하지 않은 시스템 비트 부분을 마더 코드 부호어의 시스템 비트 부분으로 하여 순환 버퍼 16의 시작 위치에 저장한다. 순환 버퍼 16은 블록간 인터리빙후의 체크 비트 부분을 순환 버퍼 16중의 시스템 비트 부분 뒤의 위치에 저장한다.
SPID가 0,1,2,3일 경우, 즉 HARQ 서브패킷을 제1차 재전송, HARQ 서브패킷을 제2차 재전송, HARQ 서브패킷을 제3차 재전송, HARQ 서브패킷을 제4차 재전송시 현재 HARQ 서브패킷의 상황에 근거하여 제1 레이트 매칭기 182, 제2 레이트 매칭기 184, 제3 레이트 매칭기 186, 제4 레이트 매칭기 188, 제5 레이트 매칭기 190, 제6 레이트 매칭기 192, 제7 레이트 매칭기 194, 제8 레이트 매칭기 196, 제9 레이트 매칭기 198, 제10 레이트 매칭기 200중의 임의의 하나를 선택할 수 있다.
제3 레이트 매칭기 186의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_ Buffer/2- L/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2-L/2)mod(NFB_Buffer), ((NFB _ Buffer/2-L/2)mod(NFB _ Buffer))+1, ((NFB_Buffer/2-L/2)mod(NFB_Buffer))+2,…., (NFB _ Buffer/2+L/2-1)mod(NFB _ Buffer)비트를 읽어낸다.
제4 레이트 매칭기 188의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB _ Buffer-L/2)mod(NFB_ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer-L/2)mod(NFB_Buffer), ((NFB _ Buffer-L/2)mod(NFB _ Buffer))+1, ((NFB_Buffer-L/2)mod(NFB_Buffer))+2,…,(NFB _ Buffer+L/2 -1)mod(NFB _ Buffer)비트를 읽어낸다.
제5 레이트 매칭기 190의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제1 체크 비트스트림의 첫번째 비트로부터 시작하여 차례로 L개 비트, 즉, 제1 체크 비트스트림의 첫번째 비트로부터 (제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer)비트까지, 즉 제1 체크 비트스트림의 첫번째 비트, 제1 체크 비트스트림의 두번째 비트, 제1 체크 비트스트림의 세번째 비트,.….,(제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer)비트를 읽어낸다.
제6 레이트 매칭기 192의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제1 체크 비트스트림의 첫번째 비트+ NFB _ Buffer/2으로부터 시작하여 차례로 L개 비트, 즉 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2로부터 (제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2 +L-1)mod(NFB _ Buffer)비트까지, 즉 제1 체크 비트스트림의 첫번째 비트+ NFB _ Buffer /2,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+1,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+2,…...,( 제1 체크 비트스트림의 첫번째 비트+NFB_Buffer/2+L-1)mod(NFB_Buffer)비트를 읽는다.
제7 레이트 매칭기 194의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_ Buffer/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트 즉(NFB_Buffer/2)mod(NFB _ Buffer)로부터 (NFB _ Buffer/2+L -1)mod(NFB _ Buffer)비트를 읽는다.
제8 레이트 매칭기 196의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_ Buffer/2-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2-L)mod(NFB _ Buffer)로부터 (NFB _ Buffer/2-1)mod(NFB _ Buffer)비트를 읽는다.
제9 레이트 매칭기 198의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Bfer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB _ Buffer)로부터 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-1)비트를 읽는다. 그 중, M는 현재 HARQ 서브패킷의 변조방식을 말한다. func(x)는 x에 상향으로 정수값을 취함, 혹은 하향으로 정수값을 취함, 혹은 사사오입하여 정수값을 취함을 표시한다.
제10 레이트 매칭기 200의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(제1 체크 비트스트림의 첫번째 비트-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트-L)mod(NFB _ Buffer)로부터 (제1 체크 비트스트림의 첫번째 비트-1)비트까지를 읽는다.
마더 코드 부호어로부터 비트를 선택하여 HARQ 서브패킷을 구성하는 과정에 있어서, 마더 코드 부호어의 시작 비트를 마더 코드 부호어의 마지막 비트 다음의 비트로 하므로 본 방법에 있어서 모드(mod)작업을 수행하여야 한다.
본 실시예에 따른 장치는 본 발명에 기재한 레이트 매칭 방식 1, 2, 3, 4에 적용되고, 다만 레이트 매칭 방식 1에 있어서 SPID가 0, 1, 2, 3일 경우 각각 제1 레이트 매칭기, 제2 레이트 매칭기, 제3 레이트 매칭기, 제4 레이트 매칭기를 선택하고, 레이트 매칭 방식 2에 있어서 SPID가 0, 1, 2, 3일 경우 각각 제1 레이트 매칭기, 제2 레이트 매칭기, 제5 레이트 매칭기, 제6 레이트 매칭기를 선택하며, 레이트 매칭 방식 3에 있어서 SPID가 0, 1, 2, 3일 경우 각각 제1 레이트 매칭기, 제2 레이트 매칭기, 제7 레이트 매칭기, 제8 레이트 매칭기를 선택하며, 레이트 매칭 방식 4에 있어서 SPID가 0, 1, 2, 3일 경우 각각 제1 레이트 매칭기, 제2 레이트 매칭기, 제9 레이트 매칭기, 제10 레이트 매칭기를 선택하는데 구별점이 있다. 상세한 설명을 생략한다.
장치 실시예2
본 발명의 실시예에 의하면 레이트 매칭 장치 2를 제공한다. 도 13은 본 발명의 실시예2에 따른 레이트 매칭 장치의 구조를 나타낸 블록도이다. 도 13에 도시된 바와 같이 엔코더 32와, 메모리 34와, 어드레스 생성기 36과, 부호어 비트 리더 38을 포함한다. 이하 상세하게 설명한다.
엔코더 32는 정보 패킷에 코딩을 수행하여 길이가 NFB_Buffer인 부호어를 생성한다. 메모리 34는 엔코더 32에 연결되어 코딩후의 부호어를 저장한다. 어드레스 생성기 36은 메모리에 연결되어 현재 HARQ 서브패킷의 각 부호어 비트의 메모리 중의 대응되는 어드레스를 생성하고 메모리에 저장된 부호어에 인터리빙을 수행하여 길이가 NFB_Buffer인 가상 순환 버퍼를 생성하여 메모리에 저장하며 가상 순환 버퍼의 데이터를 마더 코드 부호어로 하고 마더 코드 부호어로부터 현재 HARQ 서브패킷을 생성하기 위한 비트 구간에 대응되는 어드레스를 연속적으로 선택하고, SPID의 범위가 0,1,2,3이라고 한다. 상기 어드레스 생성기 36은 길이가 NFB_Buffer인 마더 코드 부호어의 예정된 시작 위치로부터 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제1 어드레스 생성기 362와, 길이가 NFB_Buffer인 마더 코드 부호어로부터 마지막 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제2 어드레스 생성기 364와, 상기 마더 코드 부호어의 중간위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 상기 중심위치의 양측에서 근사하게 같은 수량의 비트를 선택하는 제3 어드레스 생성기 366과, 상기 마더 코드 부호어의 마지막 비트위치를 중신위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 상기 중심위치의 양측에서 근사하게 같은 수량의 비트를 선택하는 제4 어드레스 생성기 368과, 상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제5 어드레스 생성기 370과, 상기 마더 코드 부호어으로부터 제1 체크 비트스트림의 첫번째 비트 위치에 L/2 비트를 합한 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제6 어드레스 생성기 372와, 상기 마더 코드 부호어의 중간 위치를 시작 위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제7 어드레스 생성기 374와, 상기 마더 코드 부호어의 중간 위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제8 어드레스 생성기 376과, 상기 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트 사이의 중간 위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제9 어드레스 생성기 378과, 상기 마더 코드 부호어 정보 비트스트림의 마지막 비트위치를 종지 위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이이다)개 비트 어드레스를 선택하여 HARQ 서브패킷을 구성하는 제10 어드레스 생성기 380을 포함한다. 부호어 비트 리더 38은 어드레스 생성기 36과 메모리 34에 연결되어 어드레스 생성기 36이 선택한 어드레스에 근거하여 메모리 34로부터 부호어 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성한다.
SPID가 0,1,2,3일 경우, 즉 HARQ 서브패킷을 제1차 재전송, HARQ 서브패킷을 제2차 재전송, HARQ 서브패킷을 제3차 재전송, HARQ 서브패킷을 제4차 재전송시, 현재 HARQ 서브패킷의 상황에 근거하여 상기 제1 어드레스 생성기 362, 제2 어드레스 생성기 364, 제3 어드레스 생성기 366, 제4 어드레스 생성기 368, 제5 어드레스 생성기 370, 제6 어드레스 생성기 372, 제7 어드레스 생성기 374, 제8 어드레스 생성기 376, 제9 어드레스 생성기 378, 제10 어드레스 생성기 380 중의 임의의 하나를 선택할 수 있다.
제3 어드레스 생성기 366의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_Buffer/2- L/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2-L/2)mod(NFB_Buffer), ((NFB_Buffer/2-L/2)mod(NFB_Buffer))+1, ((NFB_Buffer/2-L/2)mod(NFB_Buffer))+2,‥‥, (NFB_Buffer/2+L/2-1)mod(NFB_Buffer)비트를 읽어낸다.
제4 어드레스 생성기 368의 경우, 마더 코드 부호어(순환 버퍼 영역) 중의 제(NFB_Buffer-L/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer-L/2)mod(NFB_Buffer), ((NFB_Buffer-L/2)mod(NFB_Buffer))+1, ((NFB_Buffer-L/2)mod(NFB_Buffer))+2,…,(NFB_Buffer+L/2 -1)mod(NFB_Buffer)비트를 읽어낸다.
제5 어드레스 생성기 370의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제1 체크 비트스트림의 첫번째 비트로부터 시작하여 차례로 L개 비트, 즉 제1 체크 비트스트림의 첫번째 비트로부터 (제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer)비트까지, 즉 제1 체크 비트스트림의 첫번째 비트, 제1 체크 비트스트림의 두번째 비트, 제1 체크 비트스트림의 세번째 비트,.….,(제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB _ Buffer)비트를 읽는다.
제6 어드레스 생성기 372의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제1 체크 비트스트림의 첫번째 비트+ NFB _ Buffer/2로부터 시작하여 차례로 L개 비트, 즉 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2로부터 (제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2 +L-1)mod(NFB _ Buffer)비트까지, 즉 제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+1,(제1 체크 비트스트림의 첫번째 비트+NFB _ Buffer/2)+2,…...,(제1 체크 비트스트림의 첫번째 비트+NFB_Buffer/2+L-1)mod(NFB_Buffer)비트를 읽는다.
제7 어드레스 생성기 374의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제(NFB _ Buffer/2)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_ Buffer/2)mod(NFB _ Buffer)로부터 (NFB _ Buffer/2+L -1)mod(NFB _ Buffer)비트까지를 읽는다.
제8 어드레스 생성기 376의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제(NFB _ Buffer/2-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트 즉 (NFB _ Buffer/2-L)mod(NFB _ Buffer)로부터 (NFB _ Buffer/2-1)mod(NFB _ Buffer)비트까지를 읽는다.
제9 어드레스 생성기 378의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB _ Buffer)로부터 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB _ Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-1)비트까지 읽는다. 그 중, M는 현재 HARQ 서브패킷의 변조방식이다. func(x)는 x가 상향으로 정수값을 취함, 혹은 하향으로 정수값을 취함, 혹은 사사오입하여 정수값을 취함을 표시한다.
제10 어드레스 생성기 380의 경우, 마더 코드 부호어(가상 순환 버퍼 영역) 중의 제(NFB _ Buffer/2-L)mod(NFB _ Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB _ Buffer/2-L)mod(NFB _ Buffer)로부터 (NFB _ Buffer/2-1)mod(NFB _ Buffer)비트까지를 읽는다.
마더 코드 부호어로부터 비트를 선택하여 HARQ 서브패킷을 구성하는 과정에 있어서 마더 코드 부호어의 시작 비트를 마더 코드 부호어의 마지막 비트 다음의 비트로하기 때문에 본 실시예에 있어어 모드(mod)작업을 수행하여야 한다.
본 실시예에 따른 장치 역시 본 발명 실시예에 기재된 레이트 매칭 방식1,2,3,4에 적용되는데 레이트 매칭 방식 1에 있어서 SPID가 0,1,2,3일 경우 각각 제1 어드레스 생성기, 제2 어드레스 생성기, 제3 어드레스 생성기, 제4 어드레스 생성기를 선택하고, 레이트 매칭 방식 2에 있어서 SPID가 0,1,2,3일 경우 각각 제1 어드레스 생성기, 제2 어드레스 생성기, 제5 어드레스 생성기, 제6 어드레스 생성기를 선택하며, 레이트 매칭 방식 3에 있어서 SPID가 0,1,2,3일 경우 각각 제1 어드레스 생성기, 제2 어드레스 생성기, 제7 어드레스 생성기, 제8 어드레스 생성기를 선택하고, 레이트 매칭 방식 4에 있어서 SPID가 0,1,2,3일 경우 각각 제1 어드레스 생성기, 제2 어드레스 생성기, 제9 어드레스 생성기, 제10 어드레스 생성기를 선택하는데 구별점이 있다. 상세한 설명은 생략한다.
상기한 바와 같이 본 발명의 상기 실시예에 의하면 마더 코드 부호어 비트를 선택하는 방법을 개변시킴으로서 중첩 현상을 감소하는 방법을 제공하여 레이트 매칭 처리에 있어서 중첩 현상이 나타나는 확률이 높은 문제를 해결하였고 될수록 모든 마더 코드 영역을 커버하는 효과를 실현하여 HARQ 복수회 재전송 링크의 기능을 향상시킬 수 있다.
그외, 본 발명의 실현은 시스템 구조와 기존의 처리 과정를 개변시키지 않았으므로 실현하기 쉽고 본 분야에서 보급시키기 편이하여 산업성이 강하다.
당업자라면 상기한 본 발명의 각 블록 혹은 각 단계를 범용 계산장치를 통하여 실현할 수 있고 단일 계산장치에 집중시키거나 혹은 다수의 계산장치로 구성된 네트워크에 분포시킬수 있고, 또한 계산 장치가 실행할 수 있는 프로그램 코드로 실현할 수도 있으므로, 기억 장치에 기억하여 계산 장치에 실행시키거나 혹은 각각 집적 회로 블록으로 만들거나 혹은 그 중의 다수의 블록 혹은 단계를 하나의 집적 회로 블록으로 만들어 실현할 수도 있음을 알 수 있다. 따라서 본 발명은 특정된 하드웨어와 소프트웨어의 결합에 한정되지 않는다.
상기한 내용은 본 발명의 바람직한 실시예로, 본 발명을 한정하는 것이 아니다. 당업자라면 본 발명에 여러가지 변화를 가져올 수 있다. 본 발명의 정신과 원칙을 벗어나지 않는 범위 내에서 수행하는 모든 수정, 동등교체, 개량 등은 본 발명의 보호 범위에 속한다.

Claims (49)

  1. 정보 비트 서열에 코딩과 인터리빙을 수행하여 길이가 NFB_Buffer인 마더 코드 부호어를 얻는 단계와;
    상기 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 하이브리드 자동 재전송 요청 HARQ 서브패킷을 구성하는 단계를 포함하고,
    HARQ 서브패킷 재전송시의 HARQ 패킷 식별자 SPID가 0, 1, 2 혹은 3의 범위에 있는 상황 하에서 상기 HARQ 서브패킷을 생성할 경우, HARQ 서브패킷 시작위치를 결정하는 방법이
    첫번째 방법: 상기 마더 코드 부호어의 시작위치로부터 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    두번째 방법: 상기 마더 코드 부호어로부터 마지막 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    세번째 방법: 상기 마더 코드 부호어의 중간 위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하고 그중, 상기 중심위치의 양측에서 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 방법,
    네번째 방법: 상기 마더 코드 부호어의 마지막 비트위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하고 그중, 상기 중심위치 양측으로부터 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 방법,
    다섯번째 방법: 상기 마더 코드 부호어로부터 제1체크 비트스트림의 첫번째 비트의 위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    여섯번째 방법: 상기 마더 코드 부호어로부터 제1체크 비트스트림의 첫번째 비트위치에 L/2 비트를 합한 위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    일곱번째 방법: 상기 마더 코드 부호어의 중간위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    여덟번째 방법: 상기 마더 코드 부호어의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    아홉번째 방법: 상기 마더 코드 부호어의 마지막 비트와 제1체크 비트스트림의 첫번째 비트사이의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법,
    열번째 방법: 상기 마더 코드 부호어 정보 비트스트림의 마지막 비트의 위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 방법 중 하나 혹은 다수개를 포함하는 것을 특징으로 하는 레이트 매칭 방법.
  2. 제1항에 있어서,
    상기 세번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(NFB_Buffer/2- L/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2-L/2)mod(NFB_Buffer)로부터 (NFB_Buffer/2+L/2 -1)mod(NFB_Buffer)비트까지를 읽는 것을 특징으로 하는 레이트 매칭 방법.
  3. 제1항에 있어서,
    상기 네번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(NFB_Buffer-L/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉(NFB_Buffer-L/2)mod(NFB_Buffer)로부터 (NFB_Buffer+L/2 -1)mod(NFB_Buffer)비트를 선택하는 것을 특징으로 하는 레이트 매칭 방법.
  4. 제1항에 있어서,
    상기 다섯번째 방법에 있어서,
    상기 마더 코드 부호어중의 제1 체크 비트스트림의 첫번째 비트로부터 시작하여 차례로 L개 비트, 즉 제1 체크 비트스트림의 첫번째 비트로부터 (제1 체크 비트스트림의 첫번째 비트+L-1)mod(NFB_Buffer)비트까지 읽는 것을 특징으로 하는 레이트 매칭 방법.
  5. 제1항에 있어서,
    상기 여섯번째 방법에 있어서,
    상기 마더 코드 부호어중의 제1 체크 비트스트림의 첫번째 비트+NFB_Buffer/2로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트+ NFB_Buffer/2)로부터 (제1 체크 비트스트림의 첫번째 비트+NFB_Buffer/2+ L-1)mod(NFB_Buffer)비트까지를 읽는 것을 특징으로 하는 레이트 매칭 방법.
  6. 제1항에 있어서,
    상기 일곱번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(NFB_Buffer/2)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2)mod(NFB_Buffer)로부터 (NFB_Buffer/2+L -1)mod(NFB_Buffer)비트까지를 읽는 것을 특징으로 하는 레이트 매칭 방법.
  7. 제1항에 있어서,
    상기 여덟번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(NFB_Buffer/2-L)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (NFB_Buffer/2-L)mod(NFB_Buffer)로부터 (NFB_Buffer/2-1)mod(NFB_Buffer)비트까지를 읽는 것을 특징으로 하는 레이트 매칭 방법.
  8. 제1항에 있어서,
    상기 아홉번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(제1 체크 비트스트림의 첫번째 비트+M*func((NFB_Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB_Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-L)mod(NFB_Buffer)로부터 (제1 체크 비트스트림의 첫번째 비트+M*func((NFB_Buffer -제1 체크 비트스트림의 첫번째 비트)/ (2*M))-1)비트까지를 읽고 그중, M는 현재 HARQ 서브패킷의 변조 방식을 표시하고 func(x)는 x에 상향으로 정수값을 취하거나 혹은 하향으로 정수값을 취하거나 혹은 사사오입하여 정수값을 취하는 것을 표시하는 것을 특징으로 하는 레이트 매칭 방법.
  9. 제1항에 있어서,
    상기 열번째 방법에 있어서,
    상기 마더 코드 부호어중의 제(제1 체크 비트스트림의 첫번째 비트-L)mod(NFB_Buffer)번째 비트로부터 시작하여 차례로 L개 비트, 즉 (제1 체크 비트스트림의 첫번째 비트-L)mod(NFB_Buffer)로부터 (제1 체크 비트스트림의 첫번째 비트-1)비트까지를 읽는 것을 특징으로 하는 레이트 매칭 방법.
  10. 제1항에 있어서,
    상기 정보 비트 서열에 코딩과 인터리빙을 수행하여 시스템 비트부분과 체크 비트부분을 포함하는 상기 마더 코드 부호어를 얻는 과정이 상기 정보 비트 서열 패킷에 코딩을 수행하여 시스템 비트부분과 인터리빙전의 체크 비트부분을 얻고 얻은 상기 시스템 비트부분을 상기 마더 코드 부호어중의 시스템 비트부분으로 하고,
    상기 인터리빙전의 체크 비트부분에 블록내 인터리빙을 수행하여 블록내 인터리빙후의 체크 비트부분을 얻으며,
    상기 블록내 인터리빙후의 체크 비트부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트부분을 얻고 상기 블록간 인터리빙후의 체크 비트부분을 상기 마더 코드 부호어중의 체크 비트부분으로 하는 과정 혹은 상기 정보 비트 서열 패킷에 코딩을 수행하여 인터리빙전의 시스템 비트부분과 인터리빙전의 체크 비트부분을 얻고,
    상기 인터리빙전의 시스템 비트부분과 상기 인터리빙전의 체크 비트부분에 블록내 인터리빙을 수행하여 블록내 인터리빙후의 시스템 비트부분과 블록내 인터리빙후의 체크 비트부분을 얻으며 상기 블록내 인터리빙후의 시스템 비트부분을 상기 마더 코드 부호어중의 시스템 비트부분으로 하며,
    상기 블록내 인터리빙후의 체크 비트부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트부분을 얻고 상기 블록간 인터리빙후의 체크 비트부분을 마더 코드 부호어중의 체크 비트부분으로 하는 과정을 포함하는 것을 특징으로 하는 레이트 매칭 방법.
  11. 제10항에 있어서,
    상기 정보 비트 서열 패킷에 코딩을 수행할 경우, 코딩을 수행하는 엔코더의 코드 레이트가 1/r인 상황하에서 얻은 상기 인터리빙전의 체크 비트부분의 수량이 r-1인것을 특징을 하는 레이트 매칭 방법.
  12. 제10항에 있어서,
    상기 정보 비트 서열에 코딩을 수행하는 방식은 Turbo코드, Tail-biting Turbo 코드, 저밀도 패리티체크 코드 중의 하나를 포함하는 것을 특징으로 하는 레이트 매칭 방법.
  13. 제1항에 있어서,
    상기 마더 코드 부호어로부터 비트를 선택하여 상기 HARQ 서브패킷을 구성할 경우, 상기 마더 코드 부호어의 시작 비트를 상기 마더 코드 부호어의 마지막 비트 다음의 비트로 하는 것을 특징으로 하는 레이트 매칭 방법.
  14. 정보 비트 서열 패킷에 코딩을 수행하여 길이가 NFB_Buffer인 부호어를 생성하는 엔코더와,
    상기 엔코더에 의하여 생성된 상기 부호어에 인터리빙을 수행하여 인터리빙후의 마더 코드 부호어를 얻는 인터리버와,
    상기 인터리버를 통하여 얻은 상기 인터리빙후의 마더 코드 부호어를 저장하는 순환 버퍼와,
    상기 마더 코드 부호어로부터 비트를 선택하여 현재 전송하는 HARQ 서브패킷을 생성하는 레이트 매칭기를 포함하고,
    상기 레이트 매칭기가
    HARQ 서브패킷 재전송시의 HARQ 패킷 식별자 SPID가 0, 1, 2 혹은 3의 범위에 있을 경우, 상기 마더 코드 부호어의 시작위치로부터 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제1 레이트 매칭기,
    상기 마더 코드 부호어로부터 마지막 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제2 레이트 매칭기,
    상기 마더 코드 부호어의 중간위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 중심위치 양측에서 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 제3 레이트 매칭기,
    상기 마더 코드 부호어의 마지막 비트위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 중심위치 양측에서 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 제4 레이트 매칭기,
    상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개를 선택하여 HARQ 서브패킷을 구성하는 제5 레이트 매칭기,
    상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치에 L/2 비트를 합한 위치를 시작위치로 하여 앞부분의 L (L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제6 레이트 매칭기,
    상기 마더 코드 부호어의 중간위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제7 레이트 매칭기,
    상기 마더 코드 부호어의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제8 레이트 매칭기,
    상기 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트 사이의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제9 레이트 매칭기,
    상기 마더 코드 부호어 정보 비트스트림의 마지막 비트위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제10레이트 매칭기 중 하나 혹은 다수개를 포함하는 것을 특징으로 하는 레이트 매칭 장치.
  15. 제14항에 있어서,
    상기 인터리버가
    상기 엔코더를 통하여 생성한 상기 부호어 패킷에 블록내 인터리빙을 수행하여 블록내 인터리빙후의 체크 비트부분을 얻거나 혹은 블록내 인터리빙후의 시스템 비트부분을 얻는 블록내 인터리버와,
    상기 블록내 인터리버를 통하여 얻은 블록내 인터리빙후의 체크 비트부분에 블록간 인터리빙을 수행하여 블록간 인터리빙후의 체크 비트부분을 얻는 블록간 인터리버를 더 포함하는 것을 특징으로 하는 레이트 매칭 장치.
  16. 제15항에 있어서,
    상기 순환 버퍼는 상기 블록내 인티리빙후의 시스템 비트부분 혹은 인터리빙을 수행하지 않은 시스템 비트부분을 상기 마더 코드 부호어의 시스템 비트부분으로 하여 상기 순환 버퍼의 시작위치에 저장하는 것을 특징으로 하는 레이트 매칭 장치.
  17. 제15항에 있어서,
    상기 순환 버퍼는 또한 상기 블록간 인터리빙후의 체크 비트부분을 상기 순환 버퍼중의 시스템 비트부분뒤의 위치에 저장하는 것을 특징으로 하는 레이트 매칭 장치.
  18. 정보 비트 서열 패킷에 코딩을 수행하여 길이가 NFB_Buffer인 부호어를 생성하는 엔코더와,
    상기 엔코더를 통하여 코딩된후의 상기 부호어와 어드레스 생성기를 통하여 생성된 가상 순환 버퍼를 저장하는 메모리와,
    현재 전송하는 HARQ 서브패킷의 각 부호어 비트의 상기 메모리에 있어서의 대응되는 어드레스를 생성하고 상기 메모리에 저장된 상기 부호어에 인터리빙을 수행하여 길이가 NFB_Buffer인 상기 가상 순환 버퍼를 생성하고 상기 가상 순환 버퍼의 데이터를 마더 코드 부호어로 하고 상기 마더 코드 부호어로부터 상기 HARQ 서브패킷을 생성하기 위한 부호어 비트 구간에 대응되는 어드레스를 연속적으로 선택하는 어드레스 생성기와,
    상기 어드레스 생성기가 선택한 상기 어드레스에 근거하여 상기 메모리로부터 부호어를 선택하여 현재 전송하는 상기 HARQ 서브패킷을 생성하는 부호어 비트 리더를 포함하고,
    상기 어드레스 생성기가
    HARQ 서브패킷 재전송시의 HARQ 패킷 식별자 SPID가 0,1,2 혹은 3의 범위에 있을 경우, 상기 마더 코드 부호어의 시작위치로부터 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제1 어드레스 생성기,
    상기 마더 코드 부호어로부터 마지막 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제2 어드레스 생성기,
    상기 마더 코드 부호어의 중간위치를 중심위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 상기 중심위치의 양측에서 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 제3 어드레스 생성기,
    상기 마더 코드 부호어의 마지막 비트위치를 중신위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는데 상기 중심위치의 양측에서 같은 수량의 비트 또는 한 개의 차이가 있는 비트를 선택하는 제4 어드레스 생성기,
    상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제5 어드레스 생성기,
    상기 마더 코드 부호어로부터 제1 체크 비트스트림의 첫번째 비트 위치에 L/2 비트를 합한 위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제6 어드레스 생성기,
    상기 마더 코드 부호어의 중간위치를 시작위치로 하여 앞부분의 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제7 어드레스 생성기,
    상기 마더 코드 부호어의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제8 어드레스 생성기,
    상기 마더 코드 부호어의 마지막 비트와 제1 체크 비트스트림의 첫번째 비트 사이의 중간위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제9 어드레스 생성기,
    상기 마더 코드 부호어 정보 비트스트림의 마지막 비트위치를 종지위치로 하여 L(L는 HARQ 서브패킷의 예정된 길이임)개 비트를 선택하여 HARQ 서브패킷을 구성하는 제10 어드레스 생성기 중 하나 혹은 다수개를 포함하는 것을 특징으로 하는 레이트 매칭 장치.
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
  40. 삭제
  41. 삭제
  42. 삭제
  43. 삭제
  44. 삭제
  45. 삭제
  46. 삭제
  47. 삭제
  48. 삭제
  49. 삭제
KR1020117024293A 2009-04-14 2009-11-16 레이트 매칭 방법 및 그 장치 KR101689906B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN200910134725.9A CN101867443B (zh) 2009-04-14 2009-04-14 速率匹配方法和装置
CN200910134725.9 2009-04-14
PCT/CN2009/074969 WO2010118606A1 (zh) 2009-04-14 2009-11-16 速率匹配方法和装置

Publications (2)

Publication Number Publication Date
KR20120016197A KR20120016197A (ko) 2012-02-23
KR101689906B1 true KR101689906B1 (ko) 2016-12-26

Family

ID=42959020

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117024293A KR101689906B1 (ko) 2009-04-14 2009-11-16 레이트 매칭 방법 및 그 장치

Country Status (5)

Country Link
US (1) US8868988B2 (ko)
EP (2) EP3553981A1 (ko)
KR (1) KR101689906B1 (ko)
CN (1) CN101867443B (ko)
WO (1) WO2010118606A1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100235721A1 (en) * 2009-03-13 2010-09-16 Lsi Corporation Rate Matching and De-Rate Matching for an LTE Transport Channel
JP5668072B2 (ja) * 2010-09-15 2015-02-12 パナソニック インテレクチュアル プロパティ コーポレーション オブアメリカPanasonic Intellectual Property Corporation of America 無線通信装置およびハイブリッド自動再送要求送信方法
RU2012109385A (ru) * 2012-03-12 2013-09-20 ЭлЭсАй Корпорейшн Оптимизация процессоров данных с использованием нерегулярных комбинаций
CN103312442B (zh) * 2012-03-15 2017-11-17 中兴通讯股份有限公司 基于有限长度循环缓存速率匹配的数据发送方法及装置
WO2015100561A1 (zh) * 2013-12-30 2015-07-09 华为技术有限公司 极化码的速率匹配方法及装置
US9647692B2 (en) * 2014-01-24 2017-05-09 Avago Technologies General Ip (Singapore) Pte. Ltd. Upstream forward error correction codeword filling
US9843414B2 (en) * 2014-07-01 2017-12-12 Utah State University Low complexity error correction
JP6476311B2 (ja) * 2015-04-17 2019-02-27 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 時分割複信(tdd)におけるマシンタイプ通信のチャネルのレートマッチング
CN106533611A (zh) * 2015-09-14 2017-03-22 中兴通讯股份有限公司 一种卷积码的数据发送方法及装置
EP3566351B1 (en) * 2017-02-06 2024-04-03 Mediatek Inc. Method and apparatus for communication
CN108400838B (zh) 2017-02-06 2021-05-18 华为技术有限公司 数据处理方法及设备
US10348329B2 (en) * 2017-02-13 2019-07-09 Qualcomm Incorporated Low density parity check (LDPC) circular buffer rate matching
CN109245860B (zh) * 2017-04-28 2020-03-20 华为技术有限公司 数据处理方法和数据处理装置
CN109150375A (zh) * 2017-06-16 2019-01-04 华为技术有限公司 一种编码方法、无线设备和芯片
CN110266448B (zh) * 2017-06-19 2020-11-10 华为技术有限公司 信息处理的方法、通信装置和存储介质
CN109391380B (zh) * 2017-08-11 2021-09-14 大唐移动通信设备有限公司 一种harq重传方法、装置及发送设备
CN109428675B (zh) * 2017-08-30 2022-05-24 华为技术有限公司 数据传输方法及装置
EP3682546A4 (en) * 2017-09-11 2020-09-23 ZTE Corporation METHOD AND DEVICE FOR PROCESSING LDPC-ENCODED DATA
CN117081607B (zh) * 2023-08-30 2024-03-19 白盒子(上海)微电子科技有限公司 一种nr ldpc部分校验矩阵编译码指示信息获取方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008154646A2 (en) * 2007-06-12 2008-12-18 Qualcomm Incorporated Rate matching with multiple code block sizes

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7823040B2 (en) * 2006-10-11 2010-10-26 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for optimal redundancy version (RV) selection for UMTS HSDPA transmissions
KR101356517B1 (ko) * 2007-06-27 2014-02-11 엘지전자 주식회사 적응적 비트 인덱스를 고려한 서브 패킷 생성 방법
WO2008153353A1 (en) 2007-06-13 2008-12-18 Lg Electronics Inc. Method for sub -packet generation with adaptive bit index
CN101330351B (zh) * 2007-06-20 2011-05-25 中兴通讯股份有限公司 基于循环缓存速率匹配的比特优先映射方法
JP4746598B2 (ja) * 2007-09-28 2011-08-10 株式会社東芝 半導体記憶装置
US7986741B2 (en) * 2007-09-28 2011-07-26 Samsung Electronics Co., Ltd. Method and apparatus of improved circular buffer rate matching for turbo-coded MIMO-OFDM wireless systems

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008154646A2 (en) * 2007-06-12 2008-12-18 Qualcomm Incorporated Rate matching with multiple code block sizes

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Kenichi KURI 외 2인, "Rate-matching Structure for IEEE 802.16m LDPC Codes", IEEE 802.16 Broadband Wireless Access Working Group, IEEE 802.16m-09/0164, 2009.01.05.*

Also Published As

Publication number Publication date
EP3553981A1 (en) 2019-10-16
US20120110406A1 (en) 2012-05-03
WO2010118606A1 (zh) 2010-10-21
CN101867443A (zh) 2010-10-20
EP2421189A1 (en) 2012-02-22
KR20120016197A (ko) 2012-02-23
CN101867443B (zh) 2015-05-20
EP2421189A4 (en) 2013-09-11
US8868988B2 (en) 2014-10-21

Similar Documents

Publication Publication Date Title
KR101689906B1 (ko) 레이트 매칭 방법 및 그 장치
CN101741527B (zh) 速率匹配方法和装置
RU2236091C2 (ru) Способ передачи/приема данных в системе передачи данных с гибридным запросом автоматического повторения
CA2222253C (en) Automatic retransmission query (arq) with inner code for generating multiple provisional decodings of a data packet
CN103312442B (zh) 基于有限长度循环缓存速率匹配的数据发送方法及装置
CN101217352B (zh) 一阶段速率匹配的缓冲设置方法
CN101119182B (zh) 一种高阶调制中的比特优先选择方法
JP4930512B2 (ja) 無線通信システム、送信装置および受信装置
EP2111703B1 (en) Method for sub -packet generation with adaptive bit index
JP2003534710A (ja) 複合再伝送方式を使用するデータ通信システムにおけるデータ送信装置及び方法
US7210089B2 (en) Communication system employing turbo codes and a hybrid automatic repeat request scheme
CN101227259A (zh) 一种有限长度循环缓存速率匹配的数据读取方法
JP2023508449A (ja) 復号化方法、装置、ネットワークデバイス及び記録媒体
Kallel et al. Throughput performance of memory ARQ schemes
JP2001197044A (ja) 伝送誤り制御方法
WO2017045522A1 (zh) 一种卷积码的数据发送方法及装置
KR100857777B1 (ko) 하이브리드 자동 재송 요구 방식을 이용한 가변 길이의 패킷 송수신 방법
CN102035617B (zh) 一种通信系统中信道编码的速率匹配方法和装置
KR100305353B1 (ko) Rcptc, rcphccc 및 rcphccc를 이용한 적응형 하이브리드 arq의 성능 분석 방법
CN102075285B (zh) 一种速率匹配方法及装置
KR100548315B1 (ko) 터보코드를 이용한 에러보정 방법
KR101356517B1 (ko) 적응적 비트 인덱스를 고려한 서브 패킷 생성 방법
JPH0795163A (ja) データ伝送装置
KR101350603B1 (ko) 이동 통신시스템에서 부호 생성 장치 및 방법
KR20080109422A (ko) Harq 시스템에서 신호 전송 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20191125

Year of fee payment: 4