KR101535245B1 - 테스트 트레이의 인서트 어셈블리 - Google Patents

테스트 트레이의 인서트 어셈블리 Download PDF

Info

Publication number
KR101535245B1
KR101535245B1 KR1020130155693A KR20130155693A KR101535245B1 KR 101535245 B1 KR101535245 B1 KR 101535245B1 KR 1020130155693 A KR1020130155693 A KR 1020130155693A KR 20130155693 A KR20130155693 A KR 20130155693A KR 101535245 B1 KR101535245 B1 KR 101535245B1
Authority
KR
South Korea
Prior art keywords
semiconductor package
connection terminals
insert
penetration
insert assembly
Prior art date
Application number
KR1020130155693A
Other languages
English (en)
Other versions
KR20150035347A (ko
Inventor
김운식
최정태
Original Assignee
세메스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세메스 주식회사 filed Critical 세메스 주식회사
Publication of KR20150035347A publication Critical patent/KR20150035347A/ko
Application granted granted Critical
Publication of KR101535245B1 publication Critical patent/KR101535245B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/2872Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation
    • G01R31/2879Environmental, reliability or burn-in testing related to electrical or environmental aspects, e.g. temperature, humidity, vibration, nuclear radiation related to electrical aspects, e.g. to voltage or current supply or stimuli or to electrical loads
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0433Sockets for IC's or transistors
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2855Environmental, reliability or burn-in testing
    • G01R31/286External aspects, e.g. related to chambers, contacting devices or handlers
    • G01R31/2863Contacting devices, e.g. sockets, burn-in boards or mounting fixtures
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2896Testing of IC packages; Test features related to IC packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/68Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/30Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Environmental & Geological Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

반도체 패키지의 전기적 신뢰성 테스트를 위하여 상기 반도체 패키지의 접속 단자들을 테스트 보드의 소켓에 접속시킬 때 상기 반도체 패키지를 수용하는 인서트를 구비하는 테스트 트레이의 인서트 어셈블리에 있어서, 상기 인서트에 수용되는 상기 반도체 패키지를 지지하도록 상기 인서트의 저면에 구비되는 지지부, 및 상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓 사이의 접속 위치를 정렬할 수 있도록 상기 반도체 패키지의 접속 단자들 각각이 관통하여 상기 반도체 패키지의 접속 단자들 단부 각각이 상기 테스트 보드의 소켓을 향하여 노출되게 상기 지지부에 관통홀 구조를 갖도록 형성되는 관통부를 구비하는 안착 지지부를 포함할 때, 상기 인서트는 상기 반도체 패키지가 수용되는 공간을 제공하는 몸체, 및 상기 인서트의 몸체에 상기 반도체 패키지가 수용될 때 상기 반도체 패키지의 접속 단자들이 상기 관통부의 일방향으로 정렬되도록 상기 반도체 패키지의 접속 단자들을 상기 관통부의 일방향으로 슬라이딩시키는 슬라이딩부를 구비할 수 있다.

Description

테스트 트레이의 인서트 어셈블리{Insert assembly of test tray}
본 발명은 테스트 트레이의 인서트 어셈블리에 관한 것으로써, 보다 상세하세는 반도체 패키지의 전기적 신뢰성 테스트를 위하여 반도체 패키지의 접속 단자들을 테스트 보드의 소켓에 접속시킬 때 반도체 패키지를 수용하도록 구비되는 테스트 트레이의 인서트 어셈블리에 관한 것이다.
반도체 패키지에 대한 전기적 신뢰성 테스트에서는 주로 테스트 트레이의 인서트 어셈블리에 수용되는 반도체 패키지의 접속 단자들을 테스트 보드의 소켓에 전기적으로 접속시킨다. 이때, 상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓이 충분하게 접속이 이루어지지 않을 경우에는 전기적 신뢰성 테스트의 정확도가 저하되기 때문에 상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓 사이를 정렬시켜야 한다.
상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓에 대한 정렬의 일예로서 상기 테스트 트레이의 인서트의 저면에 상기 반도체 패키지의 접속 단자들을 노출시키는 개구를 갖는 지지부를 사용하여 상기 반도체 패키지의 접속 단자들에 대한 정렬을 수행한다.
언급한 상기 반도체 패키지의 접속 단자들을 노출시키는 개구를 갖는 지지부를 구비하는 인서트 어셈블리에 대한 예로서는 대한민국 공개특허 2004-0027936호 등에 개시되어 있다.
그러나 최근에는 상기 반도체 패키지의 접속 단자들이 미세 피치를 갖도록 형성됨에 따라 상기 반도체 패키지의 접속 단자들을 노출시키는 개구를 갖는 지지부를 구비하는 인서트 어셈블리를 사용하여도 상기 반도체 패키지의 접속 단자들의 정렬에 한계가 있는 실정이다.
본 발명의 목적은 반도체 패키지의 전기적 신뢰성을 테스트할 때 미세 피치를 갖는 반도체 패키지의 접속 단자들을 보다 정확하게 정렬할 수 있는 테스트 트레이의 인서트 어셈블리를 제공하는데 있다.
언급한 목적을 달성하기 위한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리는 반도체 패키지의 전기적 신뢰성 테스트를 위하여 상기 반도체 패키지의 접속 단자들을 테스트 보드의 소켓에 접속시킬 때 상기 반도체 패키지를 수용하는 인서트를 구비하는 테스트 트레이의 인서트 어셈블리에 있어서, 상기 인서트에 수용되는 상기 반도체 패키지를 지지하도록 상기 인서트의 저면에 구비되는 지지부, 및 상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓 사이의 접속 위치를 정렬할 수 있도록 상기 반도체 패키지의 접속 단자들 각각이 관통하여 상기 반도체 패키지의 접속 단자들 단부 각각이 상기 테스트 보드의 소켓을 향하여 노출되게 상기 지지부에 관통홀 구조를 갖도록 형성되는 관통부를 구비하는 안착 지지부를 포함할 때, 상기 인서트는 상기 반도체 패키지가 수용되는 공간을 제공하는 몸체, 및 상기 인서트의 몸체에 상기 반도체 패키지가 수용될 때 상기 반도체 패키지의 접속 단자들이 상기 관통부의 일방향으로 정렬되도록 상기 반도체 패키지의 접속 단자들을 상기 관통부의 일방향으로 슬라이딩시키는 슬라이딩부를 구비할 수 있다.
언급한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리에서, 상기 안착 지지부는 박판 구조를 갖는 필름으로 이루어질 수 있다.
언급한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리에서, 상기 관통부에 관통되는 상기 반도체 패키지의 접속 단자들 각각이 상기 관통부 내에서 유동하는 것을 방지하도록 상기 관통부에 관통되는 상기 반도체 패키지의 접속 단자들 각각이 상기 관통부의 일방향으로 움직여서 끼워지게 상기 관통부 각각의 일측에 구비되는 끼움부를 더 포함할 때, 상기 슬라이딩부는 상기 반도체 패키지의 접속 단자들을 상기 관통부로부터 상기 끼움부로 슬라이딩시킬 수 있다.
언급한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리에서, 상기 끼움부는 상기 관통부가 원형 구조를 가질 때 상기 반도체 패키지의 접속 단자들이 끼워지도록 상기 관통부의 일측으로부터 연장되는 홈 구조를 갖도록 구비될 수 있다.
언급한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리에서, 상기 홈 구조는 원형 또는 사다리꼴 구조를 갖도록 구비될 수 있다.
언급한 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리에서, 상기 슬라이딩부는 렛치, 버튼, 스프링 및 사프트를 포함하고, 상기 렛치는 상기 샤프트에 의해 상기 인서트에 수용되는 상기 반도체 패키지의 접속 단자들을 슬라이딩시키도록 구동 가능하게 상기 인서트의 몸체에 구비되고, 상기 버튼은 상기 스프링의 복원력에 의해 상기 렛치의 구동 범위를 제한하도록 상기 스프링과 함께 상기 렛치에 결합되게 구비될 수 있다.
언급한 바와 같이, 본 발명에 따르면 테스트 트레이의 인서트 어셈블리는 반도체 패키지의 접속 단자들이 관통되는 관통부와 더불어 반도체 패키지의 접속 단자들이 관통부 내에서 유동하는 것을 방지하도록 끼움부를 구비할 수 있다. 이에, 반도체 패키지의 전기적 신뢰성을 테스트하기 위하여 반도체 패키지의 접속 단자들에 대한 정렬을 수행할 때 반도체 패키지의 접속 단자들이 유동하는 것을 방지함으로써 반도체 패키지의 접속 단자들에 대한 보다 정확한 정렬을 수행할 수 있다.
따라서 본 발명의 테스트 트레이의 인서트 어셈블리를 사용할 경우 반도체 패키지의 접속 단자들에 대한 보다 정확한 정렬을 수행할 수 있기 때문에 반도체 패키지의 접속 단자들과 테스트 보드의 소켓의 충분한 접속을 달성할 수 있고, 그 결과 반도체 패키지의 전기적 신뢰성의 테스트에 따른 데이터의 신뢰도의 향상을 기대할 수 있다.
특히, 본 발명의 테스트 트레이의 인서트 어셈블리는 관통부 및 끼움부를 레이저 드릴링 긍과 같은 공정을 수행하여 용이하게 구비할 수 있기 때문에 미세 피치를 갖는 반도체 패키지의 접속 단자들에 대한 정렬에도 보다 적극적으로 적용할 수 있다.
도 1은 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 사용하는 일 예를 나타내는 도면이다.
도 2는 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 나타내는 개략적인 도면이다.
도 3은 도 2의 테스트 트레이의 인서트 어셈블리에 형성되는 관통부 및 끼움부에 대한 일 예를 설명하기 위한 개략적인 도면들이다.
도 4는 도 2의 테스트 트레이의 인서트 어셈블리에 형성되는 관통부 및 끼움부에 대한 다른 예를 설명하기 위한 개략적인 도면들이다.
도 5 및 도 6은 인서트를 더 구비하는 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 나타내는 개략적인 도면들이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 실시예를 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조 부호를 유사한 구성 요소에 대해 사용하였다. 제1, 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만 사용된다. 본 출원에서 사용한 용어는 단지 특정한 실시예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "이루어진다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성 요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
실시예
도 1은 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 사용하는 일 예를 나타내는 도면이다.
도 1을 참조하면, 본 발명의 테스트 트레이의 인서트 어셈블리에 수용되는 반도체 패키지(10)를 나타내는 것으로써, 테스트 트레이의 인서트 어셈블리에 구비되는 지지부(15)에 반도체 패키지(10)가 지지되는 구조이다. 이에, 상기 지지부(15)는 상기 테스트 트레이의 인서트 어셈블리에서 인서트의 저면에 구비될 수 있다. 아울러, 상기 반도체 패키지(10)의 접속 단자(13)들 각각은 후술하는 본 발명의 테스트 트레이의 인서트 어셈블리에서 지지부(15)에 구비되는 관통부에 관통될 수 있다. 특히, 상기 반도체 패키지(10)의 접속 단자(13)들 단부 각각이 테스트 보드의 소켓을 향하여 노출되도록 상기 관통부를 통하여 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 관통하는 것이다.
이와 같이, 상기 반도체 패키지(10)의 접속 단자(13)들을 상기 지지부(15)에 구비되는 관통부를 통하여 관통시키는 것은 상기 반도체 패키지(10)의 접속 단자(13)들을 정렬하기 위함이다. 즉, 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓 사이의 접속 위치가 정렬되지 않을 경우에는 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓이 정확하게 접속되지 않아 상기 반도체 패키지(10)의 전기적 신뢰성에 대한 테스트를 정확하게 수행하지 못하기 때문으로, 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓 사이의 접속 위치를 보다 정확하게 정렬하기 위하여 언급한 바와 같이 본 발명의 상기 테스트 트레이의 인서트 어셈블리에서 상기 지지부(15)에 관통부를 형성하여 상기 반도체 패키지(10)의 접속 단자(13)들 정렬시키는 것이다.
도 2는 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 나타내는 개략적인 도면이다.
도 2를 참조하면, 본 발명의 테스트 트레이의 인서트 어셈블리에서 상기 반도체 패키지(10)가 인서트에 수용될 때 상기 반도체 패키지(10)를 지지하는 지지부(15)를 나타내는 것으로써, 본 발명에서의 지지부(15)에는 관통부(17) 및 끼움부(19)가 구비될 수 있다. 아울러, 언급한 바와 같이 상기 지지부(15)는 상기 테스트 트레이의 인서트 어셈블리에서 인서트의 저면에 구비되는 될 수 있는 것으로써, 상기 인서트에 고정되는 구조로 구비될 수 있다. 또한, 상기 지지부(15)는 박판 구조를 갖도록 형성될 수 있는 것으로써, 폴리이미드 등과 같은 필름 형태의 박막 구조를 가질 수 있다. 그리고 상기 지지부(15)의 두께는 상기 반도체 패키지(10)의 접속 단자(13)의 높이를 기준으로 얇은 두께를 가져야 한다. 이는, 언급한 바와 같이 상기 지지부(15)에 구비되는 관통부(17)를 통하여 상기 반도체 패키지(10)의 접속 단자(13)들의 단부가 노출되어야 하기 때문이다.
이하, 상기 지지부(15)에 구비되는 상기 관통부(17) 및 상기 끼움부(19)에 대하여 설명하기로 한다.
도 3은 도 2의 테스트 트레이의 인서트 어셈블리에 형성되는 관통부 및 끼움부에 대한 일 예를 설명하기 위한 개략적인 도면들이다.
도 3을 참조하면, 상기 관통부(17)는 상기 반도체 패키지(10)의 접속 단자(13)들 단부 각각이 상기 테스트 보드의 소켓을 향하여 노출되게 상기 지지부(15)에 구비될 수 있는 것으로써, 관통홀의 구조를 갖도록 구비될 수 있다. 이와 같이, 상기 관통부(17)를 형성함에 의해 상기 반도체 패키지(10)가 상기 지지부(15)에 지지됨과 아울러 상기 반도체 패키지(10)의 접속 단자(13)들 단부 각각이 상기 테스트 보드의 소켓을 향하여 노출됨으로써 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 정렬을 달성할 수 있다. 이에, 상기 관통부(17)에 의해 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 정렬이 이루어짐으로써 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓 사이의 접속 위치를 정렬할 수 있는 것이다.
따라서 상기 반도체 패키지(10)는 언급한 바와 같이 상기 테스트 트레이의 인서트 어셈블리에서 인서트에 수용될 때 상기 지지부(15)에 의해 상기 반도체 패키지(10)가 지지됨과 아울러 상기 관통부(17)에 의해 상기 반도체 패키지(10)의 접속 단자(13)들의 정렬이 이루어짐으로서 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓 사이의 접속 위치를 보다 정확하게 정렬할 수 있고, 그 결과 상기 반도체 패키지(10)의 전기적 신뢰성에 대한 테스트를 수행할 때 상기 반도체 패키지(10)의 접속 단자(13)들과 상기 테스트 보드의 소켓이 보다 정확하게 접속할 수 있다.
여기서, 상기 관통부(17)는 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 관통해야 하기 때문에 상기 반도체 패키지(10)의 접속 단자(13)들의 직경에 비해 다소 큰 직경을 갖는 구조로 형성할 필요가 있다. 이때, 상기 관통부(17)의 직경이 상기 반도체 패키지(10)의 접속 단자(13)들의 직경에 비해 크기 때문에 상기 관통부(17)를 관통하는 상기 반도체 패키지(10)의 접속 단자(13)들이 상기 관통부(17) 내에서 유동하는 상황이 발생할 수 있다. 특히, 상기 테스트 트레이의 인서트 어셈블리를 계속적으로 사용할 경우에는 상기 관통부(17)가 마모되어 상기 관통부(17)의 직경이 더욱더 확장되는 상황이 발생할 수 있고, 그 결과 상기 반도체 패키지(10)의 접속 단자(13)들이 상기 관통부(17) 내에서 유동하는 상황이 더욱더 심각하게 발생할 수 있다.
이와 같이, 상기 반도체 패키지(10)의 접속 단자(13)들이 상기 관통부(17) 내에서 유동하는 상황이 발생할 경우에는 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 정렬을 달성할 수 없다.
따라서 본 발명의 테스트 트레이의 인서트 어셈블리의 경우에는 상기 끼움부(19)를 구비함으로써 상기 관통부(17)에 관통되는 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 상기 관통부(17) 내에서 유동하는 것을 방지한다. 여기서, 상기 끼움부(19)는 상기 관통부(17)에 관통되는 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 상기 관통부(17)의 일측, 즉 일방향으로 움직여서 끼워지게 상기 관통부(17) 각각의 일측에 구비될 수 있다. 즉, 상기 끼움부(19)는 상기 관통부(17) 각각의 일측에 구비되는 것으로써, 상기 관통부(17)보다 작은 구조의 관통홀의 형태를 갖도록 구비될 수 있다. 다시 말해, 상기 끼움부(19)는 상기 관통부(17)에 관통되는 상기 반도체 패키지(10)의 접속 단자들이 상기 관통부(17) 내에서 유동하는 것을 방지하도록 상기 관통부(17)에 관통되는 상기 반도체 패키지(10)의 접속단자들 각각이 상기 관통부(17)의 일방향으로 움직여서 끼워지게 상기 관통부(17) 각각의 일측에 구비되는 것이다.
이에, 상기 관통부(17) 및 상기 끼움부(19)가 형성되는 상기 지지부(15)를 구비하는 본 발명의 테스트 트레이의 인서트 어셈블리의 사용에서는 상기 반도체 패키지(10)가 인서트 내에 수용될 때 상기 지지부(15)에 의해 지지됨과 아울러 상기 관통부(17)를 통하여 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 관통하고, 그리고 상기 관통부(17)를 관통하는 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 상기 끼움부(19)로 이동하여 상기 끼움부(19)에 끼워짐으로써 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 정렬을 달성할 수 있다.
여기서, 상기 끼움부(19)는 도 3에서와 같이 상기 관통부(17)의 일측에 상기 관통부(17)에 비해 다소 작은 직경을 갖는 원형 구조로 형성할 수도 있지만, 상기 반도체 패키지(10)의 접속 단자(13)들이 끼워질 수 있는 구조를 가질 경우에는 그 형태에 한정되지는 않는다.
도 4는 도 2의 테스트 트레이의 인서트 어셈블리에 형성되는 관통부 및 끼움부에 대한 다른 예를 설명하기 위한 개략적인 도면들이다.
도 4를 참조하면, 끼움부(29)는 도 3에서와는 달리 관통부(27)의 일측에 상기 관통부(27)에 비해 다소 작은 형태의 사다리꼴 구조를 가질 수도 있다.
이에, 본 발명의 테스트 트레이의 인서트 어셈블리에서 상기 관통부(17, 27) 및 상기 끼움부(19, 29)는 상기 반도체 패키지(10)의 접속 단자(13)들 각각이 관통하는 구조 및 상기 반도체 패키지(10)의 접속 단자(13)들이 끼워지는 구조를 가질 경우에는 그 형태에 한정되지 않고 다양한 구조를 갖도록 형성할 수 있다.
또한, 상기 관통부(17, 27) 및 상기 끼움부(19, 29)는 레이저 드릴링 등과 같은 정밀 가공에 의해 형성할 수 있기 때문에 반도체 패키지(10)의 접속 단자(13)들이 미세 피치를 가질 경우에도 용이하게 형성할 수 있다. 아울러, 상기 관통부(17, 27) 및 상기 끼움부(19, 29)는 레이저 드릴링 이외에도 멤스 가공 공정 등을 수행함에 의해서도 형성할 수 있다.
이에, 본 발명의 테스트 트레이의 인서트 어셈블리는 미세 피치를 갖는 접속 단자(13)들을 구비하는 최근의 반도체 패키지(10)에 대한 전기적 신뢰성 테스트에 보다 적극적으로 적용할 수 있다.
이하, 언급한 본 발명의 테스트 트레이의 인서트 어셈블리에 수용되는 반도체 패키지(10)를 관통부(17)로부터 끼움부(19)로 움직여서 끼워지도록 인서트 어셈블리에 수용되는 반도체 패키지(10)를 슬라이딩시킬 수 있는 인서트에 대하여 설명하기로 한다. 아울러, 이하에서는 지지부(15), 관통부(17) 및 끼움부(19)를 포함하는 부재를 안착 지지부로 표현하기도 하고, 구체적인 설명은 생략하기로 한다. 즉, 상기 안착 지지부는 지지부(15), 관통부(17)를 구비하고 아울러 끼움부(19)를 더 구비할 수 있는 것이다.
도 5 및 도 6은 인서트를 더 구비하는 본 발명의 일 실시예에 따른 테스트 트레이의 인서트 어셈블리를 나타내는 개략적인 도면들이다.
도 5 및 도 6을 참조하면, 본 발명의 인서트 어셈블리(500)는 안착 지지부(20) 및 인서트(50)를 구비할 수 있다. 상기 안착 지지부(20)는 도 2에서와 같이 지지부(15), 관통부(17) 및 끼움부(19)를 포함할 수 있고, 상기 인서트(50)는 몸체(51) 및 슬라이딩부를 포함할 수 있다.
그리고 상기 인서트(50)의 몸체(51)는 상기 반도체 패키지(10)가 수용되는 공간을 제공하는 부재이다. 그리고 상기 안착 지지부(20)는 상기 인서트(50)의 몸체(51) 저면에 부착되는 구조를 가질 수 있다. 이에, 상기 반도체 패키지(10)가 상기 몸체(51)에 수용될 때 상기 몸체(51) 저면에 부착되는 상기 안착 지지부(20)의 지지부(15)에 의해 상기 반도체 패키지(10)가 지지됨과 아울러 상기 관통부(17)를 통하여 상기 반도체 패키지(10)의 접속 단자(13)가 노출될 수 있는 것이다. 또한, 상기 관통부(17)를 통하여 노출되는 상기 반도체 패키지(10)의 접속 단자(13)는 상기 끼움부(19)에 끼워져야 하기 때문에 상기 반도체 패키지(10)의 접속 단자(13)는 상기 관통부(17)로부터 상기 끼움부(19)로 움직일 수 있다.
따라서 본 발명에서는 상기 인서트(50)에 슬라이딩부를 구비할 수 있다. 이에, 상기 슬라이딩부는 상기 인서트(50)의 몸체(51)에 상기 반도체 패키지(10)가 수용될 때 상기 반도체 패키지(10)의 접속 단자(13)들을 상기 관통부(17)로부터 상기 끼움부(19)로 움직여서 끼워지도록 상기 반도체 패키지(10)를 상기 관통부(17)로부터 상기 끼움부(19)로 슬라이딩시키도록 구비될 수 있다.
여기서, 상기 슬라이딩부가 상기 반도체 패키지(10)를 상기 관통부(17)로부터 상기 끼움부(19)로 슬라이딩시키도록 구비될 수 있는 것으로 설명하고 있지만, 상기 안착 지지부가 상기 끼움부(19)를 제외하고 상기 지지부(15) 및 상기 관통부(17)를 구비할 경우에는 상기 슬라이딩부는 상기 관통부(17)에 관통되는 상기 반도체 패키지(10)를 상기 관통부(17)의 일측으로 슬라이딩되도록 상기 반도체 패키지(10)를 일방향으로 슬라이딩시키는 것으로도 이해할 수 있다.
특히, 상기 슬라이딩부는 상기 몸측(51) 내측 일면에 구비되는 것으로써, 렛치(55), 버튼(57), 스프링(59) 및 샤프트(53a, 53b)를 구비할 수 있다. 여기서, 상기 렛치(55)는 상기 반도체 패키지(10)를 직접 슬라이딩시키는 것이고, 상기 버튼(57)은 복원력에 의해 가압됨으로써 상기 렛치(55)를 오픈 및 클로저시키는 것이고, 상기 스프링(59)은 상기 버튼(57)은 가압시키는 것이고, 상기 샤프트(53a, 53b)는 상기 렛치(55)와 상기 버튼(57)을 결합시키는 것이다. 즉, 상기 슬라이딩부는 상기 렛치(55), 상기 버튼(57), 상기 스프링(59) 및 상기 사프트(53a, 53b)를 포함하고, 상기 렛치(55)는 상기 샤프트(53a, 53b)에 의해 상기 인서트에 수용되는 상기 반도체 패키지(10)의 접속 단자(13)들을 슬라이딩시키도록 구동 가능하게 상기 인서트의 몸체(51)에 구비되고, 상기 버튼(57)은 상기 스프링(59)의 복원력에 의해 상기 렛치(55)의 구동 범위를 제한하여 상기 렛치((55)를 오픈 및 클로저시킬 수 있도록 상기 스프링(59)과 함께 상기 렛치(55)에 결합되게 구비되는 것이다.
이에, 상기 슬라이딩부는 평상시 클로저된 상태를 유지하다가 상기 버튼(57)을 가압함에 의해 상기 렛치(55)를 오픈할 수 있다. 이때, 상기 인서트 어셈블리(500)에 상기 반도체 패키지(10)를 수용시킴에 의해 상기 반도체 패키지(10)는 상기 안착 지지부(20)의 관통부(17)에 접속 단자(13)가 삽입되는 구조를 가질 수 있다.
그리고 상기 버튼(57)에 가해지는 가압력을 서서히 풀면 상기 렛치(55)가 클로저되면서 상기 반도체 패키지(10)의 측면을 슬라이딩시킴에 의 상기 반도체 패키지(10)의 접속 단자(13)가 상기 관통부(17)로부터 상기 끼움부(19)에 끼워지게 된다.
아울러, 상기 버튼(57)에 가해진 가압력이 완전하게 풀림에 의해 상기 렛치(55) 또한 완전하게 클로저되고, 그 결과 상기 반도체 패키지(10)의 접속 단자(13)는 상기 끼움부(19)에 충분하게 끼워지는 상태를 유지할 수 있다.
따라서 언급한 바와 같이 상기 반도체 패키지(10)의 전기적 신뢰성을 테스트하기 위하여 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 정렬을 수행할 때 상기 반도체 패키지(10)의 접속 단자(13)들이 유동하는 것을 방지함으로써 상기 반도체 패키지(10)의 접속 단자(13)들에 대한 보다 정확한 정렬을 수행할 수 있다.
언급한 바와 같이, 본 발명의 테스트 트레이의 인서트 어셈블리를 사용할 경우 반도체 패키지의 접속 단자들에 대한 보다 정확한 정렬을 수행할 수 있기 때문에 반도체 패키지의 접속 단자들과 테스트 보드의 소켓의 충분한 접속을 통하여 반도체 패키지의 전기적 신뢰성의 테스트에 따른 데이터의 신뢰도가 향상됨으로써, 그 결과 반도체 패키지의 제조에 따른 신뢰성 향상 및 제품 경쟁력의 향상까지도 기대할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
10 : 반도체 패키지 13 : 접속 단자
15 : 지지부 17, 27 : 관통부
19, 29 : 끼움부 20 : 안착 지지부
50 : 인서트 51 : 몸체
53a, 53b : 샤프트 55 : 렛치
57 : 버튼 59 : 스프링
500 : 인서트 어셈블리

Claims (6)

  1. 반도체 패키지의 전기적 신뢰성 테스트를 위하여 상기 반도체 패키지의 접속 단자들을 테스트 보드의 소켓에 접속시킬 때 상기 반도체 패키지를 수용하는 인서트를 구비하는 테스트 트레이의 인서트 어셈블리에 있어서,
    상기 인서트에 수용되는 상기 반도체 패키지를 지지하도록 상기 인서트의 저면에 구비되는 지지부, 및 상기 반도체 패키지의 접속 단자들과 상기 테스트 보드의 소켓 사이의 접속 위치를 정렬할 수 있도록 상기 반도체 패키지의 접속 단자들 각각이 관통하여 상기 반도체 패키지의 접속 단자들 단부 각각이 상기 테스트 보드의 소켓을 향하여 노출되게 상기 지지부에 관통홀 구조를 갖도록 형성되는 관통부를 구비하는 안착 지지부를 포함할 때,
    상기 인서트는 상기 반도체 패키지가 수용되는 공간을 제공하는 몸체, 및 상기 인서트의 몸체에 상기 반도체 패키지가 수용될 때 상기 반도체 패키지의 접속 단자들이 상기 관통부의 일방향으로 정렬되도록 상기 반도체 패키지의 접속 단자들을 상기 관통부의 일방향으로 슬라이딩시키는 슬라이딩부를 구비하고,
    상기 안착 지지부는 박판 구조를 갖는 필름으로 이루어지는 것을 특징으로 하는 테스트 트레이의 인서트 어셈블리.
  2. 삭제
  3. 제1 항에 있어서, 상기 관통부에 관통되는 상기 반도체 패키지의 접속 단자들 각각이 상기 관통부 내에서 유동하는 것을 방지하도록 상기 관통부에 관통되는 상기 반도체 패키지의 접속 단자들 각각이 상기 관통부의 일방향으로 움직여서 끼워지게 상기 관통부 각각의 일측에 구비되는 끼움부를 더 포함할 때,
    상기 슬라이딩부는 상기 반도체 패키지의 접속 단자들을 상기 관통부로부터 상기 끼움부로 슬라이딩시키는 것을 특징으로 하는 테스트 트레이의 인서트 어셈블리.
  4. 제3 항에 있어서, 상기 끼움부는 상기 관통부가 원형 구조를 가질 때 상기 반도체 패키지의 접속 단자들이 끼워지도록 상기 관통부의 일측으로부터 연장되는 홈 구조를 갖도록 구비되는 것을 특징으로 하는 테스트 트레이의 인서트 어셈블리.
  5. 제4 항에 있어서, 상기 홈 구조는 원형 또는 사다리꼴 구조를 갖도록 구비되는 것을 특징으로 하는 테스트 트레이의 인서트 어셈블리.
  6. 제1 항에 있어서, 상기 슬라이딩부는 렛치, 버튼, 스프링 및 샤프트를 포함하고, 상기 렛치는 상기 샤프트에 의해 상기 인서트에 수용되는 상기 반도체 패키지의 접속 단자들을 슬라이딩시키도록 구동 가능하게 상기 인서트의 몸체에 구비되고, 상기 버튼은 상기 스프링의 복원력에 의해 상기 렛치의 구동 범위를 제한하도록 상기 스프링과 함께 상기 렛치에 결합되게 구비되는 것을 특징으로 하는 테스트 트레이의 인서트 어셈블리.
KR1020130155693A 2013-09-27 2013-12-13 테스트 트레이의 인서트 어셈블리 KR101535245B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020130114876 2013-09-27
KR20130114876 2013-09-27

Publications (2)

Publication Number Publication Date
KR20150035347A KR20150035347A (ko) 2015-04-06
KR101535245B1 true KR101535245B1 (ko) 2015-07-09

Family

ID=53030334

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130155693A KR101535245B1 (ko) 2013-09-27 2013-12-13 테스트 트레이의 인서트 어셈블리

Country Status (1)

Country Link
KR (1) KR101535245B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220017680A (ko) 2020-08-05 2022-02-14 세메스 주식회사 반도체 소자 테스트 장치

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102252638B1 (ko) * 2015-05-04 2021-05-17 (주)테크윙 테스트핸들러용 인서트
KR102490589B1 (ko) * 2016-02-03 2023-01-20 세메스 주식회사 전자 부품을 수납하기 위한 인서트 조립체, 인서트 조립체를 포함하는 테스트 트레이 및 인서트 조립체의 래치를 개방하기 위한 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0992421A (ja) * 1995-09-25 1997-04-04 Enplas Corp Icソケット
JP2002075571A (ja) * 2000-09-05 2002-03-15 Texas Instr Japan Ltd ソケット及びこれを備えた電子部品装着装置
KR101032647B1 (ko) * 2009-01-05 2011-05-06 주식회사 아이에스시테크놀러지 핸들러용 인서트
KR20140057700A (ko) * 2012-10-26 2014-05-14 (주)테크윙 테스트핸들러용 인서트

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0992421A (ja) * 1995-09-25 1997-04-04 Enplas Corp Icソケット
JP2002075571A (ja) * 2000-09-05 2002-03-15 Texas Instr Japan Ltd ソケット及びこれを備えた電子部品装着装置
KR101032647B1 (ko) * 2009-01-05 2011-05-06 주식회사 아이에스시테크놀러지 핸들러용 인서트
KR20140057700A (ko) * 2012-10-26 2014-05-14 (주)테크윙 테스트핸들러용 인서트

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220017680A (ko) 2020-08-05 2022-02-14 세메스 주식회사 반도체 소자 테스트 장치

Also Published As

Publication number Publication date
KR20150035347A (ko) 2015-04-06

Similar Documents

Publication Publication Date Title
CN108885227B (zh) 测试座单元
JP5090432B2 (ja) 電気コネクタの嵌合案内部品及びこれを有する電気コネクタ装置
KR101535245B1 (ko) 테스트 트레이의 인서트 어셈블리
WO2011096067A1 (ja) 接触子及び電気的接続装置
JP2009501340A (ja) 集積回路テストソケット
JP6404008B2 (ja) 電気的接触子及び電気的接続装置
JP2008140770A (ja) 中継コネクター
TW201737563A (zh) 彈簧接觸銷
JP2008034165A (ja) 電気部品用ソケット
JP4845031B2 (ja) 中継コネクター
KR101077940B1 (ko) 반도체 패키지 인서트 장치
WO2015037696A1 (ja) プローブピンおよびicソケット
JP4566088B2 (ja) 操作部材の原点復帰機構及びこれを用いた多方向入力装置
WO2018042931A1 (ja) プローブピン
KR100899064B1 (ko) H-핀 블럭
KR20170135618A (ko) 반도체 패키지를 수납하기 위한 인서트 조립체 및 이를 포함하는 테스트 트레이
KR20150017964A (ko) 테스트 트레이의 인서트 어셈블리
KR102099640B1 (ko) 테스트 트레이의 인서트 어셈블리
KR101970805B1 (ko) 정밀성을 향상시킨 핀블럭
JP2008045969A (ja) 四端子測定用プローブ
KR102012439B1 (ko) 반도체 칩 테스트 소켓
KR101626513B1 (ko) 반도체 칩 테스트 소켓
JP4647335B2 (ja) Icソケット
KR200388968Y1 (ko) 가이드핀과 가이드홀을 이용한 위치정렬 장치
KR102650194B1 (ko) 반도체 칩 테스트 소켓

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180703

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190702

Year of fee payment: 5