KR101449406B1 - 배터리 전력 관리용 적층 다이 패키지 - Google Patents

배터리 전력 관리용 적층 다이 패키지 Download PDF

Info

Publication number
KR101449406B1
KR101449406B1 KR1020087026341A KR20087026341A KR101449406B1 KR 101449406 B1 KR101449406 B1 KR 101449406B1 KR 1020087026341 A KR1020087026341 A KR 1020087026341A KR 20087026341 A KR20087026341 A KR 20087026341A KR 101449406 B1 KR101449406 B1 KR 101449406B1
Authority
KR
South Korea
Prior art keywords
common
drain
mosfets
power control
battery protection
Prior art date
Application number
KR1020087026341A
Other languages
English (en)
Other versions
KR20100112661A (ko
Inventor
준 루
알렌 창
시아오티안 장
Original Assignee
준 루
알파 앤드 오메가 세미컨덕터 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 준 루, 알파 앤드 오메가 세미컨덕터 리미티드 filed Critical 준 루
Publication of KR20100112661A publication Critical patent/KR20100112661A/ko
Application granted granted Critical
Publication of KR101449406B1 publication Critical patent/KR101449406B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0031Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using battery or load disconnect circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/4952Additional leads the additional leads being a bump or a wire
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/49524Additional leads the additional leads being a tape carrier or flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/41Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/071Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/074Stacked arrangements of non-apertured devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/37124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/40247Connecting the strap to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45014Ribbon connectors, e.g. rectangular cross-section
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4901Structure
    • H01L2224/4903Connectors having different sizes, e.g. different diameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4905Shape
    • H01L2224/49051Connectors having different shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4943Connecting portions the connecting portions being staggered
    • H01L2224/49431Connecting portions the connecting portions being staggered on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06562Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01022Titanium [Ti]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Battery Mounting, Suspending (AREA)

Abstract

배터리 보호용 적층 다이 패키지가 개시된다. 본 발명의 배터리 보호 패키지는 집적된 이중 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs)이나 두 개의 개별적인 MOSFETs의 윗면에 적층되는 전력 제어 집적 회로(IC)를 포함한다. 상기 전력 제어 IC는 하나의 MOSFET의 윗면에 적층되거나 두 개의 MOSFET 모두의 윗면을 부분적으로 덮는다.

Description

배터리 전력 관리용 적층 다이 패키지{STACKED-DIE PACKAGE FOR BATTERY POWER MANAGEMENT}
우선권 주장
본 출원은 2007년 11월 21일에 출원된 미국 특허출원 제11/944,313호를 우선권으로 주장한다. 위의 전체 내용이 참조에 의해 여기에 구체화된다.
발명의 분야
본 발명은 일반적으로 배터리 보호 소자들에 관한 것이다. 보다 구체적으로 본 발명은 배터리 전력 관리용 적층 다이(die) 패키지에 관한 것이다.
발명의 배경
휴대 전자 장치들 내부에 사용되는 전형적인 배터리 팩은 복수의 단전지(bare cell), 내부에 상기 단전지의 충전 및 방전을 제어하기 위한 보호회로가 형성되어 있는 보호회로 모듈(protective circuit module, PCM), 및 상기 단전지들과 상기 보호 회로를 서로에게 전기적으로 연결하기 위한 터미널 라인을 포함한다. 상기의 단전지들, PCM, 및 터미널 라인은 미리 정해진 케이스 내에 구비될 수 있다.
상기 충전 관리 시스템과 배터리 보호 IC는 광범위한 배터리 과전압 및 과전류 보호, 배터리 프리컨디셔닝(pre-conditioning), 및 1 퍼센트 충전기 전압 정밀도를 제공한다. 그것들은 작은 표면 실장 소자(surface mount device, SMD)일 수 있는 열적으로 상승된 작은 리드 프레임(lead frame) 패키지 내부에 위치할 수 있다.
배터리 보호 집적 회로(integrated circuit, IC)의 크기를 더욱 줄이는 전통적인 기술들은 몇몇 기술적 곤란과 한계에 도전받고 있다. 전통적인 배터리 보호 IC는 전형적으로 전력 제어 IC와 집적된 이중 공통-드레인(dual common-drain) 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs)을 포함하는데, 그것들은 2 × 5 ㎜ 만큼 작은 크기의 풋 프린트(foot print)와 함께 리드 프레임 내에 패킹된다. 제1도는 선행기술의 배터리 보호 IC 패키지를 설명하는 회로 다이어그램이고 제2도는 제1도의 배터리 패키지 조립체(assembly)의 평면도이다.
제1도에서 보듯이, 보호회로 모듈(100)은 전력 제어 IC(102)와 모듈 패키지 내에 함께 패킹된 이중 공통-드레인 MOSFET들(106과108)을 포함할 수 있다. 제1도에서, VCC는 저항을 거쳐 배터리(예를 들어 리튬-이온 또는 리튬 폴리머 배터리 셀)의 양극(anode)에 연결될 수 있는 입력 공급 핀(input supply pin)을 가리킨다. VSS는 내부의 방전 MOSFET(106)의 소스S1과 상기 배터리의 음극(cathode)에 연결될 수 있는 접지 핀을 가리킨다. VM은 과충전 및 충전기 전압 모니터 핀(monitor pin)을 가리킨다. OUTM은 내부의 충전 MOSFET(108)의 소스 S2에 연결될 수 있는 출력 핀(output pin)을 가리킨다. DO와 CO는 각각 방전 MOSFET(106)과 충전 MOSFET(108) 의 게이트에 연결될 수 있는 전력 제어 IC(102)의 핀들을 가리킨다. MOSFET들(106과 108)은 드레인 D1과 D2에 있어서 동일한 드레인 패드이지만 별개의 소스와 게이트 패드들을 가지는 단일의 반도체 칩 상에 제조되는 이중 공통-드레인 MOSFET들일 수 있다. 전류 제한(current-limiting) 저항 R1은 공급 전압 변동을 줄이기 위해 커패시터 C1을 갖는 저주파 통과 필터(low pass filter)를 형성한다. 저항 R2는 역 충전(reverse charging)의 경우에 ESD 보호 및 전류 제한 능력을 제공한다. 커패시터 C1과 R1, R2 둘 다 패키지(100)의 바깥에 위치할 수 있다. 상기 제어 IC(102)의 VM과 VCC 핀들은 회로 모듈(100)의 VM과 VCC에 전기적으로 연결될 수 있다. 상기 제어 IC(102)의 소스 전압 입력 VSS는 회로 모듈(100)의 VSS 핀에 연결될 수 있다.
전력 제어 IC(102)는 리드 프레임 다이 패드(112) 위에 위치할 수 있고 집적된 이중 공통-드레인 MOSFET들(106과 108)은 또 다른 다이 패드(104) 위에 위치할 수 있다. 두 개의 다이 패드(104와 112)가 리드 프레임 패키지 내에 포함될 수 있다. 제1도에서 나타난 회로 내의 전극들과 리드들(leads) 사이의 연결은 본드 와이어(bond wire)에 의해 제공될 수 있다. 본드 와이어의 와류 효과(parasitic effect)를 최소화하기 위하여, 리드 프레임 패키지의 상기 VSS 리드와 VCC 리드는 패키지의 반대편에 위치할 수 있는데, 여기서 상기 패키지가 프린트된 회로 보드 상에 부착될 때에는 바람직한 핀 배치설계(layout)가 아니다. 이러한 선행 기술의 패키지에서는, 상기 전력 제어 IC(102)와 이중 공통-드레인 MOSFET들(106과 108)이 두 개의 분리된 다이 패드 위에 부착되고 상기 제어 IC(102)는 상기 IC를 부착하기 위해 한정된 크기의 다이 패드(112)를 요구하기 때문에, 다이 패드(104)가 가능한 한 최대 크기의 이중 공통-드레인 MOSFET들(106과 108)을 수용할 수 있는 이용 가능한 크기는 주어진 풋 프린트 크기의 리드 프레임 패키지에 있어서 더욱 제한되는데, 이는 나아가 상기 이중 공통-드레인 MOSFET들의 턴-온(turn-on) 저항의 증가를 초래할 수 있다. 상기 리드 프레임 패키지의 크기는 전형적으로 약 2㎜× 5㎜ 이다.
배터리 보호 패키지에 있어서 최상의 성능은 전통적으로 드레인/소스 턴-온 저항(drain to source turn-on resistance, Rds-on)을 최소화하기 위해 가능한 한 가장 큰 MOSFET 다이 크기를 사용함으로써 얻을 수 있다. 그러나 상기 전력 제어 IC(102)는 또한 리드 프레임 상의 공간을 차지하는데, 이는 MOSFET들(106과 108)을 위한 이용 가능한 공간을 제한한다. 상기 MOSFET들로 가는 본드 와이어의 저항을 포함하는 대략 48-60 mΩ의 최대 드레인/소스 저항을 전형적으로 갖는 오직 상대적으로 작은 MOSFET들만이 2 × 5 ㎜의 리드 프레임 패키지에 맞는 경향이 있다. 이것은 이런 크기의 범위에서 전력 관리 패키지의 효율성을 감소시킨다. 만약 더 낮은 턴-온 저항을 바란다면, 상기 요구를 충족시키기 위해서는 되도록이면 더 큰 풋 프린트의 패키지가 필요할 것이다.
본 발명의 실시예들이 나타나는 것은 본 문맥 이내에서이다. 더 큰 크기와 더 작은 Rds-on를 갖는 집적된 이중 공통-드레인 MOSFET들에 있어서 같거나 더 작은 패키지를 사용하는 패키지를 개발하는 것이 바람직할 것이다. 나아가 더 얇은 패키지 두께를 갖는 패키지를 생산하는 것이 바람직할 것이다. 또한 상기 패키지의 VSS 와 VCC 핀들을 상기 패키지의 동일한 측면에 가져오는 것이 바람직하며 이는 애플리케이션 이용에 있어서 바람직하다.
도면의 간단한 설명
본 발명의 목적 및 이점들이 하기에 설명되는 상세한 설명과 첨부된 도면을 참고로 명백해질 것이다.
제1도는 선행기술의 배터리 보호 패키지의 회로 배선 약도이다.
제2a도는 배터리 보호 패키지의 오른 쪽에 위치해 있는 VCC 및 VSS와 함께 동일한 크기의 집적 이중 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제2b도는 제2a도의 배터리 보호 패키지의 구간 B-B에 따른 단면도이다.
제2c도는 선택적인 배터리 보호 패키지 조립체의 평면도이다.
제2d도는 배터리 보호 패키지의 왼 쪽에 위치해 있는 VCC 및 VSS와 함께 동일한 크기의 집적 이중 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제2e도 내지 제2f도는 배터리 보호 패키지의 오른 쪽에 위치해 있는 VCC 및 VSS와 함께 다른 크기의 집적 이중 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제2g도 내지 제2h도는 배터리 보호 패키지의 왼 쪽에 위치해 있는 VCC 및 VSS와 다른 크기의 집적 이중 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조 립체의 평면도이다.
제3a도는 배터리 보호 패키지의 오른 쪽에 위치해 있는 VCC 및 VSS와 함께 동일한 크기의 두 개의 개별적인 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제3b도는 제3a도의 배터리 보호 패키지의 구간 D-D에 따른 단면도이다.
제3c도는 제3a도는 배터리 보호 패키지의 왼 쪽에 위치해 있는 VCC 및 VSS와 함께 동일한 크기의 두 개의 개별적인 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제3d도는 제3c도의 배터리 보호 패키지의 구간 E-E에 따른 단면도이다.
제3e도 내지 제3f도는 배터리 보호 패키지의 오른 쪽에 위치해 있는 VCC 및 VSS와 함께 다른 크기의 두 개의 개별적인 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
제3g도 내지 제3h도는 배터리 보호 패키지의 왼 쪽에 위치해 있는 VCC 및 VSS와 함께 다른 크기의 두 개의 개별적인 공통-드레인 MOSFET들을 갖는 배터리 보호 패키지 조립체의 평면도이다.
발명의 구체예에 대한 상세한 설명
다음에 오는 세부적인 서술은 설명의 목적을 위해 많은 특정한 세부사항들을 포함하고 있음에도 불구하고, 당해 기술 분야에서 통상의 기술을 가진 자는 다음에 오는 세부 사항들에 대한 많은 변형과 수정들이 본 발명의 범위 내에 있다는 것을 알 것이다. 따라서 아래에 서술된 본 발명의 예시적인 실시예들은 청구된 발명에 보편성을 잃지 않고 제한을 두지 않으면서 설명된다.
본 발명의 실시예들은 보다 나은 성능, 더 작은 폼 팩터(small form factor) 및 우수한 핀-아웃(pin-out) 배치를 갖는 배터리 보호 패키지를 제공한다. 본 발명의 실시예에서 전력 제어 IC는 집적된 이중 공통-드레인 MOSFET들의 윗면에 적층되거나 두 개의 별개의 MOSFET들을 부분적으로 덮을 수 있으며 하나의 다이 패드가 모든 구성의 MOSFET들을 부착하기 위해 이용될 수 있다. 제2a도는 집적된 이중 공통 드레인 MOSFET들을 포함하는 배터리 보호 패키지 조립체의 평면도인데, 내부에는 바닥에 있는 공통 드레인 패드를 공유하고 있는 동등한 크기의 두 MOSFET들이 본 발명의 실시예에 따라 서로 근접해 있다. 제2a도에서 보듯이, 한 조각의 반도체 칩으로 제조되는 이중 공통-드레인 MOSFET들(206과 208)은 동일한 소스와 게이트 크기일 수 있으며 다이 패드(200)에 부착될 수 있다. 상기 이중 MOSFET들의 소스 및 게이트 배치설계는 상기 MOSFET들의 중심선을 따라 대칭적일 수 있다. 전력 제어 IC(202)가 상기 이중 MOSFET들(206과 208)의 윗면에 적층되고 게이트 영역들을 제외하고 MOSFET들(206과 208)의 소스 영역 부분 모두를 부분적으로 덮고 있다. 이 실시예에서, VCC 및 VSS 리드들(leads)이 배터리 보호 패키지의 오른 쪽에 있다. 상기의 전력 제어 IC(202)의 전압 모니터 VM과 공급 전압 VCC용 입력 패드들이 본드 와이어들(212과 213)을 통해 각각 패키지의 VM 및 VCC에 전기적으로 연결될 수 있다. 전력 제어 IC의 출력 CO와 DO 패드들은 본드 와이어들(214와 215)을 통해 각각 MOSFET들(206과 208)의 게이트 패드들 G1과 G2에 전기적으로 연결된다. 전력 제 어 IC(202)의 VSS 패드는 본드 와이어(216)를 통해 MOSFET(208)의 윗면의(top) 소스 패드 S2에 전기적으로 연결된다. 상기 MOSFET(206)의 소스 패드 S1과 상기 MOSFET(208)의 윗면의 소스 패드 S2는 각각 다수의 본드 와이어(210과 222)를 통해 퓨즈드 OUTM 리드(218)(fused lead)와 퓨즈드 VSS 리드(220)에 전기적으로 연결될 수 있다. 게다가 본딩 와이어(210)들 사이의 거리와 본딩 와이어(222)들 사이의 거리는 절충되지 않아(not compromised) 그에 의에 더 낮은 전기적 저항을 제공한다. 상기의 본드 와이어들은 한정되어 있는 것은 아니나 금(AU), 구리(Cu) 또는 알루미늄(Al)을 포함하는 적당한 금속으로 만들어질 수 있다. 선택적으로, 이중 MOSFET들(206과 208)의 소스 패드 S1과 S2는 제2c도에서와 같이 각각 알루미늄 리본(211과 209)을 통해 퓨즈드 OUTM 리드(218)와 퓨즈드 VSS 리드(220)에 전기적으로 연결될 수 있다. 전력 제어 IC(202)와 이중 MOSFET들(206과 208)의 패드 위치들이 제2a도 내지 제2c도에서 보여진 것과 다를 수도 있다.
예로서, 집적된 이중 공통-드레인 MOSFET들(206과 208)은 캘리포니아 써니베일(Sunnyvale, California)의 알파 앤드 오메가 반도체(Alpha and Omega Semiconductor)의 모델 AOSN651, DN652S 또는 DN653S일 수 있다. 상기 제어 IC(202)는 일본 치바(Chiba, Japan)의 세이코 인스트루먼트(Seiko Instruments)사의 모델 S-8211CAA-WAP3 또는 8211BAB-WAP3 배터리 보호 IC이거나 일본 오사카의 리코사(Ricoh Co. Ltd)의 모델 R5407W124CC-S2일 수 있다.
상호간의 위쪽에 두 다이들을 적층시키는 바람직하지 못한 효과는 애플리케이션 영역을 제한하거나 심지어는 도출된 소자를 무용지물로 만들 수 있는 패키지 두께의 증가이다. 패키지의 전체 두께를 줄이기 위해서, 표준 8 밀(mils)보다 작고 더 얇은 다이들이 사용될 수 있다. 오히려 IC(102) 및 이중 공통-드레인 MOSFET 다이(207) 둘 다의 다이 두께는 6 밀보다 작다. MOSFET 다이(207)의 감소된 두께는 나아가 상기 이중 공통-드레인 MOSFET들(106과 108)의 턴-온 저항들을 감소시킨다. 얇은 다이들의 이점을 완전히 이용하기 위해서, 2 밀만큼 작은 두께를 가진 초박형 다이(ultra thin die)들이 IC(102) 와 MOSFET 다이(207) 둘 모두에 쓰일 수 있다. 그러한 초박형 다이를 생산하기 위한 기술의 예들이 2007년 2월 28일 출원된 미국특허출원 제11/712,846호와 2007년 3월 30일에 출원된 미국특허출원 제11/694,888 및 2007년 7월 20일에 출원된 미국특허출원 제11/880,455호에 개시되어 있는데, 이들 모두는 현재 동일한 양수인에게 양도되고 참조에 의해 여기에 구체화된다.
제2b도는 제2a도의 배터리 보호 패키지를 구간 B-B에 따라 자른 단면도이다. 제2b도에서 보듯이, 전력 제어 IC(202)는 이중 MOSFET들(206과208)의 윗면에 적층되어 상기 전력 제어 IC(202)가 이중 MOSFET들(206과 208)의 소스 영역 부분들 모두를 부분적으로 덮고 있다. 상기 이중 공통-드레인 MOSFET들(106과 108)의 3-5 마이크론(micron)두께의 알루미늄인 게이트 금속 패드와 소스 금속 패드들은 상기 MOSFET들(106과 108)의 최상 표면의 어느 한 부분 위에 위치할 수 있다. 상기 이중 공통-드레인 MOSFET들(106과 108)의 약 1 내지 3 마이크론(micron)두께의 TiNiAg인 드레인 금속 패드들은 상기 MOSFET들(106과 108)의 전체 바닥 표면 상에 위치한다. 비전도성 에폭시 층과 같은 절연 접착층(203)이 상기 전력 제어 IC(202)와 이중 공통-드레인 MOSFET들(106과 108) 사이에 형성된다. 상기 절연 접착층(insulating adhesive layer)(203)은 IC와 MOSFET들 사이에 기계적인 결합을 제공할 뿐만 아니라, 전기적인 절연 장벽들(barriers)로서 도움을 주게 되는데, 이는 적절히 절연되지 않으면 소자 불량을 야기하게 될 IC(202)와 MOSFET들 간의 전위차가 존재하기 때문이다.
IC 패키징에서 전통적인 에폭시(epoxy) 디스펜싱(dispensing)과 다이 부착은 MOSFET들(206과 208)의 소스들과 IC(202) 사이에 적절한 절연을 제공하지 못할 수 있다. 적당한 절연을 확보하기 위하여, 특별한 단계들이 고품질의 절연층(203)을 형성하기 위해 수반될 수 있다. 한 가지 실시예에서, 캘리포니아, 란초 도밍게즈의 아벨스틱 래보러토리스(Abelstik Laboratories of Rancho Dominguez, California)가 출처인 Ablesbond 8006NS 또는 Ablecoat 8008NC 와 같은 비전도성 에폭시가 상기 IC 웨이퍼(wafer)의 배면(backside)에 코팅되고 나서, IC 웨이퍼의 배면(backside)에 코팅된 상기 에폭시는 오븐(oven)에서 반(half) 경화된다. 반 경화된 배면 코팅된 에폭시를 갖는 상기 IC는 다이싱되어(diced) 상승 온도로 상기 MOSFET 상에 부착된 후 완전히 경화된다. 또 다른 실시예에서, 두 번째 비전도성 에폭시가 제1 에폭시 층으로 코팅된 상기 IC 다이가 거기에 부착하기 전에 MOSFET의 최상 표면에 도포된다. 또 다른 실시예에서, 상기 이중 공통-드레인 MOSFET 다이는 나아가 추가적인 절연을 위해 소스의 정상에 형성된 패시베이션 층(passivation layer)을 더 포함한다.
상기 집적된 이중 공통-드레인 MOSFET들(206과 208)이 부착되고 상기 MOSFET들(206과 208)의 공통-드레인 패드들이 전기 전도성 결합 약품(bonding agent)(201)을 통해 리드 프레임 다이 패드(200)에 전기적으로 연결된다. 여기서 상기 결합 약품은 소프트 솔더(soft solder), 전기 전도성 에폭시 및 다른 전기 전도성 접착제가 될 수 있다. 절연 보호의 추가적인 수단으로서, 상기 전력 제어 IC(202)의 바로 아래에 있으나 IC(202)의 풋 프린트(footprint)보다 약간 넓은 집적된 공통-드레인 MOSFET의 소스 영역들의 어느 한 부분이 예를 들어 실리콘 질소화물(silicon nitride)의 추가적인 패시베이션 층(미도시)으로 코팅될 수 있어서, IC(202)와 접속하는 MOSFET들(206과 208) 소스 영역의 상기 부분이 완전히 상기 패시베이션 층으로 덮인다.
제2d도는 본 발명의 일 실시예에 따른 선택적인 배터리 보호 패키지 조립체의 평면도이다. 제2d도의 배터리 보호 패키지는 VCC와 VSS 리드들이 배터리 보호 패키지의 왼 쪽에 있는 것을 제외하고는 제2a도의 것과 기본적으로 유사하다. 이 실시예에서, MOSFET(206)의 소스 패드 S1은 VSS 리드(220)와 전기적으로 연결되어 있으며 MOSFET(208)의 소스 패드 S2는 OUTM 리드(218)와 연결되어 있다. 제2e도 내지 제2f도는 하나의 반도체 칩 위에 다른 크기를 갖는 집적된 이중 공통-드레인 MOSFET들(217과 219)을 구비한 선택적인 배터리 보호 패키지 조립체들의 평면도들이다. 이 예에서, 제1 MOSFET(217)은 제2 MOSFET(219)보다 작다. 제2e도 내지 제2f도에서, VCC 및 VSS 리드들은 배터리 보호 패키지의 오른쪽에 있다. 제2e도에서, 전력 제어 IC(202)는 상기 전력 제어 IC(202)의 긴 변이 상기 제2 MOSFET(219)의 긴 변과 평행한 방식으로 오로지 상기 제2 MOSFET(219) 위에만 적층된다. 제2f도에서, 전력 제어 IC(202)는 상기 전력 제어 IC(202)의 긴 변이 상기 제2 MOSFET(219) 의 긴 변과 직각을 이루는 방식으로 오로지 상기 제2 MOSFET(219) 위에만 적층된다. 전력 제어 IC(202)의 VM 과 VCC 패드들은 본드 와이어들(212과 213)을 통해 각각 VM 리드와 VCC 리드에 전기적으로 연결된다. 전력 제어 IC(202)의 출력 CO와 DO 패드들은 본드 와이어들(214와 215)을 통해 각각 MOSFET들(217과 219)의 게이트 패드들 G1과 G2에 전기적으로 연결된다. 전력 제어 IC(202)의 VSS 패드는 본드 와이어(216)를 통해 제2 MOSFET(219)의 윗면의 소스 패드 S2에 전기적으로 연결된다. 제1 MOSFET(217)의 소스 패드들 S1과 제2 MOSFET(219)의 윗면의 소스 패드들 S2는 본드 와이어들(210과 222)를 통해 각각 OUTM 리드들(218)과 VSS 리드(220)에 전기적으로 연결된다.
제2g도 내지 제2h도는 다른 크기의 집적된 이중 공통-드레인 MOSFET들을 갖는 또 다른 선택적인 배터리 보호 패키지 조립체들의 평면도들이다. 이러한 실시예들에서, VCC 와 VSS 리드들은 배터리 보호 패키지의 왼쪽에 위치한다. 제1 MOSFET(221)은 제2 MOSFET(223)보다 크다. 제2g도에서, 전력 제어 IC(202)는 상기 전력 제어 IC(202)의 긴 변이 상기 제1 MOSFET(221)의 긴 변과 평행한 방식으로 오로지 상기 제1 MOSFET(221) 위에만 적층된다. 제2h도에서, 전력 제어 IC(202)는 상기 전력 제어 IC(202)의 긴 변이 상기 제1 MOSFET(221)의 긴 변과 직각을 이루는 방식으로 오로지 상기 제1 MOSFET(221) 위에만 적층된다. 전력 제어 IC(202)의 VM과 VCC 패드들은 본드 와이어들(212와 213)을 통해 각각 VM과 VCC 리드들에 전기적으로 연결된다. 전력 제어 IC(202)의 출력 DO와 CO 패드들은 본드 와이어들(214와 215)을 통해 각각 MOSFET들(221과 223)의 게이트 패드들 G1과 G2에 전기적으로 연 결된다. 전력 제어 IC(202)의 VSS 패드는 본드 와이어(216)를 통해 제1 MOSFET(221)의 윗면의 소스 패드 S1에 전기적으로 연결된다. 제1 MOSFET(221)의 소스 패드들 S1과 MOSFET(223)의 윗면의 소스 패드들 S2는 본드 와이어들(222와 210)를 통해 각각 VSS 리드(220)와 OUTM 리드들(218)에 전기적으로 연결될 수 있다.
제3a도는 본 발명의 실시예에 따라 서로 떨어져 있는 두개의 동등한 크기의 MOSFET들을 포함하는 배터리 보호 패키지 조립체의 평면도이다. 제3a도에서 보듯이, 두개의 개별적인 MOSFET들(306과 308)은 같은 크기이고 리드 프레임 다이 패드(300) 위에서 간격 d만큼 떨어진 채 나란히 위치해 있다. 전력 제어 IC(302)는 MOSFET들(306과 308)의 윗면에 적층되고 MOSFET들(306과 308) 모두를 부분적으로 덮고 있다. 이 실시예에서, VCC와 VSS 리드들은 배터리 보호 패키지의 오른쪽에 있다. 상기 전력 제어 IC(302)의 VM과 VCC 패드들은 본드 와이어(312와 313)를 통해 각각 VM과 VCC에 전기적으로 연결된다. 상기 전력 제어 IC(302)의 출력 CO와 DO 패드들은 본드 와이어(314와 315)를 통해 각각 MOSFET들(306과 308)의 게이트 패드들 G1과 G2에 전기적으로 연결된다. 전력 제어 IC(302)의 VSS 패드는 본드 와이어(316)를 통해 MOSFET(308)의 윗면의 소스 패드 S2에 전기적으로 연결된다. 상기 MOSFET(306)의 소스 패드들 S1과 상기 MOSFET(308)의 윗면의 소스 패드들 S2은 본드 와이어(310과 322)를 통해 각각 OUTM 리드들(318)과 VSS 리드(320)에 전기적으로 연결된다.
제3b도는 구간 C-C를 따라 자른 제3a도의 배터리 보호 패키지의 단면도이다. 제3b도에서 보듯이, 개별 MOSFET들(306과 308)은 간격 d만큼 떨어진 채 나란히 위 치할 수 있다. 이 실시예에서, 상기 전력 제어 IC(302)는 절연 접착층(301)을 통해 적층되고 MOSFET들(306과 308) 모두의 윗면을 부분적으로 덮고 있다. 상기 두 MOSFET들(306과 308)의 드레인들(324와 326)이 부착되고 전기 전도성 접착층 또는 솔더 층(303)을 통해 리드 프레임 다이 패드(300)에 전기적으로 연결된다.
제3c도는 본 발명의 일 실시예에 따른 선택적인 배터리 보호 패키지 조립체의 평면도이다. 이 실시예에 따른 상기 배터리 패키지 조립체의 측단면도가 제3d도에 나타난다. 제3c도 내지 제3d도의 배터리 보호 패키지는 VCC와 VSS 리드들이 배터리 보호 패키지의 왼쪽에 있다는 것을 제외하고는 기본적으로 제3a도 내지 제3b도의 것과 유사하다. 이 실시예에서, 상기 MOSFET(306)의 소스 패드 S1은 VSS 리드(320)에 전기적으로 연결되고 상기 MOSFET(308)의 소스 패드 S2는 OUTM 리드(318)에 연결된다. 전력 제어 IC(302)의 VSS 패드는 MOSFET(306)의 소스 패드 S1에 전기적으로 연결된다.
제3e도 내지 제3f도는 간격 d1만큼 떨어진 채 나란히 위치한 다른 크기의 두 개별적인 MOSFET들을 갖는 선택적인 배터리 보호 패키지 조립체의 평면도이다. 전형적으로, 제2 MOSFET(319)는 제1 MOSFET(317)보다 크다. 제3e도 내지 제3f도에서, VCC와 VSS 리드들은 배터리 보호 패키지의 오른쪽에 있다. 제3e도에서 보듯이, 전력 제어 IC(302)는 상기 전력 제어 IC(302)의 긴 변이 상기 MOSFET(319)의 긴 변과 평행한 방식으로 오로지 MOSFET(319) 위에만 적층된다. 제3f도에서, 전력 제어 IC(302)는 상기 전력 제어 IC(302)의 긴 변이 상기 MOSFET(319)의 긴 변과 직각을 이루는 방식으로 오로지 MOSFET(319) 위에만 적층된다. 상기 전력 제어 IC(302)의 VM과 VCC 패드들은 본드 와이어(312와 313)를 통해 각각 VM 과 VCC 리드들에 전기적으로 연결된다. 전력 제어 IC(302)의 출력 CO와 DO 패드들은 본드 와이어(314와 315)를 통해 각각 MOSFET들(317과 319)의 게이트 패드들 G1과 G2에 전기적으로 연결된다. 전력 제어 IC(302)의 VSS 패드는 본드 와이어(316)를 통해 MOSFET(319)의 윗면의 소스 패드 S2에 전기적으로 연결된다. MOSFET(317)의 소스 패드들 S1과 MOSFET(319)의 윗면의 소스 패드들 S2는 다수의 본드 와이어(310과 322)를 통해 각각 OUTM 리드들(318)과 VSS 리드(320)에 전기적으로 연결될 수 있다.
제3g도 내지 제3h도는 간격 d1만큼 떨어진 채 나란히 위치하는 다른 크기의 두 개별적인 MOSFET들을 갖는 또 다른 배터리 보호 패키지 조립체의 평면도이다. 이 예에서, VCC와 VSS 리드들은 상기 배터리 보호 패키지의 왼쪽에 위치한다. 전형적으로, 제1 MOSFET(321)이 제2 MOSFET(323)보다 크다. 제3g도에서, 전력 제어 IC(302)는 전력 제어 IC(302)는 상기 전력 제어 IC(302)의 긴 변이 제1 MOSFET(321)의 긴 변과 평행한 방식으로 오로지 제1 MOSFET(321) 위에만 적층된다. 제3h도에서, 전력 제어 IC(302)는 상기 전력 제어 IC(302)의 긴 변이 제1 MOSFET(321)의 긴 변과 직각을 이루는 방식으로 오로지 제1 MOSFET(321) 위에만 적층된다. 상기 전력 제어 IC(302)의 VM과 VCC 패드들은 본드 와이어(312와 313)를 통해 각각 VM 과 VCC 리드들에 전기적으로 연결된다. 전력 제어 IC(302)의 출력 DO와 CO 패드들은 본드 와이어(314와 315)를 통해 각각 MOSFET들(321과 323)의 게이트 패드들 G1과 G2에 전기적으로 연결된다. 전력 제어 IC(302)의 VSS 패드는 본드 와이어(316)를 통해 제1 MOSFET(321)의 윗면의 소스 패드 S1에 전기적으로 연결된 다. 제1 MOSFET(321)의 소스 패드들 S1과 제2 MOSFET(323)의 윗면의 소스 패드들 S2는 본드 와이어(322와 310)를 통해 각각 VSS 리드들(320)과 OUTM 리드들(318)에 전기적으로 연결된다.
상기한 것들은 본 발명의 바람직한 실시예의 완전한 서술이기는 하나, 다양한 대안들, 수정 및 균등물을 이용할 수 있다. 그러므로 본 발명의 범위는 상기 기술한 것들을 참조하지 않고 결정되며, 대신에 첨부된 청구항을 그 최대 범위의 균등물과 함께 참조하여 결정되어야 한다. 좋든 아니든 어떠한 특징은 좋든 아니든 어떤 다른 특징과 결합될 수 있다. 다음에 오는 청구항 속에서, 부정관사 "A", 또는 "An"은 명백히 다르게 기술되는 곳을 제외하고는 그 관사를 따르는 하나 이상의 다수항을 인용한다. 수단-기능 청구항 제한이 명백히 "수단"이라는 용어를 사용하여 주어진 청구항 내에서 재인용되지 않는다면, 첨부된 청구항들은 수단-기능 청구항 제한을 포함하는 것으로 해석되지 않는다.

Claims (33)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 하나의 전력 제어 집적 회로(IC); 및
    상기 전력 제어 IC에 전기적으로 결합된 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs);
    을 포함하고,
    상기 전력 제어 IC와 상기 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs)은 공통 다이 패드 위에 함께 패키지되고,
    상기 전력 제어 IC는 상기 제1 및 제2 공통-드레인 MOSFET들 모두의 윗면에 수직으로 적층되어서 상기 전력 제어 IC가 상기 제1 및 제2 공통-드레인 MOSFET들 모두를 덮고,
    상기 전력 제어 IC의 공급 전압 입력(VCC)과 접지(VSS)에 결합된 리드들은 상기 공통 다이 패드의 제1 측면에 있고, 상기 전력 제어 IC의 전압 모니터(VM) 핀과 배터리 보호 패키지 조립체의 출력(OUTM)에 결합된 리드들은 상기 제1 측면과 반대되는 공통 다이 패드의 제2 측면에 있는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  6. 제5항에 있어서, 상기 전력 제어 IC의 상기 공급 전압 입력(VCC)과 상기 접지(VSS)에 결합된 리드들은 상기 공통 다이 패드의 왼쪽에 있고, 상기 전력 제어 IC의 전압 모니터(VM) 핀과 상기 배터리 보호 패키지 조립체의 출력(OUTM)에 결합된 리드들은 상기 공통 다이 패드의 오른 쪽에 있는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  7. 제5항에 있어서, 상기 제1 공통-드레인 MOSFET의 소스 패드들은 상기 배터리 보호 패키지 조립체의 출력 OUTM에 전기적으로 연결되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  8. 제7항에 있어서, 상기 제2 공통-드레인 MOSFET의 소스 패드들은 상기 전력 제어 IC의 접지(VSS)에 전기적으로 연결되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  9. 제8항에 있어서, 상기 전력 제어 IC의 출력들은 상기 제1 및 제2 공통-드레인 MOSFET들의 제1 및 제2 게이트 패드들(G)에 전기적으로 연결되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  10. 제5항에 있어서, 상기 제1 공통-드레인 MOSFET은 상기 제2 공통-드레인 MOSFET보다 크기가 더 작은 것을 특징으로 하는 배터리 보호 패키지 조립체.
  11. 삭제
  12. 삭제
  13. 삭제
  14. 제5항에 있어서, 상기 제1과 제2 공통-드레인 MOSFET들은 상기 제1 및 제2 공통-드레인 MOSFET들 사이에 간격을 두고 나란히 실장(mounted)되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  15. 제14항에 있어서, 상기 제1과 제2 공통-드레인 MOSFET들은 같은 크기인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  16. 하나의 전력 제어 집적 회로(IC); 및
    상기 전력 제어 IC에 전기적으로 결합된 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs);
    을 포함하고,
    상기 전력 제어 IC와 상기 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs)은 공통 다이 패드 위에 함께 패키지되고,
    상기 제1과 제2 공통-드레인 MOSFET들은 상기 제1 및 제2 공통-드레인 MOSFET들 사이에 간격을 두고 나란히 실장(mounted)되고,
    상기 전력 제어 IC는 상기 제1 및 제2 공통-드레인 MOSFET들 모두의 윗면에 수직으로 적층되어서 상기 전력 제어 IC가 상기 제1 및 제2 공통-드레인 MOSFET들 모두를 덮는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  17. 제16항에 있어서, 상기 제1 공통-드레인 MOSFET은 상기 제2 공통-드레인 MOSFET보다 크기가 더 작은 것을 특징으로 하는 배터리 보호 패키지 조립체.
  18. 삭제
  19. 삭제
  20. 삭제
  21. 하나의 전력 제어 집적 회로(IC); 및
    상기 전력 제어 IC에 전기적으로 결합된 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs);
    을 포함하고,
    상기 전력 제어 IC와 상기 제1 및 제2 공통-드레인 금속 산화물 반도체 전계 효과 트랜지스터들(MOSFETs)은 공통 다이 패드 위에 함께 패키지되고,
    상기 제1과 제2 공통-드레인 MOSFET들은 상기 제1 및 제2 공통-드레인 MOSFET들 사이에 간격을 두고 나란히 실장(mounted)되고,
    상기 제1 공통-드레인 MOSFET은 상기 제2 공통-드레인 MOSFET보다 크기가 더 작고,
    상기 전력 제어 IC는 상기 제2 공통-드레인 MOSFET의 윗면에 수직으로 적층되고,
    양의 공급 전압 VCC와 음의 공급 전압 VSS가 상기 공통 다이 패드의 오른쪽에 있고, 변조(modulation) 전압 VM과 변조 출력 OUTM은 상기 공통 다이 패드의 왼쪽에 있는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  22. 삭제
  23. 제5항에 있어서, 상기 제1 및 제2 MOSFET들은 독립된 소스들과 게이트들을 가지나 하나의 반도체 칩 내에 하나의 공통 드레인을 공유하는 이중 공통-드레인 MOSFET들인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  24. 제5항에 있어서, 상기 제1 및 제2 공통-드레인 MOSFET들은 소스 및 게이트 크기가 동일하고, 상기 제1 및 제2 공통-드레인 MOSFET들의 중심선을 따라 대칭적인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  25. 제5항에 있어서, 상기 배터리 보호 패키지 조립체는 리드 프레임을 더 포함하고, 상기 공통 다이 패드는 상기 리드 프레임에 장착되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  26. 제16항에 있어서, 상기 배터리 보호 패키지 조립체는 리드 프레임을 더 포함하고, 상기 공통 다이 패드는 상기 리드 프레임에 장착되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  27. 제16항에 있어서, 상기 제1 및 제2 MOSFET들은 독립된 소스들과 게이트들을 가지나 하나의 반도체 칩 내에 하나의 공통 드레인을 공유하는 이중 공통-드레인 MOSFET들인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  28. 제16항에 있어서, 상기 제1 및 제2 공통-드레인 MOSFET들은 소스 및 게이트 크기가 동일하고, 상기 제1 및 제2 공통-드레인 MOSFET들의 중심선을 따라 대칭적인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  29. 제21항에 있어서, 상기 배터리 보호 패키지 조립체는 리드 프레임을 더 포함하고, 상기 공통 다이 패드는 상기 리드 프레임에 장착되는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  30. 제21항에 있어서, 상기 전력 제어 IC의 긴 변이 상기 제2 공통-드레인 MOSFET의 긴 변과 평행한 것을 특징으로 하는 배터리 보호 패키지 조립체.
  31. 제21항에 있어서, 상기 전력 제어 IC의 긴 변이 상기 제2 공통-드레인 MOSFET의 긴 변과 직각을 이루는 것을 특징으로 하는 배터리 보호 패키지 조립체.
  32. 제21항에 있어서, 상기 제1 및 제2 MOSFET들은 독립된 소스들과 게이트들을 가지나 하나의 반도체 칩 내에 하나의 공통 드레인을 공유하는 이중 공통-드레인 MOSFET들인 것을 특징으로 하는 배터리 보호 패키지 조립체.
  33. 제21항에 있어서, 상기 제1 및 제2 공통-드레인 MOSFET들은 소스 및 게이트 크기가 동일하고, 상기 제1 및 제2 공통-드레인 MOSFET들의 중심선을 따라 대칭적인 것을 특징으로 하는 배터리 보호 패키지 조립체.
KR1020087026341A 2007-11-21 2008-08-29 배터리 전력 관리용 적층 다이 패키지 KR101449406B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/944,313 2007-11-21
US11/944,313 US7898092B2 (en) 2007-11-21 2007-11-21 Stacked-die package for battery power management
PCT/US2008/074924 WO2009070359A1 (en) 2007-11-21 2008-08-29 Stacked-die package for battery power management

Publications (2)

Publication Number Publication Date
KR20100112661A KR20100112661A (ko) 2010-10-20
KR101449406B1 true KR101449406B1 (ko) 2014-10-15

Family

ID=40641689

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020087026341A KR101449406B1 (ko) 2007-11-21 2008-08-29 배터리 전력 관리용 적층 다이 패키지

Country Status (5)

Country Link
US (1) US7898092B2 (ko)
KR (1) KR101449406B1 (ko)
CN (1) CN101663749B (ko)
TW (1) TWI374529B (ko)
WO (1) WO2009070359A1 (ko)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7884454B2 (en) 2005-01-05 2011-02-08 Alpha & Omega Semiconductor, Ltd Use of discrete conductive layer in semiconductor device to re-route bonding wires for semiconductor device package
US7898092B2 (en) 2007-11-21 2011-03-01 Alpha & Omega Semiconductor, Stacked-die package for battery power management
US20060145312A1 (en) * 2005-01-05 2006-07-06 Kai Liu Dual flat non-leaded semiconductor package
DE102008027428B4 (de) * 2008-06-09 2021-08-12 Texas Instruments Deutschland Gmbh Integrierte Batterieladegerät-Schutzschaltung
US8373257B2 (en) * 2008-09-25 2013-02-12 Alpha & Omega Semiconductor Incorporated Top exposed clip with window array
US8164199B2 (en) * 2009-07-31 2012-04-24 Alpha and Omega Semiconductor Incorporation Multi-die package
US9257375B2 (en) 2009-07-31 2016-02-09 Alpha and Omega Semiconductor Inc. Multi-die semiconductor package
MY166609A (en) 2010-09-15 2018-07-17 Semiconductor Components Ind Llc Connector assembly and method of manufacture
US8836101B2 (en) * 2010-09-24 2014-09-16 Infineon Technologies Ag Multi-chip semiconductor packages and assembly thereof
JP5706251B2 (ja) * 2011-06-30 2015-04-22 ルネサスエレクトロニクス株式会社 半導体装置
US9524957B2 (en) 2011-08-17 2016-12-20 Intersil Americas LLC Back-to-back stacked dies
CN103187713A (zh) * 2011-12-30 2013-07-03 深圳富泰宏精密工业有限公司 过压保护电路及便携式电子装置
US8723300B2 (en) 2012-08-13 2014-05-13 Fairchild Semiconductor Corporation Multi-chip module power clip
DE102012019391A1 (de) * 2012-10-02 2014-04-03 Infineon Technologies Ag Leitungshalbleitergehäuse mit redundanter Funktionalität
US9078380B2 (en) * 2012-10-19 2015-07-07 Nvidia Corporation MOSFET stack package
KR102071078B1 (ko) * 2012-12-06 2020-01-30 매그나칩 반도체 유한회사 멀티 칩 패키지
US9379048B2 (en) * 2013-02-28 2016-06-28 Semiconductor Components Industries, Llc Dual-flag stacked die package
CN104377289B (zh) * 2013-08-13 2017-05-03 鸿富锦精密工业(武汉)有限公司 双晶体管的封装结构及使用该封装结构的供电电路
US9166487B2 (en) * 2013-12-06 2015-10-20 Zentel Electronics Corp. Package structure integrating a start-up component, a controller, and a power switch
US9263421B2 (en) 2014-02-28 2016-02-16 Infineon Technologies Ag Semiconductor device having multiple chips mounted to a carrier
TWI552283B (zh) * 2014-07-03 2016-10-01 新德科技股份有限公司 電池管理積體電路之封裝結構
CN106158804B (zh) 2015-04-02 2018-11-16 台达电子工业股份有限公司 一种半导体封装结构及其半导体功率器件
US10084441B2 (en) 2016-12-15 2018-09-25 Infineon Technologies Dresden Gmbh Electronic switching and reverse polarity protection circuit
CN106786983B (zh) * 2017-02-06 2020-09-04 广东小天才科技有限公司 一种过充电保护装置、过充电保护方法及可穿戴设备
US10147703B2 (en) * 2017-03-24 2018-12-04 Infineon Technologies Ag Semiconductor package for multiphase circuitry device
US20190287881A1 (en) 2018-03-19 2019-09-19 Stmicroelectronics S.R.L. Semiconductor package with die stacked on surface mounted devices
US10593612B2 (en) * 2018-03-19 2020-03-17 Stmicroelectronics S.R.L. SMDs integration on QFN by 3D stacked solution
CN111446700A (zh) * 2019-01-17 2020-07-24 上海神沃电子有限公司 一种电池保护器
CN111446223A (zh) * 2019-01-17 2020-07-24 上海神沃电子有限公司 一种数据线保护器
WO2023158744A1 (en) * 2022-02-17 2023-08-24 Meta Platforms Technologies, Llc Battery monitoring units for monitoring battery packs

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060118815A1 (en) * 2004-09-29 2006-06-08 Ralf Otremba Power semiconductor device

Family Cites Families (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5422435A (en) * 1992-05-22 1995-06-06 National Semiconductor Corporation Stacked multi-chip modules and method of manufacturing
US5530284A (en) * 1995-03-06 1996-06-25 Motorola, Inc. Semiconductor leadframe structure compatible with differing bond wire materials
JPH09312367A (ja) * 1996-05-23 1997-12-02 Mitsubishi Electric Corp 高周波半導体装置
DE19635582C1 (de) * 1996-09-02 1998-02-19 Siemens Ag Leistungs-Halbleiterbauelement für Brückenschaltungen mit High- bzw. Low-Side-Schaltern
US5814884C1 (en) * 1996-10-24 2002-01-29 Int Rectifier Corp Commonly housed diverse semiconductor die
KR100632137B1 (ko) * 1997-07-19 2006-10-19 코닌클리즈케 필립스 일렉트로닉스 엔.브이. 반도체 디바이스 어셈블리, 하프 브리지 구동 회로, 솔레노이드 구동 회로, 풀 브리지 구동 회로 및 전압 레벨 변환기 회로
US6184585B1 (en) * 1997-11-13 2001-02-06 International Rectifier Corp. Co-packaged MOS-gated device and control integrated circuit
US20010019490A1 (en) * 1997-12-03 2001-09-06 Fuji Electric Co., Ltd. Switching power supply
US6249041B1 (en) * 1998-06-02 2001-06-19 Siliconix Incorporated IC chip package with directly connected leads
US6424035B1 (en) * 1998-11-05 2002-07-23 Fairchild Semiconductor Corporation Semiconductor bilateral switch
JP3539549B2 (ja) * 1999-09-20 2004-07-07 シャープ株式会社 半導体装置
US6265763B1 (en) * 2000-03-14 2001-07-24 Siliconware Precision Industries Co., Ltd. Multi-chip integrated circuit package structure for central pad chip
JP2002217416A (ja) * 2001-01-16 2002-08-02 Hitachi Ltd 半導体装置
US6858922B2 (en) * 2001-01-19 2005-02-22 International Rectifier Corporation Back-to-back connected power semiconductor device package
US6593622B2 (en) * 2001-05-02 2003-07-15 International Rectifier Corporation Power mosfet with integrated drivers in a common package
US7057273B2 (en) * 2001-05-15 2006-06-06 Gem Services, Inc. Surface mount package
US7088074B2 (en) * 2002-01-02 2006-08-08 International Business Machines Corporation System level device for battery and integrated circuit integration
US6677669B2 (en) * 2002-01-18 2004-01-13 International Rectifier Corporation Semiconductor package including two semiconductor die disposed within a common clip
US7183616B2 (en) * 2002-03-31 2007-02-27 Alpha & Omega Semiconductor, Ltd. High speed switching MOSFETS using multi-parallel die packages with/without special leadframes
TWI236126B (en) * 2002-07-02 2005-07-11 Alpha & Omega Semiconductor Integrated circuit package for semiconductor devices with improved electric resistance and inductance
US6841852B2 (en) * 2002-07-02 2005-01-11 Leeshawn Luo Integrated circuit package for semiconductor devices with improved electric resistance and inductance
US6777800B2 (en) * 2002-09-30 2004-08-17 Fairchild Semiconductor Corporation Semiconductor die package including drain clip
US7215012B2 (en) * 2003-01-03 2007-05-08 Gem Services, Inc. Space-efficient package for laterally conducting device
TWI221333B (en) * 2003-01-14 2004-09-21 Advanced Semiconductor Eng Bridge connection type of MCM package
KR100541393B1 (ko) 2003-04-26 2006-01-10 삼성전자주식회사 멀티칩 bga 패키지
JP4115882B2 (ja) * 2003-05-14 2008-07-09 株式会社ルネサステクノロジ 半導体装置
JP2005011986A (ja) * 2003-06-19 2005-01-13 Sanyo Electric Co Ltd 半導体装置
DE10333800B3 (de) * 2003-07-24 2004-10-28 Infineon Technologies Ag Halbleiterbauteil sowie dafür geeignetes Herstellungsverfahren
US6933593B2 (en) * 2003-08-14 2005-08-23 International Rectifier Corporation Power module having a heat sink
JP3789443B2 (ja) * 2003-09-01 2006-06-21 Necエレクトロニクス株式会社 樹脂封止型半導体装置
US7250672B2 (en) * 2003-11-13 2007-07-31 International Rectifier Corporation Dual semiconductor die package with reverse lead form
WO2005122249A2 (en) * 2004-06-03 2005-12-22 International Rectifier Corporation Semiconductor device module with flip chip devices on a common lead frame
US7115985B2 (en) * 2004-09-30 2006-10-03 Agere Systems, Inc. Reinforced bond pad for a semiconductor device
US20060145312A1 (en) * 2005-01-05 2006-07-06 Kai Liu Dual flat non-leaded semiconductor package
US7884454B2 (en) * 2005-01-05 2011-02-08 Alpha & Omega Semiconductor, Ltd Use of discrete conductive layer in semiconductor device to re-route bonding wires for semiconductor device package
US7898092B2 (en) 2007-11-21 2011-03-01 Alpha & Omega Semiconductor, Stacked-die package for battery power management
US7511361B2 (en) * 2005-01-05 2009-03-31 Xiaotian Zhang DFN semiconductor package having reduced electrical resistance
US7612439B2 (en) * 2005-12-22 2009-11-03 Alpha And Omega Semiconductor Limited Semiconductor package having improved thermal performance
US7504733B2 (en) * 2005-08-17 2009-03-17 Ciclon Semiconductor Device Corp. Semiconductor die package
US7829989B2 (en) * 2005-09-07 2010-11-09 Alpha & Omega Semiconductor, Ltd. Vertical packaged IC device modules with interconnected 3D laminates directly contacts wafer backside
US7838977B2 (en) * 2005-09-07 2010-11-23 Alpha & Omega Semiconductor, Ltd. Packages for electronic devices implemented with laminated board with a top and a bottom patterned metal layers
US7508012B2 (en) * 2006-01-18 2009-03-24 Infineon Technologies Ag Electronic component and method for its assembly
US7598603B2 (en) * 2006-03-15 2009-10-06 Infineon Technologies Ag Electronic component having a power switch with an anode thereof mounted on a die attach region of a heat sink
US20080111219A1 (en) * 2006-11-14 2008-05-15 Gem Services, Inc. Package designs for vertical conduction die
US7776746B2 (en) * 2007-02-28 2010-08-17 Alpha And Omega Semiconductor Incorporated Method and apparatus for ultra thin wafer backside processing
DE102007013186B4 (de) * 2007-03-15 2020-07-02 Infineon Technologies Ag Halbleitermodul mit Halbleiterchips und Verfahren zur Herstellung desselben
US20080242052A1 (en) * 2007-03-30 2008-10-02 Tao Feng Method of forming ultra thin chips of power devices
US7868465B2 (en) * 2007-06-04 2011-01-11 Infineon Technologies Ag Semiconductor device with a metallic carrier and two semiconductor chips applied to the carrier
KR100826989B1 (ko) 2007-06-20 2008-05-02 주식회사 하이닉스반도체 반도체 패키지 및 그의 제조방법
US8048775B2 (en) * 2007-07-20 2011-11-01 Alpha And Omega Semiconductor Incorporated Process of forming ultra thin wafers having an edge support ring
US8097945B2 (en) * 2007-11-21 2012-01-17 Lynda Harnden, legal representative Bi-directional, reverse blocking battery switch

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060118815A1 (en) * 2004-09-29 2006-06-08 Ralf Otremba Power semiconductor device

Also Published As

Publication number Publication date
KR20100112661A (ko) 2010-10-20
TW200924146A (en) 2009-06-01
TWI374529B (en) 2012-10-11
WO2009070359A1 (en) 2009-06-04
US20090128968A1 (en) 2009-05-21
US7898092B2 (en) 2011-03-01
CN101663749B (zh) 2012-05-23
CN101663749A (zh) 2010-03-03

Similar Documents

Publication Publication Date Title
KR101449406B1 (ko) 배터리 전력 관리용 적층 다이 패키지
US8344519B2 (en) Stacked-die package for battery power management
US11973007B2 (en) Power module semiconductor device and inverter equipment, and fabrication method of the power module semiconductor device, and metallic mold
US10483216B2 (en) Power module and fabrication method for the same
TWI241714B (en) Semiconductor device and switching element
US9691673B2 (en) Power module semiconductor device
US8629467B2 (en) Semiconductor device
US9159720B2 (en) Semiconductor module with a semiconductor chip and a passive component and method for producing the same
US7705470B2 (en) Semiconductor switching module and method
JP5001637B2 (ja) 高電力密度デバイス用のパッケージ
JP5823798B2 (ja) 半導体装置
US6858922B2 (en) Back-to-back connected power semiconductor device package
US20080054425A1 (en) Power electronic package having two substrates with multiple electronic components
US9530721B2 (en) Semiconductor device
JP7286582B2 (ja) 半導体装置
US20180350710A1 (en) Semiconductor device, and power module
JP6148830B2 (ja) パワーモジュール半導体装置
JP4270773B2 (ja) 1チップデュアル型絶縁ゲート型半導体装置
TW201011884A (en) Use of discrete conductive layer in semiconductor device to re-route bonding wires for semiconductor device package
JP4270772B2 (ja) 1チップデュアル型絶縁ゲート型半導体装置
JPH09186288A (ja) 半導体装置
KR20220044502A (ko) 반도체 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170921

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180821

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190813

Year of fee payment: 6