KR101425167B1 - 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자 - Google Patents

질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자 Download PDF

Info

Publication number
KR101425167B1
KR101425167B1 KR1020080001927A KR20080001927A KR101425167B1 KR 101425167 B1 KR101425167 B1 KR 101425167B1 KR 1020080001927 A KR1020080001927 A KR 1020080001927A KR 20080001927 A KR20080001927 A KR 20080001927A KR 101425167 B1 KR101425167 B1 KR 101425167B1
Authority
KR
South Korea
Prior art keywords
light emitting
nitride semiconductor
emitting device
mask layer
substrate
Prior art date
Application number
KR1020080001927A
Other languages
English (en)
Other versions
KR20090076163A (ko
Inventor
심현욱
김용천
강중서
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080001927A priority Critical patent/KR101425167B1/ko
Priority to US12/249,049 priority patent/US7781248B2/en
Publication of KR20090076163A publication Critical patent/KR20090076163A/ko
Application granted granted Critical
Publication of KR101425167B1 publication Critical patent/KR101425167B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • H01L21/02642Mask materials other than SiO2 or SiN
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

본 발명은 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자에 관한 것으로서, 본 발명의 일 측면은, n기판 상에 마스크층을 형성하는 단계와, 상기 마스크층의 일부를 제거하여 발광구조물 형성을 위한 영역으로 제공되는 개구부를 형성하는 단계와, 상기 마스크층의 개구부를 통하여 상기 기판 상에 제1 도전형 질화물 반도체층, 활성층 및 제2 도전형 질화물 반도체층을 순차적으로 성장시켜 발광구조물을 형성하는 단계 및 각각 상기 제1 및 제2 도전형 질화물 반도체층과 전기적으로 연결되도록 제1 및 제2 전극을 형성하는 단계를 포함하는 질화물 반도체 발광소자 제조방법을 제공한다.
본 발명에 따르면, 발광소자 칩 단위의 성장을 위한 마스크층을 채용하여 에피층과 기판 간의 스트레스를 최소화함으로써 전기적·광학적 특성이 향상된 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자를 제공할 수 있다. 나아가, 상술한 바와 같이, 에피층과 기판 간의 스트레스가 줄어듦에 따라 성장 단계에서의 발광구조물의 휘어짐이 줄어들어 스크라이빙 등의 후속 단계 시에 불량을 최소화할 수 있다.
질화물, 발광소자, LED, 스트레스

Description

질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자 {Menufacturing Method of Nitride Semiconductor Light Emitting Device and Nitride Semiconductor Light Emitting Device by the Same}
본 발명은 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자에 관한 것으로서, 더욱 상세하게는 발광소자 칩 단위의 성장을 위한 마스크층을 채용한 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자에 관한 것이다.
반도체 발광소자의 하나인 발광 다이오드(Light Emitting Diode, LED)는 전류가 가해지면 p,n형 반도체의 접합 부분에서 전자와 정공의 재결합에 기하여, 다양한 색상의 빛을 발생시킬 수 있는 반도체 장치이다. 이러한 LED는 필라멘트에 기초한 발광소자에 비해 긴 수명, 낮은 전원, 우수한 초기 구동 특성, 높은 진동 저항 및 반복적인 전원 단속에 대한 높은 공차 등의 여러 장점을 갖기 때문에 그 수요가 지속적으로 증가하고 있으며, 특히, 최근에는, 청색 계열의 단파장 영역에서 발광이 가능한 III족 질화물 반도체가 각광을 받고 있다.
일반적으로, Ⅲ-Ⅴ족 질화물 반도체 중 질화인듐갈륨(In1 - xGaxN, 0<x<1)은 인듐(In)의 함량에 따라 가시광선에서 UV 파장영역까지의 광을 생성할 수 있으며, LED 및 레이저 다이오드(laser diode: LD)의 양자우물(quantum well)로서 널리 사용된다.
도 1은 일반적인 질화물 반도체 발광소자를 나타내는 단면도이다.
도 1을 참조하면, 질화물 반도체 발광소자(10)는 사파이어 기판(11) 상에 순차적으로 형성된 n형 질화물 반도체층(12), 활성층(13) 및 p형 질화물 반도체층(14)을 포함한다. 또한, 상기 n형 질화물 반도체층(12)의 메사 식각된 영역과 상기 p형 질화물 반도체층(14) 상에는 각각 n형 및 p형 전극(15a, 15b)이 형성된다.
이와 같이, 상기 질화물 반도체 발광소자(10)는 질화물 반도체 단결정의 성장용 기판으로 사파이어와 같은 이종 기판을 사용하는 것이 일반적이다,
이 경우, 이종 기판과의 격자 부정합에 의한 스트레스로 인하여 질화물 반도체 단결정은 결함 밀도가 매우 높게 되며, 이는, 전기적·광학적 특성의 저하로 이어지는 문제가 있다.
특히, 최근에는 조명 장치 등 높은 출력을 요구하는 장치에 질화물 반도체 발광소자를 사용할 필요가 대두 되는바, 당 기술 분야에서는, 발광구조물을 이루는 에피층의 품질개선과 발광효율을 증대시킬 수 있는 방안이 요구되는 실정이다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 본 발명의 일 목적은 발광소자 칩 단위의 성장을 위한 마스크층을 채용하여 에피층과 기판 간의 스트레스를 최소화함으로써 전기적·광학적 특성이 향상된 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자를 제공하는 것이다.
상기한 목적을 달성하기 위해서, 본 발명의 일 측면은,
기판 상에 마스크층을 형성하는 단계와, 상기 마스크층의 일부를 제거하여 발광구조물 형성을 위한 영역으로 제공되는 개구부를 형성하는 단계와, 상기 마스크층의 개구부를 통하여 상기 기판 상에 제1 도전형 질화물 반도체층, 활성층 및 제2 도전형 질화물 반도체층을 순차적으로 성장시켜 발광구조물을 형성하는 단계 및 각각 상기 제1 및 제2 도전형 질화물 반도체층과 전기적으로 연결되도록 제1 및 제2 전극을 형성하는 단계를 포함하는 질화물 반도체 발광소자 제조방법을 제공한다.
이 경우, 상기 마스크층은 복수의 개구부를 가지며, 상기 복수의 개구부에는 각각 하나의 발광구조물이 형성되는 것이 바람직하다.
특히, 성장 과정에서 발광구조물들이 서로 합체되지 않기 위한 측면을 고려 하여, 상기 복수의 개구부는 서로 인접한 개구부 간의 거리가 5㎛이상인 것이 바람직하다.
또한, 상기 발광구조물을 형성하는 단계 후에, 상기 기판 및 상기 마스크층을 각각의 발광구조물 단위로 절단하는 단계를 더 포함할 수 있다.
본 발명의 바람직한 실시 형태에서, 상기 마스크층의 개구부는 측면이 요철 형상을 가지며, 상기 발광구조물의 측면은 상기 요철 형상과 같은 형상을 갖도록 성장될 수 있다.
바람직하게는, 상기 마스크층의 두께는 20㎚이상일 수 있다.
한편, 상기 발광구조물을 형성하는 단계는, 상기 발광구조물의 성장이 진행되는 방향으로 갈수록 그 폭이 좁아지도록 실행되는 것이 외부 광추출효율 측면에서 바람직하다.
특히, 상기 발광구조물을 형성하는 단계는, 상기 발광구조물 측면의 기울기가 수평면으로부터 40 ~ 85°가 되도록 실행될 수 있다.
바람직하게는, 상기 마스크층은 실리콘 산화물 또는 실리콘 질화물로 이루어질 수 있다. 또한, 실시 형태에 따라서는, 상기 마스크층은 투명전도성 산화물 또는 금속으로 이루어진 것일 수도 있다.
상기 제1 및 제2 도전형 질화물 반도체층은 각각 n형 및 p형 질화물 반도체 층일 수 있다.
한편, 본 발명의 다른 측면은 상술한 질화물 반도체 발광소자 제조방법에 의해 제조된 질화물 반도체 발광소자를 제공한다.
본 발명에 따르면, 발광소자 칩 단위의 성장을 위한 마스크층을 채용하여 에피층과 기판 간의 스트레스를 최소화함으로써 전기적·광학적 특성이 향상된 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된 질화물 반도체 발광소자를 제공할 수 있다.
나아가, 상술한 바와 같이, 에피층과 기판 간의 스트레스가 줄어듦에 따라 성장 단계에서의 발광구조물의 휘어짐이 줄어들어 스크라이빙 등의 후속 단계 시에 불량을 최소화할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 형태를 설명한다.
다만, 본 발명의 실시 형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시 형태로 한정되는 것은 아니다. 또한, 본 발명의 실시 형태는 당업계에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다. 따라서, 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면상의 동일한 부호로 표시되는 요소는 동일한 요소이다.
도 2a 내지 도 2e는 본 발명의 일 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 나타내는 공정별 단면도이다.
우선, 도 2a에 도시된 바와 같이, 기판(21) 상에 마스크층(22)을 형성한다.
상기 기판(21)은 질화물 반도체 단결정 성장용 기판으로 사용되며, 이에 제한되지는 않으나, 예컨대, 사파이어 기판, SiC, GaN 기판 등을 사용할 수 있다.
상기 마스크층(22)은 후술할 바와 같이, 상기 기판(21) 상의 영역을 발광구조물 형성을 위한 복수의 영역으로 분리하기 위한 것으로서, 실리콘 산화물(SiOx) 또는 실리콘 질화물(SiNx)을 사용할 수 있다. 또한, 상기 마스크층(22)으로 전기적·광학적 특성을 고려하여 투명전도성 산화물(Transparent Conductive Oxide, TCO)을 사용할 수 있으며, 예컨대, ITO(Indium Tin Oxide), ZnO, AlZnO, InZnO 등을 들 수 있다. 이와 달리, 실시 형태에 따라서는, 상기 마스크층(22)으로 금속을 사용할 수도 있을 것이다.
한편, 이러한 마스크로서의 소자 분리 기능을 고려하였을 때, 후술할 개구부 사이의 거리에 따라 다소 변화될 수는 있으나, 상기 마스크층(22)의 두께(t)는 20㎚이상 인 것이 바람직하며, 더욱 바람직한 두께(t)는 100㎚이상이다.
이어서, 도 2b와 같이, 상기 마스크층(22)의 일부를 식각 등의 공정으로 제거하여 상기 기판(21)의 상면이 외부로 노출되는 개구부(O)를 형성한다.
상기 개구부(O)는 n형 및 p형 질화물 반도체층과 활성층을 구비하는 하나의 발광구조물이 형성되기 위한 영역, 즉, 발광소자 칩 단위의 성장 영역에 해당한다.
따라서, 서로 인접한 발광구조물은 에피층의 성장 과정에서 측 방향 성장에 의해 서로 합체되지 않아야 하므로, 서로 인접한 개구부(O) 간에는 어느 정도의 거리가 확보되어야 한다. 이 경우, 상기 복수의 개구부(O)는 서로 인접한 개구부(O) 간의 거리(d)가 5㎛이상인 것이 바람직하다. 성장방법과 성장속도를 조절하여 발광구조물들이 서로 합체되지 않고 칩 단위로 성장하기 위해서는 약 2㎛이상의 거리가 확보되는 것으로 충분하나, 공정성 및 생산성 등을 고려하여 상기 개구부(O) 간의 거리는 5㎛이상이 되는 것이 바람직하다.
한편, 상기 마스크층(22)의 일부를 제거하는 본 단계는 개구부를 형성할 수 있는 어떠한 화학적·기계적인 방법으로 실행될 수 있다.
다음으로, 도 2c와 같이, 상기 기판(21) 상에 상기 개구부(O)를 통하여 발광구조물을 형성한다. 본 명세서에서, '발광구조물'은 n형 및 p형 질화물 반도체층(23, 25)과 그 사이에 형성된 활성층(24)을 포함하는 반도체층의 적층구조로 이해할 수 있다.
또한, 본 명세서에서, '질화물 반도체'란, AlxInyGa(1-x-y)N(0≤x≤1, 0≤y≤1, 0≤x+y≤1)로 표현되는 2성분계(bianary), 3성분계(ternary) 또는 4성분 계(quaternary) 화합물 반도체를 의미한다.
즉, 상기 n형 및 p형 질화물 반도체층(23, 25)은 AlxInyGa(1-x-y)N 조성식(여기서, 0≤x≤1, 0≤y≤1, 0≤x+y≤1임)을 갖는 n형 불순물 및 p형 불순물이 도핑된 반도체 물질로 이루어질 수 있으며, 대표적으로, GaN, AlGaN, InGaN이 있다. 또한, 상기 n형 불순물로 Si, Ge, Se, Te 또는 C 등이 사용될 수 있으며, 상기 p형 불순물로는 Mg, Zn 또는 Be 등이 대표적이다.
상기 활성층(24)은 단일 또는 다중 양자 우물 구조를 갖는 질화물 반도체층으로 구성되며, 전자와 정공의 재결합에 의해 소정의 에너지를 갖는 광을 방출한다.
한편, 상기 n형 및 p형 질화물 반도체층(23, 25), 활성층(24)은 반도체 단결정의 성장 공정, 특히, 질화물 단결정 성장 공정으로서 공지된 유기금속 기상증착법(MOCVD), 분자빔성장법(MBE) 및 하이브리드 기상증착법(HVPE) 등의 방법으로 성장시킬 수 있다.
본 실시 형태의 경우, 도 2d에 도시된 바와 같이, 각각의 발광구조물은 마스크층(22)에 형성된 개구부를 통하여 상기 기판(21) 상에 형성되며, 서로 간에는 분리되어 성장되는 것을 특징으로 한다.
하나의 기판 상에 복수의 발광구조물을 형성하는 경우, 기판 전체 면적으로 에피층을 성장 한 후 각각의 발광구조물을 절단한다면, 에피층과 이종 기판 간의 접촉 면적이 넓어 작용하는 스트레스가 매우 크다. 또한, 위와 같이, 복수의 발광 구조물이 단일한 에피층으로서, 서로 연결된 경우에는 스크라이빙 공정 시 불량 발생 확률이 높은 문제가 있다.
그러나, 본 실시 형태에서는 각 발광구조물 단위로 성장 영역을 분리함으로써 기판(21)과 발광구조물을 구성하는 질화물 반도체층들(23, 24, 25) 간의 스트레스를 줄일 수 있으며, 각 발광구조물 사이 영역을 통해 손쉽게 소자 단위 분리가 가능하다.
한편, 본 실시 형태에서는 2개의 발광구조물이 형성되는 공정을 설명하였으나, 일반적으로는 이보다 많은 수의 발광구조물이 형성될 수 있으며, 이와 달리, 하나의 발광구조물만이 형성되는 경우도 가능하다.
다음 단계로, 도 2d에 도시한 바와 같이, 상기 n형 질화물 반도체층(23) 상면과 상기 p형 질화물 반도체층(25) 상면에 각각 n형 및 p형 전극(26a, 26b)를 형성한다. 본 실시 형태의 경우, 상기 n형 전극(26a)을 형성하기 위하여 상기 발광구조물의 일부를 메사 에칭하는 공정이 추가적으로 요구될 수 있나, 실시 형태에 따라서는, 예컨대, 수직구조 발광소자의 경우에는 상기 메사 에칭 공정이 필요하지 않을 수 있다.
본 단계에서, 상기 n형 및 p형 전극(26a, 26b)은 소자의 전기적 연결을 위한 것으로, 일반적으로 Au 또는 Au를 함유한 합금으로 이루어진다. 이러한 n형 전극 및 p형 전극(26a, 26b)은 통상적인 금속층 성장방법인 증착법 또는 스퍼터링(sputtering) 공정에 의해 형성될 수 있다.
이어서, 각 발광구조물을 소자 단위로 절단하며, 상술한 바와 같이, 본 실시 형태는 에피층의 성장 단계에서 이미 발광구조물들이 서로 분리되어 있으므로, 발광구조물이 형성되지 않은 영역의 기판(21) 및 마스크층(22)을 절단함으로써 용이하게 분리 공정을 수행할 수 있다.
도 2e는 각 소자 단위로 분리되어 형성된 하나의 질화물 반도체 발광소자를 나타낸다.
한편, 도 3은 도 2의 실시 형태에서 변형된 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 부분 공정 단면도이다.
도 3에 도시된 공정은 이전 실시 형태에서, 도 2d에 대응하는 것으로 이해할 수 있으며, 하나의 발광구조물만을 도시하였다.
도 3을 참조하면, 도 2의 경우와 마찬가지로, 기판(31) 상에 개구부를 갖는 마스크층(32)이 형성되어 있으며, 상기 개구부를 통하여 n형 질화물 반도체층(33), 활성층(34) 및 p형 질화물 반도체층(35)이 순차적으로 성장된다. 또한, 수평 구조 발광소자로서 상기 n형 및 p형 질화물 반도체층(33, 35)에는 각각 전기적으로 연결되는 n형 및 p형 전극(36a, 36b)이 형성된다.
본 실시 형태의 경우, 상기 개구부를 통하여 성장된 n형 질화물 반도체층(33)이 어느 정도의 측 방향 성장을 통해 마스크층(32)의 상면 일부에도 형성된 것을 특징으로 한다. 이에 따라, 상기 마스크층(32)의 두께와 그 위에 성장되는 n형 질화물 반도체층(33)의 길이, 형상 등을 조절함으로써 빛의 반사 임계각을 조절 할 수 있다. 따라서, 본 실시 형태에 따른 발광소자는 빛의 반사 임계각 조절이 가능함에 따라 외부 광 추출 효율 향상을 기대할 수 있다.
이러한 차이 외에 동일한 용어로 나타낸 다른 구성 요소에 대해서는 도 2의 경우와 동일한 것으로 이해될 수 있으므로, 이에 대한 설명은 생략한다.
도 4는 본 발명의 다른 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 부분 공정 단면도이다.
도 4에 도시된 공정은 도 3의 실시 형태에서, 발광구조물의 측면이 기울어진 형태를 갖는 것이다.
도 4를 참조하면, 도 3의 경우와 마찬가지로, 기판(41) 상에 개구부를 갖는 마스크층(42)이 형성되어 있으며, 상기 개구부를 통하여 n형 질화물 반도체층(43), 활성층(44) 및 p형 질화물 반도체층(45)이 순차적으로 성장된다. 또한, 수평 구조 발광소자로서 상기 n형 및 p형 질화물 반도체층(43, 45)에는 각각 전기적으로 연결되는 n형 및 p형 전극(46a, 46b)이 형성된다.
본 실시 형태의 경우, 상기 n형 질화물 반도체층(43), 활성층(44) 및 p형 질화물 반도체층(45)의 측면, 즉, 발광구조물의 측면이 경사지도록 성장되는 것을 특징으로 하며, 이에 따라, 도 3의 경우에 비하여, 내부 전반사의 감소를 통한 외부 광추출효율의 향상을 기대할 수 있다. 이 경우, 상기 발광구조물 측면의 기울기(θ)가 수평면, 즉, 기판의 성장 면으로부터 40 ~ 85°가 되도록 상기 발광구조물을 성장시키는 것이 바람직하다.
한편, 발광구조물의 측면에 소정의 기울기를 형성하는 방법은 질화물 반도체 단결정의 수평 및 수직 성장 속도를 제어하는 것과 같이, 당해 분야에서 공지된 공정을 통하여 실행될 수 있다.
도 5는 본 발명의 다른 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 것으로 기판과 마스크층을 위에서 바라본 평면도이다.
본 실시 형태의 경우, 기판(51)은 마스크층(52)이 일부 식각 되어 형성된 개구부(O)를 통하여 외부로 노출되며, 상기 개구부(O)의 측면은 요철 형상을 갖는다.
이에 따라, 상기 개구부(O)를 통하여 성장되는 발광구조물의 측면 역시 상기 개구부(O) 측면의 요철 형상과 같은 형상을 가질 수 있으며, 이러한 요철 형상에 의해 외부 광추출효율의 향상을 가져올 수 있다.
한편, 도 5에서는 마스크층(52)에 하나의 개구부(O) 만이 형성된 것을 기준으로 설명하였으나, 상술한 바와 같이, 필요한 발광구조물의 수에 따라 개구부(O)의 개수는 적절히 조절될 수 있을 것이다.
본 발명은 상술한 실시 형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
도 1은 일반적인 질화물 반도체 발광소자를 나타내는 단면도이다.
도 2a 내지 도 2e는 본 발명의 일 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 나타내는 공정별 단면도이다.
도 3은 도 2의 실시 형태에서 변형된 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 부분 공정 단면도이다.
도 4는 본 발명의 다른 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 부분 공정 단면도이다.
도 5는 본 발명의 다른 실시 형태에 따른 질화물 반도체 발광소자 제조방법을 설명하기 위한 것으로 기판과 마스크층을 위에서 바라본 평면도이다.
<도면의 주요부분에 대한 부호의 설명>
21: 기판 22: 마스크층
23: n형 질화물 반도체층 24: 활성층
25: p형 질화물 반도체층 26a, 26b: n형 및 p형 전극

Claims (12)

  1. 기판 상에 마스크층을 형성하는 단계;
    상기 마스크층의 일부를 제거하여 발광구조물 형성을 위한 영역으로 제공되는 개구부를 형성하는 단계;
    상기 마스크층의 개구부를 통하여 상기 기판 상에 제1 도전형 질화물 반도체층, 활성층 및 제2 도전형 질화물 반도체층을 순차적으로 성장시켜 발광구조물을 형성하는 단계; 및
    각각 상기 제1 및 제2 도전형 질화물 반도체층과 전기적으로 연결되도록 제1 및 제2 전극을 형성하는 단계;
    를 포함하며,
    상기 마스크층의 개구부는 측면이 요철 형상을 가지며, 상기 발광구조물의 측면은 상기 요철 형상과 같은 형상을 갖도록 성장되는 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  2. 제1항에 있어서,
    상기 마스크층은 복수의 개구부를 가지며, 상기 복수의 개구부에는 각각 하나의 발광구조물이 형성되는 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  3. 제2항에 있어서,
    상기 복수의 개구부는 서로 인접한 개구부 간의 거리가 5㎛이상인 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  4. 제2항에 있어서,
    상기 발광구조물을 형성하는 단계 후에,
    상기 기판 및 상기 마스크층을 각각의 발광구조물 단위로 절단하는 단계를 더 포함하는 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  5. 삭제
  6. 제1항에 있어서,
    상기 마스크층의 두께는 20㎚이상인 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  7. 제1항에 있어서,
    상기 발광구조물을 형성하는 단계는,
    상기 발광구조물의 성장이 진행되는 방향으로 갈수록 그 폭이 좁아지도록 실행되는 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  8. 제7항에 있어서,
    상기 발광구조물을 형성하는 단계는,
    상기 발광구조물 측면의 기울기가 수평면으로부터 40 ~ 85°가 되도록 실행되는 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  9. 제1항에 있어서,
    상기 마스크층은 실리콘 산화물, 실리콘 질화물, 투명전도성 산화물 및 금속 중 어느 하나로 이루어진 것을 특징으로 하는 질화물 반도체 발광소자 제조방법.
  10. 삭제
  11. 삭제
  12. 제1항 내지 제4항, 제6항 내지 제9항 중 어느 한 항의 제조방법에 의해 제조된 질화물 반도체 발광소자.
KR1020080001927A 2008-01-07 2008-01-07 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자 KR101425167B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080001927A KR101425167B1 (ko) 2008-01-07 2008-01-07 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자
US12/249,049 US7781248B2 (en) 2008-01-07 2008-10-10 Method of manufacturing nitride semiconductor light emitting device and nitride semiconductor light emitting device manufactured using the method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080001927A KR101425167B1 (ko) 2008-01-07 2008-01-07 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자

Publications (2)

Publication Number Publication Date
KR20090076163A KR20090076163A (ko) 2009-07-13
KR101425167B1 true KR101425167B1 (ko) 2014-07-31

Family

ID=40843860

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080001927A KR101425167B1 (ko) 2008-01-07 2008-01-07 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자

Country Status (2)

Country Link
US (1) US7781248B2 (ko)
KR (1) KR101425167B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI392118B (zh) * 2008-12-04 2013-04-01 Huga Optotech Inc 發光二極體之製造方法及發光二極體
KR101658838B1 (ko) 2010-02-04 2016-10-04 엘지이노텍 주식회사 발광 소자 및 그 제조방법
CN102569543B (zh) * 2010-12-30 2015-09-02 比亚迪股份有限公司 一种发光二极管芯片的制作方法
KR101552671B1 (ko) * 2012-09-14 2015-09-11 일진엘이디(주) 고휘도 질화물 발광소자 제조 방법
CN103840054A (zh) * 2012-11-20 2014-06-04 展晶科技(深圳)有限公司 发光二极管芯片
KR102534248B1 (ko) 2018-07-17 2023-05-18 삼성전자주식회사 발광 소자 패키지

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10321911A (ja) * 1997-04-15 1998-12-04 Temic Telefunken Microelectron Gmbh 単結晶シリコン上に化合物半導体のエピタキシヤル層を製造する方法及びそれにより製造された発光ダイオード
JP2002299252A (ja) * 2001-03-30 2002-10-11 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体の製造方法及びiii族窒化物系化合物半導体素子
KR100714626B1 (ko) 2005-10-11 2007-05-07 삼성전기주식회사 질화물 반도체 발광소자 및 제조방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3882539B2 (ja) * 2000-07-18 2007-02-21 ソニー株式会社 半導体発光素子およびその製造方法、並びに画像表示装置
DE102005005635A1 (de) * 2004-08-31 2006-03-02 Osram Opto Semiconductors Gmbh Strahlungsemittierendes optoelektronisches Bauelement mit einer Quantentopfstruktur und Verfahren zu dessen Herstellung
KR101145595B1 (ko) 2006-01-20 2012-05-15 엘지이노텍 주식회사 질화물계 화합물 반도체의 성장방법
KR100755610B1 (ko) 2006-09-12 2007-09-06 삼성전기주식회사 피라미드 구조를 갖는 질화물 반도체 발광소자 및 그 제조방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10321911A (ja) * 1997-04-15 1998-12-04 Temic Telefunken Microelectron Gmbh 単結晶シリコン上に化合物半導体のエピタキシヤル層を製造する方法及びそれにより製造された発光ダイオード
JP2002299252A (ja) * 2001-03-30 2002-10-11 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体の製造方法及びiii族窒化物系化合物半導体素子
KR100714626B1 (ko) 2005-10-11 2007-05-07 삼성전기주식회사 질화물 반도체 발광소자 및 제조방법

Also Published As

Publication number Publication date
US7781248B2 (en) 2010-08-24
KR20090076163A (ko) 2009-07-13
US20090173965A1 (en) 2009-07-09

Similar Documents

Publication Publication Date Title
KR100661614B1 (ko) 질화물계 반도체 발광소자 및 그 제조방법
US8847199B2 (en) Nanorod light emitting device and method of manufacturing the same
US8519412B2 (en) Semiconductor light-emitting device and method for manufacturing thereof
JP2010153838A (ja) 窒化物半導体発光素子及びその製造方法
US8236583B2 (en) Method of separating light-emitting diode from a growth substrate
KR20110128545A (ko) 발광 소자, 발광 소자의 제조방법 및 발광 소자 패키지
KR101425167B1 (ko) 질화물 반도체 발광소자 제조방법 및 이에 의해 제조된질화물 반도체 발광소자
TW201306301A (zh) 製造半導體發光二極體的方法
JP2009302314A (ja) GaN系半導体装置
US20100187558A1 (en) Semiconductor light emitting device and method of fabricating the same
KR101081129B1 (ko) 발광소자 및 그 제조방법
US20240297207A1 (en) Light emitting device
KR20080096997A (ko) 발광다이오드 소자의 제조방법
KR101072200B1 (ko) 발광소자 및 그 제조방법
TWI437731B (zh) 一種具有提升光取出率之半導體光電元件及其製造方法
KR20050096010A (ko) 질화물 반도체 발광소자 및 그 제조방법
KR20110117963A (ko) 질화물 반도체 발광 소자 및 그 제조방법
JP2009123836A (ja) 窒化物半導体発光素子
KR100999695B1 (ko) 반도체 발광소자 및 그 제조방법
KR101316121B1 (ko) 수직형 발광 다이오드의 제조방법
KR100982983B1 (ko) 수직구조 반도체 발광소자 및 그 제조방법
KR102249624B1 (ko) 발광구조물 및 이를 포함하는 발광소자
KR20110091245A (ko) 반도체 발광소자 및 그 제조방법
KR101014045B1 (ko) 발광소자 및 그 제조방법
KR100990642B1 (ko) 수직구조 반도체 발광소자 및 그 제조방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170630

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180629

Year of fee payment: 5