KR101412821B1 - 역률 보정 회로 및 이를 포함하는 전원 장치 - Google Patents

역률 보정 회로 및 이를 포함하는 전원 장치 Download PDF

Info

Publication number
KR101412821B1
KR101412821B1 KR1020120121981A KR20120121981A KR101412821B1 KR 101412821 B1 KR101412821 B1 KR 101412821B1 KR 1020120121981 A KR1020120121981 A KR 1020120121981A KR 20120121981 A KR20120121981 A KR 20120121981A KR 101412821 B1 KR101412821 B1 KR 101412821B1
Authority
KR
South Korea
Prior art keywords
main switch
switching operation
inductor
auxiliary switch
power
Prior art date
Application number
KR1020120121981A
Other languages
English (en)
Other versions
KR20140055326A (ko
Inventor
정인화
서범석
김광수
이효진
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020120121981A priority Critical patent/KR101412821B1/ko
Priority to US13/740,796 priority patent/US20140119079A1/en
Priority to CN201310031120.3A priority patent/CN103795235B/zh
Publication of KR20140055326A publication Critical patent/KR20140055326A/ko
Application granted granted Critical
Publication of KR101412821B1 publication Critical patent/KR101412821B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/70Regulating power factor; Regulating reactive current or power

Abstract

본 발명은 인터리브 역률 보정 회로 및 이를 포함하는 전원 장치에 관한 것이다. 본 발명의 역률 보정 회로는 입력 전원의 역률을 개선하기 위하여 서로 180도의 위상차를 가지고 스위칭 동작하는 제1 메인 스위치 및 제2 메인 스위치를 포함하는 메인 스위치부; 및 상기 제1 메인 스위치 및 상기 제2 메인 스위치의 온 동작 전에 각각 존재하는 잉여 전원의 전달 경로를 각각 형성하는 제1 보조 스위치 및 제2 보조 스위치를 포함하는 보조 스위치부; 상기 입력 전원이 인가되는 입력 전원단과 메인 스위치부 사이에 위치하여, 상기 메인 스위치부의 스위칭에 따라 에너지를 축적 또는 방출하는 인덕터부; 및 상기 보조 스위치부의 스위칭 동작시 상기 보조 스위치부에 흐르는 전류량을 조절하는 보조 인덕터를 포함할 수 있다.

Description

역률 보정 회로 및 이를 포함하는 전원 장치{POWER FACTOR CORRECTION CIRCUIT AND POWER SUPPLY HAVING THE SAME}
본 발명은 인터리브 역률 보정 회로 및 이를 포함하는 전원 장치에 관한 것이다.
최근 들어, 여러 국가의 각 정부에서 에너지 효율 정책에 따른 에너지의 효율적인 사용을 권장하고 있으며, 특히 이러한 에너지의 효율적인 사용은 전자 제품, 가전 제품에 널리 권장되고 있다.
이러한 권장에 따라 에너지를 효율적으로 사용하는 데 있어서, 전자 제품, 가전 제품 등에 전원을 공급하는 전원 장치가 주로 에너지의 효율적인 사용에 따른 개선 회로가 적용되고 있다.
이러한 개선 회로로는 역률 보정 회로를 예로 들 수 있는데, 역률 보정 회로는 입력된 전원을 스위칭하여 입력된 전원의 전류와 전압의 위상차(역률)를 조정하여 후단에 전달되는 전원이 효율적으로 전달되도록 하는 회로이다.
역률 보정 회로 중에서 부스트 역률 보정 회로가 일반적으로 이용되고 있으나, 비교적 낮은 효율과 높은 내부 전류, 전압 리플, EMI 노이즈 문제 때문에 중대용량의 전원장치에는 적용되기 힘든 실정이다. 이러한 부스트 역률 보정 회로의 문제점을 해결하기 위하여 종래 부스트 역률 보정 회로를 병렬로 연결한 인터리브 부스트 역률 보정(Interleaved boost PFC) 회로는 전체 출력전원을 병렬로 연결된 각 부스트 역률 보정 회로에서 스위칭 주기 동안 시간차를 두고 균등하게 동작함으로써 입력 전류의 리플과 출력전압의 리플을 동시에 저감할 수 있다. 이로써 입력 EMI 필터의 크기를 감소시킬 수 있다. 다만, 인터리브 부스트 역률 보정 회로 또한 입력된 전원을 스위칭함으로써 스위칭 손실이 발생하는 문제점이 있다.
하기의 선행기술문헌 중 특허문헌 1은 인터리브 역률 보정 회로에 관한 것으로서, 인터리브 연결되어 입력 전원의 역률을 보정하는 제1 및 제2 트랜지스터 중 제2 출력 트랜지스터의 동작을 제어하여 입력 전원의 범위를 확장하는 내용이 개시되어 있으나, 스위칭 손실을 저감하기 위한 내용은 개시하고 있지 못하다.
미국 공개특허공보 2011/0199066
본 발명의 과제는 상기한 문제점을 해결하기 위한 것으로, 본 발명은 역률 보정을 위한 스위칭 전에 잉여 전원을 접지에 전달하여 역률 보정 스위칭시에 발생되는 스위칭 손실을 저감하고, 잉여 전원을 접지에 전달시 발생하는 피크성 전압을 제거하는 역률 보정 회로 및 이를 포함하는 전원 장치를 제공한다.
본 발명의 제1 기술적인 측면에 따르면, 입력 전원의 역률을 개선하기 위하여 서로 180도의 위상차를 가지고 스위칭 동작하는 제1 메인 스위치 및 제2 메인 스위치를 포함하는 메인 스위치부; 및 상기 제1 메인 스위치 및 상기 제2 메인 스위치의 온 동작 전에 각각 존재하는 잉여 전원의 전달 경로를 각각 형성하는 제1 보조 스위치 및 제2 보조 스위치를 포함하는 보조 스위치부; 상기 입력 전원이 인가되는 입력 전원단과 메인 스위치부 사이에 위치하여, 상기 메인 스위치부의 스위칭에 따라 에너지를 축적 또는 방출하는 인덕터부; 및 상기 보조 스위치부의 스위칭 동작시 상기 보조 스위치부에 흐르는 전류량을 조절하는 보조 인덕터; 를 포함하는 역률 보정 회로를 제안한다.
또한, 상기 제1 보조 스위치는 상기 제1 메인 스위치가 온 동작하기 전에 온 동작하고, 상기 제1 메인 스위치가 오프 동작하기 전에 오프 동작하는 제1 스위칭 동작을 수행하고, 상기 제2 보조 스위치는 상기 제2 메인 스위치가 온 동작하기 전에 온 동작하고, 상기 제2 메인 스위치가 오프 동작하기 전에 오프 동작하는 제2 스위칭 동작을 수행하는 역률 보정 회로를 제안한다.
또한, 상기 제1 스위칭 동작과 상기 제2 스위칭 동작의 온 동작 간격은 서로 동일한 역률 보정 회로를 제안한다.
또한, 상기 제1 메인 스위치 및 상기 제2 메인 스위치의 역전류를 각각 방지하는 제1 역전류 방지 다이오드 및 제2 역전류 방지 다이오드를 더 포함하는 역률 보정 회로를 제안한다.
또한, 상기 제1 보조 스위치는 상기 제2 스위칭 동작 종료 시에 상기 제2 보조 스위치에 부가되는 과도 전원의 전달 경로를 형성하기 위하여 스위칭 동작하고, 상기 제2 보조 스위치는 상기 제1 스위칭 동작 종료 시에 상기 제1 보조 스위치에 부가되는 과도 전원의 전달 경로를 형성하기 위하여 스위칭 동작하는 역률 보정 회로를 제안한다.
또한, 상기 제1 보조 스위치는 상기 제2 스위칭 동작의 종료 시점에 스위칭 동작하고, 상기 제2 보조 스위치는 상기 제1 스위칭 동작의 종료 시점에 스위칭 동작하는 역률 보정 회로를 제안한다.
또한, 상기 제1 보조 스위치는 상기 제2 스위칭 동작의 종료 시점에 상기 제2 스위칭 동작의 온 간격과 동일한 간격 동안 온 동작하며, 상기 제2 보조 스위치는 상기 제1 스위칭 동작의 종료 시점에 상기 제1 스위칭 동작의 온 간격과 동일한 간격 동안 온 동작하는 역률 보정 회로를 제안한다.
또하, 상기 메인 스위치부의 스위칭 동작에 따라 상기 인덕터부로부터 방출되는 전원의 전달 경로를 제공하는 다이오드부; 를 더 포함하는 역률 보정 회로를 제안한다.
또한, 상기 인덕터부는, 상기 입력 전원단과 상기 제1 메인 스위치 사이에 연결되는 제1 인덕터; 및 상기 입력 전원단과 상기 제2 메인 스위치 사이에 연결되는 제2 인덕터; 를 포함하는 역률 보정 회로를 제안한다.
또한, 상기 다이오드부는, 상기 제1 메인 스위치의 스위칭 동작에 따라 상기 제1 인덕터로부터 방출되는 전원의 전달 경로를 제공하는 제1 다이오드; 및 상기 제2 메인 스위치의 스위칭 동작에 따라 상기 제2 인덕터로부터 방출되는 전원의 전달 경로를 제공하는 제2 다이오드; 를 포함하는 역률 보정 회로를 제안한다.
또한, 상기 다이오드부로부터 전달되는 전원을 안정화시키는 캐패시터; 를 더 포함하는 역률 보정 회로를 제안한다.
또한, 상기 메인 스위치부 및 상기 보조 스위치부의 스위칭 동작을 제어하는 스위칭 제어 신호를 제공하는 제어부; 를 더 포함하는 역률 보정 회로를 제안한다.
또한, 상기 입력 전원은 정류된 전원인 역률 보정 회로를 제안한다.
본 발명의 제2 기술적인 측면에 따르면, 입력 전원의 역률을 개선하기 위하여 서로 180도의 위상차를 가지고 스위칭 동작하는 제1 메인 스위치 및 제2 메인 스위치를 갖는 메인 스위치부와, 상기 제1 메인 스위치 및 상기 제2 메인 스위치의 온 동작 전에 각각 존재하는 잉여 전원의 전달 경로를 각각 형성하는 제1 보조 스위치 및 제2 보조 스위치를 포함하는 보조 스위치부와, 상기 입력 전원이 인가되는 입력 전원단과 메인 스위치부 사이에 위치하여, 상기 메인 스위치부의 스위칭에 따라 에너지를 축적 또는 방출하는 인덕터부; 및 상기 보조 스위치부의 스위칭 동작시 상기 보조 스위치부에 흐르는 전류량을 조절하는 보조 인덕터를 포함하는 역률 보정 회로; 상기 역률 보정 회로로부터의 전원을 스위칭하여 사전에 설정된 전원으로 변환하는 전원 변환부; 및 상기 전원 변환부의 전원 스위칭을 제어하는 스위칭 제어부; 를 포함하는 전원 장치를 제안한다.
또한, 교류 전원을 정류하여 생성한 입력 전원을 상기 역률 보정 회로에 전달하는 정류부를 더 포함하는 전원 장치를 제안한다.
본 발명에 따르면, 역률 보정을 위한 스위칭 전에 잉여 전원을 접지에 전달하여 역률 보정 스위칭시에 발생되는 스위칭 손실을 저감할 수 있으며, 잉여 전원을 접지에 전달시 발생하는 피크성 전압을 제거하는 효과가 있다.
도 1 및 도 2는 본 발명의 역률 보정 회로의 개략적인 회로도.
도 3는 본 발명의 역률 보정 회로에 채용된 메인 스위치와 보조 스위치의 스위칭 제어 신호 그래프.
도 4는 도 3의 A 부분을 확대하여 도시한 그래프.
도 5는 본 발명의 역률 보상 회로에 채용되는 보조 스위치부의 양단에서 발생하는 전압을 나타낸 그래프.
도 6은 본 발명의 역률 보정 회로를 포함하는 전원 장치의 개략적인 구성도.
후술하는 본 발명에 대한 상세한 설명은, 본 발명이 실시될 수 있는 특정 실시예를 예시로서 도시하는 첨부 도면을 참조한다. 이들 실시예는 당업자가 본 발명을 실시할 수 있기에 충분하도록 상세히 설명된다. 본 발명의 다양한 실시예는 서로 다르지만 상호 배타적일 필요는 없음이 이해되어야 한다. 예를 들어, 여기에 기재되어 있는 특정 형상, 구조 및 특성은 일 실시예에 관련하여 본 발명의 정신 및 범위를 벗어나지 않으면서 다른 실시예로 구현될 수 있다. 또한, 각각의 개시된 실시예 내의 개별 구성요소의 위치 또는 배치는 본 발명의 정신 및 범위를 벗어나지 않으면서 변경될 수 있음이 이해되어야 한다. 따라서, 후술하는 상세한 설명은 한정적인 의미로서 취하려는 것이 아니며, 본 발명의 범위는, 적절하게 설명된다면, 그 청구항들이 주장하는 것과 균등한 모든 범위와 더불어 첨부된 청구항에 의해서만 한정된다. 도면에서 유사한 참조부호는 여러 측면에 걸쳐서 동일하거나 유사한 기능을 지칭한다.
도 1 및 도 2는 본 발명의 역률 보정 회로(100)의 개략적인 회로도이다.
도 1을 참조하면, 본 발명의 역률 보정 회로(100)는 메인 스위치부(110) 및 보조 스위치부(120)를 포함할 수 있으며, 제1 및 제2 역전류 방지 다이오드(DI1, DI2), 인덕터부(130), 보조 인덕터(Ls), 다이오드부(140), 캐패시터(C) 및 제어부(150)를 더 포함할 수 있다.
메인 스위치부(110)는 입력 전원의 역률을 개선하기 위하여 서로 180도의 위상차를 가지고 스위칭 동작하는 제1 메인 스위치(S1) 및 제2 메인 스위치(S2)를 포함할 수 있다. 이 때, 입력 전원은 정류된 전원일 수 있다.
제1 역전류 방지 다이오드(DI1) 및 제2 역전류 방지 다이오드(DI2)는 각각 제1 메인 스위치(S1) 및 제2 메인 스위치(S2)의 역전류를 각각 방지할 수 있다. 제1 역전류 방지 다이오드(DI1) 및 제2 역전류 방지 다이오드(DI2)는 제1 메인 스위치(S1) 및 제2 메인 스위치(S2)가 트랜지스터로 구성되는 경우에 바디에 형성되는 다이오드일 수 있으나 이에 한정되는 것은 아니고 별도로 부가된 다이오드일 수 있다.
인덕터부(130)는 입력 전원이 인가되는 입력 전원단(IN)과 메인 스위치부(110) 사이에 연결되어, 상기 메인 스위치부(110)의 스위칭에 따라 에너지를 축적 또는 방출할 수 있다. 구체적으로 인덕터부(130)는 제1 인덕터(L1) 및 제2 인덕터(L2)를 포함할 수 있으며, 제1 인덕터(L1)는 입력 전원단(IN)과 제1 메인 스위치(S1) 사이에 연결되고, 제2 인덕터(L2)는 입력 전원단(IN)과 제2 메인 스위치(S2) 사이에 연결될 수 있다.
다이오드부(140)는 메인 스위치부(110)의 스위칭 동작에 따라 인덕터부(130)로부터 방출되는 전원의 전달 경로를 제공할 수 있다. 구체적으로 다이오드부(140)는 제1 다이오드(D1) 및 제2 다이오드(D2)를 포함할 수 있으며, 제1 다이오드(D1)는 제1 메인 스위치(S1)의 스위칭 동작에 따라 상기 제1 인덕터(L1)로부터 방출하는 전원의 전달 경로를 제공할 수 있고, 제2 다이오드(D2)는 제2 메인 스위치(S2)의 스위칭 동작에 따라 상기 제2 인덕터(L2)로부터 방출하는 전원의 전달 경로를 제공할 수 있다.
캐패시터(C)는 출력단에 병렬 연결되어 다이오드부(140)로부터 출력되는 전원을 안정화할 수 있다.
보조 스위치부(120)는 제1 메인 스위치(S1) 및 제2 메인 스위치(S2)와 각각 병렬로 연결되는 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)를 포함할 수 있다.
제어부(150)는 제1 메인 스위치(S1), 제2 메인 스위치(S2), 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)의 스위칭 동작을 제어하는 스위칭 제어 신호(G1, G2, Gn1, Gn2)를 제공할 수 있다.
본 발명의 제1 메인 스위치(S1), 제2 메인 스위치(S2), 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)는 IGBT(Insulated gate bipolar transistor), MOS-FET(metal oxide semiconductor field-effect transistor), 및 BJT(bipolar junction transistor) 중 하나로 구성될 수 있다. 도 2를 참조하면 BJT로 구성된 것을 도시하였으나, 본 발명이 이에 한정되는 것은 아니다.
본 발명의 역률 보정 회로(100)의 메인 스위치는 스위칭 동작하여 입력 전원의 전압과 전류간의 위상차를 조정함으로써 역률을 개선하는데, 이 때 보조 스위치부(120)는 메인 스위치부(110)의 스위칭 동작시에 남은 잉여 전원의 전달 경로를 형성할 수 있다.
도 3는 본 발명의 역률 보정 회로(100)에 채용된 메인 스위치부(110)와 보조 스위치부(120)의 스위칭 제어 신호 그래프이며, 도 4는 도 3의 A 부분을 확대하여 도시한 그래프이다.
도 1, 도 3 및 도 4를 참조하면 본 발명의 역률 보정 회로(100)의 보조 스위치부(120)는 메인 스위치부(110)의 온 동작 전에 잉여 전원의 전달 경로를 형성할 수 있다. 즉, 다시 말하면, 메인 스위치부(110)의 영전압 스위칭 조건을 제공함으로써 스위칭 손실을 제거할 수 있다.
잉여 전원의 전달 경로 형성을 위하여, 제어부(150)는 메인 스위치부(110)의 온 동작 전에 보조 스위치부(120)를 온 동작시키는 스위칭 제어신호(G1, G2, Gn1, Gn2)를 전달 할 수 있다. 스위칭 제어신호가 하이 신호 일 때 각 스위치(S1, S2, Sn1, Sn2)는 온 동작하고, 스위칭 제어신호가 로우 신호 일 때, 각 스위치(S1, S2, Sn1, Sn2)는 오프 동작할 수 있다.
구체적으로 설명하면, 제1 보조 스위치(Sn1)는 제1 메인 스위치(S1)의 온 동작 전에 존재하는 잉여 전원의 전달 경로를 형성하며, 제2 보조 스위치(Sn2)는 제2 메인 스위치(S2)의 온 동작전에 존재하는 잉여 전원의 전달 경로를 형성할 수 있다.
이를 위하여, 도 3 및 도 4에 도시되어 있듯이, 제1 보조 스위치(Sn1)는 제1 메인 스위치(S1)가 온 동작하기 전에 온 동작하고, 제1 메인 스위치(S1)가 오프 동작하기 전에 오프 동작할 수 있다. 이를 제1 스위칭 동작이라 지칭할 수 있다.
또한, 제2 보조 스위치(Sn2)는 제2 메인 스위치(S2)가 온 동작하기 전에 온 동작하고, 제2 메인 스위치(S2)가 오프 동작하기 전에 오프 동작할 수 있다. 이를 제2 스위칭 동작이라 지칭할 수 있다.
이 때, 제1 스위칭 동작과 제2 스위칭 동작의 온 동작 간격을 서로 동일하게 설정될 수 있다.
반면에, 보조 스위치부(120)가 메인 스위치부(110)의 잉여 전원의 전달 경로를 형성하여 메인 스위치부(110)의 스위칭 손실을 저감할 수 있으나, 보조 스위치부(120)의 스위칭 손실이 발생할 수 있다.
다시 말하면, 보조 스위치부(120)의 오프 동작시점에 과도 전원에 따른 피크성 전압이 보조 스위치부(120)의 양단에 발생하여 스위칭 손실이 발생할 수 있다.
이러한 문제점을 해결하기 위하여, 도 1을 참조하면, 역률 보상 회로는 보조 스위치부(120)의 스위칭 동작시 보조 스위치부(120)에 흐르는 전류량을 조절하는 보조 인덕터(Ls)를 더 포함할 수 있다. 도 1에는 보조 인덕터(Ls)가 1개로 구성되어, 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)의 연결 노드와 접지 사이에 연결된 것으로 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니며, 2개로 구성되어, 하나는 제1 보조 스위치(Sn1)와 접지 사이에 연결되고, 다른 하나는 제2 보조 스위치(Sn2)와 접지 사이에 연결되어 구성될 수 있다.
도 5는 본 발명의 역률 보상 회로에 채용되는 보조 스위치부(120)의 양단에서 발생하는 전압을 나타낸 그래프이다. 도 5(a)는 본 발명의 역률 보상 회로가 인덕터를 채용하는 경우에 보조 스위치부(120)의 양단에서 발생하는 전압을 나타낸 그래프이다. 도 5(a)에서 점선으로 표시한 부분은 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)가 각각 제1 스위칭 동작 및 제2 스위칭 동작할 때 발생하는 피크성 전압을 나타낸 것이다.
이러한 피크성 전압을 저감하기 위하여, 도 3을 참조하면, 제1 보조 스위치(Sn1)는 제2 스위칭 동작 종료시에 제2 보조 스위치(Sn2)에 부가되는 과도 전원의 전달 경로를 형성하기 위하여 스위칭 동작할 수 있다. 제1 보조 스위치(Sn1)가 제2 보조 스위치(Sn2)의 제2 스위칭 동작 종료 시점에 스위칭 동작함으로써, 환류 경로(freewheeling path)를 형성하여 제2 보조 스위치(Sn2)가 소프트 턴 오프(soft turn off) 동작을 할 수 있다. 제2 스위치의 제2 스위칭 동작 종료시에 제1 스위치가 스위칭 동작하는 경우, 형성되는 환류 경로는 Sn2-Ls-DI1-Sn1-Ls이며, 제1 스위치의 제1 스위칭 동작 종료시에 제2 스위치가 스위칭 동작하는 경우 형성되는 환류 경로는 Sn1-Ls-DI2-Sn2-Ls이다.
이 때, 환류 경로를 형성하기 위한 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)의 스위칭 동작은 각각 제2 스위칭 동작 및 제1 스위칭 동작의 온 간격과 동일하게 설정될 수 있다.
도 5(b)는 본 발명의 역률 보상 회로가 환류 경로를 형성하는 경우에 보조 스위치부(120)의 양단에서 발생하는 전압을 나타낸 그래프이다. 도 5(a)와 도 5(b)를 비교하면, 피크성 전압이 저감된 것을 알 수 있다.
도 6은 본 발명의 역률 보정 회로(100)를 포함하는 전원 장치의 개략적인 구성도이다.
도 6을 참조하면, 전원 장치는 역률 보정 회로(100), 전원 변환부(200), 스위칭 제어부(300) 및 정류부(400)를 포함할 수 있다.
역률 보정 회로(100)는 도 1에서 도시된 역률 보정 회로(100)와 동일하므로 자세한 설명은 생략하도록 한다.
또한, 역률 보정 회로(100)의 제1 메인 스위치(S1), 제2 메인 스위치(S2), 제1 보조 스위치(Sn1) 및 제2 보조 스위치(Sn2)는 IGBT(Insulated gate bipolar transistor), MOS-FET(metal oxide semiconductor field-effect transistor), 및 BJT(bipolar junction transistor) 중 하나로 구성될 수 있다.
전원 변환부(200)는 역률 보정회로부터의 직류 전원을 스위칭하여 사전에 설정된 전압 레벨을 갖는 직류 전원으로 변환하여 부하에 공급할 수 있으며, 스위칭 제어부(300)는 출력되는 직류 전원의 전압 또는 전류 레벨에 따라 전원 변환부(200)의 스위칭을 제어할 수 있으며, 정류부(400)는 교류 전원을 정류하여 생성한 입력 전원을 상기 역률 보정 회로(100)에 전달할 수 있다.
이상에서 본 발명이 구체적인 구성요소 등과 같은 특정 사항들과 한정된 실시예 및 도면에 의해 설명되었으나, 이는 본 발명의 보다 전반적인 이해를 돕기 위해서 제공된 것일 뿐, 본 발명이 상기 실시예들에 한정되는 것은 아니며, 본 발명이 속하는 기술분야에서 통상적인 지식을 가진 자라면 이러한 기재로부터 다양한 수정 및 변형을 꾀할 수 있다.
따라서, 본 발명의 사상은 상기 설명된 실시예에 국한되어 정해져서는 아니 되며, 후술하는 특허청구범위뿐만 아니라 이 특허청구범위와 균등하게 또는 등가적으로 변형된 모든 것들은 본 발명의 사상의 범주에 속한다고 할 것이다.
100: 역률 보정 회로
110: 메인 스위치부
120: 보조 스위치부
130: 인덕터부
140: 다이오드부
150: 제어부
200: 전원 변환부
300: 스위칭 제어부
400: 정류부

Claims (26)

  1. 입력 전원단과 출력단 사이에 서로 병렬로 배치되는 제1 인덕터 및 제2 인덕터를 포함하는 인덕터부;
    상기 제1 인덕터 및 상기 제2 인덕터 각각의 일단과 접지 사이에 각각 배치되는 제1 메인 스위치 및 제2 메인 스위치를 포함하는 메인 스위치부;
    상기 제1 인덕터와 상기 제1 메인 스위치의 접속 노드에 연결되는 일단을 구비하는 제1 보조 스위치 및 상기 제2 인덕터와 상기 제2 메인 스위치의 접속 노드에 연결되는 일단을 구비하는 제2 보조 스위치를 포함하는 보조 스위치부; 및
    상기 제1 보조 스위치 및 상기 제2 보조 스위치 각각의 타단 및 접지 사이에 배치되는 보조 인덕터; 를 포함하는 역률 보정 회로.
  2. 제1항에 있어서,
    상기 제1 보조 스위치는 상기 제1 메인 스위치가 온 동작하기 전에 온 동작하고, 상기 제1 메인 스위치가 오프 동작하기 전에 오프 동작하는 제1 스위칭 동작을 수행하고,
    상기 제2 보조 스위치는 상기 제2 메인 스위치가 온 동작하기 전에 온 동작하고, 상기 제2 메인 스위치가 오프 동작하기 전에 오프 동작하는 제2 스위칭 동작을 수행하는 역률 보정 회로.
  3. 제2항에 있어서,
    상기 제1 스위칭 동작과 상기 제2 스위칭 동작의 온 동작 간격은 서로 동일한 역률 보정 회로.
  4. 제1항에 있어서,
    상기 제1 메인 스위치 및 상기 제2 메인 스위치의 역전류를 각각 방지하는 제1 역전류 방지 다이오드 및 제2 역전류 방지 다이오드를 더 포함하는 역률 보정 회로.
  5. 제2항에 있어서,
    상기 제1 보조 스위치는 상기 제2 스위칭 동작 종료 시에 상기 제2 보조 스위치에 부가되는 과도 전원의 전달 경로를 형성하기 위하여 스위칭 동작하고,
    상기 제2 보조 스위치는 상기 제1 스위칭 동작 종료 시에 상기 제1 보조 스위치에 부가되는 과도 전원의 전달 경로를 형성하기 위하여 스위칭 동작하는 역률 보정 회로.
  6. 제5항에 있어서,
    상기 제1 보조 스위치는 상기 제2 스위칭 동작의 종료 시점에 스위칭 동작하고, 상기 제2 보조 스위치는 상기 제1 스위칭 동작의 종료 시점에 스위칭 동작하는 역률 보정 회로.
  7. 제6항에 있어서,
    상기 제1 보조 스위치는 상기 제2 스위칭 동작의 종료 시점에 상기 제2 스위칭 동작의 온 간격과 동일한 간격 동안 온 동작하며,
    상기 제2 보조 스위치는 상기 제1 스위칭 동작의 종료 시점에 상기 제1 스위칭 동작의 온 간격과 동일한 간격 동안 온 동작하는 역률 보정 회로.
  8. 제1항에 있어서
    상기 인덕터부와 상기 출력단 사이에 배치되는 다이오드부; 를 더 포함하는 역률 보정 회로.
  9. 제8항에 있어서, 상기 다이오드부는,
    상기 메인 스위치부의 스위칭 동작에 따라 상기 인덕터부로부터 방출되는 전원의 전달 경로를 제공하는 역률 보정 회로.
  10. 제8항에 있어서, 상기 다이오드부는,
    상기 제1 인덕터와 상기 출력단 사이에 배치되는 제1 다이오드; 및
    상기 제2 인덕터와 상기 출력단 사이에 배치되는 제2 다이오드; 를 포함하는 역률 보정 회로.
  11. 제8항에 있어서,
    상기 다이오드부로부터 전달되는 전원을 안정화시키는 캐패시터; 를 더 포함하는 역률 보정 회로.
  12. 제1항에 있어서,
    상기 메인 스위치부 및 상기 보조 스위치부의 스위칭 동작을 제어하는 스위칭 제어 신호를 제공하는 제어부; 를 더 포함하는 역률 보정 회로.
  13. 제1 항에 있어서,
    상기 입력 전원단으로 정류된 전원이 입력되는 역률 보정 회로.
  14. 제1항에 있어서,
    상기 제1 메인 스위치 및 상기 제2 메인 스위치는 180도의 위상차를 가지고 스위칭 동작하는 역률 보정 회로.
  15. 제1항에 있어서,
    상기 제2 보조 스위치 및 상기 제2 보조 스위치 각각은 상기 제1 메인 스위치 및 상기 제2 메인 스위치 각각의 온 동작 전에 존재하는 잉여 전원의 전달 경로를 형성하는 역률 보정 회로.
  16. 제1항에 있어서, 상기 인덕터부는,
    상기 메인 스위치부의 스위칭에 따라 에너지를 축적 또는 방출하는 역률 보정 회로.
  17. 제1항에 있어서, 상기 보조 인덕터는,
    상기 보조 스위치부의 스위칭 동작시 상기 보조 스위치부에 흐르는 전류량을 조절하는 역률 보정 회로.
  18. 제1항 내지 제17항 중 어느 한 항에 따른 역률 보정 회로;
    상기 역률 보정 회로로부터 출력되는 전원을 스위칭하여 사전에 설정된 전원으로 변환하는 전원 변환부; 및
    상기 전원 변환부의 전원 스위칭을 제어하는 스위칭 제어부; 를 포함하는 전원 장치.
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
KR1020120121981A 2012-10-31 2012-10-31 역률 보정 회로 및 이를 포함하는 전원 장치 KR101412821B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120121981A KR101412821B1 (ko) 2012-10-31 2012-10-31 역률 보정 회로 및 이를 포함하는 전원 장치
US13/740,796 US20140119079A1 (en) 2012-10-31 2013-01-14 Power factor correction circuit and power supply device including the same
CN201310031120.3A CN103795235B (zh) 2012-10-31 2013-01-25 功率因数校正电路及包括该电路的电源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120121981A KR101412821B1 (ko) 2012-10-31 2012-10-31 역률 보정 회로 및 이를 포함하는 전원 장치

Publications (2)

Publication Number Publication Date
KR20140055326A KR20140055326A (ko) 2014-05-09
KR101412821B1 true KR101412821B1 (ko) 2014-06-27

Family

ID=50547032

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120121981A KR101412821B1 (ko) 2012-10-31 2012-10-31 역률 보정 회로 및 이를 포함하는 전원 장치

Country Status (3)

Country Link
US (1) US20140119079A1 (ko)
KR (1) KR101412821B1 (ko)
CN (1) CN103795235B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190006063A (ko) 2019-01-10 2019-01-16 숭실대학교산학협력단 브릿지리스 인터리브 역률보정회로 및 그 구동방법

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104660069A (zh) * 2013-11-18 2015-05-27 东林科技股份有限公司 电源转换装置及其转换方法
KR101628525B1 (ko) * 2014-11-13 2016-06-09 현대자동차주식회사 차량용 배터리 충전기
US20170282747A1 (en) * 2016-04-05 2017-10-05 Ford Global Technologies, Llc Charging system for vehicle battery
CN108923659A (zh) * 2018-07-18 2018-11-30 珠海格力电器股份有限公司 直流-直流变换器及其控制方法和控制电路、存储介质
CN108928258A (zh) * 2018-08-15 2018-12-04 广州麦芮声电子有限公司 一种电动汽车的电源系统和电动汽车
CN112612256A (zh) * 2020-12-25 2021-04-06 润电能源科学技术有限公司 一种火电机组的自动投入率计算方法及相关组件

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020074245A (ko) * 2001-03-19 2002-09-30 주식회사 파웰 역률 보정기능을 갖는 결합 인덕터 및 에너지 회생 회로를사용한 고 효율 소프트 스위칭 교류-직류 승압 컨버터
US20110149622A1 (en) 2009-12-22 2011-06-23 Logah Technology Corp. Interleaved Bridgeless Power Factor Corrector and Controlling Method thereof
JP2011135758A (ja) 2009-11-26 2011-07-07 Fuji Electric Co Ltd 整流回路
US20120250363A1 (en) 2011-03-28 2012-10-04 Tdk-Lambda Uk Limited Interleaved Power Converter and Controller Therefor

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5418704A (en) * 1992-06-12 1995-05-23 Center For Innovative Technology Zero-voltage-transition pulse-width-modulated converters
CN101594049B (zh) * 2008-05-30 2012-06-06 艾默生网络能源有限公司 交错并联pfc控制电路及控制方法
JP5493902B2 (ja) * 2009-10-28 2014-05-14 富士電機株式会社 電力変換装置
JP4853568B2 (ja) * 2009-11-12 2012-01-11 ダイキン工業株式会社 スイッチング電源回路
CN201994843U (zh) * 2011-02-16 2011-09-28 西安建筑科技大学 软开关功率因数校正器
KR101462733B1 (ko) * 2012-12-05 2014-11-17 삼성전기주식회사 역률 보상 장치
KR101422940B1 (ko) * 2012-12-05 2014-07-23 삼성전기주식회사 역률 보정 장치 및 그를 이용한 역률 보정 제어 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020074245A (ko) * 2001-03-19 2002-09-30 주식회사 파웰 역률 보정기능을 갖는 결합 인덕터 및 에너지 회생 회로를사용한 고 효율 소프트 스위칭 교류-직류 승압 컨버터
JP2011135758A (ja) 2009-11-26 2011-07-07 Fuji Electric Co Ltd 整流回路
US20110149622A1 (en) 2009-12-22 2011-06-23 Logah Technology Corp. Interleaved Bridgeless Power Factor Corrector and Controlling Method thereof
US20120250363A1 (en) 2011-03-28 2012-10-04 Tdk-Lambda Uk Limited Interleaved Power Converter and Controller Therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190006063A (ko) 2019-01-10 2019-01-16 숭실대학교산학협력단 브릿지리스 인터리브 역률보정회로 및 그 구동방법

Also Published As

Publication number Publication date
CN103795235A (zh) 2014-05-14
CN103795235B (zh) 2016-06-29
KR20140055326A (ko) 2014-05-09
US20140119079A1 (en) 2014-05-01

Similar Documents

Publication Publication Date Title
KR101412821B1 (ko) 역률 보정 회로 및 이를 포함하는 전원 장치
KR101462733B1 (ko) 역률 보상 장치
KR101422948B1 (ko) 역률 보정 회로
KR101496810B1 (ko) 역률 보정 장치, 전원 장치 및 모터 구동 장치
KR101422940B1 (ko) 역률 보정 장치 및 그를 이용한 역률 보정 제어 방법
US10727753B2 (en) Bidirectional flyback converter circuit
US8766581B2 (en) Power factor correction circuit, and power supply device and motor driving device having the same
US6999325B2 (en) Current/voltage converter arrangement
US8711588B1 (en) Power supply device
US9077246B2 (en) Flyback converter having auxiliary switch and auxiliary inductor
JP2017017775A (ja) 力率改善回路および電源装置
KR101376844B1 (ko) 역률 보정 회로 및 이를 포함하는 전원 장치
TW202110033A (zh) 以疊接式氮化鎵進行高效率電力開關的裝置及方法
JP6274348B1 (ja) 駆動回路および半導体モジュール
KR101422947B1 (ko) 역률 보정 회로 및 이를 포함하는 전원 장치
KR101422961B1 (ko) 역률 보상 회로 구동 장치
WO2011161728A1 (ja) スイッチング電源装置およびこれを用いた電源システム、電子装置
JP6822824B2 (ja) スイッチング電源装置
JP6706791B2 (ja) 電源回路
CN111213308A (zh) 辅助转换器电路及其操作方法
JP2013143786A (ja) 力率改善回路
WO2022185404A1 (ja) スイッチング電源装置および電力供給システム
KR101422939B1 (ko) 역률 보상 회로 구동 장치
Kelley et al. Improved efficiency in power factor correction circuits with a pn-gated SiC FET
KR20150004301A (ko) 역률 보정 장치, 전원 장치 및 모터 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170102

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 6