KR101376044B1 - 표시장치 및 이의 구동방법 - Google Patents

표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101376044B1
KR101376044B1 KR1020070140488A KR20070140488A KR101376044B1 KR 101376044 B1 KR101376044 B1 KR 101376044B1 KR 1020070140488 A KR1020070140488 A KR 1020070140488A KR 20070140488 A KR20070140488 A KR 20070140488A KR 101376044 B1 KR101376044 B1 KR 101376044B1
Authority
KR
South Korea
Prior art keywords
repair
group
line
driver ics
data
Prior art date
Application number
KR1020070140488A
Other languages
English (en)
Other versions
KR20090072393A (ko
Inventor
곽윤희
장종웅
김보라
김정일
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020070140488A priority Critical patent/KR101376044B1/ko
Priority to US12/277,459 priority patent/US8217924B2/en
Publication of KR20090072393A publication Critical patent/KR20090072393A/ko
Application granted granted Critical
Publication of KR101376044B1 publication Critical patent/KR101376044B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시장치 및 이의 구동방법에서, 표시패널에는 다수의 데이터 라인이 구비되고, 표시패널에 실장된 다수의 드라이버 IC는 다수의 데이터 라인에 전기적으로 연결된다. 표시패널에는 다수의 드라이버 IC보다 적은 개수의 연성회로기판이 연결된 다수의 드라이버 IC 중 제1 그룹은 대응하는 연성회로기판과 직접적으로 연결되어 직접적으로 리페어 신호를 제공받고, 나머지 제2 그룹은 제1 그룹의 드라이버 IC들 중 인접하는 드라이버 IC로부터 리페어 신호를 제공받는다.

Description

표시장치 및 이의 구동방법{DISPLAY APPARATUS AND METHOD OF DRIVING THEREFOR}
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 평면도이다.
도 2는 본 발명의 다른 실시예에 따른 액정표시장치의 평면도이다.
도 3은 도 2에 도시된 제1 드라이버 IC에 내장된 연산 증폭기를 나타낸 회로도이다.
도 4는 도 2에 도시된 액정표시장치의 리페어 동작을 나타낸 평면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 액정표시장치의 평면도이다.
도 6은 도 5에 도시된 액정표시장치의 리페어 동작을 나타낸 평면도이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 액정표시패널
210, 220 : 제1 및 제2 게이트 구동회로
231 ~ 238 : 제1 내지 제8 드라이버 IC
300 : 인쇄회로기판
410, 420 : 제1 및 제2 연성회로기판
241, 242 : 제1 및 제2 오피 엠프
500, 510, 520 : 액정표시장치
본 발명은 표시장치 및 이의 구동방법에 관한 것으로, 더욱 상세하게는 표시품질을 개선하고, 리페어 공정의 효율성을 향상시킬 수 있는 표시장치 및 이의 구동방법에 관한 것이다.
일반적으로, 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시한다. 그러기 위해 액정표시장치는 액정셀들이 매트릭스 형태로 배열된 액정표시패널 및 액정표시패널을 구동하는 구동회로를 구비한다.
구동회로는 액정표시패널에 구비된 게이트 라인들을 구동하는 게이트 드라이버, 데이터 라인들을 구동하는 데이터 드라이버를 포함한다. 일반적으로, 게이트 드라이버와 데이터 드라이버는 다수의 게이트 드라이버 IC 및 다수의 데이터 드라이버 IC로 각각 집적화된다. 게이트 및 데이터 드라이버 IC들은 테이프 캐리어 패키지(Tape Carrier Package) 상에 실장되어 탭(Tape Automated Bonding: TAB) 방식으로 액정표시패널에 접속되거나, 칩 온 글라스(Chip On Glass) 방식으로 액정표시패널 상에 실장된다.
칩 온 글라스 방식을 채용하는 액정표시장치는 액정표시패널과 인쇄회로기판을 전기적으로 연결시키는 연성회로기판을 구비한다. 연성회로기판의 개수 및 사이즈가 증가할수록 액정표시장치의 생산성은 저하된다. 한편, 연성회로기판의 개수 또는 사이즈가 감소하면, 드라이버 IC로 인가되는 신호가 지연되어 표시품질이 저 하된다.
따라서, 본 발명의 목적은 표시품질을 개선할 수 있고, 생산성과 리페어 공정의 효율성을 향상시킬 수 있는 표시장치를 제공하는 것이다.
본 발명의 다른 목적은 상기한 표시장치를 구동하는데 적용되는 방법을 제공하는 것이다.
본 발명의 일 측면에 따른 표시장치는 표시패널, 다수의 드라이버 IC, 인쇄회로기판 및 다수의 연성회로기판을 포함한다. 상기 표시패널은 다수의 게이트 라인 및 상기 다수의 게이트 라인과 절연되게 교차하는 다수의 데이터 라인을 포함하고, 게이트 신호와 데이터 신호를 입력받아 영상을 표시한다. 상기 다수의 드라이버 IC는 상기 표시패널 상에 실장되어 상기 다수의 데이터 라인과 전기적으로 연결되고, 제어신호에 응답하여 영상신호를 데이터 신호로 변환하여 출력한다.
상기 인쇄회로기판은 상기 다수의 드라이버 IC의 구동을 제어하는 상기 제어신호와 상기 영상신호를 출력한다. 상기 다수의 연성회로기판은 상기 표시패널과 상기 인쇄회로기판에 부착되고, 상기 인쇄회로기판으로부터의 상기 제어신호와 상기 영상신호를 상기 다수의 드라이버 IC로 제공하며, 상기 다수의 드라이버 IC보다 적은 개수로 이루어진다.
여기서, 상기 다수의 드라이버 IC 중 제1 그룹은 상기 연성회로기판과 직접적으로 연결되고, 나머지 제2 그룹에 포함된 드라이버 IC들 각각은 인접하는 드라 이버 IC에 연결된다. 상기 제1 그룹에 포함된 드라이버 IC 각각은 대응하는 제1 그룹의 데이터 라인들을 리페어하기 위한 제1 리페어 신호를 출력하고, 인접하는 제2 그룹에 포함된 드라이버 IC에 대응하는 제2 그룹의 데이터 라인들을 리페어하기 위한 제2 리페어 신호를 출력한다.
상기 표시장치는 상기 다수의 데이터 라인의 제1 단부와 교차하는 제1 리페어라인부 및 상기 표시패널의 표시영역을 우회하여 상기 다수의 데이터 라인의 제2 단부와 교차하는 제2 리페어라인부로 이루어진 리페어부를 더 포함한다. 상기 제1 리페어라인부는 다수의 제1 리페어 라인 및 다수의 제2 리페어 라인으로 이루어진다.
상기 제1 리페어 라인들 각각은 상기 제1 그룹에 포함된 드라이버 IC들 각각의 제1 리페어 입력단자에 전기적으로 연결되고, 상기 제1 그룹의 데이터 라인들의 제1 단부와 교차한다. 상기 제2 리페어 라인들 각각은 상기 제1 그룹에 포함된 드라이버 IC들 각각의 제2 리페어 입력단자에 전기적으로 연결되고, 상기 제2 그룹의 데이터 라인들의 제1 단부와 교차한다.
본 발명의 다른 측면에 따른 표시장치의 구동방법에 따르면, 제어신호와 영상신호가 다수의 드라이버 IC로 제공된다. 상기 제어신호에 응답하여 영상신호가 데이터 신호로 변환된다. 상기 데이터 신호와 게이트 신호에 응답하여 영상이 표시된다.
여기서, 상기 다수의 드라이버 IC 중 제1 그룹에 포함된 드라이버 IC에 대응하는 제1 그룹의 데이터 라인들 중 어느 하나의 데이터 라인이 단선되면, 단선된 제1 그룹의 데이터 라인의 양단부는 제1 그룹에 포함된 드라이버 IC로부터 분기된 제1 리페어 라인에 연결된다. 따라서, 상기 단선된 제1 그룹의 데이터 라인에 연결된 제1 그룹의 드라이버 IC로 출력된 제1 리페어 신호는 상기 단선된 제1 그룹의 데이터 라인으로 제공된다.
또한, 제2 그룹에 포함된 드라이버 IC에 대응하는 제2 그룹의 데이터 라인들 중 어느 하나의 데이터 라인이 단선되면, 단선된 제2 그룹의 데이터 라인의 양단부는 제1 그룹의 드라이버 IC로부터 분기된 제2 리페어 라인에 연결된다. 따라서, 상기 단선된 제2 그룹의 데이터 라인에 연결된 제1 그룹의 드라이버 IC로 출력된 제2 리페어 신호는 상기 단선된 제2 그룹의 데이터 라인으로 제공된다.
이러한 표시장치 및 이의 구동방법에 따르면, 연성회로기판의 개수가 전체적으로 감소되어 표시장치의 생산성이 향상될 뿐만 아니라, 드라이버 IC로 제공되는 신호의 지연을 방지할 수 있어 표시품질을 개선할 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 액정표시장치의 평면도이다.
도 1을 참조하면, 액정표시장치(500)는 영상을 표시하는 액정표시패널(100), 상기 액정표시패널(100)에 인접하여 구비되는 인쇄회로기판(300), 상기 액정표시패널(100)과 상기 인쇄회로기판(300)을 전기적으로 연결시키는 제1 및 제2 연성회로기판(410, 420)을 포함한다.
상기 액정표시패널(100)은 어레이 기판(110), 상기 어레이 기판(110)과 마주 하는 대향기판(120) 및 상기 어레이 기판(110)과 상기 대향기판(120)과의 사이에 개재된 액정층(미도시)으로 이루어진다. 상기 어레이 기판(110)의 표시영역(DA)에는 다수의 화소가 매트릭스 형태로 배열되고, 다수의 게이트 라인(GL1 ~ GLn) 및 다수의 데이터 라인(DL1 ~ DLm)이 구비된다. 상기 다수의 게이트 라인(GL1 ~ GLn)과 상기 다수의 데이터 라인(DL1 ~ DLm)은 서로 절연되게 교차하여 다수의 화소영역을 정의하고, 상기 다수의 화소는 상기 다수의 화소영역에 각각 구비된다.
도면에 도시하지는 않았지만, 상기 다수의 화소 각각은 박막 트랜지스터 및 화소전극으로 이루어지고, 상기 화소전극은 상기 대향기판(120)에 구비된 공통전극과 상기 액정층을 사이에 두고 마주한다. 따라서, 상기 화소전극과 상기 공통전극 사이에 형성된 전계의 세기에 의해서 상기 액정층의 광투과율이 제어됨으로써, 그 결과 액정표시패널(100)은 원하는 계조의 영상을 표시할 수 있다.
상기 액정표시패널(100) 상에는 구동회로가 구비된다. 상기 구동회로는 제1 게이트 구동회로(210), 제2 게이트 구동회로(220), 제1 내지 제8 드라이버 IC(231, 232, 233, 234, 235, 236, 237, 238)를 포함한다. 단, 상기 액정표시패널(100) 상에 구비되는 드라이버 IC의 개수는 여기에 한정되지 않는다.
상기 제1 및 제2 게이트 구동회로(210, 220)는 상기 어레이 기판(110)에 다수의 화소를 형성하는 박막 공정을 통해서 상기 어레이 기판(110)의 주변영역(PA) 상에 직접적으로 형성된다. 상기 어레이 기판(110) 상에 구비된 제1 및 제2 게이트 구동회로(210, 220)는 상기 대향기판(120)의 양단부와 마주한다.
상기 제1 및 제2 게이트 구동회로(210, 220) 각각은 하나의 쉬프트 레지스터 로 이루어져 순차적으로 게이트 신호를 출력한다. 본 발명의 일 예로, 상기 제1 게이트 구동회로(210)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 제1 단부에 전기적으로 연결되고, 상기 제2 게이트 구동회로(220)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 제2 단부에 전기적으로 연결된다. 따라서, 상기 제1 및 제2 게이트 구동회로(210, 220)는 서로 동시에 턴-온되어 상기 다수의 게이트 라인(GL1 ~ GLn)의 제1 및 제2 단부 각각에서 순차적으로 게이트 신호를 제공한다.
도면에 도시하지는 않았지만, 다른 일 예로, 상기 제1 게이트 구동회로(210)는 상기 다수의 게이트 라인(GL1 ~ GLn) 중 홀수번째 게이트 라인의 제1 단부에 전기적으로 연결되고, 상기 제2 게이트 구동회로(220)는 짝수번째 게이트 라인의 제2 단부에 전기적으로 연결될 수 있다.
상기 제1 내지 제8 드라이버 IC(231 ~ 238)는 상기 어레이 기판(110)의 주변영역(PA) 상에 실장되고, 상기 다수의 데이터 라인(DL1 ~ DLm)과 전기적으로 연결되어 상기 다수의 데이터 라인(DL1 ~ DLm)에 데이터 신호를 제공한다.
상기 인쇄회로기판(300)에는 상기 제1 및 제2 게이트 구동회로(210, 220), 제1 내지 제8 드라이버 IC(231 ~ 238)의 구동을 제어하기 위한 제어 회로가 구비된다. 따라서, 상기 인쇄회로기판(30))은 상기 제1 및 제2 게이트 구동회로(210, 220)의 구동을 제어하는 게이트 제어신호, 상기 제1 내지 제8 드라이버 IC(231 ~ 238)의 구동을 제어하는 데이터 제어신호 및 영상신호를 출력한다.
상기 제1 및 제2 연성회로기판(410, 420) 각각의 제1 단부는 상기 액정표시패널(100)에 부착되고, 제2 단부는 상기 인쇄회로기판(300)에 부착된다. 따라서, 상기 인쇄회로기판(300)으로부터 출력된 게이트 제어신호, 데이터 제어신호 및 영상신호는 상기 제1 및 제2 연성회로기판(410, 420)을 경유하여 상기 액정표시패널(100) 측으로 전송된다. 특히, 상기 제1 연성회로기판(410)은 상기 제1 내지 제8 드라이버 IC 중 제1 내지 제4 드라이버 IC(231, 232, 233, 234)의 구동을 제어하는 데이터 제어신호 및 영상신호를 전송하고, 상기 제2 연성회로기판(420)은 나머지 제5 내지 제8 드라이버 IC(235, 236, 237, 238)의 구동을 제어하는 데이터 제어신호 및 영상신호를 전송한다.
상기 제1 내지 제8 드라이버 IC(231 ~ 238)는 상기 데이터 제어신호에 응답하여 입력받은 영상신호를 데이터 신호로 변환시킨 후 대응하여 연결된 데이터 라인들로 데이터 신호를 제공한다.
본 발명에서, 상기 액정표시장치(500)는 드라이버 IC의 개수보다 적은 개수로 연성회로기판을 구비할 수 있다. 즉, 각 연성회로기판은 해당 드라이버 IC들 중 인접하는 두 개의 드라이버 IC에만 신호를 전송하고 나머지 두 개의 드라이버 IC는 인접하는 드라이버 IC로부터 신호를 입력받는다. 이처럼 연성회로기판이 감소된 구조를 갖는 액정표시장치(500)는 제조 원가를 절감할 수 있고, 생산성을 향상시킬 수 있다.
또한, 각 연성회로기판에 해당하는 드라이버 IC의 개수를 무한정 증가시키면 신호 지연 문제로 인해 액정표시장치(500)의 표시품질이 저하된다. 따라서, 본 발명에서는 상기한 신호 지연을 방지하기 위하여 각 연성회로기판에 해당하는 드라이버 IC의 개수를 4 또는 6으로 제한할 수 있다.
상기 액정표시장치(500)는 액정표시패널(100)에 구비된 데이터 라인들(DL1 ~ DLm)을 리페어하기 위한 리페어부를 더 포함한다.
상기 리페어부는 제1 리페어라인부(RP1) 및 제2 리페어라인부(RP2)로 이루어진다. 상기 제1 내지 제8 드라이버 IC(231 ~ 238) 중 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 각각은 제1 및 제2 리페어 입력단자(IT1, IT2), 제1 및 제2 리페어 출력단자(OT1, OT2)를 포함한다.
상기 제1 리페어라인부(RP1)는 다수의 제1 리페어 라인(RL1) 및 다수의 제2 리페어 라인(RL2)을 포함한다. 상기 제1 리페어 라인들(RL1) 각각은 상기 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 중 대응하는 드라이버 IC의 제1 리페어 입력단자(IT1)에 전기적으로 연결되고, 상기 대응하는 드라이버 IC에 연결된 데이터 라인들의 제1 단부와 교차한다. 상기 제2 리페어 라인들(RL2) 각각은 상기 대응하는 드라이버 IC의 제2 리페어 입력단자(IT2)에 전기적으로 연결되고, 상기 제3, 제4, 제7 및 제8 드라이버 IC(233, 234, 237, 238) 중 상기 대응하는 드라이버 IC와 가장 인접하는 드라이버 IC에 연결된 데이터 라인들의 제1 단부와 교차한다.
상기 제1 및 제2 리페어 라인들(RL1, RL2) 각각은 교차하는 데이터 라인들 중 어느 하나가 단선되면 리페어 공정을 통해서 단선된 데이터 라인의 제1 단부와 전기적으로 연결된다.
한편, 상기 제2 리페어라인부(RP2)는 제3 리페어 라인(RL3) 및 제4 리페어 라인(RL4)을 포함한다. 상기 제3 및 제4 리페어 라인(RL3, RL4)은 상기 제1 내지 제8 드라이버 IC(231 ~ 238)가 구비된 주변영역(PA)에서부터 상기 액정표시패널(100)의 표시영역(DA)을 우회하여 상기 데이터 라인들(DL1 ~ DLm)의 제2 단부와 교차한다.
상기 제3 및 제4 리페어 라인(RL3, RL4) 각각은 상기 제1 또는 제2 리페어 라인들(RL1, RL2) 중 어느 하나와 전기적으로 연결된 데이터 라인의 제2 단부와 리페어 공정을 통해서 전기적으로 연결된다.
상기 리페어부는 상기 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 각각에 내장된 증폭기(240)를 포함한다. 상기 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 각각에 내장된 증폭기(240)의 구조는 서로 동일하다. 따라서, 도 2에서는 도 1에 도시된 제1 드라이버 IC(231)에 내장된 증폭기(240)를 설명함으로써, 나머지 드라이버 IC(232, 235, 236)에 내장된 증폭기(240)에 대한 설명은 생략한다.
도 2에 도시된 바와 같이, 상기 제1 드라이버 IC(231)에 내장된 상기 증폭기(240)는 제1 및 제2 오피 엠프(241, 242)로 이루어진다.
상기 제1 오피 엠프(241)는 상기 제1 드라이버 IC(231)의 제1 리페어 입력단자(IT1)에 연결된 입력단자, 상기 제1 드라이버 IC(231)의 제1 리페어 출력단자(OT1)에 연결된 출력단자 및 상기 제1 드라이버 IC(231)의 제1 리페어 인에이블 단자(RE1)에 연결된 인에이블 단자를 포함한다. 상기 제1 리페어 인에이블 단자(RE1)는 상기 제1 드라이버 IC(231)의 구동전압단자(VCC)와 제1 연결라인(CL1)을 통해서 전기적으로 연결된다.
상기 제1 오피 엠프(241)는 상기 제1 리페어 입력단자(IT1)에 연결된 제1 리페어 라인(RL1)이 단선된 데이터 라인의 제1 단부와 전기적으로 연결되었을 때 상기 단선된 데이터 라인의 제1 단부로 인가되는 데이터 신호를 입력받는다.
상기 제1 연결라인(CL1)은 상기 제1 리페어 입력단자(IT1)에 연결된 제1 리페어 라인(RL1)이 데이터 라인들과 전기적으로 연결되지 않았을 때, 상기 구동전압단자(VCC)를 상기 제1 리페어 인에이블 단자(RE1)와 전기적으로 연결시킨다. 따라서, 구동전압은 상기 제1 오피 엠프(241)의 인에이블 단자로 인가되어 상기 제1 오피 엠프(241)를 디스에이블시킨다. 그러나, 상기 제1 리페어 입력단자(IT1)에 연결된 제1 리페어 라인(RL1)이 리페어 공정을 통해서 단선된 데이터 라인과 전기적으로 연결되면, 상기 구동전압단자(VCC)를 상기 제1 리페어 인에이블 단자(RE1)와 전기적으로 연결시키는 상기 제1 연결라인(CL1)은 레이저 컷팅 공정을 통해 절단된다.
따라서, 상기 제1 오피 엠프(241)는 인에이블되고, 그 결과 상기 제1 오피 엠프(241)는 상기 제1 리페어 입력단자(IT1)를 통해 입력받은 상기 데이터 신호를 증폭시킨 후 출력단자를 통해서 출력한다. 상기 제1 오피 엠프(241)의 출력단자는 상기 제1 드라이버 IC(231)의 제1 리페어 출력단자(OT1)와 전기적으로 연결되므로, 증폭된 데이터 신호(즉, 리페어 신호)는 상기 제1 리페어 출력단자(OT1)를 통해 상기 제3 리페어 라인(RL3)으로 인가된다.
한편, 상기 제2 오피 엠프(242)는 상기 제1 드라이버 IC(231)의 제2 리페어 입력단자(IT2)에 연결된 입력단자, 상기 제1 드라이버 IC(231)의 제2 리페어 출력 단자(OT2)에 연결된 출력단자 및 상기 제1 드라이버 IC(231)의 제2 리페어 인에이블 단자(RE2)에 연결된 인에이블 단자를 포함한다. 상기 제2 리페어 인에이블 단자(RE2)는 상기 제1 드라이버 IC(231)의 구동전압단자(VCC)와 제2 연결라인(CL2)을 통해서 전기적으로 연결된다.
상기 제2 오피 엠프(242)는 상기 제2 리페어 입력단자(IT2)에 연결된 제2 리페어 라인(RL2)이 단선된 데이터 라인의 제1 단부와 전기적으로 연결되었을 때 단선된 상기 데이터 라인의 제1 단부로 인가되는 데이터 신호를 입력받는다.
상기 제2 연결라인(CL2)은 상기 제2 리페어 입력단자(IT2)에 연결된 제2 리페어 라인(RL2)이 데이터 라인들과 전기적으로 연결되지 않았을 때, 상기 구동전압단자(VCC)를 상기 제2 리페어 인에이블 단자(RE2)와 전기적으로 연결시킨다. 따라서, 구동전압은 상기 제2 오피 엠프(242)의 인에이블 단자로 인가되어 상기 제2 오피 엠프(242)를 디스에이블시킨다. 그러나, 상기 제2 리페어 입력단자(IT2)에 연결된 제2 리페어 라인(RL2)이 리페어 공정을 통해서 단선된 데이터 라인과 전기적으로 연결되면, 상기 구동전압단자(VCC)를 상기 제2 리페어 인에이블 단자(RE2)와 전기적으로 연결시키는 상기 제2 연결라인(CL2)은 레이저 컷팅 공정을 통해 절단된다.
따라서, 상기 제2 오피 엠프(242)는 인에이블되고, 그 결과 상기 제2 오피 엠프(242)는 상기 제2 리페어 입력단자(IT2)를 통해 입력받은 상기 데이터 신호를 증폭시킨 후 출력단자를 통해서 출력한다. 상기 제2 오피 엠프(242)의 출력단자는 상기 제1 드라이버 IC(231)의 제2 리페어 출력단자(OT2)와 전기적으로 연결되므로, 증폭된 데이터 신호(즉, 리페어 신호)는 상기 제2 리페어 출력단자(OT2)를 통해 상기 제4 리페어 라인(RL4)으로 인가된다.
다시 도 1을 참조하면, 상기 리페어부는 상기 제3 리페어 라인(RL3)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제1 리페어 출력단자들(OT1)을 전기적으로 연결시키는 제1 경유라인(TL1) 및 상기 제4 리페어 라인(RL4)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제2 리페어 출력단자들(OT2)을 전기적으로 연결시키는 제2 경유라인(TL2)을 더 포함한다.
상기 제1 경유라인(TL1)은 상기 제3 리페어 라인(RL3)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제1 리페어 출력단자들(OT1)로부터 상기 제1 연성회로기판(410)을 경유하여 상기 인쇄회로기판(300) 측으로 연장됨으로써, 상기 제3 리페어 라인(RL3)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제1 리페어 출력단자들(OT1)을 상기 인쇄회로기판(300) 상에서 전기적으로 연결시킨다.
상기 제2 경유라인(TL2)은 상기 제4 리페어 라인(RL4)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제2 리페어 출력단자들(OT2)로부터 상기 제1 연성회로기판(410)을 경유하여 상기 인쇄회로기판(300) 측으로 연장됨으로써, 상기 제4 리페어 라인(RL4)과 상기 제1 및 제2 드라이버 IC(231, 232)의 제2 리페어 출력단자들(OT2)을 상기 인쇄회로기판(300) 상에서 전기적으로 연결시킨다.
한편, 상기 리페어부는 상기 제3 리페어 라인(RL3)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제1 리페어 출력단자들(OT1)을 전기적으로 연결시키는 제3 경유라인(TL3) 및 상기 제4 리페어 라인(RL4)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제2 리페어 출력단자들(OT2)을 전기적으로 연결시키는 제4 경유라인(TL4)을 더 포함한다.
상기 제3 경유라인(TL3)은 상기 제3 리페어 라인(RL3)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제1 리페어 출력단자들(OT1)로부터 상기 제2 연성회로기판(420)을 경유하여 상기 인쇄회로기판(300) 측으로 연장됨으로써, 상기 제3 리페어 라인(RL3)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제1 리페어 출력단자들(OT1)을 상기 인쇄회로기판(300) 상에서 전기적으로 연결시킨다.
상기 제4 경유라인(TL4)은 상기 제4 리페어 라인(RL4)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제2 리페어 출력단자들(OT2)로부터 상기 제2 연성회로기판(420)을 경유하여 상기 인쇄회로기판(300) 측으로 연장됨으로써, 상기 제4 리페어 라인(RL4)과 상기 제5 및 제6 드라이버 IC(235, 236)의 제2 리페어 출력단자들(OT2)을 상기 인쇄회로기판(300) 상에서 전기적으로 연결시킨다.
도 3은 도 1에 도시된 액정표시장치의 리페어 동작을 나타낸 평면도이다.
도 3에서는, 본 발명의 일 예로 제1 드라이버 IC(231)에 연결된 데이터 라인들 중 어느 하나의 데이터 라인(예를 들어, 제i 데이터 라인(DLi))이 단선된 상태에서 리페어 동작을 설명하고자한다.
도 3을 참조하면, 단선된 상기 제i 데이터 라인(DLi)의 제1 단부는 교차하는 제1 리페어 라인(RL1)과 제1 포인트(P1)에서 전기적으로 연결된다. 즉, 상기 제i 데이터 라인(DLi)과 상기 제1 리페어 라인(RL1)이 교차하는 상기 제1 포인트(P1)에 레이저를 조사하면, 상기 제i 데이터 라인(DLi)과 상기 제1 리페어 라인(RL1)은 전 기적으로 연결된다. 또한, 상기 제i 데이터 라인(DLi)의 제2 단부는 교차하는 제3 리페어 라인(RL3)과 제2 포인트(P2)에서 전기적으로 연결된다. 즉, 상기 제i 데이터 라인(DLi)과 상기 제3 리페어 라인(RL3)이 교차하는 상기 제2 포인트(P2)에 레이저를 조사하면, 상기 제i 데이터 라인(DLi)과 상기 제3 리페어 라인(RL3)은 전기적으로 연결된다.
상기와 같이 리페어 공정이 완료된 후, 상기 제i 데이터 라인(DLi)과 연결된 상기 제1 드라이버 IC(231)는 영상 표시를 위해 상기 제i 데이터 라인(DLi)에 대응하는 데이터 신호를 출력한다. 상기 제i 데이터 라인(DLi)으로 인가된 상기 데이터 신호는 상기 제1 포인트(P1)에서 상기 제1 리페어 라인(RL1)으로 인가된다. 따라서, 상기 데이터 신호는 상기 제1 리페어 라인(RL1)을 경유하여 상기 제1 드라이버 IC(231)의 제1 리페어 입력단자(IT1, 도 3에 도시됨)로 입력된다. 상기 제1 드라이버 IC(231)는 입력된 상기 데이터 신호를 제1 오피엠프(241)를 통해 증폭시켜 제1 리페어 신호를 제1 리페어 출력단자(OT1)를 통해서 출력한다. 상기 제1 리페어 출력단자(OT1)로부터 출력된 상기 제1 리페어 신호는 상기 제1 경유라인(TL1)을 통해 상기 제3 리페어 라인(RL3)으로 제공되고, 상기 제2 포인트(P2)에서 상기 제i 데이터 라인(DLi)의 제2 단부 측으로 인가된다.
따라서, 단선에 의해서 상기 제i 데이터 라인(DLi)이 두 조각으로 분리되더라도, 분리된 상기 제i 데이터 라인(DLi)은 상기 제1 및 제3 리페어 라인(RL1, RL3)을 통해서 서로 전기적으로 연결된다. 그 결과, 단선된 상기 제i 데이터 라인(DLi) 전체적으로 데이터 신호가 제공될 수 있음으로써, 액정표시패널(100)에 라 인성 결함이 발생되는 것을 방지할 수 있다.
또한, 도 4에서는 상기 제i 데이터 라인(DLi)이 리페어된 이후 제7 드라이버 IC(237)에 연결된 데이터 라인 중 어느 하나의 데이터 라인(예를 들어, 제k 데이터 라인(DLk)이 단선된 상태를 나타냈다.
리페어 공정을 통해서, 단선된 상기 제k 데이터 라인(DLk)의 제1 단부는 제 포인트에서 교차하는 제2 리페어 라인(RL2)과 전기적으로 연결된다. 또한, 상기 제k 데이터 라인(DLk)의 제2 단부는 교차하는 제4 리페어 라인(RL4)과 제4 포인트(P4)에서 전기적으로 연결된다.
상기와 같이 두 번째 리페어 공정이 완료된 후, 상기 제k 데이터 라인(DLk)과 연결된 상기 제7 드라이버 IC(237)는 영상 표시를 위해 상기 제k 데이터 라인(DLk)에 대응하는 데이터 신호를 출력한다. 상기 제k 데이터 라인(DLk)으로 인가된 상기 데이터 신호는 상기 제3 포인트(P3)에서 상기 제2 리페어 라인(RL2)으로 인가된다. 따라서, 상기 데이터 신호는 상기 제2 리페어 라인(RL2)을 경유하여 상기 제5 드라이버 IC(235)의 제2 리페어 입력단자(IT2, 도 3에 도시됨)로 입력된다. 상기 제5 드라이버 IC(235)는 입력된 상기 데이터 신호를 증폭시켜 제2 리페어 신호를 제2 리페어 출력단자(OT2)를 통해서 출력한다. 상기 제2 리페어 출력단자(OT2)로부터 출력된 제2 리페어 신호는 상기 제2 경유라인(TL2)을 통해 상기 제4 리페어 라인(RL4)으로 제공되고, 상기 제4 포인트(P4)에서 상기 제k 데이터 라인(DLk)의 제2 단부 측으로 인가된다.
따라서, 단선에 의해서 상기 제k 데이터 라인(DLk)이 두 조각으로 분리되더 라도, 분리된 상기 제k 데이터 라인(DLk)은 상기 제2 및 제4 리페어 라인(RL2, RL4)을 통해서 서로 전기적으로 연결된다. 그 결과, 단선된 부분을 제외하고, 상기 제k 데이터 라인(DLk)에 연결된 화소에 데이터 신호를 제공할 수 있고, 이로써, 액정표시패널(100)에 라인성 결함이 발생되는 것을 방지할 수 있다.
도 3에 도시된 리페어 구조를 갖는 상기 액정표시패널(100)은 최대 두 개의 데이터 라인의 결함을 리페어할 수 있다.
도 4는 본 발명의 또 다른 실시예에 따른 액정표시장치의 평면도이다. 단, 도 4에 도시된 구성요소 중 도 1에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 4를 참조하면, 본 발명의 또 다른 실시예에 따른 액정표시장치(520)는 액정표시패널(100)에 구비된 데이터 라인들(DL1 ~ DLm)을 리페어하기 위한 리페어부를 포함한다.
상기 리페어부는 제1 리페어라인부(RP1) 및 제2 리페어라인부(RP2)로 이루어진다. 상기 제1 내지 제8 드라이버 IC(231 ~ 238) 중 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 각각은 제1 및 제2 리페어 입력단자, 제1 및 제2 리페어 출력단자를 포함한다.
상기 제1 리페어라인부(RP1)는 다수의 제1 리페어 라인(RL1) 및 다수의 제2 리페어 라인(RL2)을 포함한다. 상기 제1 리페어 라인들(RL1) 각각은 상기 제1, 제2, 제5 및 제6 드라이버 IC(231, 232, 235, 236) 중 대응하는 드라이버 IC의 제1 리페어 입력단자에 전기적으로 연결되고, 상기 대응하는 드라이버 IC에 연결된 데 이터 라인들의 제1 단부와 교차한다. 상기 제2 리페어 라인들(RL2) 각각은 상기 대응하는 드라이버 IC의 제2 리페어 입력단자에 전기적으로 연결되고, 상기 제3, 제4, 제7 및 제8 드라이버 IC(233, 234, 237, 238) 중 상기 대응하는 드라이버 IC와 가장 인접하는 드라이버 IC에 연결된 데이터 라인들의 제1 단부와 교차한다.
한편, 상기 제2 리페어라인부는 상기 액정표시패널(100)의 중심에 위치하는 가상의 중심선(CT)을 기준으로 좌측에 구비된 좌측 리페어라인부(LRP2) 및 우측에 구비된 우측 리페어라인부(RRP2)를 포함하고, 상기 좌측 리페어라인부(LRP2)와 상기 우측 리페어라인부(RRP2)는 서로 전기적으로 절연된다. 또한, 상기 좌측 리페어라인부(LRP2)는 상기 액정표시패널(100)의 중심선(CT)을 기준으로 좌측에 구비된 데이터 라인들로 이루어진 제1 데이터 라인 그룹(DLP1)을 리페어하고, 상기 우측 리페어라인부(RRP2)는 상기 액정표시패널(100)의 중심선(CT)을 기준으로 우측에 구비된 데이터 라인들로 이루어진 제2 데이터 라인 그룹(DLP2)을 리페어한다.
상기 좌측 리페어라인부(LRP2)는 제3 리페어 라인(LRL3) 및 제4 리페어 라인(LRL4)을 포함한다. 상기 제3 및 제4 리페어 라인(LRL3, LRL4)은 상기 제1 내지 제8 드라이버 IC(231 ~ 238)가 구비된 주변영역(PA)에서부터 상기 액정표시패널(100)의 표시영역(DA)을 우회하여 상기 제1 데이터 라인 그룹(DLP1)에 포함된 데이터 라인들의 제2 단부와 교차한다.
상기 우측 리페어라인부(RRP2)는 제5 리페어 라인(RRL3) 및 제6 리페어 라인(RRL4)을 포함한다. 상기 제5 및 제6 리페어 라인(RRL3, RRL4)은 상기 제1 내지 제8 드라이버 IC(231 ~ 238)가 구비된 주변영역(PA)에서부터 상기 액정표시패 널(100)의 표시영역(DA)을 우회하여 상기 제2 데이터 라인 그룹(DLP2)에 포함된 데이터 라인들의 제2 단부와 교차한다.
상기 리페어부는 상기 인쇄회로기판(300) 상에 구비된 제1, 제2, 제3 및 제4 오피 엠프(251, 252, 253, 254)를 더 포함한다.
상기 제1 및 제2 오피 엠프(251, 252)는 상기 제1 연성회로기판(410)을 통해 상기 제1 및 제2 드라이버 IC(231, 232)와 전기적으로 연결된다. 구체적으로, 상기 제1 오피 엠프(251)의 입력단자는 상기 제1 및 제2 드라이버 IC(231, 232)의 제1 리페어 출력단자에 전기적으로 연결된 제1 경유라인(TL1)과 전기적으로 연결되고, 출력단자는 제2 경유라인(TL2)을 통해 상기 제3 리페어 라인(LRL3)에 전기적으로 연결된다. 상기 제2 오피 엠프(252)의 입력단자는 상기 제1 및 제2 드라이버 IC(231, 232)의 제2 리페어 출력단자에 전기적으로 연결된 제3 경유라인(TL3)과 전기적으로 연결되고, 출력단자는 제4 경유라인(TL4)을 통해 상기 제4 리페어 라인(LRL4)과 전기적으로 연결된다.
즉, 상기 제1 및 제3 경유라인(TL1, TL3)은 상기 액정표시패널(100)로부터 상기 제1 연성회로기판(410)을 경유하여 상기 인쇄회로기판(300) 상으로 연장되어 상기 인쇄회로기판(300) 상에 구비된 상기 제1 및 제2 오피 엠프(251, 252)를 상기 액정표시패널(100) 상에 실장된 상기 제1 및 제2 드라이버 IC(231, 232)에 전기적으로 연결시킨다. 또한, 상기 제2 및 제4 경유라인(TL2, TL4)은 상기 액정표시패널(100)로부터 상기 제1 연성회로기판(410)을 경유하여 상기 인쇄회로기판(300) 상으로 연장되어 상기 제3 및 제4 리페어 라인(LRL3, LRL4)을 상기 제1 및 제2 오피 엠프(251, 252)와 전기적으로 연결시킨다.
한편, 상기 제3 및 제4 오피 엠프(253, 254)는 상기 제2 연성회로기판(420)을 통해 상기 제5 및 제6 드라이버 IC(235, 236)와 전기적으로 연결된다. 구체적으로, 상기 제3 오피 엠프(253)의 입력단자는 상기 제5 및 제6 드라이버 IC(235, 236)의 제1 리페어 출력단자에 전기적으로 연결된 제5 경유라인(TL5)과 전기적으로 연결되고, 출력단자는 제2 경유라인(TL6)을 통해 상기 제5 리페어 라인(RRL3)에 전기적으로 연결된다. 상기 제4 오피 엠프(254)의 입력단자는 상기 제5 및 제6 드라이버 IC(235, 236)의 제2 리페어 출력단자에 전기적으로 연결된 제7 경유라인(TL7)과 전기적으로 연결되고, 출력단자는 제8 경유라인(TL8)을 통해 상기 제6 리페어 라인(RRL4)과 전기적으로 연결된다.
즉, 상기 제5 및 제7 경유라인(TL5, TL7)은 상기 액정표시패널(100)로부터 상기 제2 연성회로기판(420)을 경유하여 상기 인쇄회로기판(300) 상으로 연장되어 상기 인쇄회로기판(300) 상에 구비된 상기 제3 및 제4 오피 엠프(253, 254)를 상기 액정표시패널(100) 상에 실장된 상기 제5 및 제6 드라이버 IC(235, 236)에 전기적으로 연결시킨다. 또한, 상기 제6 및 제8 경유라인(TL6, TL8)은 상기 액정표시패널(100)로부터 상기 제2 연성회로기판(420)을 경유하여 상기 인쇄회로기판(300) 상으로 연장되어 상기 제5 및 제6 리페어 라인(RRL3, RRL4)을 상기 제3 및 제4 오피 엠프(253, 254)와 전기적으로 연결시킨다.
도 5는 도 4에 도시된 액정표시장치의 리페어 동작을 나타낸 평면도이다. 도 5에서는, 제i, 제j, 제k, 제l 데이터 라인(DLi, DLj, DLk, DLl)이 단선된 상태에서 리페어 동작을 설명한다.
도 5를 참조하면, 단선된 상기 제i 데이터 라인(DLi)의 제1 단부는 교차하는 제1 리페어 라인(RL1)과 제1 포인트(P1)에서 전기적으로 연결된다. 즉, 상기 제i 데이터 라인(DLi)과 상기 제1 리페어 라인(RL1)이 교차하는 상기 제1 포인트(P1)에 레이저를 조사하면, 상기 제i 데이터 라인(DLi)과 상기 제1 리페어 라인(RL1)은 전기적으로 연결된다. 또한, 상기 제i 데이터 라인(DLi)은 상기 액정표시패널(100)의 좌측에 구비되므로, 상기 제i 데이터 라인(DLi)의 제2 단부는 좌측 리페어라인부(LRP2)의 제3 리페어 라인(LRL3)과 제2 포인트(P2)에서 전기적으로 연결된다.
상기와 같이 리페어 공정이 완료된 후, 상기 제i 데이터 라인(DLi)이 연결된 상기 제1 드라이버 IC(231)는 영상 표시를 위해 상기 제i 데이터 라인(DLi)에 대응하는 데이터 신호를 출력한다. 상기 제i 데이터 라인(DLi)으로 인가된 상기 데이터 신호는 상기 제1 포인트(P1)에서 상기 제1 리페어 라인(RL1)으로 인가된다. 따라서, 상기 데이터 신호는 상기 제1 리페어 라인(RL1)을 경유하여 상기 제1 드라이버 IC(231)의 제1 리페어 입력단자로 입력된다. 도면에 도시하지는 않았지만, 상기 제1 드라이버 IC(231) 내에서 상기 제1 리페어 입력단자와 제1 리페어 출력단자는 서로 전기적으로 연결되므로, 상기 제1 리페어 출력단자는 상기 데이터 신호를 출력한다. 상기 제1 리페어 출력단자로부터 출력된 상기 데이터 신호는 상기 제1 경유라인(TL1)을 통해 상기 제1 오피 엠프(251)로 제공되고, 상기 제1 오피 엠프(251)는 상기 데이터 신호를 증폭시켜 증폭된 데이터 신호를 제1 리페어 신호로써 상기 제2 경유라인(TL2)으로 출력한다. 따라서, 제1 리페어 신호는 상기 제3 리페어 라 인(LRL3)을 통과한 후 상기 제2 포인트(P2)에서 상기 제i 데이터 라인(DLi)의 제2 단부 측으로 인가된다.
따라서, 단선에 의해서 상기 제i 데이터 라인(DLi)이 두 조각으로 분리되더라도, 분리된 상기 제i 데이터 라인(DLi)은 상기 제1 및 제3 리페어 라인(RL1, LRL3)을 통해서 서로 전기적으로 연결된다. 그 결과, 단선된 상기 제i 데이터 라인(DLi) 전체적으로 데이터 신호가 제공될 수 있음으로써, 액정표시패널(100)에 라인성 결함이 발생되는 것을 방지할 수 있다.
또한, 단선된 상기 제j 데이터 라인(DLj)의 제1 단부는 교차하는 제2 리페어 라인(RL2)과 제3 포인트(P3)에서 전기적으로 연결되고, 상기 제j 데이터 라인(DLj)은 상기 액정표시패널(100)의 좌측에 구비되므로, 상기 제j 데이터 라인(DLj)의 제2 단부는 좌측 리페어라인부(LRP2)의 제4 리페어 라인(LRL4)과 제4 포인트(P4)에서 전기적으로 연결된다.
상기 제j 데이터 라인(DLj)이 연결된 상기 제4 드라이버 IC(234)는 영상 표시를 위해 상기 제j 데이터 라인(DLj)에 대응하는 데이터 신호를 출력하면, 상기 제j 데이터 라인(DLj)으로 인가된 상기 데이터 신호는 상기 제3 포인트(P3)에서 상기 제2 리페어 라인(RL2)을 통해 상기 제2 드라이버 IC(232)의 제1 리페어 입력단자로 입력된다. 상기 데이터 신호는 다시 상기 제1 리페어 출력단자로 출력된 후 상기 제3 경유라인(TL3)을 통해 상기 제2 오피 엠프(252)로 제공된다. 상기 제2 오피 엠프(252)는 상기 데이터 신호를 증폭시켜 증폭된 데이터 신호를 제2 리페어 신호로써 상기 제4 경유라인(TL4)으로 출력한다. 따라서, 제2 리페어 신호는 상기 제 4 리페어 라인(LRL4)을 통과한 후 상기 제4 포인트(P4)에서 상기 제j 데이터 라인(DLj)의 제2 단부 측으로 인가된다.
따라서, 단선에 의해서 상기 제j 데이터 라인(DLj)이 두 조각으로 분리되더라도, 분리된 상기 제j 데이터 라인(DLi)은 상기 제2 및 제4 리페어 라인(RL2, LRL4)을 통해서 서로 전기적으로 연결된다. 그 결과, 단선된 상기 제j 데이터 라인(DLj) 전체적으로 데이터 신호가 제공될 수 있음으로써, 액정표시패널(100)에 라인성 결함이 발생되는 것을 방지할 수 있다.
또한, 단선된 상기 제k 데이터 라인(DLk)의 제1 단부는 교차하는 제1 리페어 라인(RL1)과 제5 포인트(P5)에서 전기적으로 연결되고, 상기 제k 데이터 라인(DLk)은 상기 액정표시패널(100)의 우측에 구비되므로, 상기 제k 데이터 라인(DLk)의 제2 단부는 우측 리페어라인부(RRP2)의 제5 리페어 라인(RRL3)과 제6 포인트(P6)에서 전기적으로 연결된다.
상기 제k 데이터 라인(DLk)이 연결된 상기 제6 드라이버 IC(236)가 영상 표시를 위해 상기 제k 데이터 라인(DLk)에 대응하는 데이터 신호를 출력하면, 상기 제k 데이터 라인(DLk)으로 인가된 상기 데이터 신호는 상기 제5 포인트(P5)에서 상기 제1 리페어 라인(RL1)을 통해 상기 제6 드라이버 IC(236)의 제1 리페어 입력단자로 입력된다. 상기 데이터 신호는 다시 상기 제1 리페어 출력단자로 출력된 후 상기 제5 경유라인(TL5)을 통해 상기 제3 오피 엠프(253)로 제공된다. 상기 제3 오피 엠프(253)는 상기 데이터 신호를 증폭시켜 증폭된 데이터 신호를 제3 리페어 신호로써 상기 제6 경유라인(TL6)으로 출력한다. 따라서, 제3 리페어 신호는 상기 제 5 리페어 라인(RRL3)을 통과한 후 상기 제6 포인트(P6)에서 상기 제k 데이터 라인(DLk)의 제2 단부 측으로 인가된다.
따라서, 단선된 상기 제k 데이터 라인(DLk) 전체적으로 데이터 신호가 제공될 수 있음으로써, 액정표시패널(100)에 라인성 결함이 발생되는 것을 방지할 수 있다.
마지막으로, 단선된 상기 제l 데이터 라인(DLl)의 제1 단부는 교차하는 제2 리페어 라인(RL2)과 제7 포인트(P7)에서 전기적으로 연결되고, 상기 제l 데이터 라인(DLl)은 상기 액정표시패널(100)의 우측에 구비되므로, 상기 제l 데이터 라인(DLl)의 제2 단부는 우측 리페어라인부(RRP2)의 제6 리페어 라인(RRL4)과 제8 포인트(P8)에서 전기적으로 연결된다.
상기 제l 데이터 라인(DLl)이 연결된 상기 제7 드라이버 IC(237)가 영상 표시를 위해 상기 제l 데이터 라인(DLl)에 대응하는 데이터 신호를 출력하면, 상기 제l 데이터 라인(DLl)으로 인가된 상기 데이터 신호는 상기 제7 포인트(P7)에서 상기 제2 리페어 라인(RL2)을 통해 상기 제5 드라이버 IC(235)의 제1 리페어 입력단자로 입력된다. 상기 데이터 신호는 다시 상기 제1 리페어 출력단자로 출력된 후 상기 제7 경유라인(TL7)을 통해 상기 제4 오피 엠프(254)로 제공된다. 상기 제4 오피 엠프(254)는 상기 데이터 신호를 증폭시켜 증폭된 데이터 신호를 제4 리페어 신호로써 상기 제8 경유라인(TL8)으로 출력한다. 따라서, 제4 리페어 신호는 상기 제6 리페어 라인(RRL4)을 통과한 후 상기 제8 포인트(P8)에서 상기 제l 데이터 라인(DLl)의 제2 단부 측으로 인가된다.
따라서, 단선된 상기 제l 데이터 라인(DLl) 전체적으로 데이터 신호가 제공될 수 있음으로써, 액정표시패널(100)에 라인성 결함이 발생되는 것을 방지할 수 있다.
도 5에 도시된 바와 같이, 좌측 리페어라인부(LRP2)와 우측 리페어라인부(RRP2)를 상기 액정표시패널(100)의 중심선(CT)을 기준으로 좌/우측에 각각 구비함으로써, 상기 액정표시패널(100) 전체적으로 봤을 때 최대 네 개의 데이터 라인의 결함을 리페어할 수 있다.
이와 같은 표시장치 및 이의 구동방법에 따르면, 표시패널 상에 구비된 다수의 드라이버 IC를 연성회로기판의 개수 단위로 그룹화하여 각 그룹에 포함된 드라이버 IC들 중 일부는 대응하는 연성회로기판으로부터 영상신호를 입력받고, 나머지 드라이버 IC들은 인접하는 드라이버 IC로 제공된 영상신호의 일부를 입력받는다.
따라서, 표시장치에서 연성회로기판의 개수가 전체적으로 감소되어 표시장치의 생산성이 향상될 뿐만 아니라, 연성회로기판의 개수를 드라이버 IC의 개수에 따라서 결정함으로써, 드라이버 IC로 제공되는 영상신호의 지연을 방지할 수 있어 표시품질을 개선할 수 있다.
또한, 데이터 라인의 제1 단부 및 제2 단부와 각각 교차하는 제1 및 제2 리페어라인부는 다수의 드라이버 IC 중 대응하는 연성회로기판으로부터 직접적으로 영상신호를 입력받는 드라이버 IC들을 통해 전기적으로 연결된다. 따라서, 데이터 라인의 결함을 리페어하기 위한 리페어 공정이 간편하고 효율적으로 수행될 수 있 다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (16)

  1. 다수의 게이트 라인 및 상기 다수의 게이트 라인과 절연되게 교차하는 다수의 데이터 라인을 포함하고, 게이트 신호와 데이터 신호를 입력받아 영상을 표시하는 표시패널;
    상기 표시패널 상에 실장되어 상기 다수의 데이터 라인과 전기적으로 연결되고, 제어신호에 응답하여 영상신호를 데이터 신호로 변환하여 출력하는 다수의 드라이버 IC;
    상기 다수의 드라이버 IC의 구동을 제어하는 상기 제어신호와 상기 영상신호를 출력하는 인쇄회로기판; 및
    상기 표시패널과 상기 인쇄회로기판에 부착되고, 상기 인쇄회로기판으로부터의 상기 제어신호와 상기 영상신호를 상기 다수의 드라이버 IC로 제공하며, 상기 다수의 드라이버 IC보다 적은 개수로 이루어진 다수의 연성회로기판을 포함하고,
    상기 다수의 드라이버 IC 중 제1 그룹은 상기 연성회로기판과 직접적으로 연결되고, 나머지 제2 그룹에 포함된 드라이버 IC들 각각은 인접하는 드라이버 IC에 연결되며, 상기 제1 그룹에 포함된 드라이버 IC 각각은 대응하는 제1 그룹의 데이터 라인들을 리페어하기 위한 제1 리페어 신호를 출력하고, 인접하는 제2 그룹에 포함된 드라이버 IC에 대응하는 제2 그룹의 데이터 라인들을 리페어하기 위한 제2 리페어 신호를 출력하는 것을 특징으로 하는 표시장치.
  2. 제1항에 있어서, 상기 다수의 데이터 라인의 제1 단부와 교차하는 제1 리페어라인부 및 상기 표시패널의 표시영역을 우회하여 상기 다수의 데이터 라인의 제2 단부와 교차하는 제2 리페어라인부로 이루어진 리페어부를 더 포함하는 것을 특징으로 하는 표시장치.
  3. 제2항에 있어서, 상기 제1 그룹에 포함된 드리아버 IC들 각각은 제1 및 제2 리페어 입력단자, 제1 및 제2 리페어 출력단자를 포함하는 것을 특징으로 하는 표시장치.
  4. 제3항에 있어서, 상기 제1 리페어라인부는,
    상기 제1 그룹에 포함된 드라이버 IC들 각각의 제1 리페어 입력단자에 전기적으로 연결되고, 상기 제1 그룹의 데이터 라인들의 제1 단부와 교차하는 제1 리페어 라인; 및
    상기 제1 그룹에 포함된 드라이버 IC들 각각의 제2 리페어 입력단자에 전기적으로 연결되고, 상기 제2 그룹의 데이터 라인들의 제1 단부와 교차하는 제2 리페어 라인을 포함하는 것을 특징으로 하는 표시장치.
  5. 제4항에 있어서, 상기 제2 리페어라인부는,
    상기 제1 그룹에 포함된 드라이버 IC들 각각의 제1 리페어 출력단자에 전기적으로 연결되고, 상기 표시패널의 표시영역을 우회하여 상기 데이터 라인들의 제2 단부와 교차하는 제3 리페어 라인; 및
    상기 제1 그룹에 포함된 드라이버 IC들 각각의 제2 리페어 출력단자에 전기적으로 연결되고, 상기 표시패널의 상기 표시영역을 우회하여 상기 데이터 라인들의 제2 단부와 교차하는 제4 리페어 라인을 포함하는 것을 특징으로 하는 표시장치.
  6. 제5항에 있어서, 상기 제1 그룹의 데이터 라인들 중 어느 하나가 단선되면, 단선된 제1 그룹의 데이터 라인의 제1 단부는 상기 제1 리페어 라인과 전기적으로 연결되고, 상기 단선된 제1 그룹의 데이터 라인의 제2 단부는 상기 제3 리페어 라인과 전기적으로 연결되며, 대응하는 제1 그룹의 드라이버 IC로부터 출력된 제1 리페어 신호는 상기 제1 및 제3 리페어 라인을 통해 상기 단선된 제1 그룹이 데이터 라인으로 공급되는 것을 특징으로 하는 표시장치.
  7. 제5항에 있어서, 상기 제2 그룹의 데이터 라인들 중 어느 하나가 단선되면, 단선된 제2 그룹의 데이터 라인의 제1 단부는 상기 제2 리페어 라인과 전기적으로 연결되고, 상기 단선된 제2 그룹의 데이터 라인의 제2 단부는 상기 제4 리페어 라인과 전기적으로 연결되며, 인접하는 제1 그룹의 드라이버 IC로부터 공급된 상기 제2 리페어 신호는 상기 제2 및 제4 리페어 라인을 통해 상기 단선된 제2 그룹의 데이터 라인으로 공급되는 것을 특징으로 하는 표시장치.
  8. 제5항에 있어서, 상기 리페어부는 연성회로기판과 상기 인쇄회로기판에 구비되어 상기 제1 그룹에 포함된 드라이버 IC를 각각의 제1 및 제2 리페어 출력단자를 상기 표시패널 상에 구비된 상기 제3 및 제4 리페어 라인과 각각 전기적으로 연결시키는 제1 및 제2 경유라인을 더 포함하는 것을 특징으로 하는 표시장치.
  9. 제5항에 있어서, 상기 리페어부는 상기 제1 리페어라인부로부터 입력된 신호를 증폭하여 상기 제2 리페어라인부로 제공하는 증폭기를 더 포함하는 것을 특징으로 하는 표시장치.
  10. 제9항에 있어서, 상기 증폭기는 상기 제1 그룹에 포함된 드라이버 IC들 각각에 내장되는 것을 특징으로 하는 표시장치.
  11. 제10항에 있어서, 상기 증폭기는,
    상기 제1 리페어 입력단자와 상기 제1 리페어 출력단자와의 사이에 구비되어 상기 제1 리페어 입력단자를 통해 입력된 신호를 증폭하여 상기 제1 리페어 출력단자로 출력하는 제1 오피엠프; 및
    상기 제2 리페어 입력단자와 상기 제2 리페어 출력단자와의 사이에 구비되어 상기 제2 리페어 입력단자를 통해 입력된 신호를 증폭하여 상기 제2 리페어 출력단자로 출력하는 제2 오피엠프를 포함하는 것을 특징으로 하는 표시장치.
  12. 제5항에 있어서, 상기 다수의 데이터 라인은 상기 표시패널의 중심을 기준으로 좌측에 구비된 데이터 라인들로 이루어진 좌측 데이터 라인 그룹과 우측에 구비된 데이터 라인들로 이루어진 우측 데이터 라인 그룹으로 분리되고,
    상기 제2 리페어라인부는 상기 좌측 데이터 라인 그룹을 리페어하는 좌측 리페어라인부와 상기 우측 데이터 라인 그룹을 리페어하는 우측 리페어라인부로 이루어진 것을 특징으로 하는 표시장치.
  13. 제12항에 있어서, 상기 좌측 리페어라인부는,
    대응하는 제1 리페어 출력단자에 연결되고, 상기 표시패널의 표시영역을 우회하여 상기 좌측 데이터 라인 그룹의 제2 단부와 교차하는 제1 좌측 리페어 라인; 및
    대응하는 제2 리페어 출력단자에 연결되고, 상기 표시패널의 상기 표시영역을 우회하여 상기 좌측 데이터 라인 그룹의 제2 단부와 교차하는 제2 좌측 리페어 라인을 포함하고,
    상기 우측 리페어라인부는,
    대응하는 제1 리페어 출력단자에 연결되고, 상기 표시패널의 표시영역을 우회하여 상기 우측 데이터 라인 그룹의 제2 단부와 교차하는 제1 우측 리페어 라인; 및
    대응하는 제2 리페어 출력단자에 연결되고, 상기 표시패널의 상기 표시영역을 우회하여 상기 우측 데이터 라인 그룹의 제2 단부와 교차하는 제2 우측 리페어 라인을 포함하는 것을 특징으로 하는 표시장치.
  14. 제13항에 있어서, 상기 제1 및 제2 좌측 리페어 라인은 상기 제1 및 제2 우측 리페어 라인과 각각 전기적으로 절연되는 것을 특징으로 하는 표시장치.
  15. 제1항에 있어서, 상기 다수의 드라이버 IC는 2n개의 드라이버 IC(n은 4이상의 짝수)를 포함하고,
    상기 다수의 연성회로기판은 n/2개의 연성회로기판을 포함하는 것을 특징으로 하는 표시장치.
  16. 제어신호와 영상신호를 입력받아서 다수의 드라이버 IC로 제공하는 단계;
    상기 제어신호에 응답하여 영상신호를 데이터 신호로 변환하여 출력하는 단계;
    상기 데이터 신호와 게이트 신호에 응답하여 영상 표시하는 단계;
    상기 다수의 드라이버 IC 중 제1 그룹에 포함된 드라이버 IC에 대응하는 데이터 라인들 중 어느 하나의 데이터 라인이 단선되면, 단선된 제1 그룹의 데이터 라인의 양단부를 제1 그룹에 포함된 드라이버 IC로부터 분기된 제1 리페어 라인에 연결시켜 상기 단선된 제1 그룹의 데이터 라인에 연결된 제1 그룹의 드라이버 IC로 출력된 제1 리페어 신호를 상기 단선된 제1 그룹의 데이터 라인으로 제공하는 단계;
    제2 그룹에 포함된 드라이버 IC에 대응하는 데이터 라인들 중 어느 하나의 데이터 라인이 단선되면, 단선된 제2 그룹의 데이터 라인의 양단부를 제1 MFNQ의 드라이버 IC로부터 분기된 제2 리페어 라인에 연결시켜 상기 단선된 제2 그룹의 데이터 라인에 연결된 제1 그룹의 드라이버 IC로 출력된 제2 리페어 신호를 상기 단선된 제2 그룹의 데이터 라인으로 제공하는 단계를 포함하는 것을 특징으로 하는 표시장치의 구동방법.
KR1020070140488A 2007-12-28 2007-12-28 표시장치 및 이의 구동방법 KR101376044B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070140488A KR101376044B1 (ko) 2007-12-28 2007-12-28 표시장치 및 이의 구동방법
US12/277,459 US8217924B2 (en) 2007-12-28 2008-11-25 Display apparatus and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070140488A KR101376044B1 (ko) 2007-12-28 2007-12-28 표시장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20090072393A KR20090072393A (ko) 2009-07-02
KR101376044B1 true KR101376044B1 (ko) 2014-04-02

Family

ID=40797647

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070140488A KR101376044B1 (ko) 2007-12-28 2007-12-28 표시장치 및 이의 구동방법

Country Status (2)

Country Link
US (1) US8217924B2 (ko)
KR (1) KR101376044B1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102013242A (zh) * 2010-12-09 2011-04-13 深圳市华星光电技术有限公司 数据线修复断线装置及其方法
CN103460280B (zh) * 2011-04-08 2016-05-18 夏普株式会社 显示装置
US8711570B2 (en) * 2011-06-21 2014-04-29 Apple Inc. Flexible circuit routing
KR101367090B1 (ko) * 2011-12-28 2014-02-25 주식회사 실리콘웍스 소스드라이버 집적회로 및 상기 소스드라이버 집적회로를 구비하는 디스플레이 장치
CN103151016B (zh) * 2013-03-14 2015-07-15 京东方科技集团股份有限公司 一种显示面板维修电路
KR102059942B1 (ko) 2013-07-24 2019-12-30 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20160001839A (ko) * 2014-06-27 2016-01-07 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102284142B1 (ko) 2015-01-13 2021-07-30 삼성디스플레이 주식회사 표시 패널 및 그 리페어 방법
JP6830765B2 (ja) * 2015-06-08 2021-02-17 株式会社半導体エネルギー研究所 半導体装置
KR102458374B1 (ko) 2016-02-23 2022-10-26 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 전자 기기
KR102631799B1 (ko) * 2016-11-11 2024-02-02 삼성디스플레이 주식회사 표시장치 및 그의 검사방법
US10608017B2 (en) * 2017-01-31 2020-03-31 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN112242123A (zh) * 2019-07-16 2021-01-19 陕西坤同半导体科技有限公司 有源矩阵有机发光显示面板断线修复的补偿电路及补偿方法
TWI726679B (zh) * 2020-04-13 2021-05-01 友達光電股份有限公司 顯示裝置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070020778A (ko) * 2005-08-17 2007-02-22 삼성전자주식회사 액정 표시 장치와 이의 검사 방법 및 이의 리페어 방법
KR20070047950A (ko) * 2005-11-03 2007-05-08 삼성전자주식회사 표시 기판 및 이를 갖는 액정표시장치.
KR20070058826A (ko) * 2005-12-05 2007-06-11 삼성전자주식회사 액정 표시 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3808224B2 (ja) * 1998-12-02 2006-08-09 株式会社 日立ディスプレイズ 液晶表示装置
JP2000321599A (ja) * 1999-05-10 2000-11-24 Hitachi Ltd 液晶表示装置
TWI282625B (en) * 2002-08-01 2007-06-11 Au Optronics Corp Method of forming a thin film transistor liquid crystal display
KR100929678B1 (ko) 2003-04-23 2009-12-03 삼성전자주식회사 액정 표시 장치 및 그 수리 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070020778A (ko) * 2005-08-17 2007-02-22 삼성전자주식회사 액정 표시 장치와 이의 검사 방법 및 이의 리페어 방법
KR20070047950A (ko) * 2005-11-03 2007-05-08 삼성전자주식회사 표시 기판 및 이를 갖는 액정표시장치.
KR20070058826A (ko) * 2005-12-05 2007-06-11 삼성전자주식회사 액정 표시 장치

Also Published As

Publication number Publication date
US8217924B2 (en) 2012-07-10
KR20090072393A (ko) 2009-07-02
US20090167730A1 (en) 2009-07-02

Similar Documents

Publication Publication Date Title
KR101376044B1 (ko) 표시장치 및 이의 구동방법
JP4657598B2 (ja) 液晶表示装置及びその検査方法
US20070164972A1 (en) Liquid crystal display and method of repairing the same
US20080018636A1 (en) Driver chip, display device and method of repair
US7936410B2 (en) Array substrate, display apparatus having the same and method for repairing the same
US7492438B2 (en) Repair structure and method for liquid crystal display
JP4700592B2 (ja) ゲート駆動回路と、そのリペア方法及びそれを用いる液晶表示装置
US6943374B1 (en) Thin film transistor array substrate for a liquid crystal display having repair lines
US20070040794A1 (en) Liquid crystal display device repair system and method thereof
KR101238337B1 (ko) 어레이 기판 및 이를 갖는 액정표시장치
US20060164587A1 (en) Display panel assembly and display apparatus having the same
US20080204434A1 (en) Display Device
US20070109235A1 (en) Liquid crystal display and repair lines structure thereof
US20060001643A1 (en) Liquid crystal display and driving method thereof
JP2006309161A (ja) 電気光学装置及び電子機器
JP2004133421A (ja) 液晶表示装置、その検査方法及び製造方法
KR101859711B1 (ko) 액정 표시 장치
US20030058208A1 (en) Liquid crystal display device and manufacturing method threreof
KR20090103190A (ko) 표시장치
US20090189839A1 (en) Liquid crystal display
US7463324B2 (en) Liquid crystal display panel of line on glass type
JP4526415B2 (ja) 表示装置及び表示装置用ガラス基板
JP2010250317A (ja) 映像表示装置
JP2004109969A (ja) 液晶表示装置
KR100517135B1 (ko) 박막트랜지스터 기판

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 7