KR101240909B1 - 자동 휘도 조정 시스템 - Google Patents

자동 휘도 조정 시스템 Download PDF

Info

Publication number
KR101240909B1
KR101240909B1 KR1020110049018A KR20110049018A KR101240909B1 KR 101240909 B1 KR101240909 B1 KR 101240909B1 KR 1020110049018 A KR1020110049018 A KR 1020110049018A KR 20110049018 A KR20110049018 A KR 20110049018A KR 101240909 B1 KR101240909 B1 KR 101240909B1
Authority
KR
South Korea
Prior art keywords
level
circuit
signal
adjustment
adjustment data
Prior art date
Application number
KR1020110049018A
Other languages
English (en)
Other versions
KR20110129353A (ko
Inventor
히데까즈 이노우에
다까시 야수바
마사히꼬 모찌두끼
후아 우 리
Original Assignee
세미컨덕터 콤포넨츠 인더스트리즈 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세미컨덕터 콤포넨츠 인더스트리즈 엘엘씨 filed Critical 세미컨덕터 콤포넨츠 인더스트리즈 엘엘씨
Publication of KR20110129353A publication Critical patent/KR20110129353A/ko
Application granted granted Critical
Publication of KR101240909B1 publication Critical patent/KR101240909B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/84Camera processing pipelines; Components thereof for processing colour signals
    • H04N23/88Camera processing pipelines; Components thereof for processing colour signals for colour balance, e.g. white-balance circuits or colour temperature control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

회로 규모를 삭감함과 함께, 휘도 조정을 단시간에 고정밀도로 행하는 것을 가능하게 한 자동 휘도 조정 시스템을 제공한다.
브라운관(2)의 캐소드 전극을 구동하는 구동 트랜지스터(18R)에 공급되는 영상 신호의 직류 레벨을 자동 조정하는 자동 휘도 조정 시스템에 있어서, 직류 레벨 조정 데이터 DC(R)에 기초하여 영상 신호의 직류 레벨을 조정하는 직류 조정 회로(13R)와, 영상 신호 기간 중에 영상 신호의 직류 레벨 조정용의 흑색 신호에 대응한 R 원색 신호를 생성하는 OSD 신호 생성 회로(19)와, 휘도 조정 시에 직류 조정 회로(13R)에 의해 그 직류 레벨이 조정된 흑색 신호에 대응한 R 원색 신호에 기초하여, 구동 트랜지스터(18R)에 흐르는 전류에 따른 피드백 전압 VF(R)과 직류 레벨 기준 전압 VREF(R)을 비교하는 비교기(22)와, 비교기(22)의 비교 결과에 따라 직류 레벨 조정 데이터 DC(R)을 생성하는 직류 레벨 조정 데이터 생성 회로(23)를 구비한다.

Description

자동 휘도 조정 시스템{AUTOMATIC LUMINANCE ADJUSTMENT SYSTEM}
본 발명은, 브라운관을 사용한 텔레비전 수상기나 컴퓨터용 디스플레이에 휘도 신호가 정확하게 표시되도록 하기 위한 자동 휘도 조정 시스템에 관한 것이다.
브라운관을 사용한 텔레비전 수상기, 컴퓨터용 디스플레이에서는, 휘도 조정, 즉 화이트 밸런스 조정을 출하 전에 제조 라인 중에서 행하고 있다. 휘도 조정의 종류로서는, 흐리게 빛나는 어두운 레벨에서의 RGB(적, 녹, 청의 원색)의 영상 신호의 밸런스 조정을 행하는 컷오프 조정과, 강하게 빛나는 밝은 레벨에서의 RGB 각 원색 영상 신호의 밸런스 조정을 행하는 드라이브 조정이 있다. 컷오프 조정은 RGB 영상 신호의 직류 레벨(바이어스)의 조정을 행한다. 드라이브 조정은, RGB 영상 신호의 교류 레벨(게인)의 조정을 행한다.
종래의 자동 휘도 조정 시스템에 있어서는, 영상 신호 기간 이외의 수직 블랭킹 기간에 휘도 조정용의 테스트 신호(흑색 신호 또는 백색 신호)를 삽입하고, 브라운관의 캐소드 전극을 구동하는 구동 트랜지스터로부터 피드백되는 피드백 전압에 기초하여, 휘도 조정 신호의 직류 레벨 또는 교류 레벨의 조정이 행해지고 있었다.
일본 특허 공개 평11-341512호 공보
그러나, 종래의 자동 휘도 조정 시스템에서는, 수직 블랭킹 기간에 휘도 조정용의 테스트 신호를 삽입하기 위한 회로가 필요하고, 그 때문에 회로 규모가 커져 비용 상승을 초래한다는 문제가 있었다.
따라서, 본 발명의 목적은 수직 블랭킹 기간에 휘도 조정용의 테스트 신호를 삽입하기 위한 회로를 불필요하게 하여 비용 절감을 가능하게 한 자동 휘도 조정 시스템을 제공하는 것이다. 또한, 본 발명의 다른 목적은 휘도 조정을 단시간에 고정밀도로 행하는 것을 가능하게 한 자동 휘도 조정 시스템을 제공하는 것이다.
본 발명의 자동 휘도 조정 시스템은, 브라운관의 캐소드 전극을 구동하는 구동 트랜지스터에 공급되는 영상 신호의 직류 레벨을 자동 조정하는 자동 휘도 조정 시스템에 있어서, 직류 레벨 조정 데이터에 기초하여 상기 영상 신호의 직류 레벨을 조정하는 직류 조정 회로와, 영상 신호 기간 중에 상기 영상 신호의 직류 레벨 조정용의 흑색 신호를 생성하는 신호 생성 회로와, 휘도 조정 시에, 상기 직류 조정 회로에 의해 그 직류 레벨이 조정된 상기 흑색 신호에 기초하여 상기 구동 트랜지스터에 흐르는 전류에 따른 피드백 전압과 직류 레벨 기준 전압을 비교하는 비교기와, 상기 비교기의 비교 결과에 따라, 상기 직류 레벨 조정 데이터를 생성하는 직류 레벨 조정 데이터 생성 회로를 구비하는 것을 특징으로 하는 것이다.
또한, 본 발명의 자동 휘도 조정 시스템은, 브라운관의 캐소드 전극을 구동하는 구동 트랜지스터에 공급되는 영상 신호의 교류 레벨을 자동 조정하는 자동 휘도 조정 시스템에 있어서, 교류 레벨 조정 데이터에 기초하여 영상 신호의 교류 레벨을 조정하는 교류 조정 회로와, 영상 신호 기간 중에, 상기 영상 신호의 교류 레벨 조정용의 백색 신호를 생성하는 신호 생성 회로와, 휘도 조정 시에, 상기 교류 조정 회로에 의해 그 교류 레벨이 조정된 상기 백색 신호에 기초하여, 상기 구동 트랜지스터에 흐르는 전류에 따른 피드백 전압과 교류 레벨 기준 전압을 비교하는 비교기와, 상기 비교기의 비교 결과에 따라, 상기 교류 레벨 조정 데이터를 생성하는 교류 레벨 조정 데이터 생성 회로를 구비하는 것을 특징으로 하는 것이다.
본 발명의 자동 휘도 조정 시스템에 의하면, 영상 신호 기간 중에 휘도 조정용의 테스트 신호를 삽입하고 있으므로, 수직 블랭킹 기간에 휘도 조정용의 테스트 신호를 삽입하기 위한 회로가 불필요하게 되어, 회로 규모의 삭감에 의해 비용 절감을 도모할 수 있다. 또한, 본 발명의 자동 휘도 조정 시스템에 의하면, 휘도 조정을 단시간에 고정밀도로 행할 수 있다.
도 1은 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 개략 구성을 도시하는 블록도.
도 2는 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 상세한 구성을 도시하는 회로도.
도 3은 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제1 흐름도.
도 4는 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제2 흐름도.
도 5는 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제3 흐름도.
도 6은 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템의 컷오프 조정을 설명하는 신호 파형도.
도 7은 본 발명의 제2 실시 형태의 자동 휘도 조정 시스템의 상세한 구성을 도시하는 회로도.
도 8은 본 발명의 제2 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제1 흐름도.
도 9는 본 발명의 제2 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제2 흐름도.
도 10은 본 발명의 제2 실시 형태의 자동 휘도 조정 시스템의 처리를 설명하는 제3 흐름도.
[제1 실시 형태]
도 1은, 본 발명의 제1 실시 형태의 자동 휘도 조정 시스템(컷오프 조정 시스템)의 개략 구성을 도시하는 블록도이다. 도 2는, 이 자동 휘도 조정 시스템의 구체적인 구성을 도시하는 회로도이다.
도 1에 도시한 바와 같이, 이 자동 휘도 조정 시스템은, RGB의 영상 신호의 직류 레벨 조정, 교류 레벨 조정 등의 처리를 행하는 영상 신호 처리 회로(1), 브라운관(2)의 캐소드 전극을 구동하는 구동 회로(3), 영상 신호 처리 회로(1)의 휘도 조정의 제어를 행하는 제어 회로(4) 및 EEPROM(5)을 포함하여 구성된다. EEPROM(5)은, 전기적으로 기입 및 소거 가능한 불휘발성 메모리이다.
도 2에 도시한 바와 같이, 영상 신호 처리 회로(1)는, 시리얼 패러렐 변환 회로(10), RGB의 각 영상 신호의 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 유지하는 유지 회로(11R, 11G, 11B), 디지털/아날로그 변환 회로(12R, 12G, 12B), 직류 조정 회로(13R, 13G, 13B), 교류 조정 회로(14R, 14G, 14B), 스위치(15R, 15G, 15B) 및 테스트 신호원(16)을 포함하여 구성된다. 직류 조정 회로(13R, 13G, 13B)는, 각각 블랭킹 신호가 인가되는 단자(17R, 17G, 17B)를 갖고 있다.
구동 회로(3)는, 예를 들어 PNP형의 바이폴라 트랜지스터로 이루어지는 구동 트랜지스터(18R, 18G, 18B)에 흐르는 전류 I를 전압, 즉 피드백 전압 VF로 변환하는 저항 R1을 포함하여 구성된다. 이 경우, VF는 1×저항 R1의 저항값이다. 구동 트랜지스터(18R, 18G, 18B)의 각 출력 단자(이미터)는, 이미터 저항을 통하여 전원 Vcc에 접속되고, 각 출력 단자(이미터)는 브라운관(2)의 캐소드 전극에 접속되어 있다. 저항 R1은, 구동 트랜지스터(18R, 18G, 18B)의 공통 접속된 콜렉터와 접지 사이에 접속된다.
제어 회로(4)는, 브라운관(2)에 설정 화면을 표시하기 위한 OSD 신호(On Screen Display Signal)를 생성하는 OSD 신호 생성 회로(19), 아날로그/디지털 변환 회로(20), 기준 전압원(21), 비교기(22) 및 직류 레벨 조정 데이터 생성 회로(23)를 포함하여 구성된다. 제어 회로(4)는, OSD 신호 생성 회로(19)를 갖는 마이크로컴퓨터로 구성할 수 있다.
시리얼 패러렐 변환 회로(10)는, 제어 회로(4)의 직류 레벨 조정 데이터 생성 회로(23)에 의해 생성되는, RGB의 영상 신호에 대응한 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 시리얼 데이터선(24) 및 시리얼 클록선(25)으로 이루어지는 I2C 버스(Inter-IC Bus)를 통하여 수취하고, 수취한 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 패러렐 데이터로 변환한다.
유지 회로(11R, 11G, 11B)는 시리얼 패러렐 변환 회로(10)에 의해 패러렐 데이터로 변환된 대응하는 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 유지한다. 유지 회로(11R, 11G, 11B)는, 예를 들어 플립플롭을 사용한 래치 회로로 구성할 수 있다.
디지털/아날로그 변환 회로(12R, 12G, 12B)는, 유지 회로(11R, 11G, 11B)에 의해 유지된 대응하는 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 아날로그 신호로 변환한다. 아날로그 신호로 변환된 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)는, 대응하는 직류 조정 회로(13R, 13G, 13B)에 인가된다.
테스트 신호원(16) 및 OSD 신호 생성 회로(19)는, 수직 블랭킹 기간이 아닌 영상 신호 기간 중(브라운관(2) 상에 영상이 표시되는 기간)에, 컷오프 조정용의 흑색 신호에 대응한 RGB의 각 원색 신호를 발생한다. 즉, 흑색 신호는 거기에 대응한 RGB의 각 원색 신호로 구성된다.
도 6의 (a)에 도시한 바와 같이, 컷오프 조정용의 흑색 신호는 영상 신호 기간의 전체 기간 중에 발생되거나, 또는 도 6의 (b)에 도시한 바와 같이 영상 신호 기간의 일부 기간 중에만 발생된다.
스위치(15R, 15G, 15B)는, 휘도 조정 시(이 경우는 컷오프 조정 시)에, 테스트 신호원(16)으로부터의 흑색 신호에 대응한 RGB 각 원색 신호 또는 OSD 신호 생성 회로(19)로부터의 흑색 신호에 대응한 RGB의 각 원색 신호 중 어느 하나를 직류 조정 회로(13R, 13G, 13B)에 인가한다. OSD 신호 생성 회로(19)의 흑색 신호에 대응한 RGB의 각 원색 신호는, OSD 신호를 이용하여 작성된다. 또한, OSD 신호 생성 회로(19)에 의해 생성된 흑색 신호에 대응한 RGB의 각 원색 신호는, 신호선(26R, 26G, 26B)을 통하여, 직류 조정 회로(13R, 13G, 13B)에 인가된다.
직류 조정 회로(13R, 13G, 13B)는, 대응하는 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)에 기초하여, 스위치(15R, 15G, 15B)를 통하여 인가된 흑색 신호에 대응한 RGB의 각 원색 신호의 직류 레벨을 조정한다.
이러한 컷오프 조정은, 흑색 신호에 대응한 RGB의 각 원색 신호에 대하여 시계열로 행해진다. 즉, 처음에 R 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13R), 교류 조정 회로(14R) 및 구동 트랜지스터(18R)만을 동작시킨다. 직류 조정 회로(13G, 13B), 교류 조정 회로(14G, 14B) 및 구동 트랜지스터(18G, 18B)는, 단자(17G, 17B)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
이어서, G 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13G), 교류 조정 회로(14G) 및 구동 트랜지스터(18G)만을 동작시킨다. 직류 조정 회로(13R, 13B), 교류 조정 회로(14R, 14B) 및 구동 트랜지스터(18R, 18B)는, 단자(17R, 17B)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
마지막으로, B 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13B), 교류 조정 회로(14B) 및 구동 트랜지스터(18B)만을 동작시킨다. 직류 조정 회로(13R, 13G), 교류 조정 회로(14R, 14G) 및 구동 트랜지스터(18R, 18G)는, 단자(17R, 17G)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
또한, 휘도 조정 시가 아닌 통상 동작 시에 있어서는, 직류 조정 회로(13R, 13G, 13B)에는 통상의 휘도 신호 및 OSD 신호 생성 회로(19)로부터 OSD 신호가 인가되도록 구성되어 있다.
휘도 조정 시에 있어서, 직류 조정 회로(13R, 13G, 13B)에 의해 직류 레벨이 조정된 흑색 신호에 대응한 RGB의 각 원색 신호는 교류 조정 회로(14R, 14G, 14B)를 통하여 구동 트랜지스터(18R, 18G, 18B)의 베이스에 시계열로 인가된다. 구동 트랜지스터(18R, 18G, 18B)는 각각 대응하는 브라운관(2)의 캐소드 전극을 구동한다.
구동 트랜지스터(18R, 18G, 18B)의 이미터·콜렉터로에 흐르는 전류 I는 저항 R1에 의해 피드백 전압 VF(R), VF(G), VF(B)로 변환된다. 컷오프 조정은, 전술한 바와 같이 RGB의 각 원색 신호에 대하여 시계열로 행해지기 때문에 피드백 전압 VF(R), VF(G), VF(B)도 시계열로 발생한다. 피드백 전압 VF(R), VF(G), VF(B)는 제어 회로(4)의 아날로그/디지털 변환 회로(20)에 의해 디지털 신호로 변환된다.
비교기(22)는, 피드백 전압 VF(R), VF(G), VF(B)와 대응하는 직류 레벨 기준 전압 VREF(R), REF(G), REF(B)를 시계열로 비교한다. 직류 레벨 기준 전압 VREF(R), REF(G), REF(B)는 기준 전압원(21)에 의해 생성된다. 직류 레벨 조정 데이터 생성 회로(23)는, 비교기(22)의 비교 결과에 따라 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 생성한다.
R 원색 신호의 컷오프 조정을 행하는 경우, 직류 레벨 조정 데이터 생성 회로(23)는, 비교기(22)에 의해 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R)보다 작다고 판정되었을 때는 직류 레벨 조정 데이터 DC(R)을 소정값만큼 증가시킨다. 그러면, 증가된 직류 레벨 조정 데이터 DC(R)에 기초하여, 직류 조정 회로(13R)에 의해 직류 레벨의 조정이 행해진다. 그 결과, 구동 회로(3)로부터 발생한 새로운 피드백 전압 VF(R)과 직류 레벨 기준 전압 VREF(R)이 비교된다. 이 스텝이 반복된다.
그리고, 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R) 이상이 되었을 때(VREF(R)≤VF(R))에 조정을 종료한다. 이때의 직류 레벨 조정 데이터 DC(R)은, 유지 회로(11R)에 의해 유지된다. G, B 원색 신호의 컷오프 조정도 R 원색 신호의 직류 레벨 조정과 마찬가지로 행해진다.
계속해서, 자동 휘도 조정 시스템의 컷오프 조정의 처리를 도 3, 도 4 및 도 5의 흐름도에 기초하여 설명한다. 이하의 처리는, 제어 회로(4)가 마이크로컴퓨터인 경우에는 ROM에 저장된 프로그램에 따라 실행된다.
우선, 도 3의 흐름도에 도시한 바와 같이, R 원색 신호의 컷오프 조정이 개시된다. 제어 회로(4)는, 조정 개시를 의미하는 키 입력의 유무를 감시한다(스텝 S1, S2). 키 입력은 시스템의 키보드에 대하여 행해진다. 이 키 입력이 있다고 판단되면, 피드백 전압 VF(R)의 측정 시퀀스를 개시한다(스텝 S3).
스텝 S3에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 흑색 신호에 대응한 R 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 흑색 신호에 대응한 R 원색 신호는 스위치(15R)를 통하여, 직류 조정 회로(13R)에 인가된다. 또한, 직류 레벨 조정 데이터 생성 회로(23)는, R 원색 신호에 대응한, 초기값의 직류 레벨 조정 데이터 DC(R)을 생성한다.
직류 조정 회로(13R)는, 이 직류 레벨 조정 데이터 DC(R)에 기초하여, 흑색 신호에 대응한 R 원색 신호의 직류 레벨을 조정한다. 그리고, 다음 스텝 S4에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(R)이 안정화될 때까지의 소정의 대기 시간(예를 들어, 1500msec)이 경과하는 것을 기다린다. 대기 시간이 경과하면, 스텝 S5에 있어서, 피드백 전압 VF(R)은 제어 회로(4)에 입력된다.
계속하여 스텝 S6에 있어서, 제어 회로(4)에 입력된 피드백 전압 VF(R)과 직류 레벨 기준 전압 VREF(R)은 비교기(22)에 의해 비교된다. 그 비교 결과에 의해, 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R)보다 작다고 판정되었을 때는, 스텝 S7에 있어서 직류 레벨 조정 데이터 DC(R)을 증가시킨다. 이에 대해, 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R) 이상이라고 판정되었을 때 그 시점에서의 직류 레벨 조정 데이터 DC(R)은 유지 회로(11R)에 유지된다.
스텝 S7에 있어서, 직류 레벨 조정 데이터 DC(R)을 증가시켰을 때에, 직류 레벨 조정 데이터 DC(R)이 그 상한값을 초과하는지의 여부가 판정된다(스텝 S8). 증가된 직류 레벨 조정 데이터 DC(R)이 그 상한값을 초과하지 않은 경우에는 그 직류 레벨 조정 데이터 DC(R)을 유지 회로(11R)에 출력한다(스텝 S9). 유지 회로(11R)는, 그 직류 레벨 조정 데이터 DC(R)을 유지한다. 그러면, 직류 조정 회로(13R)는, 그 증가된 직류 레벨 조정 데이터 DC(R)에 기초하여, 직류 레벨을 재조정한다.
그리고, 스텝 S5로 되돌아가, 피드백 전압 VF(R)은 제어 회로(4)에 입력된다. 직류 레벨 조정 데이터 DC(R)을 증가시키고 나서, 피드백 전압 VF(R)을 제어 회로(4)에 입력할 때까지의 대기 시간은, 예를 들어 40msec이다. 다음 스텝 S6에 있어서, 제어 회로(4)에 입력된 피드백 전압 VF(R)은 교류 레벨 기준 전압 AVREF(R)과 다시 비교된다.
즉, 직류 레벨 조정 데이터 DC(R)은 그 상한값을 초과하지 않는 한, 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(R)이 직류 레벨 기준 전압 VREF(R) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에 그 시점에서의 직류 레벨 조정 데이터 DC(R)이 유지 회로(11R)에 유지되게 된다(스텝 S10).
계속해서, 도 4의 흐름도에 도시한 바와 같이 G 원색 신호의 컷오프 조정이 행해진다. 우선, 스텝 S11에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 흑색 신호에 대응한 G 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 흑색 신호에 대응한 G 원색 신호는 스위치(15G)를 통하여, 직류 조정 회로(13G)에 인가된다.
또한, 직류 레벨 조정 데이터 생성 회로(23)는 G 원색 신호에 대응한, 초기값의 직류 레벨 조정 데이터 DC(G)를 생성한다. 직류 조정 회로(13G)는, 이 직류 레벨 조정 데이터 DC(G)에 기초하여, 흑색 신호에 대응한 G 원색 신호의 직류 레벨을 조정한다. 그리고, 다음 스텝 S12에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(G)가 안정화될 때까지 대기 시간(예를 들어, 500msec)이 경과하면, 피드백 전압 VF(G)는 제어 회로(4)에 입력된다(스텝 S13).
그 후는 R 원색 신호의 컷오프 조정과 마찬가지이며, 직류 레벨 조정 데이터 DC(G)는 그 상한값을 초과하지 않는 한, 피드백 전압 VF(G)가 직류 레벨 기준 전압 VREF(G) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(G)가 직류 레벨 기준 전압 VREF(G) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에 그 시점에서의 직류 레벨 조정 데이터 DC(G)가 유지 회로(11G)에 유지되게 된다(스텝 S14 내지 S18).
계속해서, 도 5의 흐름도에 도시한 바와 같이, B 원색 신호의 컷오프 조정이 행해진다. 우선, 스텝 S19에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 흑색 신호에 대응한 B 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 흑색 신호에 대응한 B 원색 신호는 스위치(15B)를 통하여, 직류 조정 회로(13B)에 인가된다. 또한, 직류 레벨 조정 데이터 생성 회로(23)는 B 원색 신호에 대응한, 초기값의 직류 레벨 조정 데이터 DC(B)를 생성한다. 직류 조정 회로(13B)는, 이 직류 레벨 조정 데이터 DC(B)에 기초하여, 흑색 신호에 대응한 B 원색 신호의 직류 레벨을 조정한다. 그리고, 다음 스텝 S20에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(B)가 안정화될 때까지의 대기 시간(예를 들어, 500msec)이 경과하면, 피드백 전압 VF(B)는 제어 회로(4)에 입력된다(스텝 S21).
그 후는 직류 레벨 조정 데이터 DC(B)는 그 상한값을 초과하지 않는 한, 피드백 전압 VF(B)가 직류 레벨 기준 전압 VREF(B) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(B)가 직류 레벨 기준 전압 VREF(B) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에, 그 시점에서의 직류 레벨 조정 데이터 DC(B)가 유지 회로(11B)에 유지되게 된다(스텝 S22 내지 S26).
이와 같이 하여, RGB의 각 원색 신호에 대하여 시계열로 컷오프 조정이 행해진다. 계속하여 스텝 S27에 있어서, 제어 회로(4)는, 유지 회로(11R, 11G, 11B)에 각각 유지된 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)를 EEPROM(5)에 기입한다. 이 경우, 유지 회로(11R, 11G, 11B)에 각각 유지된 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)는, 패러렐 시리얼 변환 회로(도시하지 않음)에 의해 패러렐 데이터로부터 시리얼 데이터로 변환되어, 시리얼 데이터선(24) 및 시리얼 클록선(25)으로 이루어지는 I2C 버스를 통하여 제어 회로(4)에 전송된다. 제어 회로(4)는, 전송된 시리얼 데이터를 EEPROM(5)에 기입한다. EEPROM(5)은 불휘발성 메모리이므로, 자동 휘도 조정 시스템의 전원을 오프로 해도 기입된 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)는 사라지지 않는다.
그리고, 상술한 자동 휘도 조정 시스템을 구비한 텔레비전 수상기에 있어서는, 자동 휘도 조정 시스템의 전원을 온했을 때에 EEPROM(5)에 기억된 직류 레벨 조정 데이터 DC(R), DC(G), DC(B)는, 제어 회로(4)에 의해 판독되어, 유지 회로(11R, 11G, 11B)에 유지되도록 구성되어 있다. 이에 의해, 휘도 조정 시가 아닌 통상 동작 시에 있어서, 영상 신호 처리 회로(1)에 입력되는 휘도 신호의 직류 레벨이 조정된다.
상술한 자동 휘도 조정 시스템에 의하면, 영상 신호 기간 중에 컷오프 조정용의 흑색 신호를 삽입하고 있으므로, 수직 블랭킹 기간에 컷오프 조정용의 흑색 신호를 삽입하기 위한 복잡한 회로가 불필요하게 되어, 비용 절감을 도모할 수 있다. 특히, OSD 신호 생성 회로(19)의 OSD 신호를 컷오프 조정용의 흑색 신호로서 이용하는 경우는 OSD 신호 생성 회로(19)를 구비한 시스템에서는 회로 규모의 증가가 억제된다.
또한, 상술한 자동 휘도 조정 시스템에 의하면, 구동 회로(3)로부터의 피드백 전압 VF(R)과 직류 레벨 기준 전압 VREF(R)을 비교하고, 그 비교 결과에 따라, 직류 레벨 조정 데이터 DC(R)을 생성한다는 피드백 제어를 채용하고 있으므로, 자동 휘도 조정 시스템을 탑재한 기기(예를 들어 텔레비전 수상기)의 출하 전에 컷오프 조정을 단시간에 고정밀도로 행할 수 있다.
[제2 실시 형태]
도 7은, 본 발명의 제2 실시 형태의 자동 휘도 조정 시스템(드라이브 조정 시스템)의 구체적인 구성을 도시하는 회로도이다.
영상 신호 처리 회로(1)는, 시리얼 패러렐 변환 회로(10), RGB의 각 영상 신호의 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 유지하는 유지 회로(110R, 110G, 110B), 디지털/아날로그 변환 회로(12R, 12G, 12B), 직류 조정 회로(13R, 13G, 13B), 교류 조정 회로(14R, 14G, 14B), 스위치(15R, 15G, 15B) 및 테스트 신호원(16)을 포함하여 구성된다. 직류 조정 회로(13R, 13G, 13B)는, 각각 블랭킹 신호가 인가되는 단자(17R, 17G, 17B)를 갖고 있다.
구동 회로(3)는, 제1 실시 형태와 동일하고, 구동 트랜지스터(18R, 18G, 18B) 및 저항 R1을 포함하여 구성된다. 제어 회로(4)는, OSD 신호 생성 회로(19), 아날로그/디지털 변환 회로(20), 기준 전압원(210), 비교기(220) 및 교류 레벨 조정 데이터 생성 회로(230)를 포함하여 구성된다. 제어 회로(4)는, OSD 신호 생성 회로(19)를 갖는 마이크로컴퓨터로 구성할 수 있다.
컷오프 조정과 드라이브 조정의 양쪽을 행하기 위해, 제2 실시 형태의 자동 휘도 조정 시스템(드라이브 조정 시스템)은, 제1 실시 형태의 자동 휘도 조정 시스템(컷오프 조정 시스템)과 결합되는 것이 바람직하다.
시리얼 패러렐 변환 회로(10)는, 제어 회로(4)의 교류 레벨 조정 데이터 생성 회로(230)에 의해 생성되는, RGB의 영상 신호에 대응한 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 시리얼 데이터선(24) 및 시리얼 클록선(25)으로 이루어지는 I2C 버스(Inter-IC Bus)를 통하여 수취하고, 수취한 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 패러렐 데이터로 변환한다.
유지 회로(110R, 110G, 110B)는, 시리얼 패러렐 변환 회로(10)에 의해 패러렐 데이터로 변환된 대응하는 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 유지한다. 디지털/아날로그 변환 회로(12R, 12G, 12B)는, 유지 회로(110R, 110G, 110B)에 의해 유지된 대응하는 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 아날로그 신호로 변환한다. 아날로그 신호로 변환된 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)는, 대응하는 교류 조정 회로(13R, 13G, 13B)에 인가된다.
테스트 신호원(16) 및 OSD 신호 생성 회로(19)는, 수직 블랭킹 기간이 아닌 영상 신호 기간 중에, 드라이브 조정용의 백색 신호에 대응한 RGB의 각 원색 신호를 발생한다. 즉, 백색 신호는 거기에 대응한 RGB의 각 원색 신호로 구성된다. 드라이브 조정용의 백색 신호는, 영상 신호 기간의 전체 기간 중에 발생되거나, 또는 영상 신호 기간의 일부 기간 중에만 발생된다.
스위치(15R, 15G, 15B)는, 휘도 조정 시(이 경우는 드라이브 조정 시)에, 테스트 신호원(16)으로부터의 백색 신호에 대응한 RGB 각 원색 신호 또는 OSD 신호 생성 회로(19)로부터의 백색 신호에 대응한 RGB의 각 원색 신호 중 어느 하나를 직류 조정 회로(13R, 13G, 13B)에 인가한다. OSD 신호 생성 회로(19)의 백색 신호에 대응한 RGB의 각 원색 신호는, OSD 신호를 이용하여 작성된다. 또한, OSD 신호 생성 회로(19)에 의해 생성된 백색 신호에 대응한 RGB의 각 원색 신호는, 신호선(26R, 26G, 26B)을 통하여, 직류 조정 회로(13R, 13G, 13B)에 인가된다.
직류 조정 회로(13R, 13G, 13B)는, 대응하는 직류 레벨 조정 데이터 AC(R), AC(G), AC(B)에 기초하여, 스위치(15R, 15G, 15B)를 통하여 인가된 백색 신호에 대응한 RGB의 각 원색 신호의 직류 레벨을 조정한다.
직류 레벨이 조정된 백색 신호에 대응한 RGB의 각 원색 신호는, 대응하는 교류 조정 회로(14R, 14G, 14B)에 인가된다. 교류 조정 회로(14R, 14G, 14B)는, 대응하는 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)에 기초하여, 백색 신호에 대응한 RGB의 각 원색 신호의 교류 레벨을 조정한다.
이러한 드라이브 조정은, 백색 신호에 대응한 RGB의 각 원색 신호에 대하여 시계열로 행해진다. 즉, 처음에 R 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13R), 교류 조정 회로(14R) 및 구동 트랜지스터(18R)만을 동작시킨다. 직류 조정 회로(13G, 13B), 교류 조정 회로(14G, 14B) 및 구동 트랜지스터(18G, 18B)는, 단자(17G, 17B)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
이어서, G 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13G), 교류 조정 회로(14G) 및 구동 트랜지스터(18G)만을 동작시킨다. 직류 조정 회로(13R, 13B), 교류 조정 회로(14R, 14B) 및 구동 트랜지스터(18R, 18B)는 단자(17R, 17B)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
마지막으로, B 원색 신호의 조정을 행한다고 하면, 직류 조정 회로(13B), 교류 조정 회로(14B) 및 구동 트랜지스터(18B)만을 동작시킨다. 직류 조정 회로(13R, 13G), 교류 조정 회로(14R, 14G) 및 구동 트랜지스터(18R, 18G)는, 단자(17R, 17G)에 블랭킹 신호를 인가함으로써, 비동작 상태로 한다.
또한, 휘도 조정 시가 아닌 통상 동작 시에 있어서는, 직류 조정 회로(13R, 13G, 13B)에는 통상의 휘도 신호 및 OSD 신호 생성 회로(19)로부터 OSD 신호가 인가되도록 구성되어 있다.
휘도 조정 시에 있어서, 교류 조정 회로(14R, 14G, 14B)에 의해 교류 레벨이 조정된 백색 신호에 대응한 RGB의 각 원색 신호는, 구동 트랜지스터(18R, 18G, 18B)의 베이스에 시계열로 인가된다. 구동 트랜지스터(18R, 18G, 18B)는 각각 대응하는 브라운관(2)의 캐소드 전극을 구동한다.
구동 트랜지스터(18R, 18G, 18B)의 이미터·콜렉터로에 흐르는 전류 I는, 저항 R1에 의해 피드백 전압 VF(R), VF(G), VF(B)로 변환된다. 드라이브 조정은, 전술한 바와 같이 RGB의 각 원색 신호에 대하여 시계열로 행해지기 때문에, 피드백 전압 VF(R), VF(G), VF(B)도 시계열로 발생한다. 피드백 전압 VF(R), VF(G), VF(B)는, 제어 회로(4)의 아날로그/디지털 변환 회로(20)에 의해 디지털 신호로 변환된다.
비교기(220)는, 피드백 전압 VF(R), VF(G), VF(B)와 대응하는 교류 레벨 기준 전압 AVREF(R), AVREF(G), AVREF(B)를 시계열로 비교한다. 교류 레벨 기준 전압 AVREF(R), AVREF(G), AVREF(B)는, 기준 전압원(210)에 의해 생성된다. 교류 레벨 조정 데이터 생성 회로(230)는, 비교기(220)의 비교 결과에 따라, 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 생성한다.
R 원색 신호의 드라이브 조정을 행하는 경우, 교류 레벨 조정 데이터 생성 회로(230)는, 비교기(220)에 의해, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R)보다 작다고 판정되었을 때는 교류 레벨 조정 데이터 AC(R)을 소정값만큼 증가시킨다. 그러면, 증가된 교류 레벨 조정 데이터 AC(R)에 기초하여, 교류 조정 회로(14R)에 의해 교류 레벨의 조정이 행해진다. 그 결과, 구동 회로(3)로부터 발생한 새로운 피드백 전압 VF(R)과 교류 레벨 기준 전압 AVREF(R)이 비교된다. 이 스텝이 반복된다.
그리고, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R) 이상이 되었을 때(AVREF(R)≤VF(R))에 조정을 종료한다. 이때의 교류 레벨 조정 데이터 AC(R)은, 유지 회로(110R)에 의해 유지된다. G, B 원색 신호의 드라이브 조정도 R 원색 신호의 교류 레벨 조정과 마찬가지로 행해진다.
계속해서, 자동 휘도 조정 시스템의 드라이브 조정의 처리를 도 8, 도 9 및 도 10의 흐름도에 기초하여 설명한다. 이하의 처리는, 제어 회로(4)가 마이크로컴퓨터인 경우에는 ROM에 저장된 프로그램에 따라 실행된다.
우선, 도 8의 흐름도에 도시한 바와 같이, R 원색 신호의 드라이브 조정이 개시된다. 제어 회로(4)는, 키 입력의 유무를 감시한다(스텝 S31, S32). 키 입력이 있다고 판단되면, 피드백 전압 VF(R)의 측정 시퀀스를 개시한다(스텝 S33).
스텝 S33에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 백색 신호에 대응한 R 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 백색 신호에 대응한 R 원색 신호는, 스위치(15R)를 통하여, 직류 조정 회로(13R)에 인가된다. 직류 조정 회로(13R)의 출력은 교류 조정 회로(14R)에 인가된다. 또한, 교류 레벨 조정 데이터 생성 회로(230)는, R 원색 신호에 대응한, 초기값의 교류 레벨 조정 데이터 AC(R)을 생성한다.
교류 조정 회로(14R)는, 이 교류 레벨 조정 데이터 VREF(R)에 기초하여, 백색 신호에 대응한 R 원색 신호의 교류 레벨을 조정한다. 그리고, 다음 스텝 S34에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(R)이 안정화될 때까지의 소정의 대기 시간(예를 들어, 1500msec)이 경과하는 것을 기다린다. 대기 시간이 경과하면, 스텝 S35에 있어서, 피드백 전압 VF(R)은 제어 회로(4)에 입력된다.
계속하여 스텝 S36에 있어서, 제어 회로(4)에 입력된 피드백 전압 VF(R)과 교류 레벨 기준 전압 AVREF(R)은 비교기(220)에 의해 비교된다. 그 비교 결과에 의해, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R)보다 작다고 판정되었을 때는 스텝 S37에 있어서, 교류 레벨 조정 데이터 AC(R)을 증가시킨다. 이에 대해, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R) 이상이라고 판정되었을 때 그 시점에서의 교류 레벨 조정 데이터 AC(R)은 유지 회로(110R)에 유지된다.
스텝 S37에 있어서, 교류 레벨 조정 데이터 AC(R)을 증가시켰을 때에 교류 레벨 조정 데이터 AC(R)이 그 상한값을 초과하는지의 여부가 판정된다(스텝 S38). 증가된 교류 레벨 조정 데이터 AC(R)이 그 상한값을 초과하지 않은 경우에는 그 교류 레벨 조정 데이터 AC(R)을 유지 회로(110R)에 출력한다(스텝 S39). 유지 회로(110R)는 그 교류 레벨 조정 데이터 AC(R)을 유지한다. 그러면, 교류 조정 회로(14R)는, 그 증가된 교류 레벨 조정 데이터 AC(R)에 기초하여, 교류 레벨을 재조정한다.
그리고, 스텝 S35로 되돌아가, 피드백 전압 VF(R)은 제어 회로(4)에 입력된다. 교류 레벨 조정 데이터 AC(R)을 증가시키고 나서, 피드백 전압 VF(R)을 제어 회로(4)에 입력할 때까지의 대기 시간은, 예를 들어 40msec이다. 다음 스텝 S36에 있어서, 제어 회로(4)에 입력된 피드백 전압 VF(R)은 교류 레벨 기준 전압 AVREF(R)과 다시 비교된다.
즉, 교류 레벨 조정 데이터 AC(R)은 그 상한값을 초과하지 않는 한, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(R)이 교류 레벨 기준 전압 AVREF(R) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에, 그 시점에서의 교류 레벨 조정 데이터 AC(R)이 유지 회로(110R)에 유지되게 된다(스텝 S40).
계속해서, 도 9의 흐름도에 도시한 바와 같이, G 원색 신호의 드라이브 조정이 행해진다. 우선, 스텝 S41에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 백색 신호에 대응한 G 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 백색 신호에 대응한 G 원색 신호는 스위치(15G)를 통하여, 직류 조정 회로(13G)에 인가된다. 직류 조정 회로(13G)의 출력은 교류 조정 회로(14G)에 인가된다.
또한, 교류 레벨 조정 데이터 생성 회로(23)는 G 원색 신호에 대응한, 초기값의 교류 레벨 조정 데이터 AC(G)를 생성한다. 교류 조정 회로(14G)는, 이 교류 레벨 조정 데이터 VREF(G)에 기초하여, 백색 신호에 대응한 G 원색 신호의 교류 레벨을 조정한다. 그리고, 다음 스텝 S42에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(G)가 안정화될 때까지 대기 시간(예를 들어, 500msec)이 경과하면, 피드백 전압 VF(G)는 제어 회로(4)에 입력된다(스텝 S43).
그 후는 R 원색 신호의 드라이브 조정과 마찬가지이며, 교류 레벨 조정 데이터 AC(G)는 그 상한값을 초과하지 않는 한, 피드백 전압 VF(G)가 교류 레벨 기준 전압 AVREF(G) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(G)가 교류 레벨 기준 전압 AVREF(G) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에, 그 시점에서의 교류 레벨 조정 데이터 AC(G)가 유지 회로(110G)에 유지되게 된다(스텝 S44 내지 S48).
계속해서, 도 10의 흐름도에 도시한 바와 같이, B 원색 신호의 드라이브 조정이 행해진다. 우선, 스텝 S49에 있어서, 테스트 신호원(16) 또는 OSD 신호 생성 회로(19)는 백색 신호에 대응한 B 원색 신호를 수직 블랭킹 기간이 아닌 영상 신호 기간 중에 발생한다. 발생된 백색 신호에 대응한 B 원색 신호는 스위치(15B)를 통하여, 직류 조정 회로(13B)에 인가된다. 직류 조정 회로(13B)의 출력은 교류 조정 회로(14B)에 인가된다. 또한, 교류 레벨 조정 데이터 생성 회로(23)는 B 원색 신호에 대응한, 초기값의 교류 레벨 조정 데이터 AC(B)를 생성한다.
교류 조정 회로(14B)는, 이 교류 레벨 조정 데이터 AC(B)에 기초하여, 백색 신호에 대응한 B 원색 신호의 교류 레벨을 조정한다. 그리고, 다음 스텝 S50에 있어서, 구동 회로(3)로부터의 피드백 전압 VF(B)가 안정화될 때까지의 대기 시간(예를 들어, 500msec)이 경과하면, 피드백 전압 VF(B)는 제어 회로(4)에 입력된다(스텝 S51).
그 후는 교류 레벨 조정 데이터 AC(B)는 그 상한값을 초과하지 않는 한, 피드백 전압 VF(B)가 교류 레벨 기준 전압 AVREF(B) 이상이 될 때까지 증가된다. 그리고, 피드백 전압 VF(B)가 교류 레벨 기준 전압 AVREF(B) 이상이 되었을 때, 또는 그 상한값을 초과했을 때에, 그 시점에서의 교류 레벨 조정 데이터 AC(B)가 유지 회로(110B)에 유지되게 된다(스텝 S52 내지 S56).
이와 같이 하여, RGB의 각 원색 신호에 대하여 시계열로 드라이브 조정이 행해진다. 계속하여 스텝 S57에 있어서, 제어 회로(4)는, 유지 회로(110R, 110G, 110B)에 각각 유지된 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)를 EEPROM(5)에 기입한다. 이 경우, 유지 회로(110R, 110G, 110B)에 각각 유지된 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)는, 패러렐 시리얼 변환 회로(도시하지 않음)에 의해 패러렐 데이터로부터 시리얼 데이터로 변환되어, 시리얼 데이터선(24) 및 시리얼 클록선(25)으로 이루어지는 I2C 버스를 통하여, 제어 회로(4)에 전송된다. 제어 회로(4)는, 전송된 시리얼 데이터를 EEPROM(5)에 기입한다. EEPROM(5)은 불휘발성 메모리이므로, 자동 휘도 조정 시스템의 전원을 오프로 해도 기입된 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)는 사라지지 않는다.
그리고, 상술한 자동 휘도 조정 시스템을 구비한 텔레비전 수상기에 있어서는, 자동 휘도 조정 시스템의 전원을 온했을 때에 EEPROM(5)에 기억된 교류 레벨 조정 데이터 AC(R), AC(G), AC(B)는, 제어 회로(4)에 의해 판독되어, 유지 회로(110R, 110G, 110B)에 유지되도록 구성되어 있다. 이에 의해, 휘도 조정 시가 아닌 통상 동작 시에 있어서, 영상 신호 처리 회로(1)에 입력되는 휘도 신호의 직류 레벨이 조정된다.
상술한 자동 휘도 조정 시스템에 의하면, 영상 신호 기간 중에 드라이브 조정용의 백색 신호를 삽입하고 있으므로, 수직 블랭킹 기간에 드라이브 조정용의 백색 신호를 삽입하기 위한 복잡한 회로가 불필요하게 되어, 비용 절감을 도모할 수 있다. 특히, OSD 신호 생성 회로(19)의 OSD 신호를 드라이브 조정용의 백색 신호로서 이용하는 경우는 OSD 신호 생성 회로(19)를 구비한 시스템에서는 회로 규모의 증가가 억제된다.
또한, 상술한 자동 휘도 조정 시스템에 의하면, 구동 회로(3)로부터의 피드백 전압 VF(R)과 교류 레벨 기준 전압 AVREF(R)을 비교하고, 그 비교 결과에 따라 교류 레벨 조정 데이터 AC(R)을 생성한다는 피드백 제어를 채용하고 있으므로, 자동 휘도 조정 시스템을 탑재한 기기(예를 들어 텔레비전 수상기)의 출하 전에 드라이브 조정을 단시간에 고정밀도로 행할 수 있다.
1: 영상 신호 처리 회로
2: 브라운관
3: 구동 회로
4: 제어 회로 EEPROM
10: 시리얼 패러렐 변환 회로
11R, 11G, 11B: 유지 회로
12R, 12G, 12B: 디지털/아날로그 변환 회로
13R, 13G, 13B: 직류 조정 회로
14R, 14G, 14B: 교류 조정 회로
15R, 15G, 15B: 스위치
16: 테스트 신호원
17R, 17G, 17B: 단자
18R, 18G, 18B: 구동 트랜지스터
19: 0SD 신호 생성 회로
20: 아날로그/디지털 변환 회로
21: 기준 전압원
22: 비교기
23: 직류 레벨 조정 데이터 생성 회로
14: 시리얼 데이터선
25: 시리얼 클록선
26R, 26G, 26B: 신호선
110R, 110G, 110B: 유지 회로
210: 기준 전압원
220: 비교기
230: 교류 레벨 조정 데이터 생성 회로

Claims (9)

  1. 브라운관의 캐소드 전극을 구동하는 구동 트랜지스터에 공급되는 영상 신호의 직류 레벨을 자동 조정하는 자동 휘도 조정 시스템에 있어서,
    직류 레벨 조정 데이터에 기초하여 상기 영상 신호의 직류 레벨을 조정하는 직류 조정 회로와,
    영상 신호 기간 중에 상기 영상 신호의 직류 레벨 조정용의 흑색 신호를 생성하는 신호 생성 회로와,
    휘도 조정 시에, 상기 직류 조정 회로에 의해 직류 레벨이 조정된 상기 흑색 신호에 기초하여 상기 구동 트랜지스터에 흐르는 전류에 따른 피드백 전압과 직류 레벨 기준 전압을 비교하는 비교기와,
    상기 비교기의 비교 결과에 따라, 상기 직류 레벨 조정 데이터를 생성하는 직류 레벨 조정 데이터 생성 회로를 구비하며,
    상기 직류 레벨 조정 데이터 생성 회로는, 상기 비교기에 의해, 상기 피드백 전압이 상기 직류 레벨 기준 전압보다 작다고 판정되었을 때는, 상기 직류 레벨 조정 데이터를 증가시키고, 상기 직류 조정 회로는, 증가된 직류 레벨 조정 데이터에 기초하여 상기 흑색 신호의 직류 레벨을 조정하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  2. 삭제
  3. 제1항에 있어서, 상기 직류 레벨 조정 데이터 생성 회로에 의해 생성된 상기 직류 레벨 조정 데이터를 유지하고 상기 직류 조정 회로에 공급하는 직류 레벨 조정 데이터 유지 회로를 구비하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  4. 제3항에 있어서, 상기 비교기에 의해 상기 피드백 전압이 직류 레벨 기준 전압보다 커졌다고 판정되었을 때에, 상기 직류 레벨 조정 데이터 유지 회로에 유지된 상기 직류 레벨 조정 데이터가 기입되는 불휘발성 메모리를 구비하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  5. 브라운관의 캐소드 전극을 구동하는 구동 트랜지스터에 공급되는 영상 신호의 교류 레벨을 자동 조정하는 자동 휘도 조정 시스템에 있어서,
    교류 레벨 조정 데이터에 기초하여 영상 신호의 교류 레벨을 조정하는 교류 조정 회로와,
    영상 신호 기간 중에, 상기 영상 신호의 교류 레벨 조정용의 백색 신호를 생성하는 신호 생성 회로와,
    휘도 조정 시에, 상기 교류 조정 회로에 의해 교류 레벨이 조정된 상기 백색 신호에 기초하여, 상기 구동 트랜지스터에 흐르는 전류에 따른 피드백 전압과 교류 레벨 기준 전압을 비교하는 비교기와,
    상기 비교기의 비교 결과에 따라, 상기 교류 레벨 조정 데이터를 생성하는 교류 레벨 조정 데이터 생성 회로를 구비하며,
    상기 교류 레벨 조정 데이터 생성 회로는, 상기 비교기에 의해, 상기 피드백 전압이 상기 교류 레벨 기준 전압보다 작다고 판정되었을 때는, 상기 교류 레벨 조정 데이터를 증가시키고, 상기 교류 조정 회로는, 증가된 교류 레벨 조정 데이터에 기초하여 상기 백색 신호의 교류 레벨을 조정하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  6. 삭제
  7. 제5항에 있어서, 상기 교류 레벨 조정 데이터 생성 회로에 의해 생성된 상기 교류 레벨 조정 데이터를 유지하고 상기 교류 조정 회로에 공급하는 교류 레벨 조정 데이터 유지 회로를 구비하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  8. 제7항에 있어서, 상기 비교기에 의해, 상기 피드백 전압이 상기 교류 레벨 기준 전압보다 커졌다고 판정되었을 때에, 상기 교류 레벨 조정 데이터 유지 회로에 유지된 상기 교류 레벨 조정 데이터가 기입되는 불휘발성 메모리를 구비하는 것을 특징으로 하는 자동 휘도 조정 시스템.
  9. 제1항 또는 제5항에 있어서, 상기 신호 생성 회로는, 상기 브라운관에 설정 화면을 표시하기 위한 온 스크린 디스플레이 신호를 생성하는 회로이며, 상기 온 스크린 디스플레이 신호를 상기 영상 신호의 교류 레벨 조정용의 백색 신호, 또는 직류 레벨 조정용의 흑색 신호로서 이용하는 것을 특징으로 하는 자동 휘도 조정 시스템.
KR1020110049018A 2010-05-25 2011-05-24 자동 휘도 조정 시스템 KR101240909B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010119502A JP2011250016A (ja) 2010-05-25 2010-05-25 自動輝度調整システム
JPJP-P-2010-119502 2010-05-25

Publications (2)

Publication Number Publication Date
KR20110129353A KR20110129353A (ko) 2011-12-01
KR101240909B1 true KR101240909B1 (ko) 2013-03-11

Family

ID=45414755

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110049018A KR101240909B1 (ko) 2010-05-25 2011-05-24 자동 휘도 조정 시스템

Country Status (2)

Country Link
JP (1) JP2011250016A (ko)
KR (1) KR101240909B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05236502A (ja) * 1992-02-18 1993-09-10 Sony Corp 映像表示装置
JPH09271037A (ja) * 1996-03-29 1997-10-14 Toshiba Microelectron Corp カラー受像機及びカラー受像機の白バランス自己調整装置
JPH11341512A (ja) 1998-05-26 1999-12-10 Sanyo Electric Co Ltd ホワイトバランス調整装置
JP2000023187A (ja) * 1998-06-29 2000-01-21 Sanyo Electric Co Ltd ホワイトバランス調整装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05236502A (ja) * 1992-02-18 1993-09-10 Sony Corp 映像表示装置
JPH09271037A (ja) * 1996-03-29 1997-10-14 Toshiba Microelectron Corp カラー受像機及びカラー受像機の白バランス自己調整装置
JPH11341512A (ja) 1998-05-26 1999-12-10 Sanyo Electric Co Ltd ホワイトバランス調整装置
JP2000023187A (ja) * 1998-06-29 2000-01-21 Sanyo Electric Co Ltd ホワイトバランス調整装置

Also Published As

Publication number Publication date
JP2011250016A (ja) 2011-12-08
KR20110129353A (ko) 2011-12-01

Similar Documents

Publication Publication Date Title
US8427468B2 (en) Apparatus and method for driving mobile display device
US7456843B2 (en) Method and apparatus for improved color correction
US7679684B2 (en) White balance adjusting device and video display device
US8767128B2 (en) Image display device and method for adjusting correction data in look-up table
KR100325899B1 (ko) 컬러수상기및컬러수상기의백밸런스자기조정장치
KR101240909B1 (ko) 자동 휘도 조정 시스템
US6891564B2 (en) Cutoff control with on screen display circuit for adjusting white balance
US6825887B2 (en) Color component signal interface circuit
KR100323012B1 (ko) 화이트 밸런스 조정 장치
US11289008B2 (en) Pixel circuit
CN108259804B (zh) 视频输出系统及其相关视频信号补偿方法
US20040080617A1 (en) Method and apparatus to improve picture aesthetics during switch-on
JP3413740B2 (ja) 自動白バランス補正機能付きマルチ周波数対応ディスプレイ
JP2000023187A (ja) ホワイトバランス調整装置
JP2000023186A (ja) ホワイトバランス調整装置
KR200435609Y1 (ko) 색온도 또는 휘도 자동 보상 장치
JPH0535194A (ja) 自動輝度制限回路
JPH11341512A (ja) ホワイトバランス調整装置
JPH11341513A (ja) ホワイトバランス調整装置
JPH0744133Y2 (ja) 黒レベル設定回路
KR20010110546A (ko) 티브이의 화이트 밸런스 자동 조정장치 및 방법
JP2000244843A (ja) 自動白色バランス調整回路及び映像表示装置
JPS6074792A (ja) 輝度調整回路
KR20080026996A (ko) 광원 출력 조절 장치 및 방법
KR20010060995A (ko) 모니터의 래스터 조정 회로 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
N231 Notification of change of applicant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 5