KR101134722B1 - 측정된 c/i의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑 - Google Patents

측정된 c/i의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑 Download PDF

Info

Publication number
KR101134722B1
KR101134722B1 KR1020107016007A KR20107016007A KR101134722B1 KR 101134722 B1 KR101134722 B1 KR 101134722B1 KR 1020107016007 A KR1020107016007 A KR 1020107016007A KR 20107016007 A KR20107016007 A KR 20107016007A KR 101134722 B1 KR101134722 B1 KR 101134722B1
Authority
KR
South Korea
Prior art keywords
communication signal
processing
cap
determined
bias point
Prior art date
Application number
KR1020107016007A
Other languages
English (en)
Other versions
KR20100095467A (ko
Inventor
제임스 영 허트
프리티 찬드라세카르
롤란드 라인하르트 릭
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Priority claimed from PCT/US2008/087644 external-priority patent/WO2009086080A2/en
Publication of KR20100095467A publication Critical patent/KR20100095467A/ko
Application granted granted Critical
Publication of KR101134722B1 publication Critical patent/KR101134722B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/309Measuring or estimating channel quality parameters
    • H04B17/336Signal-to-interference ratio [SIR] or carrier-to-interference ratio [CIR]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0025Transmission of mode-switching indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/30Monitoring; Testing of propagation channels
    • H04B17/391Modelling the propagation channel
    • H04B17/3912Simulation models, e.g. distribution of spectral power density or received signal strength indicator [RSSI] for a given geographic region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0002Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
    • H04L1/0003Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Noise Elimination (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)
  • Reduction Or Emphasis Of Bandwidth Of Signals (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Circuits Of Receivers In General (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

통신 신호를 프로세싱하기 위한 액세스 단말은 수신기를 포함한다. 상기 수신기는 상기 통신 신호의 품질 측정치에 기초한 상기 통신 신호에 대한 바이어스 포인트를 결정하도록 구성되며, 품질 측정치는 품질 측정치와 관련된 캐리어-대-간섭(C/I) 추정치를 가진다. 상기 수신기는 상기 C/I 추정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하도록 더 구성되며, 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)에 신호를 캡핑하도록 구성된다. 게다가, 상기 수신기는 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하도록 구성된다. 통신 신호를 프로세싱하기 위한 방법도 또한 제공된다.

Description

측정된 C/I의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑 {SCALING AND CLIPPING OF A DIGITAL RECEIVED SIGNAL ACCORDING TO THE MODULATION FORMAT OF THE MEASURED C/I}
본 발명은 일반적으로 통신 신호들에 관한 것이고, 더욱 구체적으로 통신 신호를 프로세싱하기 위한 방법 및 장치에 관한 것이다.
디지털 통신분야에서는 디지털 숫자 표현을 위한 넓은 동적 범위와 정밀도를 갖는 것이 요구된다. 하지만, 양자화와 포화 효과들은, 전형적으로 수를 표현하기 위해 선택된 비트들의 수로부터 기인하는 한정된 정밀도 때문에 동적 범위와 정확도를 제한할 수 있다. 비트들의 수를 증가시키는 것은 양자화와 포화 효과들을 개선할 수 있으나, 그러한 증가는 전형적으로 메모리 요건과 시스템의 복잡성을 증가시킨다. 따라서, 감소된 수의 비트들과 함께 적절한 양자화와 포화 성능으로 통신 신호들을 프로세싱하는 것이 요구된다.
본 개시의 일 양상에서, 통신 신호를 프로세싱하기 위한 액세스 단말이 제공된다. 액세스 단말은 통신 신호의 품질 측정치를 기초로 한 통신 신호를 위한 바이어스 포인트를 결정하도록 구성된 수신기를 포함하고, 상기 품질 측정치는 캐리어-대-간섭(C/I) 측정치와 연관된 것을 가지는 품질 측정치인 수신기를 포함한다. 상기 수신기는 C/I 측정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하도록 더 구성되고, C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음 비(SINR)를 캡핑하도록 구성된다. 게다가, 상기 수신기는 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 통신 신호를 프로세스 하도록 구성된다.
본 개시의 더 나아간 양상은, 통신 신호를 프로세스 하기 위한 방법이 제공된다. 상기 방법은 상기 통신 신호의 품질 측정치에 기초한 상기 통신 신호를 위한 바이어스 포인트를 결정하는 것을 포함하며, 상기 품질 측정치는 캐리어-대-간섭(C/I) 측정치와 연관된 것을 가지는 품질 측정치이다. 상기 방법은 C/I 측정치를 이용하는 상기 통신 신호를 위한 C/I 캡을 결정하는 것을 더 포함하며, 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음 비(SINR)를 캡핑하기 위한 C/I 캡이다. 게다가, 상기 방법은 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하는 것을 포함한다.
본 개시의 더 나아간 양상은, 통신 신호를 프로세싱하기 위한 장치가 제공된다. 상기 장치는 상기 통신 신호의 품질 측정치에 기초한 상기 통신 신호를 위한 바이어스 포인트를 결정하기 위한 수단들을 포함하며, 상기 품질 측정치는 캐리어-대-간섭(C/I) 측정치와 연관된 것을 가지는 품질 측정치이다. 상기 장치는 상기 C/I 측정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하기 위한 수단을 더 포함하며, 상기 C/I 캡 은 상기 통신 신호의 신호대 간섭 및 잡음 비(SINR)를 캡핑하도록 구성된다. 게다가, 상기 장치는 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 수단을 포함한다.
본 개시의 더 나아간 양상은, 통신 신호를 프로세싱하기 위한 프로세싱 시스템이 제공된다. 상기 프로세싱 시스템은 상기 통신 신호의 품질 측정치에 기초한 상기 통신 신호를 위한 바이어스 포인트를 결정하기 위한 모듈을 포함하며, 상기 품질 측정치는 캐리어-대-간섭(C/I) 측정치와 연관된 것을 가지는 품질 측정치이다. 상기 모듈은 상기 C/I 측정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하기 위해 더 구성되며, 상기 C/I 캡 은 상기 통신 신호의 신호대 간섭 및 잡음 비(SINR)를 캡핑하도록 구성된다. 게다가, 상기 모듈은 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위해 구성된다.
본 개시의 더 나아간 양상은, 통신 신호를 프로세싱하기 위한 명령들로 인코딩된 기계-판독가능한 매체가 제공된다. 상기 명령들은 상기 통신 신호의 품질 측정치에 기초한 상기 통신 신호를 위한 바이어스 포인트를 결정하기 위한 코드를 포함하며, 상기 품질 측정치는 캐리어-대-간섭(C/I) 측정치와 연관된 것을 가지는 품질 측정치이다. 상기 명령들은 상기 C/I 측정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하기 위한 코드를 더 포함하며, 상기 C/I 캡 은 상기 통신 신호의 신호대 간섭 및 잡음 비(SINR)를 캡핑하도록 구성된다. 게다가, 상기 장치는 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 코드를 포함한다.
대상기술의 다른 구성들은 다음에 따르는 상세한 기술로부터 당업자에게 쉽사리 명백하게 될 것이 이해되며, 그 중에 대상 기술의 다양한 구성들은 실례로서 보여지고 기술된다. 깨닫게 될 것 같이, 대상기술은 기타 다른 구성들을 수용할 수 있으며, 그것의 몇몇의 세부 사항들은 다양한 다른 양상들, 대상 기술의 범위에서 비롯되지 않은 모든 것 중에 변경할 수 있다. 따라서, 도면들과 상세한 기술은 사실상 실례가 되는 것으로 간주 되며, 제한되지 아니한다.
도 1은 통신 신호의 프로세싱이 이용될 수 있는 무선 통신 시스템의 일 예를 도시하는 다이어그램이다.
도 2는 도 1의 액세스 단말들 중 하나의 일 예를 도시하는 개념적 블록도이다.
도 3은 가변 스케일링과 C/I 포화를 수행하기 위한, 레이크 수신기를 구비하는 예시적인 수신기 시스템을 도시하는 개념적 블록도이다.
도 4는 가변 스케일링과 C/I 포화를 수행하기 위한, 등화기 필터(equalizer filter)를 구비하는 예시적인 수신기 시스템을 도시하는 개념적 블록도이다.
도 5는 통신 신호의 프로세싱의 예시적인 동작을 기술하는 순서도이다.
도 6은 통신 신호의 프로세싱을 위한 장치의 기능성의 일 예를 도시하는 개념적 블록도이다.
도 1은 통신 신호의 프로세싱이 이용될 수 있는 무선 통신 시스템의 일 예를 도시하는 다이어그램이다. 무선 통신 시스템(100)은 다수의 액세스 단말들(1041 내지 104N)과 통신할 수 있는 액세스 네트워크(102)를 포함한다. 액세스 단말들(1041 내지 104N)은 또한 액세스 네트워크(102)를 통하여 서로 통신할 수 있다. 액세스 네트워크로부터 액세스 단말들(1041 내지 104N) 중 하나로의 통신 링크는 전형적으로 순방향 링크로 지칭되고, 액세스 단말들(1041 내지 104N) 중 하나로부터 액세스 네트워크(102)로의 통신 링크는 전형적으로 역방향 링크로 지칭된다.
액세스 단말들(1041 내지 104N) 중 임의의 것은, 이동전화기, 컴퓨터, 랩톱 컴퓨터, 유선 전화기, 개인 휴대용 정보 단말기(PDA), 오디오 재생기, 게임 콘솔, 카메라, 캠코더, 오디오 장치, 비디오 장치, 멀티미디어 장치, 전술한 것의 임의의 컴포넌트(들) (예를 들어 인쇄 회로 기판(들), 집적 회로(들), 및/또는 회로 컴포넌트(들)), 또는 무선 통신을 지원할 수 있는 임의의 다른 장치를 나타낼 수 있다. 게다가 액세스 단말들(1041 내지 104N)은 고정식 또는 이동식 일 수 있고, 디지털 장치들, 아날로그 장치들 또는 이 둘의 조합을 포함할 수 있다.
통신 시스템(100)은 무선 사설망(WPAN)을 위한 무선 기술인 초광대역(UWB) 시스템에 대응할 수 있다. 통신 시스템(100)은 많은 다른 통신 프로토콜들 중에 하나를 이용할 수 있다. 일 예로서, 통신 시스템(100)은 EV-DO(Evolution-Data Optimized) 및/또는 UMB(Ultra Mobile Broadband)를 지원할 수 있다. EV-DO 와 UMB는 CDMA2000 표준 패밀리의 일부로서 제 3세대 파트너쉽 프로젝트 2 (3GPP2)에 의해 공표된 무선 인터페이스 표준들이고, 모바일 가입자들에게 광대역 인터넷 액세스를 제공하기 위해서 코드 분할 다중 액세스(CDMA)와 같은 다중 액세스 기술들을 이용한다. 대안적으로, 통신 시스템(100)은 롱 텀 이볼루션(LTE)을 지원할 수 있고, 이는 광대역 CDMA(W-CDMA) 무선 인터페이스에 주로 기초하는 범용 이동 통신 시스템(UMTS) 이동 전화 표준을 개선하기 위한 3GPP2 내의 프로젝트이다. 통신 시스템(100)은 또한 WiMAX 포럼과 연관된 WiMAX 표준을 지원할 수 있다. 이것들은 단지 예시적인 프로토콜들이며, 통신 시스템(100)은 이러한 예들에 제한되지 않는다.
통신 시스템(100)에 의하여 이용되는 실제 통신 프로토콜(들)은 상기 시스템에 부과되는 전체 설계 제약들 및 특정한 어플리케이션에 의존할 것이다. 본 개시 전체를 통하여 제시되는 다양한 기술들은 이종 또는 동종의 통신 프로토콜(들)의 임의의 조합에도 동등하게 적용된다.
도 2는 도 1의 액세스 단말들 중 하나의 일 예를 도시하는 개념적 블록도 이다. 액세스 단말(104)은 버스(204) 또는 다른 구조물들 또는 장치들을 통하여 수신기(206) 및 전송기(208)와 통신할 수 있는 프로세싱 시스템(202)을 포함한다. 버스들 이외의 통신 수단은 개시된 구성들과 함께 이용될 수 있음이 이해되어야 한다. 프로세싱 시스템(202)은 오디오, 비디오, 멀티미디어, 및/또는 통신을 위해 전송기(208)에 제공될 데이터의 다른 타입들을 생성할 수 있다. 게다가 오디오, 비디오, 멀티미디어, 및/또는 다른 타입들의 데이터는 수신기(206)에서 수신될 수 있고, 프로세싱 시스템(202)에 의하여 프로세싱될 수 있다.
프로세싱 시스템(202)은 범용 프로세서와 소프트웨어 프로그램들에 대한 명령들 및 데이터를 저장하기 위한 휘발성 또는 비휘발성 메모리를 포함할 수 있다. 메모리(210)에 저장될 수 있는 소프트웨어 프로그램들은 다양한 네트워크들로의 액세스를 제어 및 관리하기 위한 것뿐만 아니라 다른 통신 및 프로세싱 기능들을 제공하기 위하여 프로세싱 시스템(202)에 의해서 이용될 수 있다. 소프트웨어 프로그램들은 디스플레이(212) 및 키패드(214)와 같은 다양한 사용자 인터페이스 장치들에 대한 프로세싱 시스템(202)으로 인터페이스를 제공할 수 있다. 프로세싱 시스템(202)은 또한 다양한 신호 프로세싱 기능들, 예를 들어 컨벌루션 인코딩, 변조 그리고 확산-스펙트럼 프로세싱을 오프로드(offload)하기 위하여 내장형 소프트웨어 층을 갖는 디지털 신호 프로세서(DSP)를 포함할 수 있다. DSP는 또한 전화통신(telepoly) 어플리케이션들을 지원하기 위한 인코더 기능들을 수행할 수 있다.
통신 시스템(100)이 1X-EVDO 시스템인 경우, 액세스 단말(104)은 전형적으로 순방향 링크 파일럿 채널의 캐리어-대-간섭비(C/I)를 추정하고, 추정치를 액세스 네트워크(102)로 전송되는 피드백 채널의 변환에 대한 책임이 있다. 상기 피드백 채널은 전형적으로 데이터 레이트 제어(DRC) 채널의 형태이다. 상기 DRC 채널은 그 후에 액세스 네트워크(102)에서 복조되고, 스케쥴러에 제공된다. 액세스 네트워크(102)가 액세스 단말(104)로 전송할 때, 액세스 네트워크(102)는 액세스 단말(104)에 의하여 전송되는 상기 DRC 채널에 의해서 표시되는 바와 같이 액세스 단말(104)에 의해 목적하는 패킷 타입을 갖는 순방향 링크 파형을 전송한다. 따라서, 액세스 단말(104)이 액세스 네트워크(102)로부터 패킷을 수신할 때, 액세스 단말(104)은 자신이 수신할 패킷 포맷을 선험적으로 알게 된다.
상이한 DRC들은 전형적으로 상이한 패킷 타입들에 대응한다. 예를 들어, DRC 13은 전형적으로 하이브리드 자동 재전송 요청(H-ARQ) 방식에 대한 4개의 인터레이스들(interlaces) 및 3136 개의 변조 심볼들을 포함한다. 추가로, EV-DO 개정 A에 대해, DRC 13은 가장 큰 수의 변조 심볼들, 4개의 인터레이스들을 갖는 패킷들에 대응한다.
DRC 13을 수신하는 순방향 링크 파형을 프로세싱할 때, 예를 들어, 액세스 단말은 그것의 프로세싱의 각각의 포인트에서 고정된 스케일링을 이용할 수 있고, 상기 고정된 스케일링은 시스템 설계자에 의해 원하는 바와 같이 허용 가능한 양자화 잡음과 함께 전체 동적 범위를 포함한다. 그러한 액세스 단말을 위한 백엔드(backend) RAM(미도시)은 MSxNHARQxSBWxMCx2의 크기일 수 있고, 여기서 MS는 저장할 변조된 심볼들의 수를 나타내고, NHARQ는 인터레이스들의 수를 나타내며, SBW는 심볼의 위상당 비트 폭을 나타내고, MC는 동시 캐리어들의 수(예를 들어, EV-DO 개정 A에서는 1)를 나타낸다. 그러한 것으로서, MS,NHARQ, 또는 MC 를 증가시킴으로써 더 높은 스루풋을 제공하는 시스템은 메모리 크기의 상당한 증가를 필요로 한다.
상기한 바에 더하여, 매우 다양한 패킷 포맷들을 지원하기 위하여 요구되는 상기 예측되는 신호대 간섭 및 잡음 비(SINR)는 넓은 범위(예를 들어, -11dB부터 19.5 dB 미만)에 전형적으로 걸쳐있다. 그러한 것으로서, 상기 백엔드 RAM(또는 액세스 단말의 다른 메모리)이 크기는 더 작지만, 그러한 넓은 범위를 지원할 수 있는 것은 바람직하다.
도 3은 가변 스케일링과 C/I 포화를 수행하기 위한 레이크 수신기를 갖는 예시적인 수신기 시스템을 도시하는 개념적 블록도이다. 수신기 시스템(300)은 레이크 수신기(302)와 가변 스케일 선택 및 C/I 포화(VSS C/I) 모듈(304)을 포함한다. 수신기 시스템(300)은 추가로 곱셈기(306)를 포함한다. 레이크 수신기(302)는 입력 신호를 수신하고 복조된 신호를 출력할 수 있다. 상기 복조된 신호는 VSS C/I 모듈(304)로부터의 출력과 곱해질 수 있고, 그것에 의하여 상기 복조된 신호를 스케일링한다. 곱셈기(306)로부터의 출력은 상기 입력 신호의 부동 소수점 값에 대응하는 복조된 신호일 수 있다. 대상 기술의 일 구성에 따르면, 도 2의 수신기(206)는 레이크 수신기(302), 또는 수신기 시스템(300)에 대응하는 것으로 보여 질 수 있다. 이 관점에서, VSS C/I 모듈(304)과 곱셈기(306)는 수신기(206)에 포함될 수 있거나, 또는 액세스 단말(104)의 다른 부분, 예컨대 프로세싱 시스템(202)에서 구현될 수 있다.
수신기 시스템(300)은 적절하게 변조되고 필터링된 순방향 링크 파형을 정보 비트들의 원 스트림(original stream)을 복구하기 위하여 프로세싱할 수 있다. 예를 들어, 수신기 시스템(300)은 2의 보수 수신기 샘플들 오프셋의 스트림을 이용하여 그것의 프로세싱을 시작할 수 있으며, 프로세싱 시스템(202)에 필요한 만큼 디코딩된 비트들을 생산할 수 있다. 상기 기술된 것처럼, 액세스 단말(104)이 상기 액세스 네트워크(102)로부터 패킷을 수신할 때, 액세스 단말(104)은 자신이 수신할 상기 패킷 포맷을 선험적으로 알게 된다.
본 개시의 일 양상에 따르면, 수신기 시스템(300)은 상기 입력 신호를 프로세스하기 위한 고정된 스케일링을 이용하지 않는다. 게다가, 바람직하게 수신기 시스템(300)은 고정된 스케일링 시스템(예를 들어, 위상당 16비트들)보다 더 적은 비트들(예를 들어, 위상당 8 내지 10비트들)을 이용하도록 구성될 수 있다.
일 예로, 수신기 시스템(300)을 위한 상기 메모리 요구는 위상당 비트들의 수를 리사이징(resizing) 함으로써 감소된다. 예를 들어, 수신기 시스템(300)이 백엔드 RAM(미도시)을 포함하는 경우, 상기 백엔드 RAM은 I 및 Q 위상당 16 비트들부터 위상당 8 내지 10비트들까지 메모리(210)에서 리사이징 될 수 있다. 상기 리사이징된 비트들은 반드시 백엔드 RAM 내에 존재해야 할 필요는 없고, 메모리(210)의 또 다른 부분에 존재할 수 있다는 것이 주목되어야 한다. 하지만, 이 예의 목적들을 위하여, 백엔드 RAM에 관한 논의가 제공된다.
상기 백엔드 RAM의 크기를 줄이는 것은 상기 복조된 심볼의 동적 범위를 전형적으로 제한할 수 있다. 고정 스케일링 시스템은 모든 후보 패킷 포맷들에 걸쳐있는 허용 가능한 성능에 이르게 할 것 같지는 않다. 그러므로, 고정 스케일링 대신에, 상기 복조된 신호는 백엔드 RAM 내의 저장량을 최적화하기 위하여 다양하게 조절될 수 있다.
양자화 효과들과 포화 효과들 모두를 고려해보면, 가변 이득은 DRC 의존 스케일링 시스템을 이용함으로써 상기 심볼들에 적용될 수 있고, 그리고 나서 심볼들은 백엔드 RAM에 저장된다. 과도한 포화를 방지하기 위하여, 마지막 심볼은 과도한 양자화 잡음을 도입하지 않고 하부의 포인트에 바이어스될 수 있다. 상기 가변 바이어스 포인트는 변조 포맷의 함수로서 상기 동적 범위 요구를 감소시킬 수 있고, 변조 포맷 정보는 DRC 채널에 의하여 제공된다.
가변 바이어스 포인트는 도 3의 VSS C/I 모듈(304)을 이용하여 선택될 수 있다. 각각의 DRC와 수신기 타입(예를 들어, 도 3의 레이크 수신기(302) 또는 도 4의 등화기 필터(402))에 대해, 허용 가능한 가변 바이어스 포인트들은 양자화 잡음에 기초하여 백엔드 RAM의 심볼들에 대해서 결정될 수 있다. 허용 가능한 바이어스 포인트들의 이와 같은 결정은 다양한 DRC들과 넓은 SINR 범위에 걸친 수신기 타입들을 시뮬레이팅함으로써 수행될 수 있다. 그러한 시뮬레이션들을 수행할 때, 경미한 양자화 잡음과 관련된 바이어스 포인트들이 바람직하게 선택된다. 예를 들어, 바이어스 포인트들은 256부터 1/16 Ior/Nt까지의 범위에서 고려될 수 있고, 여기서 Ior/Nt는 2의 제곱을 감소시키는 단계들에서, 수신 시스템(300)에서 측정된 바와 같은 총 신호에 대한 총 소음의 비율의 측정치를 나타낸다. 하지만, 임의의 범위가 이용될 수 있음이 주목되어야 한다. 추가로, 2의 제곱을 감소시키는 단계들을 이용하는 것은 하드웨어의 구현을 용이하게 하는 것으로 보인다.
게다가, 성능 저하들 이전에 어떠한 범위의 SINR에 걸쳐서 상기 바이어스 포인트가 허용 가능한지를 나타내기 위해서(예를 들어, 어떠한 SINR 값들의 범위가 성능 기준을 충족시키는지), 상기 통신 신호에 대한 SINR 상의 C/I 캡이 결정된다. C/I 캡의 결정은 이하에서 더욱 상세히 기술될 것이다.
바이어스 포인트들이 결정된 후에, 바이어스 포인트는 상기 입력 신호에 적용될 수 있다. 도 3을 참조하면, 상기 바이어스는 곱셈기(306)를 이용하여 VSS C/I 모듈(304)의 상기 출력을 레이크 수신기(302)로부터의 복조된 신호와 곱함으로써 상기 입력 신호에 적용될 수 있다. 상기 결정된 바이어스 포인트를 특정 심볼에 적용하기 위하여, 상기 파일럿 위상 추정치의 스케일링이 이용될 수 있다. 수신기 시스템(300)이 지원할 수 있는 넓은 동적 범위 때문에 (예를 들어, C/I는 -15dB 부터 23dB까지 변할 수 있다), 상기 복조된 심볼들 상의 최종 스케일링이 Ior/Nt에 대한 허용 가능한 범위 내에 있도록 상기 파일럿 위상 추정치가 적절하게 스케일링될 수 있다.
심볼 복조는 제공된 파일럿 위상 추정치 벡터 상에 데이터 심볼을 프로젝션함으로써 성취될 수 있다. 전형적으로, 복소수 변조된 심볼들에 대하여, 수신기는 복조된 심볼의 동상 컴포넌트 및 직각위상 컴포넌트 모두를 추출한다. 동상 컴포넌트는 다음과 같은 복소 내적(dot product)을 이용하여 계산될 수 있다.:
복소 내적 I = PIDI + PQDQ (수식 1)
추가로, 직각위상 컴포넌트는 다음과 같은 복소 외적을 이용하여 계산될 수 있다.:
복소 외적 Q = PIDQ - PQDI (수식 2)
여기서 각각 PI과 PQ는 파일럿 위상 추정 벡터의 실수부와 허수부이고, DI와 DQ는 데이터 심볼의 실수부와 허수부이고, I와 Q는 복조된 심볼의 실수부와 허수부 이다.
상기 기술된 바와 같이, 바이어스 포인트를 결정하는 것에 더하여, 성능 저하 이전에 어떠한 범위의 SINR에 걸쳐 상기 바이어스 포인트가 허용 가능한지를 나타내기 위해서 상기 통신 신호에 대한 SINR 상의 캡이 결정된다. 이 캡은 VSS C/I 모듈(304)에 의하여 결정될 수 있다.
각각의 DRC는 전형적으로 허용 가능한 성능을 갖는 넓은 범위의 이득 값들을 가진다. 하지만, 특정 DRC들에 대응하는 특정 변조 포맷 타입들은, 복조된 심볼 포화에 더욱 민감하다. 특히, 높은 SINR에서 심볼 포화의 상기 효과들은 더 높은 변조 포맷들에 대하여 엄격할 수 있다. 이러한 DRC들에 대해서, 패킷 에러율(PER)은 SINR이 증가할 때에 증가하는 경향이 있다.
그러한 것으로서, 심볼 포화가 수신기 시스템(300)의 성능이 손상되지 않는 레벨에 유지되는 것을 보장하기 위해서 패킷 당 C/I 캡이 적용될 수 있다. 스루풋에서의 히트(hit)를 방지하기 위하여, 패킷 포맷이 더 적은 슬롯들에 걸쳐있는 등가물(counterpart)을 갖는다면 (즉, 패킷 당 상기 비트들과 변조 포맷들이 상이한 슬롯들의 수와 같다면), 상기 패킷이 충분히 높은 SINR로 조기에 디코딩될 수 있도록 하는데에 충분하게 상기 C/I 캡이 선택될 수 있다.
상기 C/I 캡 값은 DRC로부터 획득되는 상기 C/I 추정치를 캡핑하기 위하여 사용된다. 다시 말해, 일단 C/I 캡 값이 결정되면, 상기 C/I 추정치는 상기 C/I 캡 값과 비교된다. 만약 상기 C/I 추정치가 상기 C/I 캡 값보다 더 크면, 상기 C/I 추정치는 상기 C/I 캡 값과 동등하게 하기 위해 감소될 수 있다.
본 개시의 다른 양상에 따르면, 액세스 단말(104)로부터 액세스 네트워크 (102)로 전송된 상기 DRC 피드백 정보를 이용하는 것 대신에, 액세스 단말(104)은 상기 수신된 신호의 C/I를 추정할 수 있고, 상기 C/I 추정치에 기초하여 이 복조된 심볼을 가변적으로 바이어스 할 수 있다. 다시 말해, 상기 스케일링은 상기 C/I 추정치의 변화에 민감할 수 있다. 게다가, 상기 C/I 캡은 상기 수신된 신호 또는 상기 복조된 심볼의 2차 통계치에 기초하여 결정될 수 있다.
상기 기술한 바와 같이, 상기 바이어스 포인트와 C/I 캡이 VSS C/I 모듈(304)에 의하여 결정된 후, 레이크 수신기(302)로부터의 상기 복조된 심볼은 곱셈기(306)를 통하여 곱해질 수 있다. 그러한 것으로서, 결과적인 신호는 유효 C/I 추정치와 함께 상기 결정된 바이어스에 존재하고, 만약 원래의 C/I 추정치가 상기 C/I 캡 값보다 더 크면 상기 결정된 C/I 캡 값에 존재한다. 상기 복조된 심볼은 입력 신호의 실제 부동 소수점 값과 대응되며, 양자화 및 포화 효과들은 감소된 수의 위상당 비트들로 개선되는 것으로 보인다.
상기 백엔드 RAM은 임의의 수의 위상당 비트들로 리사이징될 수 있다. 예를 들어, 백엔드 RAM은 위상당 8 또는 10 비트들로 리사이징될 수 있다. 8, 9 또는 10 비트 백엔드 RAM에 수행된 시뮬레이션들은 다른 비트 사이즈들의 백엔드 RAM들에 대한 양자화 잡음 성능을 결정하는데에 이용될 수 있다. 포화 효과들에 대하여, 다른 비트 사이즈들의 백엔드 RAM들에 대한 성능이 시뮬레이션 결과들로부터 추론될 수 있다.
도 4는 가변 스케일링과 C/I 포화를 수행하기 위한 등화기 필터를 가진 예시적인 수신기 시스템을 도시한 개념적 블록도이다. 수신기 시스템(400)은 등화기 필터(402), 가변 스케일 선택 및 C/I 포화(VSS C/I) 모듈(404)을 포함한다. 수신기 시스템(400)은 곱셈기(406)을 더 포함할 수 있다. 등화기 필터(402)는 입력 신호를 수신할 수 있고 등화된 신호를 출력할 수 있다. 상기 등화된 신호는 VSS C/I 모듈(404)로부터의 출력과 곱해질 수 있고, 그것에 의하여 등화된 신호를 스케일링할 수 있다. 곱셈기(306)로부터의 출력은 상기 입력 신호의 부동소수점 값에 대응하는 등화된 신호일 수 있다. 대상 기술의 일 구성에 따르면, 도 2의 수신기 (206)는 등화기 필터(402), 또는 수신기 시스템(400)에 대응하는 것으로 보여질 수 있다. 이 점에 있어서는, VSS C/I 모듈(404)과 곱셈기(406)는 수신기(206)에 포함될 수 있고, 또는 액세스 단말(104)의 다른 부분, 예를 들어 프로세싱 시스템(202) 에서 구현될 수 있다.
수신기 시스템(400)은 입력 신호를 스케일링할 수 있고, C/I 캡을 상기 입력 신호에 적용할 수 있다. 수신기 시스템(400)은 도 3을 참조하여 상기한 것과 유사한 방식으로 그러한 스케일링과 캡핑을 수행할 수 있다. 하지만, 레이크 수신기(302)로 상기 신호를 복조하는 것 대신에, 수신기 시스템(400)은 등화기 필터(402)를 이용하여 상기 입력 신호를 등화한다.
C/I 캡핑에 관하여, 등화기 필터(402)는 전형적으로 높은 SINR 영역에 적당한 작동을 한다. 그러한 것으로서, DRC 의존적인 스케일링일지라도, 포화 효과들은 전형적으로 상기 패킷 에러율(PER)로 하여금 높은 SINR에서 증가하게 한다. 상기 C/I 캡은, 상기 DRC에 의존할 수 있고, 상기 C/I 추정치에 적용될 수 있다. 이것이 수신기 시스템(400)의 성능에 영향을 미칠 수 있기 때문에, 상기 C/I 캡 값들은 상기 1% PER 포인트보다 훨씬 더 높게 선택될 수 있다.
도 1 내지 도 4를 참조하여 상기 기술된 바와 같이, 액세스 단말(104)은 채널 피드백에 기초한 가변 바이어싱 알고리즘을 활용함으로써 요구된 동적 범위를 유지하기 위하여 요청된 비트들의 수를 최적화할 수 있다. 게다가, 액세스 단말(104)은 심볼 포화의 상기 효과들을 제한하기 위하여 패킷 당 C/I 캡을 적용할 수 있다.
도 5는 통신 신호의 프로세싱의 예시적인 동작을 기술한 플로우차트이다. 단계 502에서, 상기 통신 신호에 대한 바이어스 포인트가 상기 통신 신호의 품질 측정치에 기초하여 결정된다. 품질 측정치는 그것과 연관된 캐리어-대-간섭(C/I) 추정치를 가진다. 단계 504에서, C/I 캡이 C/I 추정치를 이용하여 상기 통신 신호에 대해 결정된다. 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑하기 위한 것이다. 단계 506에서, 상기 통신 신호가 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 프로세싱된다.
도 6은 통신 신호의 프로세싱을 위한 장치의 기능성의 일 예를 도시하는 개념적 블록도이다. 장치(600)는 상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하기 위한 모듈(602)을 포함한다. 상기 품질 측정치는 그것과 연관된 캐리어-대-간섭(C/I) 추정치를 가진다. 장치(600)은 추가로 C/I 추정치를 이용하여 상기 통신 신호를 위한 C/I 캡을 결정하기 위한 모듈(604)을 포함한다. 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)에 신호를 캡핑하도록 구성된다. 게다가, 장치(600)는 상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 모듈(606)을 포함한다.
도 2를 다시 참조하여, 프로세싱 시스템(202)은 소프트웨어, 하드웨어 또는 이 둘의 조합을 이용하여 수행될 수 있다. 일 예로서, 프로세싱 시스템(202)은 하나 또는 그 이상의 프로세스들을 수행할 수 있다. 프로세서는 범용 마이크로 프로세서, 마이크로컨트롤러, 디지털 신호 프로세서(DSP), 특수한 집적회로의 어플리케이션(ASIC), 프로그램 가능한 게이트 정렬 분야(FPGA), 프로그램 가능한 논리 장치(PLD), 컨트롤러, 상태 기계, 게이트된 로직, 이산 하드웨어 컴포넌트들, 또는 계산들 또는 정보의 다른 조작들을 수행할 수 있는 적당한 임의의 장치이다. 프로세싱 시스템(202)은 또한 소프트웨어를 저장하기 위한 하나 이상의 기계 판독이 가능한 미디어를 포함할 수 있다. 소프트웨어는 스프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 기술 언어 등을 의미하는 것일지라도, 명령들, 데이터, 또는 그것의 임의의 조합으로 폭넓게 해석되어야 한다. 명령들은 코드(예를 들어, 소스 코드 포맷 속에서, 이진 코드 포맷, 수행가능한 코드 포맷, 또는 코드의 적당한 다른 임의의 형식)를 포함할 수 있다.
기계-판독가능한 매체는 ASIC을 갖는 경우처럼 프로세서에 통합된 저장 장치를 포함할 수 있다. 기계-판독가능한 매체는 프로세서 외부의 저장 장치, 예를 들어 랜덤 액세스 메모리(RAM), 플래쉬 메모리, 읽기 전용 메모리(ROM), 프로그램 가능한 읽기 전용 메모리(PROM), 소거 가능 PROM(EPROM), 레지스터, 하드디스크, 제거가능한 디스크, 씨디롬(CD-ROM), DVD, 또는 적당한 다른 임의의 저장 장치를 포함할 수 있다. 게다가, 기계-판독가능한 매체는 데이터 신호를 암호화하는 캐리어 웨이브 또는 전송 라인을 포함할 수 있다. 당업자는 프로세싱 시스템(202)에 대하여 기술된 기능성을 구현할 최고의 방법을 인지할 것이다. 본 개시의 하나의 양상에 따르면, 기계-판독가능한 매체는 명령들로 인코딩되거나 저장된 컴퓨터-판독가능한 매체이고, 실현될 명령들의 기능성을 허용하는, 상기 명령들과 상기 시스템의 여분 사이에 구조적이고 기능적인 상호 관계들을 정의하는 컴퓨팅 엘리먼트이다. 명령들은 예를 들어, 액세스 단말 또는 프로세싱 시스템에 의하여 실행가능할 수 있다. 명령들은 예를 들어, 코드를 포함한 컴퓨터 프로그램일 수 있다. 기계-판독가능한 매체는 하나 또는 이상의 매체로 구성될 수 있다.
당업자는 상기 다양한 도시된 블록들, 모듈들, 엘리먼트들, 컴포넌트들, 방법들, 그리고 본 명세서에 기술된 알고리즘들이 전기적인 하드웨어, 컴퓨터 소프트웨어, 또는 이 둘의 조합으로서 구현될 수 있다는 것을 이해할 것이다. 예를 들어, 레이크 수신기 각각, 가변 스케일 선택과 C/I 포화(VSS C/I) 모듈, 곱셈기, 그리고 등화기 필터는 전기적인 하드웨어, 컴퓨터 소프트웨어, 또는 이 둘의 조합으로서 구현될 수 있다. 하드웨어와 소프트웨어, 다양한 도시된 블록들, 모듈들, 엘리먼트들, 컴포넌트들, 방법들, 그리고 알고리즘들의 이런 상호교환성을 도시화하는 것은 일반적으로 그것들의 기능성의 용어들로 상기된다. 그러한 기능성인지 아닌지 간에 특별한 어플리케이션과 시스템 전체에 강제된 설계 제약들에 의존하는 하드웨어 또는 소프트웨어로 구현된다. 당업자들은 각각의 특정 어플리케이션에 대해 다양한 방식으로 상기 기술된 기능성을 구현할 수 있다. 더욱이, 다양한 컴포넌트들과 블록들은 모두가 대상 기술의 범위로부터 벗어남이 없이 상이하게 배열(예를 들어, 다른 순서로 배열, 또는 다른 방법으로 분할)될 수 있다.
상기 특수한 명령이나 단계들의 계층은 개시된 프로세스들에서 예시적인 접근법들의 도시화로 이해된다. 설계 선호도들에 기초하여, 단계들의 특정 명령이나 계층은 프로세스들에서 재배열될 수 있음이 이해된다. 동반되는 방법 청구항들은 예시적인 순서로 다양한 단계들의 엘리먼트들을 제시하고, 제시된 특정 순서나 계층에 제한되는 것을 의미하는 것은 아니다.
당업자는 정보와 신호들이 임의의 다양한 상이한 기술들 및 기법들을 이용하여 표현될 수 있다는 것을 이해할 것이다. 예를 들어, 상기 기술 전체를 통하여 참조될 수 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들 및 칩들은 전압들, 전류들, 전자기파들, 자기장들 또는 입자들, 광학장들 또는 입자들, 또는 이들의 임의의 결합에 의해 표현될 수 있다.
앞서 묘사한 것은 당업자가 여기에 기술된 다양한 구성들을 실시할 수 있게 하기위해 제공된다. 이러한 구성들에 대한 다양한 변경들은 당업자에게는 용이하게 명백해질 것이며, 여기에 정의된 일반적인 원리들은 다른 구성들에도 적용될 수 있다. 그러므로, 청구항들은 여기에 보여진 구성들로 제한되는 것으로 의도되지는 않고, 청구항들에 따른 전체범위와 일치시키기 위한 것이며, 그 중에 엘리먼트의 단수 언급은 특별하게 달리 언급되어 있지 않으면 "하나와 단지 하나"가 아닌 "하나 또는 그 이상"을 의미하는 것으로 의도된다. 특별하게 달리 언급되어 있지 않으면, 상기 용어 "약간의"는 하나 또는 그 이상을 지칭한다. 남성형 대명사 (예를 들어, 그의)는 여성형 및 중성형(예를 들어, 그녀의 및 그것의)을 포함하며, 역도 같다. 제목들과 소제목들은 오직 편의를 위하여 사용되는 것이고, 본 발명을 제한하지 않는다.
여기에서 쓰인 용어들인 "예를 들어", "이를 테면","예","실 예","예로서","예컨대", 기타 같은 종류의 것들은 예를 위한 설명을 지시하는 것이지, 제한하기 위한 것은 아니다. 본 개시 전체를 통하여 기술되어 알려진 또는 추후에 당업자에게 알려지게 될 다양한 구성들의 상기 엘리먼트들의 모든 구조적이고 기능적 등가물들은 참조에 의하여 여기에 명백히 구체화되고 청구항들에 의하여 포함될 것이 의도된다. 게다가, 여기에 개시되는 것치고 그러한 개시가 청구항들에 명백하게 기술되는지 여부에 관계없이 본 명세서에 개시된 어떠한 것도 공중에 전용되는 것으로 의도하지 않는다. 청구항 엘리먼트는 만약 상기 엘리먼트가 "~를 위한 수단" 구절을 이용하여 명료하게 자세히 기술되지 않거나 또는, 방법 청구항의 경우, "~를 위한 단계" 구절을 이용하여 기술되지 않는다면 35 U.S.C. 제 112조의 규정, 여섯 번째 단락에 의거 해석되지 않는다.

Claims (71)

  1. 통신 신호를 프로세싱하기 위한 액세스 단말로서,
    상기 액세스 단말은,
    상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하고 ? 상기 품질 측정치는 상기 품질 측정치와 관련되는 캐리어-대-간섭(C/I) 추정치를 가짐 ?;
    상기 C/I 추정치를 이용하여 상기 통신 신호에 대한 C/I 캡을 결정하며 ? 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑(cap)하도록 구성됨 ?; 그리고
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하도록 구성되는 수신기를 포함하고,
    상기 수신기는, 복수의 패킷 타입들과 연관된 다수의 미리 결정된 바이어스 포인트들 중 특정 바이어스 포인트를 선택함으로써 상기 바이어스 포인트를 결정하도록 구성되며, 상기 다수의 미리 결정된 바이어스 포인트들 각각은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  2. 제 1 항에 있어서,
    상기 액세스 단말은 피드백 채널을 통해 상기 액세스 단말의 외부의 장치로 순방향 링크 파일럿 채널의 피드백 정보를 전송하도록 더 구성되고, 상기 피드백 정보는 상기 통신 신호에 대한 상기 다수의 패킷 타입들 중 하나를 식별하는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  3. 제 2 항에 있어서,
    상기 피드백 채널은 데이터 레이트 제어(DRC) 채널이고, 상기 품질 측정치는 상기 DRC 채널을 통해서 상기 액세스 단말의 외부의 장치로 피드백되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제 1 항에 있어서,
    상기 수신기는 상기 결정된 바이어스 포인트에 대한 성능 기준을 충족하는 SINR 값들의 범위에 기초하여 C/I 캡을 결정하도록 구성되고, 상기 C/I 캡은 상기 SINR 값들의 범위의 최대값에 대응하는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  8. 제 7 항에 있어서,
    상기 최대값은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  9. 제 1 항에 있어서,
    상기 품질 측정치는 상기 통신 신호의 C/I 비의 추정치에 기초하고, 상기 수신기는 상기 통신 신호의 2차 통계치에 기초하여 상기 C/I 캡을 결정하도록 구성되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  10. 제 1 항에 있어서,
    상기 수신기는 상기 통신 신호의 양자화 잡음을 감소시키도록 구성되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  11. 제 1 항에 있어서,
    상기 수신기는 상기 통신 신호의 심볼 포화를 감소시키도록 구성된,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  12. 제 1 항에 있어서,
    상기 수신기는, 상기 통신 신호가 상기 결정된 바이어스 포인트를 야기하도록 상기 통신 신호를 곱함으로써, 그리고 상기 결정된 C/I 캡을 이용하여 상기 통신 신호의 SINR을 캡핑함으로써 상기 통신 신호를 프로세싱하도록 구성되는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  13. 제 1 항에 있어서,
    상기 수신기는 상기 통신 신호를 복조하도록 구성되는 레이크(RAKE) 수신기를 포함하는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  14. 제 1 항에 있어서,
    상기 수신기는 상기 통신 신호를 등화하도록 구성되는 등화기 필터를 포함하는,
    통신 신호를 프로세싱하기 위한 액세스 단말.
  15. 통신 신호를 프로세싱하기 위한 방법으로서,
    상기 방법은,
    상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하는 단계 ? 상기 품질 측정치는 상기 품질 측정치와 관련되는 캐리어-대-간섭(C/I) 추정치를 가짐 ?;
    상기 C/I 추정치를 이용하여 상기 통신 신호에 대한 C/I 캡을 결정하는 단계 ? 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑(cap)하기 위한 것임 ?; 그리고
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하는 단계를 포함하며,
    상기 바이어스 포인트는 복수의 패킷 타입들과 연관된 다수의 미리 결정된 바이어스 포인트들 중 특정 바이어스 포인트를 선택함으로써 상기 바이어스 포인트를 결정되고, 상기 다수의 미리 결정된 바이어스 포인트들 각각은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 방법.
  16. 제 15항에 있어서,
    상기 바이어스 포인트를 결정하는 단계, 상기 C/I 캡을 결정하는 단계 및 상기 통신 신호를 프로세싱하는 단계는 액세스 단말에서 수행되고, 그리고 상기 방법은 피드백 채널을 통하여 상기 액세스 단말의 외부의 장치로 순방향 링크 파일럿 채널의 피드백 정보를 전송하는 단계를 더 포함하고, 상기 피드백 정보는 상기 통신 신호에 대한 상기 다수의 패킷 타입들 중 하나를 식별하는,
    통신 신호를 프로세싱하기 위한 방법.
  17. 제 16항에 있어서,
    상기 피드백 채널은 데이터 레이트 제어(DRC) 채널이고, 상기 품질 측정치는상기 DRC 채널을 통해서 상기 액세스 단말의 외부의 장치로 피드백되는,
    통신 신호를 프로세싱하기 위한 방법.
  18. 삭제
  19. 삭제
  20. 삭제
  21. 제 15항에 있어서,
    상기 C/I 캡을 결정하는 단계는 상기 결정된 바이어스 포인트에 대한 성능 기준을 충족하는 SINR 값들의 범위에 기초하고, 상기 C/I 캡은 상기 SINR 값들의 범위의 최대값에 대응하는,
    통신 신호를 프로세싱하기 위한 방법.
  22. 제 21항에 있어서,
    상기 최대값은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 방법.
  23. 제 15항에 있어서,
    상기 품질 측정치는 상기 통신 신호의 C/I 비의 추정치에 기초하고, 상기 C/I 캡을 결정하는 단계는 상기 통신 신호의 2차 통계치에 기초하는,
    통신 신호를 프로세싱하기 위한 방법.
  24. 제 15항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하는 단계는 상기 통신 신호의 양자화 잡음을 감소시키는,
    통신 신호를 프로세싱하기 위한 방법.
  25. 제 15항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하는 단계는 상기 통신 신호의 심볼 포화를 감소시키는,
    통신 신호를 프로세싱하기 위한 방법.
  26. 제 15항에 있어서,
    상기 통신 신호를 프로세싱하는 단계는 상기 통신 신호가 상기 결정된 바이어스 포인트를 야기하도록 상기 통신 신호를 곱하는 단계, 및 상기 결정된 C/I 캡을 이용하여 상기 통신 신호의 SINR을 캡핑하는 단계를 포함하는,
    통신 신호를 프로세싱하기 위한 방법.
  27. 제 15항에 있어서,
    상기 방법은 상기 통신 신호를 복조하도록 구성되는 레이크(RAKE) 수신기에 의하여 수행되는,
    통신 신호를 프로세싱하기 위한 방법.
  28. 제 15항에 있어서,
    상기 방법은 상기 통신 신호를 등화하도록 구성되는 등화기 필터에 의하여 수행되는,
    통신 신호를 프로세싱하기 위한 방법.
  29. 통신 신호를 프로세싱하기 위한 장치로서,
    상기 장치는,
    상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하기 위한 수단 ? 상기 품질 측정치는 상기 품질 측정치와 관련되는 캐리어-대-간섭(C/I) 추정치를 가짐 ?;
    상기 C/I 추정치를 이용하여 상기 통신 신호에 대한 C/I 캡을 결정하기 위한 수단 ? 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑(cap)하도록 구성됨 ?; 및
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 수단을 포함하며,
    상기 바이어스 포인트를 결정하기 위한 수단은 복수의 패킷 타입들과 연관된 다수의 미리 결정된 바이어스 포인트들 중 특정 바이어스 포인트를 선택함으로써 상기 바이어스 포인트를 결정하도록 구성되고, 상기 다수의 미리 결정된 바이어스 포인트들 각각은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 장치.
  30. 제 29항에 있어서,
    상기 장치는 액세스 단말인,
    통신 신호를 프로세싱하기 위한 장치.
  31. 제 30항에 있어서,
    상기 장치는 피드백 채널을 통해 상기 액세스 단말의 외부의 장치로 순방향 링크 파일럿 채널의 피드백 정보를 전송하기 위한 수단을 더 포함하고, 상기 피드백 정보는 상기 통신 신호에 대한 상기 다수의 패킷 타입들 중 하나를 식별하는,
    통신 신호를 프로세싱하기 위한 장치.
  32. 제 31항에 있어서,
    상기 피드백 채널은 데이터 레이트 제어(DRC) 채널이고, 상기 품질 측정치는 상기 DRC 채널을 통해서 상기 액세스 단말의 외부의 장치로 피드백되는,
    통신 신호를 프로세싱하기 위한 장치.
  33. 삭제
  34. 삭제
  35. 삭제
  36. 제 29항에 있어서,
    상기 C/I 캡을 결정하기 위한 상기 수단은 상기 결정된 바이어스 포인트에 대한 성능 기준을 충족하는 SINR 값들의 범위에 기초하여 상기 C/I 캡을 결정하고, 상기 C/I 캡은 상기 SINR 값들의 범위의 최대값에 대응하는,
    통신 신호를 프로세싱하기 위한 장치.
  37. 제 36항에 있어서,
    상기 최대값은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 장치.
  38. 제 29항에 있어서,
    상기 품질 측정치는 상기 통신 신호의 C/I 비의 추정치에 기초하고, 상기 C/I 캡을 결정하기 위한 수단은 상기 통신 신호의 2차 통계치에 기초하여 상기 C/I 캡을 결정하는,
    통신 신호를 프로세싱하기 위한 장치.
  39. 제 29항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 상기 수단은 상기 통신 신호의 양자화 잡음을 감소시키는,
    통신 신호를 프로세싱하기 위한 장치.
  40. 제 29항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 상기 수단은 상기 통신 신호의 심볼 포화를 감소시키는,
    통신 신호를 프로세싱하기 위한 장치.
  41. 제 29항에 있어서,
    상기 통신 신호를 프로세싱하기 위한 수단은 상기 통신 신호가 상기 결정된 바이어스 포인트를 야기하도록 상기 통신 신호를 곱하고, 그리고 상기 결정된 C/I 캡을 이용하여 상기 통신 신호의 SINR을 캡핑하는,
    통신 신호를 프로세싱하기 위한 장치.
  42. 제 29항에 있어서,
    상기 장치는 상기 통신 신호를 복조하도록 구성되는 레이크(RAKE) 수신기를 포함하는,
    통신 신호를 프로세싱하기 위한 장치.
  43. 제 29항에 있어서,
    상기 장치는 상기 통신 신호를 등화하도록 구성되는 등화기 필터를 포함하는,
    통신 신호를 프로세싱하기 위한 장치.
  44. 통신 신호를 프로세싱하기 위한 프로세싱 시스템로서,
    상기 프로세싱 시스템은,
    상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하고 ? 상기 품질 측정치는 상기 품질 측정치와 관련되는 캐리어-대-간섭(C/I) 추정치를 가짐 ?;
    상기 C/I 추정치를 이용하여 상기 통신 신호에 대한 C/I 캡을 결정하며 ? 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑(cap)하도록 구성됨 ?; 그리고
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하도록 구성되는 모듈을 포함하며,
    상기 바이어스 포인트는 복수의 패킷 타입들과 연관된 다수의 미리 결정된 바이어스 포인트들 중 특정 바이어스 포인트를 선택함으로써 상기 바이어스 포인트를 결정되고, 상기 다수의 미리 결정된 바이어스 포인트들 각각은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  45. 제 44항에 있어서,
    상기 프로세싱 시스템은 액세스 단말이고, 그리고 상기 모듈은 피드백 채널을 통해 상기 액세스 단말의 외부의 장치로 순방향 링크 파일럿 채널의 피드백 정보를 전송하도록 더 구성되며, 상기 피드백 정보는 상기 통신 신호에 대한 상기 다수의 패킷 타입들 중 하나를 식별하는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  46. 제 45항에 있어서,
    상기 피드백 채널은 데이터 레이트 제어(DRC) 채널이고, 상기 품질 측정치는 상기 DRC 채널을 통해서 상기 액세스 단말의 외부의 장치로 피드백되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  47. 삭제
  48. 삭제
  49. 삭제
  50. 제 44항에 있어서,
    상기 모듈은 상기 결정된 바이어스 포인트에 대한 성능 기준을 충족하는 SINR 값들의 범위에 기초하여 C/I 캡을 결정하도록 구성되고, 상기 C/I 캡은 상기 SINR 값들의 범위의 최대값에 대응하는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  51. 제 50항에 있어서,
    상기 최대값은 시뮬레이션 테스팅을 통해 결정되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  52. 제 44항에 있어서,
    상기 품질 측정치는 상기 통신 신호의 C/I 비의 추정치에 기초하고, 상기 모듈은 상기 통신 신호의 2차 통계치에 기초하여 상기 C/I 캡을 결정하도록 구성되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  53. 제 44항에 있어서,
    상기 모듈은 상기 통신 신호의 양자화 잡음을 감소시키도록 구성되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  54. 제 44항에 있어서,
    상기 모듈은 상기 통신 신호의 심볼 포화를 감소시키도록 구성되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  55. 제 44항에 있어서,
    상기 모듈은 상기 통신 신호가 상기 결정된 바이어스 포인트를 야기하도록 상기 통신 신호를 곱함으로써, 그리고 상기 결정된 C/I 캡을 이용하여 상기 통신 신호의 SINR을 캡핑함으로써 상기 통신 신호를 프로세싱하도록 구성되는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  56. 제 44항에 있어서,
    상기 모듈은 상기 통신 신호를 복조하도록 구성되는 레이크(RAKE) 수신기를 포함하는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  57. 제 44항에 있어서,
    상기 모듈은 상기 통신 신호를 등화하도록 구성되는 등화기 필터를 포함하는,
    통신 신호를 프로세싱하기 위한 프로세싱 시스템.
  58. 통신 신호를 프로세싱하기 위한 명령들로 인코딩되는 기계-판독가능한 매체로서,
    상기 명령들은,
    상기 통신 신호의 품질 측정치에 기초하여 상기 통신 신호에 대한 바이어스 포인트를 결정하고 ? 상기 품질 측정치는 상기 품질 측정치와 관련되는 캐리어-대-간섭(C/I) 추정치를 가짐 ?;
    상기 C/I 추정치를 이용하여 상기 통신 신호에 대한 C/I 캡을 결정하며 ? 상기 C/I 캡은 상기 통신 신호의 신호대 간섭 및 잡음비(SINR)를 캡핑(cap)하도록 구성됨 ?; 그리고
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 코드를 포함하며,
    상기 바이어스 포인트는 복수의 패킷 타입들과 연관된 다수의 미리 결정된 바이어스 포인트들 중 특정 바이어스 포인트를 선택함으로써 상기 바이어스 포인트를 결정되고, 상기 다수의 미리 결정된 바이어스 포인트들 각각은 시뮬레이션 테스팅을 통해 결정되는,
    기계-판독가능한 매체.
  59. 제 58항에 있어서,
    상기 바이어스 포인트를 결정하는 것, 상기 C/I 캡을 결정하는 것과 상기 통신 신호를 프로세싱하는 것은 액세스 단말에서 수행되고, 그리고 상기 명령들은 피드백 채널을 통해 상기 액세스 단말의 외부의 장치로 순방향 링크 파일럿 채널의 피드백 정보를 전송하기 위한 코드를 더 포함하고, 상기 피드백 정보는 상기 통신 신호에 대한 상기 다수의 패킷 타입들 중 하나를 식별하는,
    기계-판독가능한 매체.
  60. 제 59항에 있어서,
    상기 피드백 채널은 데이터 레이트 제어(DRC) 채널이고, 상기 품질 측정치는 상기 DRC 채널을 통해서 상기 액세스 단말의 외부의 장치로 피드백되는,
    기계-판독가능한 매체.
  61. 삭제
  62. 삭제
  63. 삭제
  64. 제 58항에 있어서,
    상기 C/I 캡을 결정하기 위한 코드는 상기 결정된 바이어스 포인트에 대한 성능 기준을 충족하는 SINR 값들의 범위에 기초하고, 상기 C/I 캡은 상기 SINR 값들의 범위의 최대값에 대응하는,
    기계-판독가능한 매체.
  65. 제 64항에 있어서,
    상기 최대값은 시뮬레이션 테스팅을 통해 결정되는,
    기계-판독가능한 매체.
  66. 제 58항에 있어서,
    상기 품질 측정치는 상기 통신 신호의 C/I 비의 추정치에 기초하고, 상기 C/I 캡을 결정하기 위한 코드는 상기 통신 신호의 2차 통계치에 기초하는,
    기계-판독가능한 매체.
  67. 제 58항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 코드는 상기 통신 신호의 양자화 잡음을 감소시키는,
    기계-판독가능한 매체.
  68. 제 58항에 있어서,
    상기 결정된 바이어스 포인트와 상기 결정된 C/I 캡을 이용하여 상기 통신 신호를 프로세싱하기 위한 코드는 상기 통신 신호의 심볼 포화를 감소시키는,
    기계-판독가능한 매체.
  69. 제 58항에 있어서,
    상기 통신 신호를 프로세싱하기 위한 코드는 상기 통신 신호가 상기 결정된 바이어스 포인트를 야기하도록 상기 통신 신호를 곱하기 위한 코드, 및 상기 결정된 C/I 캡을 이용하여 상기 통신 신호의 SINR을 캡핑하기 위한 코드를 포함하는,
    기계-판독가능한 매체.
  70. 제 58항에 있어서,
    상기 명령들은 상기 통신 신호를 복조하도록 구성되는 레이크(RAKE) 수신기에 의하여 수행되는,
    기계-판독가능한 매체.
  71. 제 58항에 있어서,
    상기 명령들은 상기 통신 신호를 등화하도록 구성되는 등화기 필터에 의하여 수행되는,
    기계-판독가능한 매체.
KR1020107016007A 2007-12-21 2008-12-19 측정된 c/i의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑 KR101134722B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US11/962,655 US8073076B2 (en) 2007-12-21 2007-12-21 Method and apparatus for processing a communication signal
US11/962,655 2007-12-21
EP08006410.8 2008-03-31
EP08006410A EP2091170B1 (en) 2007-12-21 2008-03-31 Scaling and clipping of a digital received signal according to the modulation format or the measured C/I
PCT/US2008/087644 WO2009086080A2 (en) 2007-12-21 2008-12-19 Scaling and clipping of a digital received signal according to the modulation format of the measured c/ i

Publications (2)

Publication Number Publication Date
KR20100095467A KR20100095467A (ko) 2010-08-30
KR101134722B1 true KR101134722B1 (ko) 2012-04-13

Family

ID=40788580

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107016007A KR101134722B1 (ko) 2007-12-21 2008-12-19 측정된 c/i의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑

Country Status (8)

Country Link
US (1) US8073076B2 (ko)
EP (1) EP2091170B1 (ko)
JP (1) JP5378405B2 (ko)
KR (1) KR101134722B1 (ko)
CN (1) CN101904128B (ko)
AT (1) ATE500662T1 (ko)
DE (1) DE602008005254D1 (ko)
TW (1) TW200943758A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2487225B (en) * 2011-01-14 2017-12-06 Nvidia Tech Uk Limited Receiving an input signal over a channel of a wireless network

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2434948A (en) * 2006-02-03 2007-08-08 Motorola Inc LLR calculation with quantization of values which are scaled depending on SNR.

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4556900A (en) * 1983-05-25 1985-12-03 Rca Corporation Scaling device as for quantized B-Y signal
US5799011A (en) 1996-03-29 1998-08-25 Motorola, Inc. CDMA power control channel estimation using dynamic coefficient scaling
US6137839A (en) 1996-05-09 2000-10-24 Texas Instruments Incorporated Variable scaling of 16-bit fixed point fast fourier forward and inverse transforms to improve precision for implementation of discrete multitone for asymmetric digital subscriber loops
JP2001102963A (ja) * 1999-10-01 2001-04-13 Matsushita Electric Ind Co Ltd 同期装置及び同期方法
KR100434459B1 (ko) * 2000-06-27 2004-06-05 삼성전자주식회사 이동통신 시스템에서 패킷의 전송 제어방법 및 장치
US7221653B2 (en) 2001-07-30 2007-05-22 Telefonaktiebolaget Lm Ericsson (Publ) Fast flow control methods for communication networks
US7209517B2 (en) 2002-03-04 2007-04-24 Qualcomm Incorporated Method and apparatus for estimating a maximum rate of data and for estimating power required for transmission of data at a rate of data in a communication system
JP2003280698A (ja) * 2002-03-22 2003-10-02 Sanyo Electric Co Ltd 音声圧縮方法および音声圧縮装置
US7260139B2 (en) * 2002-10-22 2007-08-21 Intel Corporation Method to reduce the number of bits per soft bit
US7340013B2 (en) 2002-10-24 2008-03-04 Agere Systems Inc. Soft sample scaling in a turbo decoder
US7555067B2 (en) 2003-03-13 2009-06-30 Texas Instruments Incorporated Method and apparatus for decoder input scaling based on interference estimation in CDMA
JP4545534B2 (ja) * 2004-09-16 2010-09-15 三菱電機株式会社 無線受信装置
US7486716B2 (en) * 2005-06-22 2009-02-03 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for using chip sample correlations in one or more received signal processing operations
FI20055368A0 (fi) * 2005-06-30 2005-06-30 Nokia Corp Vastaanotin ja menetelmä vastaanotetun datan käsittelemiseksi
US7684479B2 (en) 2005-08-12 2010-03-23 Broadcom Corporation Methods and systems for soft-bit demapping

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2434948A (en) * 2006-02-03 2007-08-08 Motorola Inc LLR calculation with quantization of values which are scaled depending on SNR.

Also Published As

Publication number Publication date
US20090161737A1 (en) 2009-06-25
JP5378405B2 (ja) 2013-12-25
KR20100095467A (ko) 2010-08-30
JP2011509569A (ja) 2011-03-24
EP2091170A1 (en) 2009-08-19
DE602008005254D1 (de) 2011-04-14
TW200943758A (en) 2009-10-16
US8073076B2 (en) 2011-12-06
CN101904128B (zh) 2013-10-09
ATE500662T1 (de) 2011-03-15
CN101904128A (zh) 2010-12-01
EP2091170B1 (en) 2011-03-02

Similar Documents

Publication Publication Date Title
JP4891303B2 (ja) 無線通信システムにおいて受信した電力制御コマンドを結合する方法および装置
TWI431987B (zh) 使用多描述碼進行通道估計的方法和系統
WO2004071045A1 (ja) 無線送信装置および伝送レート決定方法
US20070183519A1 (en) Method for channel estimation in orthogonal frequency division multiplexing system and device thereof
JP3742055B2 (ja) 無線基地局装置、及びそれに用いるtfci復号特性を利用する復号装置とその復号方法
NO326386B1 (no) Presis forhandsbestemmelse av signalnytteforholdet i et kommunikasjonssystem
WO2008098221A1 (en) Using codewords in a wireless communication system
JP2003032146A (ja) 信号受信方法
CN101641899B (zh) 针对ofdma中的相关信道的简化均衡
KR20060119909A (ko) 적응형 수신기 파라미터용 방법 및 시스템
US20090285276A1 (en) Apparatus, method, and computer program product for demodulation
KR100578435B1 (ko) 확산 스팩트럼 통신 시스템에서 포워드 전력 제어를 위한Eb/Nt 추정용 방법과 장치
US20060120436A1 (en) Wireless communication system for determining the number of operation stages of interference canceller
JP2009049491A (ja) 受信装置、受信方法及びプログラム
US8369810B2 (en) Interference variance estimation for signal detection
KR101134722B1 (ko) 측정된 c/i의 변조 포맷에 따른 디지털 수신 신호의 스케일링과 클리핑
JP4685798B2 (ja) 少ないメモリを有するデジタル通信システム
EP3282657B1 (en) Device and method for detecting transmission signal
US7978786B2 (en) Apparatus and method for quantization in digital communication system
JP2006295766A (ja) 非線形歪等化システム
JPWO2006092830A1 (ja) 受信装置
EP2425568B1 (en) Method, apparatus and computer program for a communication receiver
WO2009086080A2 (en) Scaling and clipping of a digital received signal according to the modulation format of the measured c/ i
JP4455028B2 (ja) 受信機
JP2008259198A (ja) 移動チャネルトラッキングおよび信号検出方法並びに受信側

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190327

Year of fee payment: 8