KR101098084B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR101098084B1
KR101098084B1 KR1020090085400A KR20090085400A KR101098084B1 KR 101098084 B1 KR101098084 B1 KR 101098084B1 KR 1020090085400 A KR1020090085400 A KR 1020090085400A KR 20090085400 A KR20090085400 A KR 20090085400A KR 101098084 B1 KR101098084 B1 KR 101098084B1
Authority
KR
South Korea
Prior art keywords
conductive film
signal
signal line
liquid crystal
substrate
Prior art date
Application number
KR1020090085400A
Other languages
English (en)
Other versions
KR20100031084A (ko
Inventor
야스유끼 야마다
사오리 스기야마
Original Assignee
가부시키가이샤 히타치 디스프레이즈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 히타치 디스프레이즈 filed Critical 가부시키가이샤 히타치 디스프레이즈
Publication of KR20100031084A publication Critical patent/KR20100031084A/ko
Application granted granted Critical
Publication of KR101098084B1 publication Critical patent/KR101098084B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13456Cell terminals located on one side of the display only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 영역부 내에는, 표시 영역부의 제1변측에 배치된 제1 신호 배선과, 상기 표시 영역부의 상기 제1변측과 대향하는 제2변측에 배치된 제2 신호 배선으로 구성되는 복수의 신호 배선을 갖고, 상기 제1 신호 배선을 통하여 신호가 공급되는 제1 게이트 신호선과, 상기 제2 신호 배선을 통하여 신호가 공급되는 제2 게이트 신호선으로 구성되는 복수의 게이트 신호선을 갖고, 적어도 상기 제1 신호 배선을 덮어서 배치되는 제1 도전막과, 적어도 상기 제2 신호 배선을 덮어서 배치되는 제2 도전막을 갖고, 상기 제1 도전막측에서 상기 제1 도전막과 전기적으로 접속된 제1 기준 신호선과, 상기 제2 도전막측에서 상기 제2 도전막과 전기적으로 접속된 제2 기준 신호선을 갖고, 상기 제1 도전막 및 상기 제2 도전막은, 각각 전기적으로 분리되어, 신호가 공급되는 액정 표시 장치이다.
액정 표시 장치, 기판, 반도체 칩, 게이트 신호선, 드레인 신호선

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 출원은 2008년 9월 11일자로 출원된 일본 특허 출원 번호 제2008-233052호에 기초한 것으로, 그 내용은 본원에 참조로서 인용된다.
본 발명은 액정 표시 장치에 관한 것으로, 특히 표시 영역부의 주위에 형성되는 신호 배선 등을 절연막을 개재하여 덮는 도전막(실드막)을 구비하는 액정 표시 장치에 관한 것이다.
액티브 매트릭스형의 액정 표시 장치(패널)는, 액정을 협지하여 대향 배치되는 한 쌍의 기판을 외위기로 하고, 매트릭스 형상으로 배치된 복수의 화소의 집합으로 이루어지는 표시 영역부가 형성되어 있다. 액정층은 상기 표시 영역부를 둘러싸서 형성되는 고리 형상의 시일재에 의해 한 쌍의 기판의 사이에 봉입되어 구성되어 있다.
또한, 시일재에 둘러싸여진 영역 내이며 표시 영역부의 외주에는, 시일재의 바깥쪽의 영역으로부터 주회되는 복수의 신호 배선(주회 배선)이 형성되고, 이들 신호 배선은 표시 영역부의 예를 들면 게이트 신호선, 드레인 신호선, 기준 신호선 등과 전기적으로 접속되도록 되어 있다.
이 경우, 예를 들면 게이트 신호선과 전기적으로 접속되는 주회 배선으로부터는, 비교적 큰 누설 전계가 발생하고, 이 누설 전계가 주회 배선에 인접하는 표시 영역부의 액정에 악영향을 미치는 것이 알려져 있다. 이 때문에, 절연막을 개재하여 상기 주회 배선을 덮어 도전막을 형성하고, 그 도전막을 상기 전계의 실드막으로서 기능시키는 기술이 예를 들면 JP2005-275054A에 개시되어 있다. 또한, JP2005-275054A에는, 소위 IPS(In Plane Switching)형의 액정 표시 장치에서, 상기 도전막을 대향 전극과 동일 전위로 하도록 구성하여, 플로팅을 회피하고 있다.
도 6a, 도 6b는, IPS형의 액정 표시 장치로서, 표시 영역부 AR 내의 각 게이트 신호선 GL에서, 한쪽의 측의 단부로부터 신호가 공급되는 것과, 다른 쪽의 측의 단부로부터 신호가 공급되는 것이 존재하는 종래의 액정 표시 장치를 도시하는 구성도이다. 여기서, 도 6a는 평면도, 도 6b는 도 6a의 b-b선에서의 단면도를 도시하고, 각각 본 발명의 실시예인 도 1a, 도 1b에 대응한 도면으로 되어 있다. 이 때문에, 이하의 설명에서는, 종래 기술의 부적합한 설명에 필요한 구성의 설명만으로 그친다. 다른 부분의 상세한 구성에 대해서는, 도 1a, 도 1b에서의 설명을 참조하길 바란다.
도 6a, 도 6b에서, 액정 LC를 협지하여 배치되는 기판 SUB1, 기판 SUB2가 있고, 그 액정 LC는 시일재 SL에 의해 봉입되어 있다. 기판 SUB1의 시일재 SL에 둘러싸여진 액정 LC측의 면에는, 그 시일재 SL과의 사이에 약간의 간극을 두고 표시 영역부 AR이 형성되어 있다. 표시 영역부 AR에는 매트릭스 형상으로 배치된 복수의 화소(도시 생략)가 형성되고, 이들 각 화소의 구동에 필요한 게이트 신호선 GL, 드레인 신호선 DL, 커먼 신호선 CL을 구비하고 있다.
또한, 여기서 커먼 신호선 CL은, 각 화소에 형성되는 대향 전극 CT와 일체로 형성되고, 표시 영역부 AR의 거의 전역에서 그 대향 전극과 함께 면 형상 도전막으로 형성된 것으로 되어 있다. 커먼 신호선 CL에는, 드레인 신호선 DL에 공급되는 영상 신호에 대해 기준으로 되는 신호(기준 신호)가 공급되고, 적어도 1프레임 표시에서 각 화소의 대향 전극 CT에는 동일한 전위가 인가되도록 구동된다.
게이트 신호선 GL은, 도면 중 y 방향으로 병설되고, 예를 들면 1개 걸러서, 표시 영역부 AR의 도면 중 좌측에 배치되는 주회 배선 WL(도면 중 부호 WL(1)로 나타냄)에 전기적으로 접속되고, 다른 나머지의 게이트 신호선 GL은 표시 영역부 AR의 도면 중 우측에 배치되는 주회 배선 WL(도면 중 부호 WL(2)로 나타냄)에 전기적으로 접속되어 있다.
주회 배선 WL(1)의 형성 영역에는, 절연막 IN을 개재하여 그 주회 배선 WL(1)을 덮어서 도전막 CEL(도면 중 부호 CEL(1)로 나타냄)이 형성되고, 주회 배선 WL(2)의 형성 영역에는, 절연막 IN을 개재하여 그 주회 배선 WL(2)을 덮어서 도전막 CEL(도면 중 부호 CEL(2)로 나타냄)이 형성되어 있다. 도전막 CEL(1), CEL(2)은, 예를 들면 표시 영역부 AR의 상측에 배치된 배선 WLC를 통하여, 서로 전기적으로 접속되어 있음과 함께, 커먼 신호선 CL에도 전기적으로 접속되고, 대향 전극 CT와 동일 전위로 하도록 구성하여, 플로팅을 회피하고 있다. 이들 도전막 CEL(1), CEL(2)은, 모두 주회 배선 WL(1), 주회 배선 WL(2)로부터 발생하는 누설 전계 LEF가 표시 영역부 AR 상의 액정 LC에 이르러 분포하게 되는 것을 회피하는 전계의 실 드막으로서 기능한다.
또한, 상기 도전막 CEL(1), 도전막 CEL(2)은, 각각 별개로, 시일재 SL의 외측의 영역의 기판 SUB1면에 형성된 단자 TM(1), TM(2)로부터 기준 신호가 공급되도록 되어 있다.
한편, 전술한 구성에서, 커먼 신호선 CL을, 인접하는 한 쌍의 게이트 신호선 GL의 사이에 그 게이트 신호선 GL을 따라서 형성함과 함께, 이들 각 커먼 신호선 CL에서, 한쪽의 측의 단부로부터 신호가 공급되는 것과, 다른 쪽의 측의 단부로부터 신호가 공급되는 것을 존재시켜 구성하고자 한(소위 2계통으로 한) 경우에, 새로운 과제를 발견하는 데에 이르렀다.
즉, 도 6b에 대응하는 도 7에 도시한 바와 같이, 예를 들면 도전막 CEL(1)의 형성에 수반하여, 주회 배선 WL(1)과 그 도전막 CEL(1) 사이에 비교적 큰 기생 용량 C가 발생하게 된다.
이 경우, 상기 각 커먼 신호선 CL에 2계통의 기준 신호를 공급하는 경우에, 예를 들면 도전막 CEL(1)과 도전막 CEL(2)을 접속한 상태로, 한쪽의 커먼 신호선 CL에 상기 도전막 CEL(예를 들면 도전막 CEL(1))을 통과시켜 한쪽의 기준 신호를 공급하고, 다른 쪽의 커먼 신호선 CL에 상기 도전막 CEL(예를 들면 도전막 CEL(2))을 통과시키지 않고 다른 쪽의 기준 신호를 공급하는 접속 형태를 채용하고자 하면, 한쪽의 커먼 신호선 CL에서의 기생 용량과 다른 쪽의 커먼 신호선 CL에서의 기 생 용량에 큰 차가 생기게 된다.
이 점으로부터, 상기 기생 용량과 커먼 신호선 CL의 저항값과의 곱으로 정해지는 시상수에 상위가 생기고, 이 시상수의 상위가 그 커먼 신호선 CL에 공급되는 기준 신호의 파형 왜곡의 상위를 발생시키고, 표시 영역부 AR에서의 휘도 불균일을 발생시키는 문제점이 생긴다.
본 발명의 목적은, 표시 영역부의 주위에 형성되는 신호 배선 등을 절연막을 개재하여 덮어서 형성되는 복수의 도전막에서, 각각의 도전막과 이들 도전막에 의해 덮여지는 신호 배선 등 사이의 기생 용량의 차를 저감할 수 있는 구성으로 한 액정 표시 장치를 제공하는 데에 있다.
본 발명의 액정 표시 장치는, 병설되는 각 커먼 신호선의 일부를 한쪽의 도전막에 접속시키고, 다른 나머지의 커먼 신호선을 다른 쪽의 도전막에 접속시키고, 이들 도전막을, 각각 전기적으로 분리시키고, 독립적으로 신호를 공급하는 구성으로 한 것이다. 이에 의해, 한쪽의 도전막에 기인하는 기생 용량과 다른 쪽의 도전막에 기인하는 기생 용량의 차를 저감시키도록 구성할 수 있다.
본 발명의 구성은, 예를 들면, 이하와 같은 것으로 할 수 있다.
(1) 본 발명의 액정 표시 장치는, 제1 기판과, 제2 기판과, 상기 제1 기판과 상기 제2 기판 사이에 협지된 액정을 갖고, 매트릭스 형상으로 배치된 복수의 화소의 집합으로 이루어지는 표시 영역부를 구비한 액티브 매트릭스형의 액정 표시 장치로서,
상기 제1 기판의 상기 액정측의 면에, 상기 표시 영역부의 외주에 배치된 복수의 신호 배선과, 절연막을 개재하여 상기 신호 배선을 덮어서 형성된 도전막을 갖고,
상기 제1 기판은, 상기 표시 영역부 내에, 상기 복수의 화소에 주사 신호를 공급하는 복수의 게이트 신호선과, 상기 복수의 화소에 기준 신호를 공급하는 복수의 기준 신호선을 구비하고,
상기 복수의 신호 배선은, 상기 표시 영역부의 제1변측에 배치된 제1 신호 배선과, 상기 표시 영역부의 상기 제1변측과 대향하는 제2변측에 배치된 제2 신호 배선으로 구성되고,
상기 복수의 게이트 신호선은, 상기 제1 신호 배선을 통하여 신호가 공급되는 제1 게이트 신호선과, 상기 제2 신호 배선을 통하여 신호가 공급되는 제2 게이트 신호선으로 구성되고,
상기 도전막은, 적어도 상기 제1 신호 배선을 덮어서 배치되는 제1 도전막과, 적어도 상기 제2 신호 배선을 덮어서 배치되는 제2 도전막으로 구성되고,
상기 복수의 기준 신호선은, 상기 제1 도전막측에서 상기 제1 도전막과 전기적으로 접속된 제1 기준 신호선과, 상기 제2 도전막측에서 상기 제2 도전막과 전기적으로 접속된 제2 기준 신호선으로 구성되고,
상기 제1 도전막 및 상기 제2 도전막은, 각각 전기적으로 분리되어, 신호가 공급되는 것을 특징으로 한다.
(2) 본 발명의 액정 표시 장치는, (1)에 있어서, 상기 제1 도전막은, 상기 표시 영역부의 상기 1변측에 배치되고, 상기 제2 도전막은, 상기 표시 영역부의 상기 제2변측에 배치되어 있는 것을 특징으로 한다.
(3) 본 발명의 액정 표시 장치는, (1)에 있어서, 상기 제1 도전막은, 일부가 상기 표시 영역부의 상기 제1변측에 배치되어 있음과 함께, 다른 일부가 상기 표시 영역부의 상기 제2변측에 상기 제2 도전막과 전기적으로 분리되고 병설되어 형성되고,
상기 제1변측에 배치된 상기 제1 도전막과 상기 제2변측에 배치된 상기 제1 도전막이 전기적으로 접속되어 있는 것을 특징으로 한다.
(4) 본 발명의 액정 표시 장치는, (1)에 있어서, 상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 커먼 신호선을 통하여 신호가 공급되는 대향 전극을 구비하고,
상기 기준 신호선은, 상기 커먼 신호선이며,
상기 액정은, 상기 화소 전극과 상기 대향 전극 사이의 전위차에 의해 발생하는 전계에 의해 구동되는 것을 특징으로 한다.
(5) 본 발명의 액정 표시 장치는, (4)에 있어서, 상기 도전막은, 상기 화소 전극 혹은 상기 대향 전극과 동일층에 형성되고, 상기 화소 전극 혹은 상기 대향 전극과 동일 재료로 형성되어 있는 것을 특징으로 한다.
(6) 본 발명의 액정 표시 장치는, (1)에 있어서, 상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 주사 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 상기 화소 전극과의 사이에 용량을 형성하는 용량 신호선을 구비하고,
상기 기준 신호선은, 상기 용량 신호선인 것을 특징으로 한다.
(7) 본 발명의 액정 표시 장치는, (6)에 있어서, 상기 도전막은, 상기 화소 전극과 동일층에 형성되고, 상기 화소 전극과 동일 재료로 형성되어 있는 것을 특징으로 한다.
(8) 본 발명의 액정 표시 장치는, (1)에 있어서, 상기 제1 도전막에 전기적으로 접속된 제1 기준 신호선 및 상기 제2 도전막에 전기적으로 접속된 제2 기준 신호선은, 상기 복수의 기준 신호선의 길이 방향으로 교차하는 방향으로 교대로 배치되어 있는 것을 특징으로 한다.
(9) 본 발명의 액정 표시 장치는, 제1 기판과, 제2 기판과, 상기 제1 기판과 상기 제2 기판 사이에 협지된 액정을 갖고, 매트릭스 형상으로 배치된 복수의 화소의 집합으로 이루어지는 표시 영역부를 구비한 액티브 매트릭스형의 액정 표시 장치로서,
상기 제1 기판의 상기 액정측의 면에, 상기 표시 영역부의 제1변측에 배치된 제1 주사 신호 구동 회로와, 상기 표시 영역부의 상기 제1변측과 대향하는 제2변측에 배치된 제2 주사 신호 구동 회로와, 절연막을 개재하여 상기 제1 주사 신호 구동 회로와 상기 제2 주사 신호 구동 회로를 덮어서 형성된 도전막을 갖고,
상기 제1 기판은, 상기 표시 영역부 내에, 상기 복수의 화소에 주사 신호를 공급하는 복수의 게이트 신호선과, 상기 복수의 화소에 기준 신호를 공급하는 복수의 기준 신호선을 구비하고,
상기 복수의 게이트 신호선은, 상기 제1 주사 신호 구동 회로측의 단부로부터 신호가 공급되는 제1 게이트 신호선과, 상기 제2 주사 신호 구동 회로측의 단부로부터 신호가 공급되는 제2 게이트 신호선으로 구성되고,
상기 도전막은, 적어도 상기 제1 주사 신호 구동 회로를 덮어서 배치되는 제1 도전막과, 적어도 제2 주사 신호 구동 회로를 덮어서 배치되는 제2 도전막으로 구성되고,
상기 복수의 기준 신호선은, 상기 제1 도전막측에서 상기 제1 도전막과 전기적으로 접속된 제1 기준 신호선과, 상기 제2 도전막측에서 상기 제2 도전막과 전기적으로 접속된 제2 기준 신호선으로 구성되고,
상기 제1 도전막 및 상기 제2 도전막은, 각각 전기적으로 분리되어, 신호가 공급되는 것을 특징으로 한다.
(10) 본 발명의 액정 표시 장치는, (9)에 있어서, 상기 제1 도전막은, 상기 표시 영역부의 상기 1변측에 배치되고, 상기 제2 도전막은, 상기 표시 영역부의 상기 제2변측에 배치되어 있는 것을 특징으로 한다.
(11) 본 발명의 액정 표시 장치는, (9)에 있어서, 상기 제1 도전막은, 일부가 상기 표시 영역부의 상기 제1변측에 배치되어 있음과 함께, 다른 일부가 상기 표시 영역부의 상기 제2변측에 상기 제2 도전막과 전기적으로 분리되고 병설되어 형성되고,
상기 제1변측에 배치된 상기 제1 도전막과 상기 제2변측에 배치된 상기 제1 도전막이 전기적으로 접속되어 있는 것을 특징으로 한다.
(12) 본 발명의 액정 표시 장치는, (9)에 있어서, 상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 커먼 신호선을 통하여 신호가 공급되는 대향 전극을 구비하고,
상기 기준 신호선은, 상기 커먼 신호선이며,
상기 액정은, 상기 화소 전극과 상기 대향 전극 사이의 전위차에 의해 발생하는 전계에 의해 구동되는 것을 특징으로 한다.
(13) 본 발명의 액정 표시 장치는, (12)에 있어서, 상기 도전막은, 상기 화소 전극 혹은 상기 대향 전극과 동일층에 형성되고, 상기 화소 전극 혹은 상기 대향 전극과 동일 재료로 형성되어 있는 것을 특징으로 한다.
(14) 본 발명의 액정 표시 장치는, (9)에 있어서, 상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 주사 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 상기 화소 전극과의 사이에 용량을 형성하는 용량 신호선을 구비하고,
상기 기준 신호선은, 상기 용량 신호선인 것을 특징으로 한다.
(15) 본 발명의 액정 표시 장치는, (14)에 있어서, 상기 도전막은, 상기 화소 전극과 동일층에 형성되고, 상기 화소 전극과 동일 재료로 형성되어 있는 것을 특징으로 한다.
(16) 본 발명의 액정 표시 장치는, (9)에 있어서, 상기 제1 도전막에 전기적으로 접속된 제1 기준 신호선 및 상기 제2 도전막에 전기적으로 접속된 제2 기준 신호선은, 상기 복수의 기준 신호선의 길이 방향으로 교차하는 방향으로 교대로 배치되어 있는 것을 특징으로 한다.
또한, 전술한 구성은 어디까지나 일례이며, 본 발명은 기술 사상을 일탈하지 않는 범위 내에서 적절하게 변경이 가능하다. 또한, 상기한 구성 이외의 본 발명의 구성의 예는, 본원 명세서 전체의 기재 또는 도면으로부터 명백하게 된다.
본 발명의 액정 표시 장치에 따르면, 표시 영역부의 주위에 형성되는 신호 배선 등을 절연막을 개재하여 덮어서 형성되는 복수의 도전막에서, 각각의 도전막과 이들 도전막에 의해 덮여지는 신호 배선 등 사이의 기생 용량의 차를 저감할 수 있게 된다.
본 발명의 그 밖의 효과에 대해서는, 명세서 전체의 기재로부터 명백하게 된다.
본 발명의 실시예를 도면을 참조하면서 설명한다. 또한, 각 도면 및 각 실시예에서, 동일 또는 유사한 구성 요소에는 동일한 부호를 붙이고, 설명을 생략한 다.
<실시예 1>
(전체의 구성)
도 1a, 도 1b는, 본 발명의 액정 표시 장치의 실시예 1의 구성을 도시하는 평면도이다. 도 1a는 평면도를, 도 1b는 도 1a의 b-b선에서의 단면도를 도시하고 있다. 도 1에 도시한 액정 표시 장치(패널) PNL은 예를 들면 IPS형의 액정 표시 장치를 예로 들어 나타내고 있다.
도 1a에서, 액정 LC를 협지하여 대향 배치되는 기판 SUB1, SUB2가 있고, 이들 기판 SUB1, SUB2는 액정 표시 장치(패널) PNL의 외위기를 구성하도록 되어 있다.
기판 SUB2는, 기판 SUB1보다도 작은 면적을 갖고, 기판 SUB1의 예를 들면 도면 중 하측의 영역을 노출시키도록 하여 배치되어 있다. 기판 SUB1의 기판 SUB2로부터의 노출된 상기 영역에는 화소를 구동하는 회로로 이루어지는 반도체 칩 CH가 그 전극이 형성된 면을 페이스 다운시켜 실장되도록 되어 있다.
기판 SUB1에 대한 기판 SUB2의 고착은, 기판 SUB2의 주변에 배치되는 시일재 SL에 의해 이루어지고, 이 시일재 SL은 기판 SUB1, SUB2의 사이의 액정 LC의 봉입을 겸하도록 되어 있다.
시일재 SL에 의해 둘러싸여진 영역은, 그 약간의 주변을 제외한 중앙부에서 표시 영역부 AR(도면 중 점선틀 A 내)을 구성하고 있다. 표시 영역부 AR에는, 도면 중 x 방향으로 연장되고 y 방향으로 병설되는 복수의 게이트 신호선 GL, 및 도 면 중 y 방향으로 연장되고 x 방향으로 병설되는 복수의 드레인 신호선 DL이 형성되어 있다. 그리고, 인접하는 한 쌍의 게이트 신호선 GL과 인접하는 한 쌍의 드레인 신호선 DL로 둘러싸여진 영역(도면 중 점선틀 B 내)은 화소 PIX가 형성되는 영역을 구성하고, 이에 의해 표시 영역부 AR에는 매트릭스 형상으로 배치된 복수의 화소 PIX가 형성되도록 되어 있다. 이 화소 PIX의 구성에 대해서는, 후에, 도 2를 이용하여 설명을 한다. 또한, 인접하는 한 쌍의 게이트 신호선 GL의 사이에는, 그 게이트 신호선 GL을 따라서 커먼 신호선 CL이 형성되어 있다. 이 커먼 신호선 CL은, 후술하는 화소 전극 PX에 공급되는 영상 신호에 대해 기준으로 되는 전위를 갖는 신호(기준 신호)가 공급되도록 되어 있다. 또한, 도 1a에서, 커먼 신호선 CL은, 예를 들면 게이트 신호선 GL 등과 비교하면 선폭이 크게 그려져 있다. 이것은, 후에 설명하는 바와 같이, 그 커먼 신호선 CL이 대향 전극(도 2a, 도 2b에 부호 CT로 나타냄)을 겸비한 구성으로 되어 있기 때문이다.
도면 중 y 방향으로 병설되는 상기 게이트 신호선 GL은, 각각, 그 한쪽의 단부로부터 신호(주사 신호)가 공급되는 게이트 신호선 GL과, 다른 쪽의 단부로부터 신호(주사 신호)가 공급되는 게이트 신호선 GL이 존재하고, 그것들은, 예를 들면 1개 걸러서 교대로 배치되도록 되어 있다. 즉, 표시 영역부 AR의 도면 중 좌측에서의 시일재 SL 내의 영역에 그 표시 영역부 AR의 도면 중 좌변측을 따라서 복수의 인출 배선 WL(도면 중 부호 WL(1)로 나타냄)이 배치되고, 이들 인출 배선 WL(1)은, 그 일단이 상기 반도체 칩 CH의 출력 전극(도시 생략)에 전기적으로 접속되어 있음과 함께, 타단은 상기 게이트 신호선 GL 중 대응하는 게이트 신호선 GL에 전기적으 로 접속되어 있다. 또한, 표시 영역부 AR의 도면 중 우측에서의 시일재 SL 내의 영역에 그 표시 영역부 AR의 도면 중 우변측을 따라서 복수의 인출 배선 WL(도면 중 부호 WL(2)로 나타냄)이 배치되고, 이들 인출 배선 WL(2)은, 그 일단이 상기 반도체 칩 CH의 출력 전극(도시 생략)에 전기적으로 접속되어 있음과 함께, 타단은 상기 게이트 신호선 GL 중 대응하는 게이트 신호선 GL에 전기적으로 접속되어 있다.
상기 인출 배선 WL(1)은, 도 1b에 도시한 바와 같이, 그 상층에 절연막 IN이 형성되고, 이 절연막 IN의 표면에 형성된 도전막 CEL(도면 중 부호 CEL(1)로 나타냄)에 의해 덮여지도록 되어 있다. 이에 의해, 주회 배선 WL(1)로부터 발생하는 전계 LEF가 표시 영역부 AR 상의 액정 LC에 이르러 분포(누설 전계)하게 되는 것을 회피하도록 되어 있다. 또한, 도시하고 있지 않지만, 상기 인출 배선 WL(2)에서도, 그 근방은 도 1b에 도시한 바와 마찬가지의 구성으로 되어 있고, 도전막 CEL(도 1a 중 부호 CEL(2)로 나타냄)에 의해, 주회 배선 WL(2)로부터 발생하는 전계 LEF가 표시 영역부 AR 상의 액정 LC에 이르러 분포하게 되는 것을 회피하도록 되어 있다.
도면 중 y 방향으로 병설되는 상기 커먼 신호선 CL은, 각각, 그 한쪽의 단부로부터 신호가 공급되는 커먼 신호선과, 다른 쪽의 단부로부터 신호가 공급되는 커먼 신호선이 존재하고, 그것들은, 예를 들면 1개 걸러서 교대로 배치되도록 되어 있다. 이와 같이 2계통의 커먼 신호선 CL을 형성함으로써, 예를 들면, 서로 역상 관계로 되는 기준 신호를 공급할 수 있도록 된다.
도 1a에 도시한 바와 같이, 도면 중 좌단으로부터 신호가 공급되는 커먼 신호선 CL은, 각각 표시 영역부 AR의 도면 중 좌측에 배치되는 도전막 CEL(1)에 전기적으로 접속되고, 그 도전막 CEL(1)은 시일재 SL의 외측에서의 기판 SUB1 상에 형성된 단자 TM(도면 중 부호 TM(1)로 나타냄)과 전기적으로 접속되어 있다. 이들에 의해, 상기 각 커먼 신호선 CL에는 도전막 CEL(1)을 통해서 단자 TM(1)로부터 제1 기준 신호가 공급되도록 되어 있다. 또한, 도면 중 우단으로부터 신호가 공급되는 커먼 신호선 CL은, 각각 표시 영역부 AR의 도면 중 우측에 배치되는 도전막 CEL(2)에 전기적으로 접속되고, 그 도전막 CEL(2)은 시일재 SL의 외측에서의 기판 SUB1 상에 형성된 단자 TM(도면 중 부호 TM(2)로 나타냄)과 전기적으로 접속되어 있다. 이들에 의해, 상기 각 커먼 신호선 CL에는 도전막 CEL(2)을 통해서 단자 TM(2)로부터 제2 기준 신호가 공급되도록 되어 있다. 또한, 도전막 CEL(1) 및 도전막 CEL(2)은, 서로 전기적으로 분리되어 있다.
또한, 상기 드레인 신호선 DL은, 도면 중 하측의 단부가 시일재 SL을 넘어 연장되고, 상기 반도체 칩 CH의 출력 전극(도시 생략)에 전기적으로 접속되어 있다.
또한, 상기 기판 SUB2의 액정측의 면에는, 예를 들면 표시 영역부 AR로 형성된 블랙 매트릭스(차광막) BM이 시일재 SL의 형성 영역에까지 형성되고, 그 블랙 매트릭스 BM을 덮도록 하여 평탄화막 OC가 형성되어 있다. 또한, 기판 SUB1, SUB2의 적어도 표시 영역부 AR에서의 액정 LC와 맞닿는 면에는, 각각 배향막 ORI1, ORI2가 형성되어 있다.
(화소의 구성)
도 2a, 도 2b는, 상기 화소 PIX의 예를 나타내는 구성도이다. 도 2a는 평면도, 도 2b는 도 2a의 b-b선에서의 단면도이다.
우선, 기판 SUB1의 액정측의 면(표면)에, 도면 중 x 방향으로 연장되고 y 방향으로 병설되는 게이트 신호선 GL이 형성되어 있다. 이 게이트 신호선 GL은, 예를 들면 표시 영역부 AR의 외측의 영역에서 상기 주회 배선 WL(1), WL(2)과 일체로 형성되도록 되어 있다.
기판 SUB1의 표면에는, 게이트 신호선 GL을 덮어서 절연막 GI가 형성되고, 이 절연막 GI는 후술하는 박막 트랜지스터 TFT의 형성 영역에서 게이트 절연막으로서 기능하도록 되어 있다.
절연막 GI의 표면이며 게이트 신호선 GL의 일부에 중첩하는 박막 트랜지스터 TFT의 형성 영역에, 예를 들면 아몰퍼스 Si로 이루어지는 반도체층 AS가 섬 형상으로 형성되어 있다. 상기 박막 트랜지스터 TFT는, 상기 반도체층 AS의 표면에, 서로 대향 배치된 드레인 전극 DT, 소스 전극 ST가 형성됨으로써, 게이트 신호선 GL의 일부를 게이트 전극으로 하는 역스태거 구조의 MIS(Metal Insulator Semiconductor)형 트랜지스터가 구성되도록 된다.
상기 기판 SUB1의 표면에는 도면 중 y 방향으로 연장되고 x 방향으로 병설되는 드레인 신호선 DL이 형성되고, 이 드레인 신호선 DL의 일부를 상기 반도체층 AS의 표면에 연장시킴으로써, 그 연장부를 박막 트랜지스터 TFT의 상기 드레인 전극 DT로 하도록 되어 있다. 또한, 드레인 신호선 DL의 형성 시에, 박막 트랜지스터 TFT의 상기 소스 전극 ST가 형성되고, 이 소스 전극 ST는 반도체층 AS의 형성 영역을 넘어 화소 영역으로 연장되는 패드부 PD를 구비하도록 구성되어 있다. 이 패드부 PD는 후술하는 화소 전극 PX와 전기적으로 접속되는 부분으로 구성된다.
상기 기판 SUB1의 표면에는 드레인 신호선 DL 등을 덮어서 보호막 PAS가 형성되어 있다. 이 보호막 PAS는 박막 트랜지스터 TFT의 액정과의 직접의 접촉을 회피하기 위한 절연막으로 이루어지고, 예를 들면 무기 절연막 및 유기 절연막의 적층 구조로 구성된다. 유기 절연막을 이용하는 것은 예를 들면 보호막 PAS의 표면을 평탄화하는 효과를 발휘하기 위해서이다.
보호막 PAS의 표면이며 인접하는 한 쌍의 게이트 신호선 GL의 사이에는, 그 게이트 신호선 GL의 주행 방향을 따라서 형성되는 커먼 신호선 CL이 형성되어 있다. 이 커먼 신호선 CL은 도면 중 x 방향으로 병설되는 각 화소 영역의 거의 전역을 덮어서 형성되고, 각 화소 영역에서의 대향 전극 CT를 겸비한 구성으로 되어 있다. 이 커먼 신호선 CL(대향 전극 CT)은, 예를 들면 ITO(Indium Tin Oxide)로 이루어지는 투광성 도전막으로 구성되어 있다.
기판 SUB1의 표면에는, 커먼 신호선 CL(대향 전극 CT)을 덮어서 층간 절연막 LI가 형성되고, 이 층간 절연막 LI의 상면에는 각 화소 영역마다 화소 전극 PX가 형성되어 있다. 화소 전극 PX는, 예를 들면 도면 중 y 방향으로 연장되고 x 방향으로 병설된 복수(도면에서는 예를 들면 3개)의 선 형상의 전극으로 이루어지고, 이들 각 전극은, 상기 박막 트랜지스터 TFT측의 단부에서 서로 접속된 접속부 JN을 구비하고 있다. 화소 전극 PX는, 예를 들면 ITO(Indium Tin Oxide)로 이루어지는 투광성 도전막으로 구성되어 있다. 화소 전극 PX의 접속부 JN의 일부는, 층간 절연막 LI 및 보호막 PAS에 형성된 쓰루홀 TH를 통하여 상기 소스 전극 ST의 패드부 PD에 전기적으로 접속되도록 되어 있다. 또한, 이 경우에 커먼 신호선 CL(대향 전극 CT)에서, 미리, 상기 쓰루홀 TH와 거의 동축에서 그 쓰루홀 TH보다도 충분히 직경이 큰 개구 OP가 형성되어, 상기 화소 전극 PX가 대향 전극 CT와 전기적으로 쇼트하는 것을 회피시키고 있다.
또한, 기판 SUB1의 표면에는, 화소 전극 PX를 덮어서 배향막 ORI1이 형성되어 있다. 이 배향막 ORI1은 액정 LC와 맞닿는 막으로 이루어지고, 액정 LC의 분자의 초기 배향 방향을 결정하도록 기능한다.
그리고, 액정 LC는 화소 전극 PX와 대향 전극 CT 사이의 전위차에 의해 발생하는 전계에 의해 구동된다.
여기서, 도 1a, 도 1b에 도시한 도전막 CEL(1), CEL(2)은, 예를 들면 화소 전극 PX의 형성 시에 형성되고, 이에 의해, 상기 화소 전극 PX와 동일한 재료(예를 들면 ITO)로 형성되어 있다. 상기 도전막 CEL(1), CEL(2)을 액정 LC에 가능한 한 가까운 층에서 형성하고, 게다가 제조 공정수가 증가하지 않도록 하기 위해서이다. 그러나, 화소 전극 PX에 한정되지 않고, 대향 전극 CT의 형성 시에, 그 대향 전극 CT와 동일한 재료로 형성하도록 하여도 된다. 또한, 도 1b에 도시한 절연막 IN은, 도 2b에 도시한 절연막 GI, 보호막 PAS, 층간 절연막 LI의 적층체로 구성되어 있다.
전술한 구성에서는, 커먼 신호선 CL은 대향 전극 CT를 겸비한 구성으로 한 것이다. 그러나, 이들은 서로 별개인 것으로서 형성하도록 구성하여도 된다. 이 경우, 예를 들면 대향 전극 CT는 각 화소 영역에 상기 화소 영역의 대부분을 덮어서 형성되는 면 형상의 투명 전극으로 하고, 커먼 신호선 CL은 이들 대향 전극 CT를 공통으로 접속하는 선 형상의 금속층으로 형성하도록 하여도 된다.
<비교예>
도 3a는, 실시예 1의 경우와 마찬가지로, 커먼 신호선 CL에서, 한쪽의 측의 단부로부터 신호가 공급되는 것과, 다른 쪽의 측의 단부로부터 신호가 공급되는 것을 존재시켜 구성한 것이지만, 도전막 CEL(예를 들면 도전막 CEL(1))과의 결선을 서로 다르게 한 경우에 문제점이 생기는 구성을 비교예로서 예를 든 것이다. 도 3a는 도 1a에 대응하여 그린 도면으로 되어 있다.
도 3a에서, 도 1a의 경우와 비교하여 상이한 구성은, 도전막 CEL(1)은 표시 영역부 AR의 예를 들면 상측에 주회한 배선 WLC에 의해 도전막 CEL(2)과 전기적으로 접속되어 있는 점이다. 그리고, 상기 도전막 CEL(2)과 전기적으로 접속된 커먼 신호선 CL 이외의 다른 커먼 신호선은, 도전막 CEL(1)을 개재하지 않고 단자 TM(1)과 전기적으로 접속되어 있는 점에서도 도 1a와 상이하다. 이와 같이 구성하여도, 기준 신호가 공급되는 도전막 CEL(1), 도전막 CEL(2)에서, 각각 주회 배선 WL(1), 주회 배선 WL(2)로부터의 전계(누설 전계)에 대해 안정된 실드 기능을 갖게 할 수 있다.
그러나, 도전막 CEL(2)에 접속되는 각 커먼 신호선 CL에는, 그 도전막 CEL(2)과 주회 배선 WL(2)과의 기생 용량뿐만 아니라, 도전막 CEL(1)과 주회 배선 WL(1)과의 기생 용량도 부가되게 된다. 이 때문에, 도 3b에 도시한 바와 같이, 단자 TM(1)에 전기적으로 직접적으로 접속된 커먼 신호선 CL에는 점선으로 나타내는 신호 파형의 기준 신호 α가 인가되는 것에 대해, 도전막 CEL(2)에 전기적으로 접속된 다른 커먼 신호선에는 실선으로 나타내는 신호 파형의 기준 신호 β가 인가되고, 이 기준 신호 β의 신호 파형은 기준 신호 α의 신호 파형보다도 파형 왜곡이 커지게 되도록 된다. 파형 왜곡의 정도는 신호선이 갖는 용량과 저항의 곱에 비례하는 관계에 있기 때문이다. 또한, 도 3b는, 그 횡축에 시간(T)을, 종축에 기준 신호의 전압(V)을 취하고 있다. 이와 같은 경우, 도 3c에 도시한 바와 같이, 액정 표시 장치 PNL의 표시 영역부 AR에는, 각 커먼 신호선 CL이 형성되어 있는 각 라인에서, 예를 들면 홀수의 라인과 짝수의 라인에서 파형 왜곡의 상위에 기인하는 휘도차가 생기는 표시가 이루어지게 된다.
이에 대해 실시예 1에 나타낸 구성은, 병설되는 각 커먼 신호선 CL의 일부를 한쪽의 도전막(예를 들면 도전막 CEL(1))에 접속시키고, 다른 나머지의 커먼 신호선 CL을 다른 쪽의 도전막(예를 들면 도전막 CEL(2))에 접속시키고, 이들 도전막 CEL(1), CEL(2)을, 각각 전기적으로 분리시키고, 독립적으로 신호를 공급하는 구성으로 한 것이다. 이에 의해, 한쪽의 도전막에 기인하는 기생 용량과, 다른 쪽의 도전막에 기인하는 기생 용량을 독립적으로 조정할 수 있고, 이들 각 기생 용량의 차를 저감시키도록 구성할 수 있다.
<실시예 2>
도 4는, 본 발명의 액정 표시 장치의 실시예 2를 나타내는 구성도이다. 도 4는, 도 1a와 대응시켜 그리고 있다.
도 4에서, 도 1a의 경우와 비교하여 상이한 구성은, 우선, 예를 들면 표시 영역부 AR의 도면 중 좌측에서, 도전막 CEL(1)과, 이 도전막 CEL(1)과 전기적으로 분리된 도전막 CEL(3)이 병설되어 배치되고, 이 도전막 CEL(3)은, 표시 영역 AR의 도면 중 우측에 배치되어 있는 도전막 CEL(2)과, 예를 들면 표시 영역부 AR의 도면 중 상측에 배치되는 배선 WLC에 의해 전기적으로 접속되어 있는 것에 있다.
상기 도전막 CEL(3)은, 도전막 CEL(2)과 전기적으로 접속되어 있는 커먼 신호선 CL의 기생 용량을 증가시키고, 또한 도전막 CEL(1)에 전기적으로 접속되어 있는 커먼 신호선 CL의 기생 용량을 감소시키도록 기능시키도록 한 것이다.
따라서, 도전막 CEL(3)은, 도전막 CEL(2)과는 분리된 개소에 배치되지만, 전기적으로는 그 도전막 CEL(2)과 동일한 기능을 갖는다. 이 실시예에서는, 도 4에 도시한 바와 같이, 도전막 CEL(3)은 직접적으로는 커먼 신호선 CL과 접속되어 있지 않고, 도전막 CEL(3)에 근접하여 배치되는 커먼 신호선 CL이며 도전막 CEL(2)에 전기적으로 접속되어 있지 않은 커먼 신호선 CL은, 도전막 CEL(2)을 우회시켜 도전막 CEL(1)에 전기적으로 접속시키도록 하고 있다.
예를 들면, 도전막 CEL(1) 및 도전막 CEL(2) 아래에 형성되어 있는 배선이나 회로가 좌우 대칭이 아닌 경우 등에, 실시예 1과 같이 구성한 것만으로는 좌우의 기생 용량의 밸런스가 취해지지 않는 경우라도, 이와 같이 구성함으로써, 각각 발생하는 기생 용량의 조정을 용이하게 행할 수 있도록 된다.
<실시예 3>
도 5는 본 발명의 액정 표시 장치의 실시예 3을 나타내는 구성도이다. 도 5는, 도 1a와 대응시켜 그리고 있다.
도 5에서, 도 1a의 경우와 비교하여 상이한 구성은, 표시 영역부 AR의 도면 중 좌측 및 우측에, 각각 주사 신호 구동 회로 V(도면 중 부호 V(1)로 나타냄), 주사 신호 구동 회로 V(도면 중 부호 V(2)로 나타냄)가 형성되어 있는 것에 있다. 표시 영역부 AR 내의 각 게이트 신호선 GL은, 주사 신호 구동 회로 V(1)측의 단부에서 그 주사 신호 구동 회로 V(1)에 전기적으로 접속되는 것과, 주사 신호 구동 회로 V(2)측의 단부에서 그 주사 신호 구동 회로 V(2)에 전기적으로 접속되는 것이 있고, 그것들은 예를 들면 교대로 배열되어 있다.
그리고, 주사 신호 구동 회로 V(1), V(2)는, 각각 반도체 칩 CH로부터의 신호로 구동하고, 각 게이트 신호선 GL에 주사 신호를 공급하도록 되어 있다. 주사 신호 구동 회로 V(1), V(2)는, 기판 SUB1 상에 표시 영역부 AR의 형성 시에 병행하여 형성되는 회로로, 복수의 박막 트랜지스터를 구비하여 구성된다. 이와 같은 주사 신호 구동 회로 V(1), V(2)를 구비함으로써, 반도체 칩 CH를 작은 것으로 구성할 수 있도록 된다.
그리고, 주사 신호 구동 회로 V(1) 상에는, 절연막을 개재하여, 그 주사 신호 구동 회로 V(1)을 덮어서 도전막 CEL(1)이 형성되고, 주사 신호 구동 회로 V(2) 상에는, 절연막을 개재하여, 그 주사 신호 구동 회로 V(2)를 덮어서 도전막 CEL(2)이 형성되어 있다.
도전막 CEL(1), CEL(2)은, 각각 주사 신호 구동 회로 V(1), V(2)로부터의 전 계가 표시 영역부 AR 상의 액정 LC 내에 분포하게 되는 것을 차폐하도록 기능하고, 각각 주사 신호 구동 회로 V(1), V(2)과의 사이의 기생 용량의 차를 저감시키기 위해, 그들 결선 방법은 도 1a에 설명한 것과 마찬가지로 되어 있다.
<실시예 4>
전술한 실시예에서는, 횡전계 방식의 액정 표시 장치에 대해 설명한 것이다. 그러나, 세로 전계 방식의 액정 표시 장치에 대해서도 적용할 수 있다. 이 경우, 세로 전계 방식의 액정 표시 장치는, 화소 전극이 형성되는 기판 SUB1과 액정을 개재하여 대향하는 다른 기판 SUB2측에 대향 전극을 구비하는 것이므로, 기판 SUB1측에 전술한 커먼 신호선 CL은 형성되는 일이 없는 구성으로 된다. 그러나, 각 화소에서, 화소 전극과의 사이에 용량을 구성하기 위해, 기판 SUB1에, 예를 들면 도 1a에 도시한 커먼 신호선 CL 대신에 용량 신호선을 형성하고, 이 용량 신호선을, 상기 커먼 신호선 CL과 마찬가지로 2계통으로 구성하는 경우가 있다. 따라서, 이 경우에도, 본 발명을 적용할 수 있다. 이 용량 신호선의 경우라도, 공급되는 신호는 기준 신호에 상당한다.
<실시예 5>
전술한 실시예에서는, 도전막 CEL은, 게이트 신호선 GL의 인출선 WL, 혹은 게이트 신호선 GL에 주사 신호를 공급하는 주사 신호 구동 회로 V를 덮도록 구성한 것이다. 그러나, 드레인 신호선 DL의 인출선을 덮도록 형성하거나, 혹은 그 드레인 신호선 DL에 접속되는 RGB 절환 회로(영상 신호 시분할 회로) 등을 형성한 경우에는, 그 RGB 절환 회로 등을 덮도록 형성하여도 된다. 또한, 표시 영역부 AR의 주변에 정전 보호 회로가 형성되어 있는 경우에는, 이 정전 보호 회로를 덮도록 하여 형성하도록 하여도 된다.
도 1a, 도 1b는 본 발명의 액정 표시 장치의 실시예 1의 구성을 도시하는 구성도.
도 2a, 도 2b는 본 발명의 액정 표시 장치의 화소의 구성의 예를 나타내는 도면.
도 3a, 도 3b, 도 3c는 본 발명의 효과를 설명하기 위한 비교예로 되는 구성을 도시하는 도면.
도 4는 본 발명의 액정 표시 장치의 실시예 2의 구성을 도시하는 구성도.
도 5는 본 발명의 액정 표시 장치의 실시예 3의 구성을 도시하는 구성도.
도 6a, 도 6b는 종래의 액정 표시 장치의 예의 구성을 도시하는 구성도.
도 7은 도전막과 인출 배선 사이에 기생 용량이 생기는 것을 설명하는 도면.
<도면의 주요 부분에 대한 부호의 설명>
DL : 드레인 신호선
CEL : 도전막
TFT : 박막 트랜지스터
AS : 반도체층
Si : 아몰퍼스
GL : 게이트 신호선
CT : 대향 전극
PX : 화소 전극
ST : 소스 전극
WL : 주회 배선
JN : 접속부
TH : 쓰루홀
CL : 커먼 신호선
PNL : 액정 표시 장치
WL : 인출선
AR : 표시 영역부
V : 주사 신호 구동 회로

Claims (16)

  1. 제1 기판과, 제2 기판과, 상기 제1 기판과 상기 제2 기판 사이에 협지(挾持)된 액정을 갖고, 매트릭스 형상으로 배치된 복수의 화소의 집합으로 이루어지는 표시 영역부를 구비한 액티브 매트릭스형의 액정 표시 장치로서,
    상기 제1 기판의 상기 액정측의 면에, 상기 표시 영역부의 외주에 배치된 복수의 신호 배선과, 절연막을 개재하여 상기 신호 배선을 덮어서 형성된 도전막을 갖고,
    상기 제1 기판은, 상기 표시 영역부 내에, 상기 복수의 화소에 주사 신호를 공급하는 복수의 게이트 신호선과, 상기 복수의 화소에 기준 신호를 공급하는 복수의 기준 신호선을 구비하고,
    상기 복수의 신호 배선은, 상기 표시 영역부의 제1변측에 배치된 제1 신호 배선과, 상기 표시 영역부의 상기 제1변측과 대향하는 제2변측에 배치된 제2 신호 배선으로 구성되고,
    상기 복수의 게이트 신호선은, 상기 제1 신호 배선을 통하여 신호가 공급되는 제1 게이트 신호선과, 상기 제2 신호 배선을 통하여 신호가 공급되는 제2 게이트 신호선으로 구성되고,
    상기 도전막은, 적어도 상기 제1 신호 배선을 덮어서 배치되는 제1 도전막과, 적어도 상기 제2 신호 배선을 덮어서 배치되는 제2 도전막으로 구성되고,
    상기 복수의 기준 신호선은, 상기 제1 도전막측에서 상기 제1 도전막과 전기적으로 접속된 제1 기준 신호선과, 상기 제2 도전막측에서 상기 제2 도전막과 전기적으로 접속된 제2 기준 신호선으로 구성되고,
    상기 제1 도전막 및 상기 제2 도전막은, 각각 전기적으로 분리되어, 신호가 공급되고,
    상기 제1 도전막은, 일부가 상기 표시 영역부의 상기 제1변측에 배치되어 있음과 함께, 다른 일부가 상기 표시 영역부의 상기 제2변측에 상기 제2 도전막과 전기적으로 분리되고 병설(竝設)되어 형성되고,
    상기 제1변측에 배치된 상기 제1 도전막과 상기 제2변측에 배치된 상기 제1 도전막이 전기적으로 접속되어 있는 것을 특징으로 하는 액정 표시 장치.
  2. 제1항에 있어서,
    상기 제1 도전막은, 상기 표시 영역부의 상기 제1변측에 배치되고, 상기 제2 도전막은, 상기 표시 영역부의 상기 제2변측에 배치되어 있는 것을 특징으로 하는 액정 표시 장치.
  3. 삭제
  4. 제1항에 있어서,
    상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터 를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 커먼 신호선을 통하여 신호가 공급되는 대향 전극을 구비하고,
    상기 기준 신호선은, 상기 커먼 신호선이며,
    상기 액정은, 상기 화소 전극과 상기 대향 전극 사이의 전위차에 의해 발생하는 전계에 의해 구동되는 것을 특징으로 하는 액정 표시 장치.
  5. 제4항에 있어서,
    상기 도전막은, 상기 화소 전극 혹은 상기 대향 전극과 동일층에 형성되고, 상기 화소 전극 혹은 상기 대향 전극과 동일 재료로 형성되어 있는 것을 특징으로 하는 액정 표시 장치.
  6. 제1항에 있어서,
    상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 주사 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 상기 화소 전극과의 사이에 용량을 형성하는 용량 신호선을 구비하고,
    상기 기준 신호선은, 상기 용량 신호선인 것을 특징으로 하는 액정 표시 장치.
  7. 제6항에 있어서,
    상기 도전막은, 상기 화소 전극과 동일층에 형성되고, 상기 화소 전극과 동일 재료로 형성되어 있는 것을 특징으로 하는 액정 표시 장치.
  8. 제1항에 있어서,
    상기 제1 도전막에 전기적으로 접속된 제1 기준 신호선 및 상기 제2 도전막에 전기적으로 접속된 제2 기준 신호선은, 상기 복수의 기준 신호선의 길이 방향으로 교차하는 방향으로 교대로 배치되어 있는 것을 특징으로 하는 액정 표시 장치.
  9. 제1 기판과, 제2 기판과, 상기 제1 기판과 상기 제2 기판 사이에 협지된 액정을 갖고, 매트릭스 형상으로 배치된 복수의 화소의 집합으로 이루어지는 표시 영역부를 구비한 액티브 매트릭스형의 액정 표시 장치로서,
    상기 제1 기판의 상기 액정측의 면에, 상기 표시 영역부의 제1변측에 배치된 제1 주사 신호 구동 회로와, 상기 표시 영역부의 상기 제1변측과 대향하는 제2변측에 배치된 제2 주사 신호 구동 회로와, 절연막을 개재하여 상기 제1 주사 신호 구동 회로와 상기 제2 주사 신호 구동 회로를 덮어서 형성된 도전막을 갖고,
    상기 제1 기판은, 상기 표시 영역부 내에, 상기 복수의 화소에 주사 신호를 공급하는 복수의 게이트 신호선과, 상기 복수의 화소에 기준 신호를 공급하는 복수의 기준 신호선을 구비하고,
    상기 복수의 게이트 신호선은, 상기 제1 주사 신호 구동 회로측의 단부로부터 신호가 공급되는 제1 게이트 신호선과, 상기 제2 주사 신호 구동 회로측의 단부로부터 신호가 공급되는 제2 게이트 신호선으로 구성되고,
    상기 도전막은, 적어도 상기 제1 주사 신호 구동 회로를 덮어서 배치되는 제1 도전막과, 적어도 제2 주사 신호 구동 회로를 덮어서 배치되는 제2 도전막으로 구성되고,
    상기 복수의 기준 신호선은, 상기 제1 도전막측에서 상기 제1 도전막과 전기적으로 접속된 제1 기준 신호선과, 상기 제2 도전막측에서 상기 제2 도전막과 전기적으로 접속된 제2 기준 신호선으로 구성되고,
    상기 제1 도전막 및 상기 제2 도전막은, 각각 전기적으로 분리되어, 신호가 공급되고,
    상기 제1 도전막은, 일부가 상기 표시 영역부의 상기 제1변측에 배치되어 있음과 함께, 다른 일부가 상기 표시 영역부의 상기 제2변측에 상기 제2 도전막과 전기적으로 분리되고 병설되어 형성되고,
    상기 제1변측에 배치된 상기 제1 도전막과 상기 제2변측에 배치된 상기 제1 도전막이 전기적으로 접속되어 있는 것을 특징으로 하는 액정 표시 장치.
  10. 제9항에 있어서,
    상기 제1 도전막은, 상기 표시 영역부의 상기 제1변측에 배치되고, 상기 제2 도전막은, 상기 표시 영역부의 상기 제2변측에 배치되어 있는 것을 특징으로 하는 액정 표시 장치.
  11. 삭제
  12. 제9항에 있어서,
    상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 커먼 신호선을 통하여 신호가 공급되는 대향 전극을 구비하고,
    상기 기준 신호선은, 상기 커먼 신호선이며,
    상기 액정은, 상기 화소 전극과 상기 대향 전극 사이의 전위차에 의해 발생하는 전계에 의해 구동되는 것을 특징으로 하는 액정 표시 장치.
  13. 제12항에 있어서,
    상기 도전막은, 상기 화소 전극 혹은 상기 대향 전극과 동일층에 형성되고, 상기 화소 전극 혹은 상기 대향 전극과 동일 재료로 형성되어 있는 것을 특징으로 하는 액정 표시 장치.
  14. 제9항에 있어서,
    상기 복수의 화소의 각 화소는, 상기 제1 기판측에, 상기 게이트 신호선으로부터의 주사 신호의 공급에 의해 온하는 박막 트랜지스터와, 온된 상기 박막 트랜지스터를 통하여 드레인 신호선으로부터의 영상 신호가 공급되는 화소 전극과, 상기 화소 전극과의 사이에 용량을 형성하는 용량 신호선을 구비하고,
    상기 기준 신호선은, 상기 용량 신호선인 것을 특징으로 하는 액정 표시 장치.
  15. 제14항에 있어서,
    상기 도전막은, 상기 화소 전극과 동일층에 형성되고, 상기 화소 전극과 동일 재료로 형성되어 있는 것을 특징으로 하는 액정 표시 장치.
  16. 제9항에 있어서,
    상기 제1 도전막에 전기적으로 접속된 제1 기준 신호선 및 상기 제2 도전막에 전기적으로 접속된 제2 기준 신호선은, 상기 복수의 기준 신호선의 길이 방향으로 교차하는 방향으로 교대로 배치되어 있는 것을 특징으로 하는 액정 표시 장치.
KR1020090085400A 2008-09-11 2009-09-10 액정 표시 장치 KR101098084B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008233052A JP5486784B2 (ja) 2008-09-11 2008-09-11 液晶表示装置
JPJP-P-2008-233052 2008-09-11

Publications (2)

Publication Number Publication Date
KR20100031084A KR20100031084A (ko) 2010-03-19
KR101098084B1 true KR101098084B1 (ko) 2011-12-26

Family

ID=41278850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090085400A KR101098084B1 (ko) 2008-09-11 2009-09-10 액정 표시 장치

Country Status (6)

Country Link
US (1) US20100060815A1 (ko)
EP (1) EP2163943B8 (ko)
JP (1) JP5486784B2 (ko)
KR (1) KR101098084B1 (ko)
CN (1) CN101673014B (ko)
TW (1) TWI402587B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5736895B2 (ja) * 2011-03-28 2015-06-17 三菱電機株式会社 横電界方式の液晶表示装置
JP6028332B2 (ja) * 2012-01-12 2016-11-16 セイコーエプソン株式会社 液晶装置、及び電子機器
JP5991709B2 (ja) 2012-05-01 2016-09-14 株式会社ジャパンディスプレイ タッチパネル内蔵型液晶表示装置
CN103293785B (zh) * 2012-12-24 2016-05-18 上海天马微电子有限公司 Tn型液晶显示装置及其触控方法
CN103941494B (zh) * 2013-01-17 2017-04-12 瀚宇彩晶股份有限公司 液晶显示装置
JP6168927B2 (ja) * 2013-09-05 2017-07-26 株式会社ジャパンディスプレイ 表示装置
US9716134B2 (en) 2014-01-21 2017-07-25 Apple Inc. Organic light-emitting diode display with bottom shields
US9337247B2 (en) 2014-01-21 2016-05-10 Apple Inc. Organic light-emitting diode display with bottom shields
CN104142591B (zh) * 2014-07-11 2017-07-18 合肥鑫晟光电科技有限公司 一种阵列基板及制作方法、一种显示装置
JP2016099492A (ja) * 2014-11-21 2016-05-30 セイコーエプソン株式会社 液晶装置および電子機器
JP6240278B2 (ja) * 2016-08-10 2017-11-29 株式会社ジャパンディスプレイ タッチパネル内蔵型液晶表示装置
CN106802522B (zh) * 2017-03-10 2019-08-13 深圳市华星光电技术有限公司 薄膜晶体管阵列基板及显示面板
JP2019101145A (ja) * 2017-11-30 2019-06-24 シャープ株式会社 電子デバイス

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001356356A (ja) * 2000-06-13 2001-12-26 Matsushita Electric Ind Co Ltd アクティブマトリックス型ips液晶表示装置、その駆動方法及び情報機器
JP2004354553A (ja) * 2003-05-28 2004-12-16 Hitachi Displays Ltd 液晶表示装置
JP2005275054A (ja) * 2004-03-25 2005-10-06 Mitsubishi Electric Corp 液晶表示装置および液晶表示装置の製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5852480A (en) * 1994-03-30 1998-12-22 Nec Corporation LCD panel having a plurality of shunt buses
JP4536198B2 (ja) * 1999-03-15 2010-09-01 株式会社半導体エネルギー研究所 液晶表示装置
JP2001147448A (ja) * 1999-11-22 2001-05-29 Alps Electric Co Ltd アクティブマトリクス型液晶表示装置
JP3909572B2 (ja) * 2001-09-28 2007-04-25 株式会社日立製作所 表示装置
JP2004205855A (ja) * 2002-12-25 2004-07-22 Sharp Corp 液晶表示装置
JPWO2004068445A1 (ja) * 2003-01-30 2006-05-25 東芝松下ディスプレイテクノロジー株式会社 ディスプレイ、配線基板及びその製造方法
JP4541734B2 (ja) * 2004-03-19 2010-09-08 三菱電機株式会社 表示装置
JP2006030627A (ja) * 2004-07-16 2006-02-02 Sharp Corp 表示装置用基板及びそれを用いた液晶表示装置
JP2006047756A (ja) * 2004-08-05 2006-02-16 Sharp Corp アクティブマトリクス基板、アクティブマトリクス基板母材及び表示装置
US7796222B2 (en) * 2004-08-06 2010-09-14 Toshiba Matsushita Display Technology Co., Ltd. Display device, inspection method for display device, and inspection device for display device
KR101212140B1 (ko) * 2005-10-14 2012-12-14 엘지디스플레이 주식회사 액정표시소자
JP2007292879A (ja) * 2006-04-21 2007-11-08 Hitachi Displays Ltd 液晶表示装置
JP5101161B2 (ja) * 2006-06-21 2012-12-19 三菱電機株式会社 表示装置
JP5065723B2 (ja) 2007-03-23 2012-11-07 Udトラックス株式会社 レーダシステム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001356356A (ja) * 2000-06-13 2001-12-26 Matsushita Electric Ind Co Ltd アクティブマトリックス型ips液晶表示装置、その駆動方法及び情報機器
JP2004354553A (ja) * 2003-05-28 2004-12-16 Hitachi Displays Ltd 液晶表示装置
JP2005275054A (ja) * 2004-03-25 2005-10-06 Mitsubishi Electric Corp 液晶表示装置および液晶表示装置の製造方法

Also Published As

Publication number Publication date
JP5486784B2 (ja) 2014-05-07
EP2163943B1 (en) 2013-12-18
TW201027206A (en) 2010-07-16
CN101673014A (zh) 2010-03-17
EP2163943A1 (en) 2010-03-17
EP2163943B8 (en) 2014-03-05
JP2010066542A (ja) 2010-03-25
US20100060815A1 (en) 2010-03-11
CN101673014B (zh) 2011-12-14
KR20100031084A (ko) 2010-03-19
TWI402587B (zh) 2013-07-21

Similar Documents

Publication Publication Date Title
KR101098084B1 (ko) 액정 표시 장치
US8743330B2 (en) Liquid crystal display device
US8395744B2 (en) Display device including dummy pixel region
JP5013554B2 (ja) 液晶表示装置
KR100846918B1 (ko) 표시 장치
US8054398B2 (en) Liquid crystal display and panel therefor
JP2010032760A (ja) 表示装置
JP2003195330A (ja) 液晶表示装置
US6326641B1 (en) Liquid crystal display device having a high aperture ratio
JP2008064961A (ja) 配線構造、及び表示装置
JP2009192883A (ja) 液晶表示装置
JP5207422B2 (ja) 液晶表示装置
TWI494649B (zh) Liquid crystal display device
US8698992B2 (en) Normally black mode active matrix liquid crystal display device wherein a part of an edge of a protection transistor provided in a frame portion is covered with a transparent electrode
JP2014021450A (ja) 液晶表示装置
KR101854702B1 (ko) 액정표시장치
KR20110071036A (ko) 표시장치
JP5513052B2 (ja) 液晶表示装置
US11740524B2 (en) Liquid crystal display device
JP2011085800A (ja) 液晶表示装置
JP4668256B2 (ja) 表示装置
JP2004109418A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181129

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20191202

Year of fee payment: 9