KR101093331B1 - 무선 통신 시스템에서의 신호 다중 방법 및 송신국 - Google Patents

무선 통신 시스템에서의 신호 다중 방법 및 송신국 Download PDF

Info

Publication number
KR101093331B1
KR101093331B1 KR1020110010053A KR20110010053A KR101093331B1 KR 101093331 B1 KR101093331 B1 KR 101093331B1 KR 1020110010053 A KR1020110010053 A KR 1020110010053A KR 20110010053 A KR20110010053 A KR 20110010053A KR 101093331 B1 KR101093331 B1 KR 101093331B1
Authority
KR
South Korea
Prior art keywords
signal
channel
time
signal stream
stream
Prior art date
Application number
KR1020110010053A
Other languages
English (en)
Other versions
KR20110020284A (ko
Inventor
다까시 세야마
다까시 다떼끼
Original Assignee
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쯔 가부시끼가이샤 filed Critical 후지쯔 가부시끼가이샤
Publication of KR20110020284A publication Critical patent/KR20110020284A/ko
Application granted granted Critical
Publication of KR101093331B1 publication Critical patent/KR101093331B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/02Constructional features of telephone sets
    • H04M1/04Supports for telephone transmitters or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0026Transmission of channel quality indication
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0042Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries characterised by the mechanical construction
    • H02J7/0044Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries characterised by the mechanical construction specially adapted for holding portable devices containing batteries
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0079Formats for control data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0086Unequal error protection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0014Three-dimensional division
    • H04L5/0016Time-frequency-code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0055Physical resource allocation for ACK/NACK
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • H04L5/0057Physical resource allocation for CQI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L2001/125Arrangements for preventing errors in the return channel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • H04L27/2634Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation
    • H04L27/2636Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation with FFT or DFT modulators, e.g. standard single-carrier frequency-division multiple access [SC-FDMA] transmitter or DFT spread orthogonal frequency division multiplexing [DFT-SOFDM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0466Wireless resource allocation based on the type of the allocated resource the resource being a scrambling code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0473Wireless resource allocation based on the type of the allocated resource the resource being transmission power

Abstract

제1 채널의 신호 스트림의 일례로서의 제어 신호의 수신 특성을 개선한다. 송신국은, 시간 영역에서, 시간 다중 신호의 블록 경계와 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 다중을 행한다.

Description

무선 통신 시스템에서의 신호 다중 방법 및 송신국{METHOD OF SIGNAL MULTIPLEXING AND TRANSMITTER IN RADIO COMMUNICATION SYSTEM}
본 발명은, 무선 통신 시스템에서의 신호 다중 방법 및 송신국에 관한 것이다. 본 발명은, 예를 들면, 송신국의 일례로서의 이동국으로부터 수신국의 일례로서의 무선 기지국에 신호를 시간 다중하여 송신하는 시스템에 이용하기에 바람직하다.
무선 통신의 전송 방식 중 하나로, 지연파에 의한 부호간 간섭을 저감하기 위해, 시간 영역에서, 유효 심볼의 일부를 순회적으로 카피하여, 그 유효 심볼에 CP(Cyclic Prefix)(가드 인터벌(GI)이라고도 불림)로서 부가하는 전송 방식이 있다.
그러한 전송 방식의 대표적인 것으로서, OFDM(0rthogonal Frequency Division Multiplexing), DFT-S OFDM(Discrete Fourier Transform-Spread OFDM) 등이 있다.
그 중, DFT-S 0FDM은, 싱글 캐리어 전송이기 때문에, PAPR(Peak to Average Power Ratio) 특성이 우수하여, 전력 증폭기(PA: Power Amplifier)를 효율이 좋은 동작점에서 동작시키는 것이 가능하다.
그 때문에, DFT-S OFDM은, 이동국(UE: User Equipment)으로부터 기지국[BS(Base Station) 또는 eNodeB]에의 방향인 업링크(UL)의 전송 방식에 바람직하며, 3GPP(3rd Generation Partnership Project) E-UTRA(Evolved Universal Terrestrial Radio Access)에서는, UL의 통신에, DFT-S OFDM을 이용한 액세스 방식인 SC-FDMA(Single Carrier Frequency Division Multiple Access)의 적용이 검토되어 있다(예를 들면, 하기의 비특허 문헌 1 참조).
또한, 하기의 비특허 문헌 2의 도 2에는, 전파로 트레이닝(채널 추정)에 이용되는 레퍼런스 신호(RS)가 다중되는 블록에 인접하여, 다운링크(DL)에서 송신된 공유 채널에 대한 ACK/NACK 신호, 및, 수신국에서 측정된 DL의 전파로 품질을 나타내는 CQI(Channel Quality Indicator) 신호를 다중하는 송신 포맷이 기재되어 있다.
즉, 이 송신 포맷에서는, 7블록으로 1슬롯이 구성되고, RS는 슬롯 내의 4번째의 블록에 다중되고, ACK/NACK 신호 및 CQI 신호는, RS에 인접하는 3번째의 블록의 말미 및 5번째의 블록의 선두에 다중된다.
또한, 3GPP LTE(Long Term Evolution)에서는, 신호의 품질을 나타내는 EVM(Error Vector Magnitude)이나, SEM(Spectrum Emission Mask)에 관한 규정, 인접 채널 대역에의 누설 전력에 대한 신호 전력비(ACLR: Adjacent Channel Leakage Ratio)에 관한 규정이 정해져 있다(하기의 비특허 문헌 3 참조).
[비특허 문헌 1] 3GPP TS36.211 V8.0.0
[비특허 문헌 2] 3GPP TSG-RAN WG1, R1-073572, "Control Signaling Location in Presence of Data in E-UTRA UL", Samsung
[비특허 문헌 3] 3GPP TS36.101 V0.1.0
상기 CP를 유효 심볼에 부가하여 송신을 행하는 전송 방식에서는, CP 부가 후의 각 심볼(OFDM 심볼이나 SC-FDMA 심볼)의 경계에서 신호가 불연속으로 되기 때문에, 주파수 스펙트럼이 무한하게 넓어진 형으로 되어, 신호 대역 외로 전력이 누설된다(이것을 인접 대역 복사라고도 함).
이것을 억압할 목적으로, 상기 전송 방식에서는, Raised Cosine 함수 등의 창 함수(시간 창)를 신호(심볼)에 승산하거나, 대역 제한 필터 등에 의해 필터 처리함으로써, 심볼 경계 근방에서 신호가 완만하게 감쇠하도록 파형 정형을 행하는 경우가 있다.
그러나, 이러한 파형 정형을 행하면, 수신측에서 CP를 제거하여 유효 심볼을 검출할 때에, 심볼 내에, 상기 파형 정형에 의한 신호 감쇠 부분이 포함되고, 또한, 인접 심볼의 상기 파형 정형에 의한 신호 감쇠 부분이 심볼간 간섭으로서 혼입되는 경우가 있다. 그 때문에, 심볼 경계 근방에 다중된 신호는, 그 이외의 부분에 다중된 신호와 비교하여, 상대적으로 EVM 등의 신호 품질(수신 특성)이 열화하기 쉽다고 할 수 있다.
또한, 무선 통신 시스템에서는, 송신 전력 제어 등에 의해 송신국의 송신 전력이 변화하는 경우가 있다. 그 때, 예를 들면 도 22의 점선에 나타내는 바와 같은, 이상적인 전력 변화에 대하여, 도 22의 실선에 나타내는 바와 같은, 완만한 전력 변화이면, 전력 변화의 타이밍 근방에 다중된 신호의 품질(예를 들면, EVM)도 다른 타이밍에 다중된 신호와 비교하여 상대적으로 열화하기 쉽다.
그러나, 전술한 종래 기술은, 이러한 심볼 경계나 전력 변화점 근방에서의 신호 품질이 다른 부분과 비교하여 열화하기 쉽다고 하는 특성을 고려하여 송신 심볼의 다중을 행하고 있지는 않다. 예를 들면, 비특허 문헌 2에서는, ACK/NACK 신호나 CQI 신호를, 전파로 트레이닝에 이용되는 RS에 대하여, 시간적으로 직근의 (인접하는) 위치에 다중함으로써, ACK/NACK 신호나 CQI 신호의 수신 특성을 개선하고자 하는 것에 그친다.
본 발명의 목적 중 하나는, 심볼 경계나 전력 변화점 근방에서의 신호 품질이 다른 부분과 비교하여 열화하기 쉽다고 하는 특성을 고려하여, ACK/NACK 신호나 CQI 신호 등의, 제1 채널의 신호 스트림의 일례로서의 제어 신호의 다중 방법을 규정하고, 제어 신호의 수신 특성을 개선하는 데에 있다.
또한, 상기 목적에 한하지 않고, 후술하는 발명을 실시하기 위한 최선의 형태에 나타내는 각 구성에 의해 유도되는 작용 효과로서, 종래의 기술에 의해서는 얻어지지 않는 작용 효과를 발휘하는 것도 본 발명의 다른 목적 중 하나로서 위치지을 수 있다.
상기 목적을 달성하기 위해, 본 명세서에서는, 이하의 「무선 통신 시스템에서의 신호 다중 방법 및 송신국」을 개시한다.
(1) 즉, 여기에 개시하는 신호 다중 방법은, 송신국에서 복수의 채널의 신호 스트림을 소정의 블록 단위로 시간 다중하여 수신국에 송신하는 무선 통신 시스템에서의 신호 다중 방법으로서, 상기 송신국은, 시간 영역에서, 시간 다중 신호의 블록 경계와 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중을 행한다.
(2) 여기에서, 상기 각 채널의 신호 스트림은, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 블록 경계로부터 멀어지는 방향에 위치하도록 상기 시간 다중되는 것으로 하여도 된다.
(3) 또한, 여기에 개시하는 신호 다중 방법의 다른 양태는, 송신국에서 복수의 채널의 신호 스트림을 시간 다중하여 수신국에 송신하는 무선 통신 시스템에서의 신호 다중 방법으로서, 상기 송신국은, 시간 영역에서, 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중을 행한다.
(4) 또한, 여기에 개시하는 송신국은, 수신국 앞의 복수의 채널의 신호 스트림을 소정의 블록 단위로 시간 다중하는 시간 다중 처리부와, 시간 영역에서, 시간 다중 신호의 블록 경계와 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부를 구비한다.
(5) 여기에서, 상기 오류 내성이 높은 제2 채널의 신호 스트림은, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 신호 스트림인 것으로 하여도 된다.
(6) 또한, 상기 제1 신호 스트림은, 제어 채널의 신호 스트림이며, 상기 제2 신호 스트림은, 데이터 채널의 신호 스트림인 것으로 하여도 된다.
(7) 또한, 상기 제어부는, 상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양을, 상기 무선 통신 시스템에서 이용 가능한 주파수 대역인 시스템 대역, 상기 수신국으로부터 할당된 할당 주파수 대역폭, 상기 수신국으로부터 할당된 할당 주파수 대역 중 어느 1 또는 2 이상의 조합에 따라서, 결정하는 것으로 하여도 된다.
(8) 또한, 상기 제어부는, 상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양을, 상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인지의 여부에 따라서, 결정하는 것으로 하여도 된다.
(9) 또한, 상기 제어부는, 상기 각 채널의 신호 스트림이, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 블록 경계로부터 멀어지는 방향에 위치하도록 상기 시간 다중을 제어하는 것으로 하여도 된다.
(10) 또한, 여기에 개시하는 송신국의 다른 양태는, 수신국 앞의 복수의 채널의 신호 스트림을 시간 다중하는 시간 다중 처리부와, 시간 영역에서, 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부를 구비한다.
상기 개시 기술에 따르면, 제1 채널의 신호 스트림(예를 들면, 제어 채널의 신호 스트림)의 수신국에서의 수신 품질을 개선하는 것이 가능하게 된다.
도 1은 시스템 대역에서의 무선 리소스의 할당예를 도시하는 도면.
도 2는 제1 실시예에 따른 송신국(UE)의 구성예를 도시하는 블록도.
도 3은 도 2에 나타내는 송신국의 채널 다중부에서의 채널 다중 처리의 일례를 설명하는 모식도.
도 4는 도 2에 나타내는 송신국에서의 채널 다중 처리의 일례를 설명하는 모식도.
도 5는 도 2에 나타내는 송신국에서의 CP 삽입 처리의 일례를 설명하는 모식도.
도 6은 도 2에 나타내는 송신국에서의 창 함수 처리의 일례를 설명하는 모식도.
도 7은 제1 실시예에 따른 수신국(BS)의 구성예를 도시하는 블록도.
도 8은 도 7에 나타내는 수신국에서의 유효 심볼 검출 처리의 일례를 설명하는 모식도.
도 9는 EVM의 시뮬레이션 결과의 일례를 도시하는 도면.
도 10은 제2 실시예에 따른 송신국(UE)의 구성예를 도시하는 블록도.
도 11은 도 10에 나타내는 송신국에서의 채널 다중 처리(알고리즘)의 일례를 설명하는 플로우차트.
도 12는 도 11에 나타내는 알고리즘에 의한 채널 다중 처리를 설명하는 모식도.
도 13은 도 10에 나타내는 송신국에서의 채널 다중 처리의 다른 예를 설명하는 모식도.
도 14는 제3 실시예에 따른 송신국(UE)의 구성예를 도시하는 블록도.
도 15는 도 14에 나타내는 송신국에서의 채널 다중 처리의 일례를 설명하는 모식도.
도 16은 도 14에 나타내는 송신국에서의 채널 다중 처리에 이용하는 오프셋 심볼수 결정(선택) 데이터의 일례를 도시하는 도면.
도 17은 제4 실시예에 따른 송신국(UE)의 구성예를 도시하는 블록도.
도 18은 도 17에 나타내는 송신국의 변형예를 도시하는 블록도.
도 19는 도 17 또는 도 18에 나타내는 송신국에서의 채널 다중 처리의 일례를 설명하는 모식도.
도 20은 도 17 또는 도 18에 나타내는 송신국에서의 채널 다중 처리의 다른 예를 설명하는 모식도.
도 21은 도 17 또는 도 18에 나타내는 송신국에서의 채널 다중 처리의 다른 예를 설명하는 모식도.
도 22는 송신국에서의 송신 전력 제어에 수반하는 전력 변화의 일례를 도시하는 모식도.
이하, 도면을 참조하여 본 발명의 실시 형태를 설명한다. 단, 이하에 나타내는 실시 형태는, 어디까지나 예시에 지나지 않으며, 이하에 나타내는 실시 형태에서 명시하지 않은 여러 가지의 변형이나 기술의 적용을 배제할 의도는 없다. 즉, 각 실시예를 조합하는 등의 변형을 행할 수도 있다.
[1] 개요 설명
앞서 설명한 바와 같이, CP(GI)를 이용한 무선 통신 방식에서는, 시간 영역에서, CP를 부가받은 신호 단위인 심볼의 경계나 송신 전력의 변화점(타이밍) 근방에서의 신호 품질이 다른 부분과 비교하여 상대적으로 열화하기 쉽다고 하는 특성이 있다.
따라서, 이하에 나타내는 예에서는, 송신국에서, 이러한 심볼 경계나 송신 전력의 변화점으로부터 1심볼 시간 이상 멀어진(오프셋한) 심볼 시간에 ACK/NACK 신호나 CQI 신호 등의 제어 신호를 시간 다중하여, 수신국에 송신하는 것으로 한다.
그 때, 심볼 경계나 송신 전력의 변화점과 제어 신호 사이에 개재하는 심볼 시간에는, 일반적으로 제어 신호보다도 부호 길이가 길고 오류 내성(오류 정정 능력)이 높은 데이터 신호의 일부 또는 전부를 시간 다중하는 것으로 하면, 상기 특성이 수신국에서의 (오류 정정) 복호 특성에 끼치는 영향을 억제하는 것도 가능하게 된다.
환언하면, 송신국에서의 송신 처리에 기인하여 신호 전력이 변화하는 시간 구간에 대해서는, 제어 신호보다도 데이터 신호의 적어도 일부가 우선적으로 시간 다중되도록 하는 것이 바람직하다.
또한, 제어 신호는, 제어 채널의 신호 스트림으로서 제1 채널의 신호(심볼) 스트림의 일례이며, 데이터 신호는, 데이터 채널의 신호(심볼) 스트림으로서 제2 채널의 신호 스트림의 일례이다.
또한, 이하에서는, CP를 이용한 무선 전송 방식으로서, SC-FDMA 방식을 예로 든다. 또한, 이미 설명한 바와 같이 유효 심볼에 CP를 부가한 신호 단위(SC-FDMA 심볼)와, 이 SC-FDMA 심볼을 구성하는 신호 단위를 구별하는 의미에서, 편의상, SC-FDMA 심볼을 블록이라고 칭하고, 이것을 구성하는 요소 신호를 심볼이라고 칭한다.
상기 SC-FDMA 방식에서는, 예를 들면 도 1에 도시하는 바와 같이, 동일한 시간(TTI: Transmission Time Interval)에서의 시스템 대역의 주파수 리소스(시스템 주파수 리소스)를, 복수의 송신국(예를 들면, UE)에서 서로 나누어, 수신국(예를 들면, BS 또는 eNodeB)과 통신을 행하는 것이 가능하다. 또한, 시스템 대역이란, 예를 들면 수신국의 일례로서의 BS 또는 eNodeB가, 송신국에 대하여 할당하는 것이 가능한 무선 리소스(주파수 리소스)의 양을 의미한다.
예를 들면 도 1에서, TTI#1의 시간에서는, 3대의 UE#1, #2, #3이 시스템 주파수 리소스를 서로 나누어 BS와 통신을 행할 수 있고, TTI#2의 시간에서는, 2대의 UE#1과 UE#4가 시스템 주파수 리소스를 서로 나누어 BS와 통신을 행할 수 있다. 또한, TTI#3의 시간에서는, 1대의 UE#3이 시스템 주파수 리소스의 전부를 점유하여 BS와 통신할 수 있고, TTI#4의 시간에서는, 2대의 UE#3과 UE#2가, 시스템 주파수 리소스를 서로 나누어 BS와 통신을 행할 수 있다.
[2] 제1 실시예
도 2는, 제1 실시예에 따른 송신국의 구성을 도시하는 블록도이며, 도 7은, 이 도 2에 나타내는 송신국(1)과 무선 링크를 통하여 통신하는 수신국(3)의 구성을 도시하는 블록도이다. 또한, 송신국(1)은 이동국(UE)이고, 수신국(3)은 기지국(BS)인 경우도 있고, 반대로, 송신국(1)은 BS이고, 수신국(3)은 UE인 경우도 있다. 단, 이하에서는, 송신국(1)을 UE, 수신국(3)을 BS로 가정하여 설명한다.
[송신국(1)]
도 2에 도시하는 바와 같이, 본 예의 송신국(UE)(1)은, 예를 들면, 데이터 생성부(11), 오류 정정 부호화부(12), 데이터 변조부(13), 제어 신호 생성부(14), 제어 신호 변조부(15), 채널 다중부(16), DFT(Discrete Fourier Transformer)(17), 레퍼런스 신호 생성부(18), 레퍼런스 신호 다중부(19), 서브 캐리어 맵핑부(20), IFFT(Inverse Fast Fourier Transformer)(21), CP 삽입부(22), 창 함수 처리부(23), 무선 처리부(24), 송신 안테나(25), 수신 안테나(26), 수신 처리부(27), 창 함수 처리 제어부(28), 채널 다중 제어부(29)를 구비한다.
데이터 생성부(11)는, 수신국(3)에 송신하는 데이터 신호를 생성한다. 데이터 신호에는, 음성, 문자, 화상, 동화상 등의, 제어 정보 이외의 각종 데이터가 포함된다.
오류 정정 부호화부(12)는, 이 데이터 생성부(11)에서 생성된 데이터 신호를 오류 정정 부호화한다. 오류 정정 부호의 예로서는, 터보 부호를 들 수 있다.
데이터 변조부(13)는, 이 오류 정정 부호화부(12)에서 얻어진 비트 스트림을, 소정의 변조 방식으로 변조하는 것으로, QPSK나 16QAM 등의 다치 변조 방식을 적용하는 경우에는, 동상 성분(I 성분)과 직교 성분(Q 성분)을 갖는 데이터 신호 심볼(이하, 데이터 심볼이라고 표기하는 경우도 있음)로 변조한다.
제어 신호 생성부(14)는, ACK/NACK 신호, CQI 신호를 포함하는 제어 신호를 생성한다. ACK 신호는, 수신국(3)으로부터 수신한 신호를 정상적으로 수신 처리 가능한(예를 들면, CRC 에러 없음) 경우에 생성되고, NACK 신호는, 그 반대로 정상적으로 수신 처리 불가능한 경우에 생성된다. 또한, CQI 신호는, 수신국(3)으로부터 수신한 신호의 수신 품질에 기초하여 주기적으로 결정, 생성된다.
제어 신호 변조부(15)는, 이 제어 신호 생성부(14)에서 생성된 제어 신호를, 소정의 변조 방식(데이터 신호에 대한 변조 방식과 동일하여도 되고, 서로 달라도 됨)으로 변조하는 것으로, QPSK나 16QAM 등의 다치 변조 방식을 적용하는 경우에는, 동상 성분(I 성분)과 직교 성분(Q 성분)을 갖는 제어 신호 심볼로 변조한다. 또한, 제어 신호는, 데이터 신호와 마찬가지로, 터보 부호화 등에 의해 오류 정정 부호화되어 있어도 된다.
채널 다중부(16)는, 데이터 변조부(13)에 의해 얻어진 데이터 신호 심볼과, 제어 신호 변조부(15)에 의해 얻어진 제어 신호 심볼을 시간 다중하여, NDFT개의 심볼 스트림 C(k)를 생성한다(0≤k≤NDFT-1).
단, 본 예의 채널 다중부(16)는, 예를 들면 도 3에 도시하는 바와 같이, 시간 영역에서, 블록 경계로부터 소정 심볼수 시간만큼 멀어진(오프셋한) 위치(타이밍)에 제어 신호 심볼이 배치되도록 다중(이하, 오프셋 다중이라고도 함)을 행한다. 이 오프셋 다중은, 예를 들면, 채널 다중 제어부(29)에 의해 제어(설정)된다.
도 3의 (1)∼(3)은, 각각 제어 신호 심볼이 블록 경계로부터 1∼3심볼 시간만큼 오프셋한 위치(타이밍)에서 시간 다중되는 모습을 나타내고 있다. 환언하면, 채널 다중부(16)는, 제어 신호와 블록 경계 사이에, 제어 신호 이외의 신호가 1심볼 이상 개재하도록 시간 다중을 행한다.
그 때, 블록 경계 근방에서는 신호 열화가 생기기 쉽기 때문에, 제어 신호와 블록 경계 사이에 개재시키는 신호(오프셋 심볼)는, 제어 신호보다도 중요도가 낮은 신호나, 제어 신호보다도 오류 내성이 높은 신호, 예를 들면, 제어 신호보다도 긴 부호 길이를 갖고 오류 정정 능력이 상대적으로 높기 때문에 복호 후의 수신 특성에 영향이 작은 신호(본 예에서는, 데이터 신호)의 일부 또는 전부로 하는 것이 바람직하다.
따라서, 동일한 제어 신호 중에서도, 중요도의 고저, 부호 길이의 장단이 있는 경우에는, 중요도가 낮은 신호나, 부호 길이가 긴 신호일수록, 블록 경계에 가까운 위치(타이밍)에서 시간 다중되도록 하면 된다.
예를 들면, ACK/NACK 신호와 CQI 신호를 비교한 경우, 일반적으로 CQI 신호의 쪽이 ACK/NACK 신호보다도 중요도가 낮고, 또한, 부호 길이도 길기 때문에(전자는 1, 2 비트 정도, 후자는 20 비트 정도), CQI 신호의 쪽이 블록 경계에 보다 가까운 타이밍에서 시간 다중되도록 하면 된다.
애당초, 도 3이나 후기한 도 4에 도시하는 바와 같이, ACK/NACK 신호를 블록 경계에 보다 가까운 타이밍에서 시간 다중하는 것을 배제하는 것은 아니다.
또한, 오프셋 심볼수는, 상기 신호 감쇠 구간의 길이(Nwin), 1심볼당의 시간 폭, 시스템에 요구되는 ACLR, SEM, EVM 등의 각종 파라미터를 감안하여 결정하는 것이 바람직하다. 그 일례에 대해서는 후술한다.
또한, 상기 오프셋 다중은, 블록 단위로 실시할 필요는 없으며, 일부의 블록에 한정하여도 된다. 예를 들면, 상기 비특허 문헌 2와 같이 주기적으로 레퍼런스 신호(RS)를 송신하는 경우, 오프셋 다중의 대상 블록은, RS가 다중되는 블록에 인접하는 블록에 한정하는 것도 가능하다.
그 일례를 도 4에 도시한다. 도 4의 (2)는, RS 블록보다도 시간적으로 전에 인접하는 블록에서는, 블록 경계와의 사이에 1심볼 시간의 데이터 심볼이 개재하도록 제어 신호 심볼을 다중하고, 도 4의 (3)은, RS 블록보다도 시간적으로 후에 인접하는 블록에서는, 블록 경계와의 사이에 1심볼 시간의 데이터 심볼이 개재하도록 제어 신호 심볼을 다중하고, 도 4의 (1)은, RS 블록에 인접하지 않는 블록에서는, 제어 신호 심볼을 다중하지 않는 모습을 각각 나타내고 있다.
또한, 오프셋 심볼수는, 2심볼 이상이어도 되고, 상기 오프셋 다중에 수반하여 제어 신호가 RS로부터 시간적으로 멀어지는 것에 의한 제어 신호의 보상(등화)에 이용하는 채널 추정 정밀도의 열화 정도도 상기 파라미터의 하나로서 감안하여 결정하면 된다.
즉, 채널 다중 제어부(29)는, 블록 경계와 제어 신호 사이에 개재하는 데이터 신호의 양을, 상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인지의 여부에 따라서, 결정하는 것이 가능하다.
또한, 오프셋 심볼수는, 오프셋 다중의 대상 블록마다 동일하여도 되고, 1 또는 복수의 대상 블록마다 서로 달라도 된다. 또한, 오프셋 심볼수는, 수신국(3)에 인식시키기 위해, 송신국(1)으로부터 수신국(3)에 제어 신호의 하나 등으로서 통지하여도 되고, 미리 시스템 사양으로서 송신국(1)(채널 다중 제어부(29)) 및 수신국(3)(CP 제거부(33))에 설정해 두어도 된다. 후자의 경우에는, 송신국(1)으로부터 수신국(3)에의 통지를 불필요로 하는 것이 가능하다.
그런데, 다음으로, DFT(17)는, 채널 다중부(16)에 의해 얻어진 다중 신호를, 하기의 수학식 1에 표현하는 바와 같이, NDFT개의 심볼 스트림 C(k) 단위로 NDFT 포인트의 DFT(Discrete Fourier Transform) 처리함으로써, NDFT개의 주파수 영역 신호 C(n)으로 변환한다.
Figure 112011008095266-pat00001
레퍼런스 신호(RS) 생성부(18)는, 수신국(3)이 송신국(1)과의 사이의 전파로 트레이닝(채널 추정), 전파로 보상에 이용하는 상기 RS를 생성한다.
레퍼런스 신호 다중부(19)는, DFT(17)의 출력과 RS 생성부(18)가 생성한 RS를 선택적으로 출력함으로써, 데이터 심볼과 제어 신호 심볼이 시간 다중된 블록과, RS와의 블록간 다중을 행한다.
서브 캐리어 맵핑부(20)는, 상기 블록간 다중된 신호를, 할당된 서브 캐리어 성분에 맵핑한다. 맵핑 방법에는, 싱글 캐리어 특성을 유지하기 위해, NDFT개의 연속되는 서브 캐리어에 맵핑하는 국소적 맵핑이나, 주기적으로 0 신호를 송신 신호 사이에 삽입하는 분산 맵핑이 있다. 할당되어 있지 않은 서브 캐리어 성분에는, 0 신호가 맵핑된다. 이에 의해, NDFT개의 주파수 영역 신호 C(n)은, NFFT개의 주파수 영역 신호 C'(n)으로 된다.
IFFT(21)는, 상기 NFFT개의 주파수 영역 신호 C'(n)을, 하기의 수학식 2에 표현하는 바와 같이, NFFT 포인트의 IFFT(Inverse Fast Fourier Transform) 처리함으로써, NFFT 샘플의 시간 영역 신호 s(k)로 변환한다.
Figure 112011008095266-pat00002
CP 삽입부(22)는, 하기 수학식 3에 표현하는 바와 같이, 상기 시간 영역 신호(유효 심볼) s(k)의 말미 NCP 샘플을 그 시간 영역 신호 s(k)의 선두에 부가하여, NFFT+NCP 샘플의 신호 블록 Sblock(t)를 생성한다(도 5 참조). 단, 0≤t≤NCP+NFFT-1이다.
Figure 112011008095266-pat00003
창 함수 처리부(23)는, 하기의 수학식 4∼6 및 도 6의 (1) 및 (2)에 도시하는 바와 같이, 블록 내에서 신호가 연속되도록 블록의 선두와 말미에 각각 Nwin/2 샘플의 신호를 카피한다. 여기에서, Nwin은, 시스템 대역, 할당 송신 대역폭, 할당 송신 대역에 따라서, 창 함수 처리 제어부(28)에 의해 결정된다. 창 함수가 승산되는 구간(신호 감쇠 처리가 실시되는 구간)인 Nwin을 길게 할수록, EVM 열화도 커지는 경향이 있다.
Figure 112011008095266-pat00004
Figure 112011008095266-pat00005
Figure 112011008095266-pat00006
또한, 상기의 할당 송신 대역폭이란, 수신국(3)으로부터 송신국(1)에 대하여 그 송신국(1)이 송신에 이용할 수 있는 주파수 리소스로서 할당된 리소스량을 의미하고, 예를 들면, 리소스 블록(RB)이라고 불리는 단위로 할당이 가능하다. 여기에서, 1RB는, 1서브 캐리어 대역폭을 갖고, 수신국(3)이 송신을 허가하는 송신국(1)에 할당하는 주파수 리소스(송신 대역)를 선택(스케줄링)할 때의 기본 단위로 될 수 있는 단위이다.
또한, 상기의 할당 송신 대역이란, 수신국(3)으로부터 송신국(1)에 대하여 할당된 주파수 리소스의, 시스템 대역에서의 점유 위치를 나타내고, 예를 들면, 상기 RB 단위의 오프셋 값 등으로서 상기 할당 송신 대역폭의 배치(개시) 위치가 나타내어진다.
다음으로, 창 함수 처리부(23)는, 하기 수학식 7 및 도 6의 (2), (3)에 도시하는 바와 같이, 블록의 양단(Nwin의 시간 구간)에서 신호가 완만하게 감쇠하도록, 창 함수 w(t)를 승산한다.
Figure 112011008095266-pat00007
창 함수 w(t)의 일례로서, raised cosine 파형을 이용하는 경우에는, 하기의 수학식 8로 표현된다.
Figure 112011008095266-pat00008
다음으로, 창 함수 처리부(23)는, 하기의 수학식 9, 10 및 도 6의 (4)에 도시하는 바와 같이, 평균 전력이 일정하게 되도록 신호 감쇠 구간을 인접 블록 사이에서 가산한다.
Figure 112011008095266-pat00010
또한, 상기 창 함수 처리는, 신호 대역 외에의 누설 전력을 억압하는 수단 중 하나이며, 그 밖에는, 대역 제한 필터를 이용하여 동등한 신호 감쇠 처리를 행하는 수단 등도 적용 가능하다.
무선 처리부(24)는, 창 함수 처리부(23)의 출력을, DA 변환, 무선 주파수로 주파수 변환(업 컨버전) 등을 하여 송신 안테나(25)로부터 수신국(3)에 송신한다.
수신 처리부(27)는, 수신 안테나(26)에서 수신된, 수신국(3)으로부터의 신호를 수신 처리한다. 수신 처리에는, 저잡음 증폭, 베이스 밴드 주파수에의 주파수 변환(다운 컨버전), AD 변환, 복조, 복호 등이 포함된다. 또한, 수신 신호에는, 공통 제어 채널이나 개별 제어 채널의 신호가 포함되고, 공통 제어 채널의 신호에는, 시스템 대역에 관한 정보가 포함되고, 개별 제어 채널의 신호에는, 할당 송신 대역, 할당 송신 대역폭에 관한 정보가 포함된다.
창 함수 처리 제어부(28)는, 수신 처리부(27)에서 얻어진, 시스템 대역, 할당 송신 대역폭, 할당 송신 대역 등의 정보에 따라서, 창 함수 처리부(23)에서의 상기 창 함수 처리(Nwin의 설정)를 제어한다.
[수신국(3)]
한편, 도 7에 도시하는 바와 같이, 수신국(3)은, 예를 들면, 수신 안테나(31), 무선 처리부(32), CP 제거부(33), FFT(Fast Fourier Transformer)(34), 서브 캐리어 디맵핑부(35), 레퍼런스 신호 분리부(36), 채널 추정부(37), 주파수 영역 등화 처리부(38), IDFT(Inverse Discrete Fourier Transformer)(39), 데이터/제어 신호 분리부(40), 제어 신호 복조부(41), 데이터 복조부(42), 오류 정정 복호부(43), 제어 채널 처리부(51), 송신 처리부(52), 송신 안테나(53)를 구비한다.
무선 처리부(32)는, 수신 안테나(31)에서 수신한 신호를, 저잡음 증폭, 무선 주파수로부터 베이스 밴드 주파수로 주파수 변환(다운 컨버전), AD 변환 등을 한다.
CP 제거부(33)는, 무선 처리부(32)에서 처리된 수신 신호로부터 CP를 제거하여, 블록의 유효 심볼 부분을 추출한다(잘라낸다). 그 모습을 도 8에 예시한다. 즉, CP 제거부(32)는, 수신 전력이 가장 큰 선두 패스(여기에서는 패스 #1)의 FFT 타이밍에서 유효 심볼 부분을 잘라낸다. 패스 #2에 대해서는, CP의 일부를 포함한 형으로 신호가 잘라내어지지만, CP는, 유효 심볼이 순회적으로 카피된 것이므로, 결과적으로, 유효 심볼(NFFT 샘플)만을 정확하게 잘라내는 것이 가능하다.
단, 지연 시간이 CP 길이를 초과하는 지연파의 패스 #3에 대해서는, 이웃(1-1번째)의 블록의 신호가 블록간 간섭으로서 유효 심볼에 혼입하게 된다. 또한, 패스 #1에 대해서도, 유효 심볼에는, 송신국(1)에서의 창 함수 처리에 의해 신호가 감쇠된 부분이 포함되는 경우가 있다. 또한, 이웃(1+1번째)의 블록의 유효 심볼에는, 패스 #2의 (1+1)번째의 블록의 창 함수 처리된 부분이 블록간 간섭으로서 혼입될 수 있다.
이들 사상은, DFT-S OFDM에서는, 블록의 선두 및/또는 말미에 배치된 심볼의 EVM 열화를 발생시킬 수 있다. 도 9에, NDFT=1200, NFFT=2048, Nwin=12의 경우에서의, 심볼마다의 EVM의 시뮬레이션 결과의 일례를 도시한다. 이 도 9에 도시하는 바와 같이, 블록 경계(선두, 말미) 부근의 심볼의 열화가 현저한 것을 알 수 있다.
따라서, 데이터 신호에 비하여 부호 길이가 짧은 ACK/NACK 신호나 CQI 신호 등의 제어 신호가, 블록 경계에 인접하는 심볼에 시간 다중되어 있으면, 다른 심볼보다도, EVM 열화의 영향을 받기 쉬워, 수신 특성이 열화하기 쉽다.
그러나, 본 예에서는, 송신국(1)에서, 제어 신호는, 데이터 심볼의 적어도 일부를 통하여 블록 경계로부터 1심볼 이상 멀어지도록 시간 다중되기 때문에, EVM 열화의 영향을 받기 어려워, 수신 특성의 열화를 억제하는 것이 가능하다. 그 경우, 블록 경계에 인접하여 다중된 제어 신호 이외의 신호는, EVM 열화의 영향을 받기 쉽지만, 제어 신호보다도 부호 길이가 긴 신호의 적어도 일부이면, 오류 정정 복호에 의해 올바르게 복호할 수 있는 가능성이 제어 신호의 경우보다도 높다.
또한, CP 제거부(33)에서 상기 잘라낸 위치를 의도적으로 시간 방향으로 어긋나게(빠르게) 하지 않아도 되므로, 실질적인 CP 길이가 짧아져, CP 길이 시간을 초과하는 멀티패스에 의한 블록간 간섭을 증가시키게 되는 것도 회피하는 것이 가능하다.
그런데, 다음으로, FFT(34)는, 전술한 바와 같이 CP 제거부(33)에서 CP가 제거된 수신 신호(유효 심볼)를, NFFT 포인트의 FFT 처리에 의해, 주파수 영역 신호로 변환하고, 서브 캐리어 디맵핑부(35)에 입력한다.
서브 캐리어 디맵핑부(35)는, 상기 FFT 처리에 의해 얻어진 주파수 영역 신호로부터, 할당 송신 대역의 서브 캐리어 성분을 취출하여, 레퍼런스 신호 분리부(36)에 입력한다.
레퍼런스 신호 분리부(36)는, 서브 캐리어 디맵핑부(35)로부터 입력된 상기 서브 캐리어 성분의 수신 신호로부터, RS와 그 밖의 채널의 신호를 분리하여, RS는 채널 추정부에, 그 밖의 채널의 신호는 주파수 영역 등화 처리부(38)에 각각 입력한다.
채널 추정부(37)는, 상기 RS를 이용하여, 송신국(1)과의 사이의 수신 채널 상태의 추정을 행한다.
주파수 영역 등화 처리부(38)는, 채널 추정부(37)에 의한 추정 결과(채널 추정값)를 이용하여, 상기 분리된 RS 이외의 채널의 수신 신호를 주파수 영역에서 등화(보상)하고, IDFT(39)에 출력한다.
IDFT(39)는, 상기 등화된 수신 신호를, NDFT 포인트의 역이산 푸리에 변환(IDFT) 처리에 의해, NDFT개의 시간 영역 신호(수신 심볼 스트림)로 변환하고, 데이터/제어 신호 분리부(40)에 입력한다.
데이터/제어 신호 분리부(40)는, 상기 NDFT개의 시간 영역의 수신 심볼 스트림으로부터, 시간 다중된 수신 데이터 심볼과, 수신 제어 신호 심볼을 분리하여, 수신 데이터 심볼은 데이터 복조부(42)에, 수신 제어 신호 심볼은 제어 신호 복조부(41)에 각각 입력한다.
제어 신호 복조부(41)는, 입력된 상기 수신 제어 신호 심볼을 송신국(1)에서의 변조 방식에 대응한 복조 방식으로 복조하고, 데이터 복조부(42)는, 입력된 상기 수신 데이터 심볼을 송신국(1)에서의 변조 방식에 대응한 복조 방식으로 복조한다.
오류 정정 복호부(43)는, 복조된 상기 수신 데이터 심볼을 송신국(1)에서의 오류 정정 부호화 방식에 대응한 복호 방식으로 오류 정정 복호한다.
또한, 제어 신호 심볼이 송신국(1)에서 오류 정정 부호화되어 있는 경우에는, 그 제어 신호 심볼에 대해서도, 그 오류 정정 부호화 방식에 대응한 복호 방식으로 오류 정정 복호한다.
제어 채널 처리부(51)는, 시스템 대역에 관한 정보를 포함하는 공통 제어 채널의 신호나, 송신 할당 대역폭, 송신 할당 대역 등에 관한 정보를 포함하는 개별 제어 채널의 신호를 생성하여 송신 처리부(52)에 송신한다.
송신 처리부(52)는, 상기 각 제어 채널의 신호를, DA 변환, 무선 주파수로의 주파수 변환(업 컨버전), 소정의 송신 전력으로 증폭하는 등을 하여, 송신 안테나(53)로부터 송신국(1)을 향하여 송신한다.
이상과 같이, 본 예에 따르면, 송신국(1)에서, 데이터 신호와 제어 신호를 시간 다중할 때에, 시간 영역에서, 제어 신호와 블록 경계 사이에, 제어 신호 이외의 신호의 일례로서의 데이터 신호의 적어도 일부가 개재하도록, 제어 신호를 블록 경계로부터 시간적으로 오프셋하여 다중하므로, 송신국(1)에서의 송신 처리의 과정에서 창 함수나 대역 제한 필터 등을 이용하여 파형 정형 처리(신호 감쇠 처리)가 실시되는 블록 경계(신호 감쇠 구간)로부터 제어 신호를 시간적으로 멀리할 수 있다.
따라서, 블록 경계 부근의 신호 품질이 열화한 심볼을 피하여 제어 신호를 시간 다중하는 것이 가능하게 되고, 제어 신호에 대한 EVM 등의 신호 품질이 상기 신호 감쇠 처리에 기인하여 열화하는 것을 억제하는 것이 가능하게 되어, 제어 신호의 수신국(3)에서의 수신 품질을 개선하는 것이 가능하게 된다.
그리고, 바람직한 양태로서, 상기의 제어 신호와 블록 경계 사이에 개재하는 데이터 신호(심볼)는, 제어 신호보다도 부호 길이가 긴 데이터 신호의 요소 신호이므로, 블록 경계 근방의 신호 품질이 열화하기 쉽다고 하여도, 수신국(3)에서의 복호 특성에 대한 영향은 작다.
[3] 제2 실시예
도 10은, 제2 실시예에 따른 송신국(UE)의 구성을 도시하는 블록도이다. 이 도 10에 나타내는 송신국(1)은, 도 2에 나타낸 이미 설명한 송신국(1)에 비하여, 채널 다중 제어부(29a)를 대체적으로 구비하는 점이 다르다. 또한, 도 10에서, 이미 설명한 부호와 동일 부호를 붙인 구성 요소는, 이하에서 특별히 언급하지 않는 한, 이미 설명한 것과 동일 혹은 마찬가지의 기능을 구비한다. 또한, 수신국(3)에 대해서는, 이미 설명한 구성과 동일 혹은 마찬가지이어도 된다.
여기에서, 본 예의 채널 다중 제어부(29a)는, 각 변조부(13 및 15)에서 각각 변조된 데이터 신호 및 제어 신호(CQI 신호, ACK/NACK 신호 등)의 각각의 부호 길이에 기초하여, 채널 다중부(16)에 의한 시간 다중 처리를 제어한다. 보다 상세하게는, 예를 들면, 부호 길이가 긴 신호일수록 다른 신호보다도 블록 경계에 가까운 타이밍에서 다중되도록 상기 시간 다중 처리를 제어한다.
이것은, 부호 길이가 긴 신호는, 이미 설명한 바와 같이, 블록 경계에 인접하는, 신호 감쇠 처리에 의해 신호 품질이 열화하기 쉬운 심볼을 포함하고 있어도, 남은 심볼에 기초하여 오류 정정 복호가 가능한 확률이, 부호 길이가 보다 짧은 신호에 비하여 높다고 할 수 있으며, 수신국(3)에서의 복호 후의 수신 특성에의 영향이 작기 때문이다.
도 11에, 채널 다중 제어부(29a)에 의한, 채널 다중 알고리즘의 일례를 도시한다.
우선, 채널 다중 제어부(29a)는, Nchannel개의 채널(데이터 채널 및 제어 채널)의 신호를 부호 길이가 긴 순으로 재배열한다(처리 1010).
그리고, 채널 다중 제어부(29a)는, i번째의 채널의 신호(심볼 스트림)를 si(k), 그 부호 길이를 Li로 하여, i=0으로부터(즉, 부호 길이가 긴 채널의 심볼 스트림으로부터), NDFT 심볼 길이의 블록의 0번째(선두)의 심볼, NDFT-1번째(말미)의 심볼, 1번째(선두 심볼의 다음)의 심볼, NDFT-2번째(말미보다도 1심볼분 블록 중심에 가까운 위치)의 심볼이라고 하는 바와 같이, 블록의 양단으로부터 중심을 향하여 심볼이 교대로 다중되도록, 채널 다중부(16)를 제어한다(처리 1020∼처리 1080).
또한, 처리 1050은, 블록 중심에 대하여 블록 선두 및 말미 중 어느 측의 심볼에 다중하는지를 판단하는 처리이며, 여기에서는, t를 2로 나눈 나머지가 0이면('예"이면) 블록 선두측, 나머지가 0 이외이면('아니오'면) 블록 말미측에 다중한다고 판단하는 처리이다.
또한, 처리 1060은, 블록 선두측의 심볼에 다중하는 경우(처리 1050에서 '예'인 경우)의 심볼 위치를 결정하는 처리, 처리 1070은, 블록 말미측의 심볼에 다중하는 경우(처리 1050에서 '아니오'인 경우)의 심볼 위치를 결정하는 처리를 나타내고 있다. 단, "floor(x)"는, 입력 인수(실수) x에 대하여 x 이하의 최대의 정수를 돌려주는 함수를 나타낸다.
채널 다중 제어부(29a)는, 이상의 판단, 심볼 위치의 결정을, Nchannel개의 채널의 모든 심볼을 다중할 때까지[처리 1030 및 처리 1040에서의 반복(루프) 조건(i<Nchannel 및 k<Li)이 어느 것이나 만족되지 않게 될 때까지], 반복한다.
상기 알고리즘에 의한 채널 다중의 모습의 일례를 도 12에 도시한다.
도 12에서는, 일례로서, NDFT=18(심볼), 데이터 신호의 부호 길이 Ldata=10(심볼), CQI 신호의 부호 길이 LCQI=6(심볼), ACK/NACK 신호의 부호 길이 LACK / NACK=2(심볼)이라고 가정하여, 블록의 선두 및 말미로부터 중심을 향하여, 부호 길이가 긴 채널의 신호로부터 우선하여 교대로 다중하는 예를 나타내고 있다.
이 예에서는, 부호 길이가 가장 긴 데이터 신호는, d(0)∼d(9)로 나타내어지는 순서 및 심볼 위치(타이밍)에 시간 다중되고, 다음으로 부호 길이가 긴 CQI 신호는, c(0)∼c(5)로 나타내어지는 순서 및 심볼 위치에 시간 다중되고, 부호 길이가 가장 짧은 ACK/NACK 신호는, a(0), a(1)로 나타내어지는 순서 및 심볼 위치에 시간 다중된다.
즉, 채널 다중 제어부(29a)는, 제어 신호 및 데이터 신호가, 개개의 부호 길이가 긴 것부터 순서대로, 블록 경계로부터 멀어지는 방향에 위치하도록 채널 다중부(16)의 시간 다중 처리를 제어하는 것이 가능하다.
이 채널 다중 방법에 의하면, 부호 길이가 짧은 채널의 신호일수록, 창 함수 처리부(23)에 의한 파형 정형(신호 감쇠) 처리의 영향 및 멀티패스에 의한 영향을 받기 어려운 블록 중심측에 시간 다중되기 쉬워진다. 따라서, 데이터 신호보다도 부호 길이가 짧은 제어 신호(CQI 신호 및 ACK/NACK 신호)는, 데이터 신호보다도 블록 중심에 보다 가까운 심볼 위치에 시간 다중되기 쉬워지므로, 수신국(3)에서의 제어 신호의 수신 특성의 열화를 억제하는 것이 가능하다.
또한, 상대적으로, 블록 경계에 가까운 심볼 위치일수록, 부호 길이가 긴 신호가 시간 다중되기 쉬워지므로, 해당 신호의 수신국(3)에서의 복호 후의 수신 특성에의 영향도 작다.
또한, 본 예의 채널 다중 방법에 대해서도, 블록 단위로 실시할 필요는 없으며, 일부의 블록에 한정하여도 된다. 예를 들면, 상기 비특허 문헌 2와 같이 주기적으로 레퍼런스 신호(RS)를 송신하는 경우, 오프셋 다중의 대상 블록은, RS가 다중되는 블록에 인접하는 블록에 한정하는 것도 가능하다.
또한, RS 블록에 인접하는 블록을, 본 예의 채널 다중 방법의 적용 대상 블록으로 하는 경우에는, RS 블록과의 경계측에 소정 심볼수만큼 데이터 신호를 배치한 후, 제어 신호를 우선적으로 배치하는 것도 가능하다.
그 일례를 도 13에 도시한다. 이 도 13에서는, (2) 및 (3)에 도시하는 바와 같이, RS 블록과의 경계에 대하여 1심볼만큼 데이터 신호 심볼을 배치한 후, 제어 신호(CQI 신호, ACK/NACK 신호)를 우선적으로 배치하는 모습을 예시하고 있다. 단, NDFT=18(심볼), 데이터 신호의 부호 길이 Ldata=14(심볼), CQI 신호의 부호 길이 LCQI=3(심볼), ACK/NACK 신호의 부호 길이 LACK / NACK=1(심볼)이라고 가정하고 있다.
예를 들면, 도 13의 (2)에 나타내는 예에서는, 채널 다중 제어부(29a)는, RS 블록에 대하여 시간적으로 전에 인접하는 블록에서, 블록 선두의 1심볼 시간에 데이터 신호 심볼 d(0)이 배치되고, 다음으로, 블록 말미의 1심볼 시간에 데이터 신호 심볼 d(1)이 배치된 후, CQI 신호 심볼 c(0), c(1), c(2), ACK/NACK 신호 심볼 a(0)이 순서대로 블록 중심을 향하여 배치되고, 남은 12심볼 시간에 대하여, 데이터 신호 심볼의 나머지 12심볼 d(2)∼d(13)이 순서대로 블록 선두 및 말미측으로부터 교대로 배치되도록, 채널 다중부(16)에서의 시간 다중 처리를 제어한다.
한편, 도 13의 (3)에 도시하는 예에서는, 채널 다중 제어부(29a)는, RS 블록에 대하여 시간적으로 후에 인접하는 블록에서, 블록 선두의 1심볼 시간에 데이터 신호 심볼 d(0)이 배치된 후, CQI 신호 심볼 c(0), c(1), c(2), ACK/NACK 신호 심볼 a(0)이 순서대로 블록 중심을 향하여 배치되고, 남은 12심볼 시간에 대하여, 데이터 신호 심볼의 나머지 12심볼 d(2)∼d(13)이 순서대로 블록 선두 및 말미측으로부터 교대로 배치되도록, 채널 다중부(16)에서의 시간 다중 처리를 제어한다.
또한, RS 블록에 인접하지 않는 블록에 대해서는, 도 13의 (1)에 도시하는 바와 같이, 채널 다중 제어부(29a)는, 18 데이터 신호 심볼 d(0)∼d(17)이 순서대로 블록 선두 및 말미측으로부터 교대로 배치되도록, 채널 다중부(16)에서의 시간 다중 처리를 제어한다.
즉, 채널 다중 제어부(29a)는, 블록 경계가 수신국(3)에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 RS 블록과의 경계인 경우에는, 데이터 심볼의 개개의 신호가 상기 블록 경계로부터 멀어지는 방향에 순서대로 위치하도록 시간 다중되는 과정의 도중에, 제어 신호 심볼이 우선적으로 시간 다중되도록, 채널 다중부(16)의 시간 다중 처리를 제어하는 것이 가능하다.
도 12에 예시한 채널 다중 방법에서는, 블록 경계에 가까운 심볼 시간일수록 부호 길이가 긴 채널의 신호를 일률적으로 우선하여 다중하므로, 일반적으로 데이터 신호보다도 부호 길이가 짧은 제어 신호(ACK/NACK 신호, CQI 신호)가 블록 중심에 배치되기 쉬워져 RS로부터 시간적으로 멀어지게 되기 쉬워져, 결과적으로, 수신국(3)에서 제어 신호의 보상에 이용하는 채널 추정값의 정밀도가 열화할 우려가 있다.
이에 대하여, 도 13에 예시하는 채널 다중 방법에 따르면, 제어 신호가 RS로부터 시간적으로 지나치게 멀어지는 것을 회피하는 것이 가능하게 되므로, 수신국(3)에서는, 제어 신호에 시간적으로 보다 가까운 RS를 기초로 얻어지는, 보다 정밀도가 좋은 채널 추정값을 이용하여 제어 신호의 채널 보상을 행하는 것이 가능하게 된다.
또한, 도 13에는, RS 블록과의 경계와, 제어 신호 사이에, 1심볼만큼 데이터 신호 심볼을 배치하고 있지만, 2심볼 이상의 데이터 신호를 우선하여 배치하는 것도 가능하다. 그 오프셋 심볼수에 대해서도, RS로부터 시간적으로 멀어지는 것에 의한 채널 추정 정밀도의 열화 정도를 파라미터 중 하나로 하여, 시스템의 ACLR, SEM, EVM 등의 파라미터와의 관계를 감안하여 결정하는 것이 바람직하다.
[4] 제3 실시예
도 14는, 제3 실시예에 따른 송신국의 구성을 도시하는 블록도이다. 이 도 14에 나타내는 송신국(1)은, 도 2에 나타낸 이미 설명한 송신국(1)에 비하여, 채널 다중 제어부(29b)를 대체적으로 구비하는 점이 서로 다르다. 또한, 도 14에서, 이미 설명한 부호와 동일 부호를 붙인 구성 요소는, 이하에서 특별히 언급하지 않는 한, 이미 설명한 것과 동일 혹은 마찬가지의 기능을 구비한다. 또한, 수신국(3)에 대해서는, 이미 설명한 구성과 동일 혹은 마찬가지이어도 된다.
여기에서, 본 예의 채널 다중 제어부(29b)는, 수신 처리부(27)에서 수신된(수신국(3)으로부터 통지 혹은 할당된), 시스템 대역, 할당 송신 대역, 할당 송신 대역폭 중 어느 하나에 관한 정보, 혹은, 그들 2 이상의 정보의 조합에 기초하여, 제어 신호의 시간 다중 위치(타이밍)를 블록 경계로부터 오프셋시키는 심볼수를 결정하고, 그 오프셋 심볼수에 따라서 채널 다중부(16)에서의 시간 다중 처리를 제어한다.
예를 들면, 할당 송신 대역폭이 협대역이고, 또한, 할당 송신 대역(개시 위치)이 시스템 대역의 끝인 경우, ACLR, SEM의 관점으로부터는 엄격한 조건이며, 창 함수 처리부(23)에서는, 할당 송신 대역이 시스템 대역의 중심 부근에 할당되는 경우보다도, 시간 창 Nwin이 긴, 보다 완만한 창 함수 처리(신호 감쇠 처리)를 실시할 가능성이 있다.
그 일례를 도 15의 (1)에 도시한다. 여기에서는, 시스템 대역폭이 4 리소스 블록(RB)이며, 할당 송신 대역폭이 1RB, 할당 송신 대역의 개시 위치가 시스템 대역의 저주파수측의 끝인 예를 도시하고 있다.
이와 같은 경우에는, 도 15의 (2)에 도시하는 바와 같이 할당 송신 대역이 시스템 대역의 중심 부근에 할당되는 경우보다도, 상기 오프셋 심볼수를 크게 하는 것이 바람직하다. 예를 들면 도 15의 (1)의 예에서는, 오프셋 심볼수=2로 하고 있다.
또한, 할당 송신 대역폭이 광대역인 경우, 예를 들면 도 15의 (3)에 예시하는 바와 같이, 시스템 대역의 전대역(4RB)에 걸쳐 송신 대역이 할당된 경우, 1심볼당의 시간 간격이 짧아진다. 그 때문에, 송신국(1)(창 함수 처리부(23))에서의 시간 창 처리에 의한 블록간 간섭 및 멀티패스에 의한 블록간 간섭의 양이 동일한 경우에는, 할당 송신 대역폭이 작은 경우에 비하여, 블록 경계 근방의 보다 많은 심볼이 영향을 받는다.
이러한 경우에도, 도 15의 (2)에 도시하는 바와 같이 할당 송신 대역이 시스템 대역의 중심 부근에 할당되는 경우보다도, 상기 오프셋 심볼수를 크게 하는 것이 바람직하다. 예를 들면 도 15의 (3)의 예에서는, 오프셋 심볼수=6으로 하고 있다.
도 16에, NFFT=8인 경우의, 할당 송신 대역(개시 위치) 및 할당 송신 대역폭에 따른 오프셋 심볼수의 선택(결정) 기준의 일례를 도시한다. 이 도 16에서, 송신 대역(개시 위치)=0∼7은, 예를 들면 시스템 대역의 저주파수측의 끝으로부터의 RB 단위의 오프셋 위치를 나타내고, 송신 대역폭=1∼8은, 예를 들면 RB수를 나타낸다.
채널 다중 제어부(29b)는, 이러한 오프셋 심볼수를 결정(선택)하는 기준으로 되는 데이터를 테이블 형식 등에서 도시하지 않은 메모리 등에 유지하고, 그 데이터에 기초하여, 수신 처리부(27)에서 얻어진, 할당 송신 대역(개시 위치) 및 할당 송신 대역폭(RB수)에 대응하는 오프셋 심볼수를 결정(선택)한다.
예를 들면, 도 16에 도시하는 예에서는, 시스템 대역의 끝(할당 송신 대역의 개시 위치가 0 또는 7)에 1RB의 송신 대역폭이 할당되었다고 하면, 오프셋 심볼수는 3으로 된다. 즉, 동일한 1RB의 송신 대역폭이 시스템 대역의 끝 이외에 할당된 경우보다도 큰 오프셋 심볼수를 선택한다.
이와 같이, 채널 다중 제어부(29b)는, 블록 경계와 제어 신호 사이에 개재하는 데이터 신호의 양을, 시스템에서 이용 가능한 주파수 대역(시스템 주파수 대역), 수신국(3)으로부터 할당된 할당 주파수 대역폭, 수신국(3)으로부터 할당된 할당 주파수 대역 중 어느 1 또는 2 이상의 조합에 따라서, 결정하는 것이 가능하다.
또한, 도 16에 나타내는 데이터(테이블)는, 수신국(3)과의 사이에서 공유하기 위해, 송신국(1)으로부터 수신국(3)에 제어 신호 중 하나 등으로서 통지하여도 되고, 미리 시스템 사양으로서 송신국(1) 및 수신국(3)(예를 들면 CP 제거부(33))에 설정해 두어도 된다. 후자의 경우에는, 송신국(1)으로부터 수신국(3)에의 통지를 불필요로 하는 것이 가능하다.
또한, 시스템 대역이 복수 설정되는 경우에는, 도 16에 나타내는 데이터(테이블)를 예를 들면 채널 다중 제어부(29b)에 시스템 대역마다 갖게 함으로써, 시스템 대역마다, 전술한 할당 송신 대역(개시 위치) 및 할당 송신 대역폭(RB수)에 따른 오프셋 심볼수의 선택을 실시하는 것이 가능하다.
[5] 제4 실시예
이미 설명한 바와 같이, 송신국(1)에서의 송신 처리의 과정에서는, 상기 신호 감쇠 처리에 수반하는 블록 경계 근방에서의 신호 품질 열화에 한하지 않고, 송신 전력의 변화점(타이밍) 근방에서도, 신호 품질이 다른 부분과 비교하여 상대적으로 열화하기 쉽다.
따라서, 본 예에서는, 송신 전력의 변화점을 이미 설명한 실시예에서의 블록 경계와 동등하게 취급하는 것으로 하여, 송신 전력의 변화점으로부터 제어 신호를 소정 심볼 시간만큼 오프셋하여 시간 다중하는 것에 대하여 설명한다.
도 17에, 본 예의 송신국(1)의 구성예를 도시한다. 이 도 17에 나타내는 송신국(1)은, 도 2에 나타낸 이미 설명한 송신국(1)에 비하여, 채널 다중 제어부(29c)를 대체적으로, 송신 전력 제어부(30a)를 추가적으로, 각각 구비함과 함께, 데이터 변조부(13)로부터 채널 다중부(16), 제어 신호 변조부(15)로부터 채널 다중부(16), 레퍼런스 신호 생성부(18)로부터 레퍼런스 신호 다중부(19)에의 신호 라인의 각각에, 이득 인자 승산부(30-1, 30-2, 30-3)가 설치되어 있는 점이 다르다. 또한, 도 17에서, 이미 설명한 부호와 동일 부호를 붙인 구성 요소는, 이하에서 특별히 언급하지 않는 한, 이미 설명한 것과 동일 혹은 마찬가지의 기능을 구비한다. 또한, 수신국(3)에 대해서는, 이미 설명한 구성과 동일 혹은 마찬가지이어도 된다.
여기에서, 송신 전력 제어부(30a)는, 수신국(3)으로부터 수신 처리부(27)에서 수신된 송신 전력 제어 정보에 기초하여, 송신 전력을 결정하고, 그 송신 전력에 따른 이득 인자를, 이득 인자 승산부(30-1, 30-2, 30-3)에서, 각각 데이터 신호, 제어 신호, 레퍼런스 신호에 승산함으로써, 각 신호의 신호 전력을 디지털 신호 처리로서 제어한다. 또한, 상기 이득 인자는, 각 승산부(30-1, 30-2, 30-3)에 공통의 값으로 하여도 되고 개별의 값으로 하여도 된다.
채널 다중 제어부(29c)는, 송신 전력 제어부(30a)에 의한 전력 제어 타이밍에 관한 정보의 통지를 받아, 그 전력 제어 타이밍 정보에 기초하여, 전력 변화가 생기는 타이밍으로부터 제어 신호가 1심볼 시간 이상 오프셋한 심볼 시간에 시간 다중되도록, 채널 다중부(16)에 의한 시간 다중 처리를 제어한다.
또한, 송신국(1)에서의 송신 전력의 제어는, 무선 처리부(24)에서 아날로그 신호 처리에 의해 실시되는 경우도 있다. 예를 들면, 디지털 신호 처리에서는 실현할 수 없을 정도의 전력 제어(가변) 폭이 요구되는 경우에는, 아날로그 신호 처리에 의해 제어하는 쪽이 바람직하다. 그러한 경우에는, 예를 들면 도 18에 도시하는 바와 같이, 무선 처리부(24)에서의 송신 전력(예를 들면, 도시하지 않은 전력 증폭기의 이득)을 제어하는 송신 전력 제어부(30b)를 대체적으로 설치하면 된다.
도 19에, 본 예의 채널 다중 처리의 일례를 도시한다.
즉, 본 예의 채널 다중부(16)는, 채널 다중 제어부(29c)의 제어하에, 시간 영역에서, 송신 전력 제어부(30a)(또는 (30b))에 의한 송신 전력 제어 타이밍(전력 변화점)으로부터 소정 심볼수 시간만큼 멀어진(오프셋한) 위치(타이밍)에 제어 신호 심볼이 배치되도록 다중을 행한다.
도 19의 (1)∼(3)은, 각각 제어 신호 심볼이 전력 변화점으로부터 1∼3심볼 시간만큼 오프셋한 위치(타이밍)에서 시간 다중되는 모습을 나타내고 있다. 단, 오프셋 심볼수는 1∼3심볼에 한정되지 않는다.
또한, 오프셋 심볼수는, 본 예에서도, 1심볼당의 시간폭, 시스템에 요구되는 ACLR, SEM, EVM 등의 각종 파라미터를 감안하여 결정하는 것이 바람직하다.
또한, 채널 다중 제어부(29c)는, 제2 실시예(도 12)에서 설명한 바와 같이, 데이터 신호 및 제어 신호의 각각의 부호 길이에 기초하여, 채널 다중부(16)에 의한 시간 다중 처리를 제어하여도 된다.
즉, 채널 다중부(16)는, 예를 들면, 부호 길이가 긴 신호일수록 다른 신호보다도 전력 변화점에 가까운 타이밍에서 다중되도록 제어(설정)되어도 된다. 그렇게 하면, 제2 실시예와 마찬가지의 효과 내지 이점도 얻어진다.
그 일례를 도 20에 도시한다. 이 도 20에서는, 데이터 신호, CQI 신호, ACK/NACK 신호의 순으로 부호 길이가 길다고 가정하여, 부호 길이가 긴 신호일수록 전력 변화점에 가까운 심볼 시간에 시간 다중되는 모습을 나타내고 있다.
즉, 채널 다중 제어부(29c)는, 시간 영역에서, 제어 신호 및 데이터 신호가, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 전력 변화점의 타이밍으로부터 멀어지는 방향에 위치하도록 채널 다중부(16)에서의 시간 다중 처리를 제어하는 것이 가능하다.
또한, 본 예의 전력 변화점에 관한 오프셋 다중은, 이미 설명한 블록 경계에 대한 오프셋 다중과 함께 실시하여도 된다.
그 경우, 채널 다중 제어부(29c)는, 시간 영역에서, 전력 변화점과 블록 경계의 쌍방에 관하여, 제어 신호와의 사이에 데이터 신호의 적어도 일부(1심볼 이상)가 개재하도록, 채널 다중부(16)에서의 시간 다중을 제어한다.
그 채널 다중의 일례를 도 21에 도시한다. 이 도 21에서는, CQI 신호보다도 부호 길이가 짧은 ACK/NACK 신호가, 전력 변화점과 블록 경계의 쌍방으로부터 멀어지도록, 데이터 심볼 및 CQI 신호 심볼을 통하여 시간 다중되는 모습을 나타내고 있다. 단, 이 도 21에 나타내는 배치에 한정되지 않는다.
예를 들면, 블록 경계가 RS 블록과의 경계인 경우에는, 수신국(3)에서, RS 블록에 기초하는 고정밀도의 채널 추정 결과를 적용할 수 있도록, 제어 신호 심볼이 1 이상의 데이터 심볼을 통하여 보다 RS 블록에 가까운 심볼 시간에 다중되도록 제어하는 것도 가능하다.
[6] 부기
<부기 1>
송신국에서 복수의 채널의 신호 스트림을 소정의 블록 단위로 시간 다중하여 수신국에 송신하는 무선 통신 시스템에서의 신호 다중 방법으로서,
상기 송신국은,
시간 영역에서, 시간 다중 신호의 블록 경계와 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중을 행하는
것을 특징으로 하는 무선 통신 시스템에서의 신호 다중 방법.
<부기 2>
상기 오류 내성이 높은 제2 채널의 신호 스트림은, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 신호 스트림인 것을 특징으로 하는 부기 1에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 3>
상기 제1 신호 스트림은, 제어 채널의 신호 스트림이며, 상기 제2 신호 스트림은, 데이터 채널의 신호 스트림인 것을 특징으로 하는 부기 1 또는 2에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 4>
상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양은, 상기 무선 통신 시스템에서 이용 가능한 주파수 대역인 시스템 대역, 상기 수신국으로부터 할당된 할당 주파수 대역폭, 상기 수신국으로부터 할당된 할당 주파수 대역 중 어느 1 또는 2 이상의 조합에 따라서, 결정되는 것을 특징으로 하는 부기 1∼3 중 어느 하나에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 5>
상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양은, 상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인지의 여부에 따라서, 결정되는 것을 특징으로 하는 부기 1∼4 중 어느 하나에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 6>
상기 각 채널의 신호 스트림은, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 블록 경계로부터 멀어지는 방향에 위치하도록 상기 시간 다중되는 것을 특징으로 하는 부기 1에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 7>
상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인 경우에는, 상기 제1 채널의 신호 스트림의 개개의 신호가 상기 블록 경계로부터 멀어지는 방향에 순서대로 위치하도록 시간 다중되는 과정의 도중에, 상기 제2 채널의 신호 스트림이 우선적으로 시간 다중되는 것을 특징으로 하는 부기 1에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 8>
송신국에서 복수의 채널의 신호 스트림을 시간 다중하여 수신국에 송신하는 무선 통신 시스템에서의 신호 다중 방법으로서,
상기 송신국은,
시간 영역에서, 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중을 행하는
것을 특징으로 하는 무선 통신 시스템에서의 신호 다중 방법.
<부기 9>
상기 각 채널의 신호 스트림은, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 타이밍으로부터 멀어지는 방향에 위치하도록 상기 시간 다중되는 것을 특징으로 하는 부기 8에 기재된 무선 통신 시스템에서의 신호 다중 방법.
<부기 10>
수신국 앞의 복수의 채널의 신호 스트림을 소정의 블록 단위로 시간 다중하는 시간 다중 처리부와,
시간 영역에서, 시간 다중 신호의 블록 경계와 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부
를 구비한 것을 특징으로 하는 송신국.
<부기 11>
상기 오류 내성이 높은 제2 채널의 신호 스트림은, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 신호 스트림인 것을 특징으로 하는 부기 10에 기재된 송신국.
<부기 12>
상기 제1 채널의 신호 스트림은, 제어 채널의 신호 스트림이며, 상기 제2 신호 스트림은, 데이터 채널의 신호 스트림인 것을 특징으로 하는 부기 10 또는 11에 기재된 송신국.
<부기 13>
상기 제어부는,
상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양을, 상기 무선 통신 시스템에서 이용 가능한 주파수 대역인 시스템 대역, 상기 수신국으로부터 할당된 할당 주파수 대역폭, 상기 수신국으로부터 할당된 할당 주파수 대역 중 어느 1 또는 2 이상의 조합에 따라서, 결정하는 것을 특징으로 하는 부기 10∼12 중 어느 하나에 기재된 송신국.
<부기 14>
상기 제어부는,
상기 블록 경계와 상기 제1 채널의 신호 스트림 사이에 개재하는 상기 제2 채널의 신호 스트림의 양을, 상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인지의 여부에 따라서, 결정하는 것을 특징으로 하는 부기 10∼13 중 어느 하나에 기재된 송신국.
<부기 15>
상기 제어부는,
상기 각 채널의 신호 스트림이, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 블록 경계로부터 멀어지는 방향에 위치하도록 상기 시간 다중을 제어하는 것을 특징으로 하는 부기 10에 기재된 송신국.
<부기 16>
상기 제어부는,
상기 블록 경계가 상기 수신국에서 전파로 추정에 이용되는 레퍼런스 신호가 다중되는 블록과의 경계인 경우에는, 상기 제1 채널의 신호 스트림의 개개의 신호가 상기 블록 경계로부터 멀어지는 방향에 순서대로 위치하도록 시간 다중되는 과정의 도중에, 상기 제2 채널의 신호 스트림이 우선적으로 시간 다중되도록, 상기 시간 다중을 제어하는 것을 특징으로 하는 부기 10에 기재된 송신국.
<부기 17>
수신국 앞의 복수의 채널의 신호 스트림을 시간 다중하는 시간 다중 처리부와,
시간 영역에서, 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 신호 스트림 사이에, 상기 제1 채널의 신호 스트림보다도 오류 내성이 높은 제2 채널의 신호 스트림의 적어도 일부가 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부
를 구비한 것을 특징으로 하는 송신국.
<부기 18>
상기 제어부는,
상기 각 채널의 신호 스트림이, 개개의 신호의 오류 내성이 높은 것부터 순서대로, 상기 타이밍으로부터 멀어지는 방향에 위치하도록 상기 시간 다중을 제어하는 것을 특징으로 하는 부기 17에 기재된 송신국.
1: 송신국(UE: User Equipment)
11: 데이터 생성부
12: 오류 정정 부호화부
13: 데이터 변조부
14: 제어 신호 생성부
15: 제어 신호 변조부
16: 채널 다중부
17: DFT(Discrete Fourier Transformer)
18: 레퍼런스 신호(RS) 생성부
19: 레퍼런스 신호 다중부
20: 서브 캐리어 맵핑부
21: IFFT(Inverse Fast Fourier Transformer)
22: CP 삽입부
23: 창 함수 처리부
24: 무선 처리부
25: 송신 안테나
26: 수신 안테나
27: 수신 처리부
28: 창 함수 처리 제어부
29, 29a, 29b, 29c: 채널 다중 제어부
30a, 30b: 송신 전력 제어부
3: 수신국(BS: Base Station)
31: 수신 안테나
32: 무선 처리부
33: CP 제거부
34: FFT(Fast Fourier Transformer)
35: 서브 캐리어 디맵핑부
36: 레퍼런스 신호 분리부
37: 채널 추정부
38: 주파수 영역 등화 처리부
39: IDFT(Inverse Discrete Fourier Transformer)
40: 데이터/제어 신호 분리부
41: 제어 신호 복조부
42: 데이터 복조부
43: 오류 정정 복호부

Claims (8)

  1. 송신국으로서,
    제1 및 제2 채널을 포함하는 복수의 채널의 신호 스트림을 시간 다중하는 시간 다중 처리부와,
    시간 영역에서, 상기 송신국에서의 송신 처리에 기인하여 시간 다중 신호의 송신 전력이 변화하는 타이밍과 상기 제1 채널의 신호 스트림의 송신 타이밍 사이에, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 제2 채널의 신호 스트림의 전부 또는 일부가 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부
    를 구비한 것을 특징으로 하는 송신국.
  2. 제1항에 있어서,
    상기 제1 채널의 신호 스트림은 제어 채널의 신호 스트림이고, 상기 제2 채널의 신호 스트림은 데이터 채널의 신호 스트림인 것을 특징으로 하는 송신국.
  3. 제1항에 있어서,
    상기 제어부는, 시간 영역에서, 상기 시간 다중 신호의 송신 전력이 변화하는 타이밍과 그 타이밍보다도 후의 상기 제1 채널의 신호 스트림의 송신 타이밍 사이에, 상기 제2 채널의 신호 스트림의 전부 또는 일부가 개재하도록 상기 시간 다중 처리부를 제어하는 것을 특징으로 하는 송신국.
  4. 송신국으로서,
    제1 및 제2 채널을 포함하는 복수의 채널의 신호 스트림을 시간 다중하는 시간 다중 처리부와,
    시간 영역에서, 상기 송신국에서의 송신 처리에 기인하여 시간 다중 신호의 송신 전력이 변화하는 타이밍과 상기 제1 채널의 신호 스트림의 송신 타이밍 사이에, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 제2 채널의 신호 스트림의 전부 또는 일부가 개재하고, 상기 제1 채널의 제1 신호 스트림과 상기 제2 채널의 신호 스트림의 전부 또는 일부 사이에, 상기 제1 신호 스트림보다도 부호 길이가 길고 상기 제2 채널의 신호 스트림보다도 부호 길이가 짧은 상기 제1 채널의 제2 신호 스트림이 개재하도록, 상기 시간 다중 처리부를 제어하는 제어부
    를 구비한 것을 특징으로 하는 송신국.
  5. 제4항에 있어서,
    상기 제1 채널의 신호 스트림은 ACK 신호 또는 NACK 신호이고, 상기 제1 채널의 제2 신호 스트림은 CQI 신호이며, 상기 제2 채널의 신호 스트림은 데이터 신호인 것을 특징으로 하는 송신국.
  6. 제4항에 있어서,
    상기 제어부는, 시간 영역에서, 상기 시간 다중 신호의 송신 전력이 변화하는 타이밍과 그 타이밍보다도 후의 상기 제1 채널의 제1 신호 스트림의 송신 타이밍 사이에, 상기 제2 채널의 신호 스트림의 전부 또는 일부가 개재하도록 상기 시간 다중 처리부를 제어하는 것을 특징으로 하는 송신국.
  7. 시간 영역에서, 송신국에서의 송신 처리에 기인하여 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 신호 스트림의 송신 타이밍 사이에, 상기 제1 채널의 신호 스트림보다도 부호 길이가 긴 제2 채널의 신호 스트림의 전부 또는 일부가 개재하도록, 상기 제1 및 제2 채널을 포함하는 복수의 채널의 신호 스트림이 시간 다중된 신호를 수신하는 수신부와,
    수신한 상기 신호로부터 상기 제1 채널의 신호 스트림과 상기 제2 채널의 신호 스트림을 분리하는 분리부와,
    상기 제1 채널의 신호 스트림을 복조하는 복조부와,
    복조된 상기 제1 채널의 신호를 오류 정정 복호하는 복호부
    를 구비한 것을 특징으로 하는 수신국.
  8. 시간 영역에서, 송신국에서의 송신 처리에 기인하여 시간 다중 신호의 송신 전력이 변화하는 타이밍과 제1 채널의 제1 신호 스트림의 송신 타이밍 사이에, 상기 제1 신호 스트림보다도 부호 길이가 긴 제2 채널의 신호 스트림의 전부 또는 일부가 개재하고, 상기 제1 채널의 제1 신호 스트림과 상기 제2 채널의 신호 스트림의 전부 또는 일부 사이에, 상기 제1 신호 스트림보다도 부호 길이가 길고 상기 제2 채널의 신호 스트림보다도 부호 길이가 짧은 상기 제1 채널의 제2 신호 스트림이 개재하도록, 상기 제1 및 제2 채널을 포함하는 복수의 채널의 신호 스트림이 시간 다중된 신호를 수신하는 수신부와,
    수신한 상기 신호로부터 상기 제1 채널의 신호 스트림과 상기 제2 채널의 신호 스트림을 분리하는 분리부와,
    상기 제1 채널의 신호 스트림을 복조하는 복조부와,
    복조된 상기 제1 채널의 신호를 오류 정정 복호하는 복호부
    를 구비한 것을 특징으로 하는 수신국.
KR1020110010053A 2007-12-28 2011-02-01 무선 통신 시스템에서의 신호 다중 방법 및 송신국 KR101093331B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-340001 2007-12-28
JP2007340001A JP5061892B2 (ja) 2007-12-28 2007-12-28 無線通信システムにおける信号多重方法、送信局及び受信局

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020080091138A Division KR101093341B1 (ko) 2007-12-28 2008-09-17 무선 통신 시스템에서의 신호 다중 방법 및 송신국

Publications (2)

Publication Number Publication Date
KR20110020284A KR20110020284A (ko) 2011-03-02
KR101093331B1 true KR101093331B1 (ko) 2011-12-14

Family

ID=40532546

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020080091138A KR101093341B1 (ko) 2007-12-28 2008-09-17 무선 통신 시스템에서의 신호 다중 방법 및 송신국
KR1020110010053A KR101093331B1 (ko) 2007-12-28 2011-02-01 무선 통신 시스템에서의 신호 다중 방법 및 송신국

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020080091138A KR101093341B1 (ko) 2007-12-28 2008-09-17 무선 통신 시스템에서의 신호 다중 방법 및 송신국

Country Status (5)

Country Link
US (2) US8615000B2 (ko)
EP (2) EP2824867B1 (ko)
JP (1) JP5061892B2 (ko)
KR (2) KR101093341B1 (ko)
CN (3) CN103209056B (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5061892B2 (ja) * 2007-12-28 2012-10-31 富士通株式会社 無線通信システムにおける信号多重方法、送信局及び受信局
US8817588B2 (en) * 2009-10-28 2014-08-26 Qualcomm Incorporated Multiplexing data and reference information in a wireless communication system
KR101148727B1 (ko) 2009-12-15 2012-05-21 한국전자통신연구원 제어 정보를 기지국으로 전송하는 데이터 전송 시스템
JP5663179B2 (ja) * 2010-03-19 2015-02-04 京セラ株式会社 送信装置
US8611444B2 (en) * 2011-06-22 2013-12-17 Infomax Communication Co., Ltd. Receiver and signal receiving method thereof
CN104823402B (zh) 2012-11-29 2017-07-28 Idac控股公司 一种用于在无线通信设备内执行多载波调制的方法
WO2014123926A1 (en) 2013-02-05 2014-08-14 Interdigital Patent Holdings, Inc. Pulse-shaped orthogonal frequency division multiplexing
JP6421345B2 (ja) * 2014-03-27 2018-11-14 株式会社国際電気通信基礎技術研究所 無線通信システム、無線通信装置および無線通信方法
EP3264645B1 (en) * 2015-02-23 2019-11-06 Mitsubishi Electric Corporation Transmitting apparatus, receiving apparatus, and communication system
JP2020031251A (ja) * 2016-12-21 2020-02-27 シャープ株式会社 基地局装置、端末装置及び通信方法
JP7167392B2 (ja) * 2018-11-22 2022-11-09 国立大学法人京都大学 送信装置および送信方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050034049A1 (en) 2003-08-05 2005-02-10 Newisys, Inc. Communication between multi-processor clusters of multi-cluster computer systems
US20070004465A1 (en) 2005-06-29 2007-01-04 Aris Papasakellariou Pilot Channel Design for Communication Systems

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08116313A (ja) * 1994-10-17 1996-05-07 Fujitsu Ltd 無線伝送方式
JP3083159B2 (ja) * 1997-07-01 2000-09-04 株式会社次世代デジタルテレビジョン放送システム研究所 直交周波数分割多重伝送方式とその送信装置及び受信装置
JPH11127138A (ja) * 1997-10-24 1999-05-11 Sony Corp 誤り訂正符号化方法及びその装置並びにデータ伝送方法
JP2962356B2 (ja) * 1998-02-10 1999-10-12 日本電気株式会社 時分割拡散符号送信制御装置
US7042895B1 (en) * 1999-09-24 2006-05-09 Agere Systems Inc. Method and apparatus for interfacing multiple communication devices to a time division multiplexing bus
JP3911378B2 (ja) * 2000-02-16 2007-05-09 松下電器産業株式会社 通信端末装置及び通信方法
JP3343107B2 (ja) * 2000-08-25 2002-11-11 松下電器産業株式会社 基地局装置、通信端末装置及び通信方法
JP2003204293A (ja) * 2002-01-08 2003-07-18 Communication Research Laboratory フェージング歪みあるいは周波数オフセットの補償伝送方法
WO2005120116A1 (fr) * 2004-05-26 2005-12-15 Nortel Networks Limited Procede de radiocommunication avec protection de canaux de trafic et de canaux de signalisation, emetteurs et recepteurs pour la mise en oeuvre du procede
ES2516666T3 (es) 2004-06-18 2014-10-31 Panasonic Intellectual Property Corporation Of America Aparato terminal de comunicación, método de planificación, y método de derivación de potencia de transmisión
EP1821416A4 (en) * 2004-12-28 2012-05-30 Panasonic Corp METHOD AND DEVICE FOR THE TRANSMISSION CONTROL METHOD, METHOD AND APPARATUS FOR TRANSMISSION SUB-VALVE ASSESSMENT
CN101112017B (zh) * 2005-02-03 2011-06-01 富士通株式会社 无线通信系统及无线通信方法
WO2006095432A1 (ja) * 2005-03-10 2006-09-14 Matsushita Electric Industrial Co., Ltd. 送信方法
LT1858186T (lt) 2005-03-10 2018-04-10 Panasonic Intellectual Property Corporation Of America Radijo bangas priimantis ir radijo bangas skleidžiantis aparatas
CN1838577A (zh) * 2005-03-25 2006-09-27 中国科学技术大学 一种移动通信中的帧分多址方法
KR100724949B1 (ko) * 2005-05-03 2007-06-04 삼성전자주식회사 주파수 분할 다중접속 기반 무선통신 시스템에서 데이터와제어 정보의 다중화 방법 및 장치
EP1901459B1 (en) * 2005-07-29 2013-10-30 Panasonic Corporation Wireless communication apparatus and wireless communication method
KR20080050397A (ko) 2005-09-16 2008-06-05 마츠시타 덴끼 산교 가부시키가이샤 무선 송신 장치, 무선 수신 장치 및 데이터 배치 방법
WO2007081145A1 (en) * 2006-01-09 2007-07-19 Samsung Electronics Co., Ltd. Method and apparatus for time multiplexing uplink data and uplink signaling information in an sc-fdma system
CN102368872B (zh) 2006-01-18 2014-07-09 株式会社Ntt都科摩 发送装置和发送方法
RU2417521C2 (ru) * 2006-03-15 2011-04-27 Панасоник Корпорэйшн Устройство радиопередачи и способ радиопередачи
JP4984589B2 (ja) 2006-03-27 2012-07-25 富士通株式会社 無線送信装置及び無線送信電力制御方法
EP2866364B1 (en) 2006-05-19 2019-12-25 Panasonic Corporation Radio transmission device and radio transmission method
JP5077525B2 (ja) * 2006-08-22 2012-11-21 日本電気株式会社 無線通信システムにおけるリファレンス信号多重方法および無線通信装置
EP3496312B1 (en) * 2006-11-01 2020-10-14 LG Electronics Inc. Method and device for transmitting pilots
JP5014820B2 (ja) * 2007-01-09 2012-08-29 株式会社エヌ・ティ・ティ・ドコモ 移動通信システム、ユーザ装置及び通信方法
US8331328B2 (en) * 2007-06-08 2012-12-11 Samsung Electronic Co., Ltd Control and data signaling in SC-FDMA communication systems
JP5061892B2 (ja) * 2007-12-28 2012-10-31 富士通株式会社 無線通信システムにおける信号多重方法、送信局及び受信局

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050034049A1 (en) 2003-08-05 2005-02-10 Newisys, Inc. Communication between multi-processor clusters of multi-cluster computer systems
US20070004465A1 (en) 2005-06-29 2007-01-04 Aris Papasakellariou Pilot Channel Design for Communication Systems

Also Published As

Publication number Publication date
JP5061892B2 (ja) 2012-10-31
CN103209056A (zh) 2013-07-17
US9497735B2 (en) 2016-11-15
KR20090072938A (ko) 2009-07-02
EP2824867A3 (en) 2015-02-25
US8615000B2 (en) 2013-12-24
US20130343361A1 (en) 2013-12-26
CN101471913A (zh) 2009-07-01
CN102064930B (zh) 2013-11-13
CN103209056B (zh) 2016-03-02
EP2824867B1 (en) 2016-07-27
CN101471913B (zh) 2013-05-29
EP2824867A2 (en) 2015-01-14
CN102064930A (zh) 2011-05-18
EP2075948A3 (en) 2014-05-21
US20090168811A1 (en) 2009-07-02
JP2009164754A (ja) 2009-07-23
EP2075948A2 (en) 2009-07-01
KR20110020284A (ko) 2011-03-02
KR101093341B1 (ko) 2011-12-14

Similar Documents

Publication Publication Date Title
KR101093331B1 (ko) 무선 통신 시스템에서의 신호 다중 방법 및 송신국
US8634372B2 (en) Pilot signal transmission method and mobile communication system
KR101828886B1 (ko) 업링크 구조를 제공하고 무선 통신 네트워크에서 파일럿 신호 오버헤드를 최소화하는 방법 및 시스템
JP4855962B2 (ja) 無線通信システム、及び無線通信方法
EP2296329B1 (en) Resource allocation including a DC sub-carrier in a wireless communication system
US8223737B2 (en) Adaptive DC sub-carrier handling in a receiver
KR101139170B1 (ko) 직교주파수분할다중접속 방식의 무선통신 시스템에서 패킷데이터 제어 채널의 송수신 장치 및 방법
US20100239046A1 (en) Method of Transmitting Data Using Repetition Coding
JP5280959B2 (ja) 無線基地局装置、移動端末装置及び無線通信方法
JP5445624B2 (ja) 送信局及び受信局
JP5029745B2 (ja) 基地局及び端末局
KR20090062737A (ko) 무선자원 맵핑 방법 및 이를 이용한 송신기

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20181115

Year of fee payment: 8