KR101082434B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR101082434B1
KR101082434B1 KR1020040086538A KR20040086538A KR101082434B1 KR 101082434 B1 KR101082434 B1 KR 101082434B1 KR 1020040086538 A KR1020040086538 A KR 1020040086538A KR 20040086538 A KR20040086538 A KR 20040086538A KR 101082434 B1 KR101082434 B1 KR 101082434B1
Authority
KR
South Korea
Prior art keywords
electrode
dielectric layer
sustain
electrodes
discharge
Prior art date
Application number
KR1020040086538A
Other languages
English (en)
Other versions
KR20060037549A (ko
Inventor
장상훈
하타나카히데카주
김영모
이성의
이호년
손승현
김기영
박형빈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040086538A priority Critical patent/KR101082434B1/ko
Priority to CNB2005100747307A priority patent/CN100547717C/zh
Priority to US11/245,148 priority patent/US7595589B2/en
Priority to JP2005304149A priority patent/JP4425849B2/ja
Publication of KR20060037549A publication Critical patent/KR20060037549A/ko
Application granted granted Critical
Publication of KR101082434B1 publication Critical patent/KR101082434B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

플라즈마 디스플레이 패널이 개시된다. 개시된 플라즈마 디스플레이 패널은, 일정간격으로 서로 대향되게 배치되어 그 사이에 방전공간을 형성하는 하부기판 및 상부기판; 하부기판과 상부기판 사이에 마련되는 것으로, 방전공간을 구획하여 다수의 방전셀을 형성하는 다수의 격벽; 하부기판의 상면에 형성되는 다수의 어드레스전극; 하부기판의 상면에 어드레스전극들을 덮도록 형성되는 제1 유전체층; 상부기판과 격벽들 사이에 방전셀마다 폐 루프(closed loop) 형상으로 형성되는 다수의 제1 유지전극; 제1 유전체층 상에 방전셀마다 제1 유지전극들에 대응되게 폐 루프 형상으로 형성되는 다수의 제2 유지전극; 및 제1 유전체층의 상면 중에서 제2 유지전극이 형성되지 않은 부분 및 격벽들의 측벽에 형성되는 형광체층;을 구비한다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래 플라즈마 디스플레이 패널의 분리 사시도이다.
도 2a 및 도 2b는 각각 도 1에 도시된 플라즈마 디스플레이 패널을 가로 방향 및 세로 방향으로 절단한 단면도이다.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 분리 사시도이다.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 일부 단면도이다.
도 5는 도 3에 도시된 플라즈마 디스플레이 패널에 적용된 전극들을 보여주는 사시도이다.
도 6은 도 5에 도시된 어드레스전극과 다른 형상의 어드레스전극을 보여주는 사시도이다.
도 7은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 적용될 수 있는 다른 형상의 전극들을 보여주는 사시도이다.
도 8은 도 7에 도시된 어드레스전극과 다른 형상의 어드레스전극을 보여주는 사시도이다.
도 9는 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 분리 사시도이다.
도 10은 도 9에 도시된 플라즈마 디스플레이 패널의 일부 단면도이다.
도 11은 도 9에 도시된 플라즈마 디스플레이 패널에 적용된 전극들을 보여주는 사시도이다.
도 12는 도 11에 도시된 어드레스전극과 다른 형상의 어드레스전극을 보여주는 사시도이다.
도 13은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에 적용될 수 있는 다른 형상의 전극들을 보여주는 사시도이다.
도 14는 도 13에 도시된 어드레스전극과 다른 형상의 어드레스전극을 보여주는 사시도이다.
<도면의 주요 부분에 대한 부호의 설명>
110,210... 하부기판 111,211... 어드레스전극
112,212... 제1 유전체층 113,213... 격벽
114,214... 방전셀 115,215... 형광체층
116,216... 돌출부 117,217... 제2 유지전극
118,218... 제3 유전체층 120,220... 상부기판
121,221... 제1 유지전극 123,223... 제2 유전체층
222... 버스전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 상세하게는 휘도(brightness) 및 발광 효율(luminous efficiency)을 향상시킬 수 있고, 어드레스 방전전압을 낮출 수 있는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma display panel; PDP)은 전기적 방전을 이용하여 화상을 형성하는 장치로서, 휘도나 시야각 등의 표시 성능이 우수하여 그 사용이 날로 증대되고 있다. 이러한 플라즈마 디스플레이 패널은 전극에 인가되는 직류 또는 교류 전압에 의하여 전극 사이에서 가스 방전이 일어나게 되고, 이 방전 과정에서 발생되는 자외선에 의하여 형광체가 여기되어 가시광을 발산하게 된다.
상기 플라즈마 디스플레이 패널은 그 방전 형식에 따라 직류형(DC type)과 교류형(AC type)으로 분류될 수 있다. 직류형 플라즈마 디스플레이 패널은 모든 전극들이 방전공간에 노출되는 구조로서, 대응 전극들 사이에 전하의 이동이 직접적으로 이루어진다. 교류형 플라즈마 디스플레이 패널은 적어도 하나의 전극이 유전체층으로 감싸지고, 대응하는 전극들 사이에 직접적인 전하의 이동이 이루어지지 않는 대신 벽전하(wall charge)에 의하여 방전이 수행된다.
또한, 플라즈마 디스플레이 패널은 전극들의 배치 구조에 따라 대향 방전형(facing discharge type)과 면 방전형(surface discharge type)으로 분류될 수 있다. 대향 방전형 플라즈마 디스플레이 패널은 쌍을 이루는 두 개의 유지전극이 각각 상부기판과 하부기판에 배치된 구조로서, 방전이 기판에 수직인 방향으로 일어난다. 면 방전형 플라즈마 디스플레이 패널은 쌍을 이루는 두 개의 유지전극이 동일한 기판상에 배치된 구조로서, 방전이 기판에 나란한 방향으로 일어난다.
상기 대향 방전형 플라즈마 디스플레이 패널은 발광 효율(luminous efficiency)은 높은 반면에, 플라즈마에 의해 형광체층이 쉽게 열화되는 단점이 있어서, 근래에는 면 방전형 플라즈마 디스플레이 패널이 주류를 이루고 있다.
도 1에는 종래의 일반적인 면 방전형 플라즈마 디스플레이 패널이 도시되어 있다. 그리고, 도 2a 및 도 2b는 각각 도 1에 도시된 플라즈마 디스플레이 패널을 가로 방향 및 세로 방향으로 절단한 단면도이다.
도 1과 도 2a 및 도 2b를 참조하면, 종래의 플라즈마 디스플레이 패널은 일정간격으로 상호 대면하는 상부기판(20)과 하부기판(10)을 구비한다. 상기 상부기판(20)과 하부기판(10) 사이의 공간은 플라즈마 방전이 일어나는 방전공간이 된다.
상기 하부기판(10)의 상면에는 다수의 어드레스 전극(11)이 스트라이프(stripe) 형태로 배열되어 있으며, 이 어드레스 전극들(11)은 제1 유전체층(12)에 의해 매립되어 있다. 그리고, 상기 제1 유전체층(12)의 상면에는 상기 방전공간을 구획하여 방전셀들(14)을 형성하고, 이 방전셀들(14) 간의 전기적, 광학적 간섭을 방지하는 다수의 격벽(13)이 서로 소정 간격을 두고 형성되어 있다. 상기 방전셀들(14)의 내면에는 각각 적색(R), 녹색(G), 청색(B)의 형광체층(15)이 소정 두께 도포되어 있으며, 상기 방전셀들(14)의 내부에는 방전가스가 채워진다.
상부기판(20)은 가시광이 투과될 수 있는 투명기판으로서 주로 유리로 이루어지며, 격벽들(13)이 형성된 하부기판(10)에 결합된다. 상기 상부기판(20)의 하면에는 어드레스 전극들(11)과 직교하는 스트라이프 형태의 유지전극들(sustaining electrode, 21a, 21b)이 쌍을 이루며 형성되어 있다. 상기 유지전극들(21a, 21b)은 가시광이 투과될 수 있도록 주로 ITO(Indium Tin Oxide)와 같은 투명한 도전성 재료로 이루어진다. 그리고, 상기 유지전극들(21a, 21b)의 라인 저항을 줄이기 위하여, 유지전극들(21a, 21b) 각각의 하면에는 금속재질로 이루어진 버스전극들(22a, 22b)이 유지전극들(21a, 21b)보다 폭을 좁게 하여 형성되어 있다. 이러한 유지전극들(21a, 21b)과 버스전극들(22a, 22b)은 투명한 제2 유전체층(23)에 의해 매립되어 있다. 상기 제2 유전체층(23)의 하면에는 보호막(24)이 형성되어 있다. 이 보호막(24)은 플라즈마 입자의 스퍼터링에 의한 제2 유전체층(23)의 손상을 방지하고 2차 전자를 방출하여 방전전압을 낮추어 주는 역할을 하는 것으로, 일반적으로 산화마그네슘(MgO)으로 이루어진다.
그러나, 상기와 같은 구조의 플라즈마 디스플레이 패널에서는 방전셀의 내벽에 도포되는 형광체층의 양을 증가시키는데는 한계가 있고, 또한 방전셀에서 발생된 자외선이 형광체층에 고르게 전달되지 않아서 패널의 휘도 및 발광효율이 떨어지는 문제점이 있다. 그리고, 어드레스전극과 유지전극들 사이의 거리가 비교적 크기 때문에 어드레스 방전전압이 높다는 문제점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 휘도 및 발광 효율을 향상시킬 수 있고, 어드레스 방전전압을 낮출 수 있는 개선된 구조의 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위하여,
본 발명의 실시예에 따른 플라즈마 디스플레이 패널은,
일정간격으로 서로 대향되게 배치되어 그 사이에 방전공간을 형성하는 하부기판 및 상부기판;
상기 하부기판과 상부기판 사이에 마련되는 것으로, 상기 방전공간을 구획하여 다수의 방전셀을 형성하는 다수의 격벽;
상기 하부기판의 상면에 형성되는 다수의 어드레스전극;
상기 하부기판의 상면에 상기 어드레스전극들을 덮도록 형성되는 제1 유전체층;
상기 상부기판과 상기 격벽들 사이에 상기 방전셀마다 폐 루프(closed loop) 형상으로 형성되는 다수의 제1 유지전극;
상기 제1 유전체층 상에 상기 방전셀마다 상기 제1 유지전극들에 대응되게 폐 루프 형상으로 형성되는 다수의 제2 유지전극; 및
상기 제1 유전체층의 상면 중에서 상기 제2 유지전극이 형성되지 않은 부분 및 상기 격벽들의 측벽에 형성되는 형광체층;을 구비한다.
상기 제1 유지전극들의 내측면에는 제2 유전체층이 형성되고, 상기 제2 유전체층의 표면에는 보호막이 형성될 수 있다.
상기 제1 유전체층의 상면에는 상기 방전셀마다 유전체로 이루어진 돌출부가 형성되고, 상기 제2 유지전극은 상기 돌출부의 상면에 형성되는 것이 바람직하다.여기서, 상기 돌출부는 상기 제2 유지전극에 대응되는 폐 루프 형상으로 형성될 수 있다.
상기 돌출부의 내벽 및 외벽에는 형광체층이 형성될 수 있으며, 상기 상부기판의 하면 중에서 제1 유지전극이 형성되지 않은 부분에도 형광체층이 형성될 수 있다.
상기 돌출부의 상면에는 상기 제2 유지전극을 덮도록 제3 유전체층이 형성되고, 상기 제3 유전체층의 표면에는 보호막이 형성될 수 있다.
상기 제1 유지전극은 통형상의 전극인 것이 바람직하며, 상기 제2 유지전극은 관통공이 형성된 판형상의 전극인 것이 바람직하다. 그리고, 상기 어드레스전극은 띠 형상의 전극 또는 관통공이 형성된 판형상의 전극이 될 수 있다.
본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널은,
일정간격으로 서로 대향되게 배치되어 그 사이에 방전공간을 형성하는 하부기판 및 상부기판;
상기 하부기판과 상부기판 사이에 마련되는 것으로, 상기 방전공간을 구획하여 다수의 방전셀을 형성하는 다수의 격벽;
상기 하부기판의 상면에 형성되는 다수의 어드레스전극;
상기 하부기판의 상면에 상기 어드레스전극들을 덮도록 형성되는 제1 유전체층;
상기 상부기판의 하면에 상기 방전셀마다 폐 루프(closed loop) 형상으로 형성되는 다수의 제1 유지전극;
상기 상부기판의 하면에 상기 제1 유지전극들을 덮도록 형성되는 제2 유전체층;
상기 제1 유전체층 상에 상기 방전셀마다 상기 제1 유지전극들에 대응되게 폐 루프 형상으로 형성되는 다수의 제2 유지전극; 및
상기 제1 유전체층의 상면 중에서 상기 제2 유지전극이 형성되지 않은 부분 및 상기 격벽들의 측벽에 형성되는 형광체층;을 구비한다.
상기 제1 및 제2 유지전극은 관통공이 형성된 판형상의 전극인 것이 바람직하다. 그리고, 상기 어드레스전극은 띠 형상의 전극 또는 관통공이 형성된 판형상의 전극이 될 수 있다.
상기 제1 유지전극의 외곽에는 금속으로 이루어진 버스전극이 형성될 수 있다. 여기서, 상기 제1 유지전극은 ITO(Indium Tin Oxide)로 이루어질 수 있다.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다. 도면에서 동일한 참조부호는 동일한 구성요소를 지칭한다.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 일부를 분리하여 도시한 사시도이고, 도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 일부 단면도이다. 그리고, 도 5는 도 3에 도시된 플라즈마 디스플레이 패널에 적용된 전극들을 보여주는 사시도이다. 도 3에서는 편의상 제2 유전체층(123)과 형광체층(115) 그리고 전극들의 연결라인은 도시되지 않았다.
도 3 내지 도 5를 참조하면, 하부기판(110)과 상부기판(120)이 서로 일정간격으로 대향되게 배치되어 그 사이에 방전공간을 형성한다. 여기서, 상기 하부기판(110)과 상부기판(120)은 일반적으로 유리기판으로 이루어진다.
상기 하부기판(110)의 상면에는 다수의 어드레스전극(111)이 형성된다. 상기 어드레스전극(111)은 도 5에 도시된 바와 같이 띠 형상의 전극이 될 수 있다. 한 편, 도 6에 도시된 바와 같이 어드레스전극(111')은 관통공이 형성된 사각판형 전극이 될 수도 있다. 그리고, 상기 어드레스전극들(111)은 하부기판의 상면에 형성되는 제1 유전체층(112)에 의하여 매립된다.
상기 제1 유전체층(112)의 상면에는 상기 방전공간을 구획하여 다수의 방전셀(114)을 형성하는 다수의 격벽(113)이 소정 높이로 형성된다. 이러한 격벽들(113)은 인접하는 방전셀들(114) 간의 전기적, 광학적 간섭을 방지하는 역할을 하게 된다.
상기 격벽들(113)의 상면과 상부기판(120)의 하면 사이에는 다수의 제1 유지전극(121)의 마련된다. 여기서, 상기 제1 유지전극들(121)은 방전셀(114)마다 상기 격벽들(113)의 상면을 따라 폐 루프(closed loop) 형상으로 형성된다. 그리고, 이러한 제1 유지전극들(121) 사이에는 유전체가 개재되어 있다. 상기 제1 유지전극(121)은 도 5에 도시된 바와 같이 사각통형(rectangular cylindrical) 전극으로 이루어질 수 있다.
그리고, 격벽들(113)의 상면과 상부기판(120)의 하면 사이에는 상기 제1 유지전극들(121)의 내측면을 덮도록 제2 유전체층(123)이 형성된다. 그리고, 상기 제3 유전체층(123)의 표면에는 보호막(미도시)이 형성될 수 있다. 상기 보호막은 플라즈마 입자의 스퍼터링에 의한 제2 유전체층(123)의 손상을 방지하고 2차 전자를 방출하여 방전전압을 낮추어 주는 역할을 하는 것으로, 일반적으로 산화마그네슘(MgO)으로 이루어진다.
상기 제1 유전체층(112)의 상면에는 상기 방전셀(114)마다 유전체로 이루어 진 돌출부(116)가 소정 높이로 형성된다. 여기서, 상기 돌출부(116)는 폐 루프 형상으로 형성될 수 있으며, 상기 돌출부(116)의 상면에는 상기 제1 유지전극(121)에 대응되는 폐 루프 형상의 제2 유지전극(117)이 형성된다. 한편, 상기 제1 유전체층(112) 상에는 돌출부(116)가 형성되지 않을 수도 있으며, 이 경우 상기 제2 유지전극(117)은 상기 제1 유전체층(112)의 상면에 형성될 수 있다.
상기 제2 유지전극(117)은 도 5에 도시된 바와 같이 관통공이 형성된 사각판형 전극으로 이루어질 수 있다. 그리고, 상기 돌출부(116)의 상면에는 상기 제2 유지전극(117)을 덮도록 제3 유전체층(118)이 형성되며, 상기 제3 유전체층(118)의 표면에는 보호막(미도시)이 형성될 수 있다.
상기 방전셀들(114)의 내벽을 이루는 제1 유전체층(112)의 상면 및 격벽들(113)의 측면에는 형광체층(115)이 형성된다. 그리고, 상기 형광체층(115)은 상기 돌출부(116)의 내벽 및 외벽에도 형성될 수 있으며, 상기 상부기판(120)의 하면에도 형성될 수 있다.
도 7은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 적용될 수 있는 다른 형상의 전극들의 일례를 도시한 것이다. 도 7을 참조하면, 제1 유지전극(121')은 원통형(circular cylindrical) 전극이 되고, 제2 유지전극(117')은 관통공이 형성된 원판형 전극이 될 수 있다. 그리고, 상기 어드레스전극(111)은 띠 형상의 전극이 될 수 있다. 한편, 도 8에 도시된 바와 같이 어드레스전극(111")은 관통공이 형성된 원판형 전극이 될 수도 있다.
이상에서는 제1 유지전극이 사각통형 전극(121)이나 원통형 전극(121')인 경 우가 설명되었으나 본 실시예에서는 이에 한정되지 않고 다양한 통형상(cylindrical)의 전극이 될 수 있다. 그리고, 상기 제2 유지전극도 사각판형 전극(117)이나 원판형 전극(117') 이외에 관통공이 형성된 다양한 판형상의 전극이 될 수 있다. 또한, 상기 어드레스전극은 띠 형상의 전극(111), 사각판형 전극(111')이나 원판형 전극(111") 이외에 관통공이 형성된 다양한 판형상의 전극이 될 수 있다.
상기와 같은 구조의 플라즈마 디스플레이 패널에서, 유지방전은 제1 유지전극(121,121')과 제2 유지전극(117,117') 사이에서 상하 방향으로 일어나게 된다. 이때, 상기 제1 유지전극(121,121')은 통형상의 전극으로 이루어지고, 상기 제2 유지전극(117,117')은 관통공이 형성된 판형상의 전극으로 이루어지므로, 유지방전은 면방전형과 대향방전형이 혼합된 형태로 일어나게 된다. 그리고, 이러한 방전에 의하여 발생된 자외선이 방전셀(114)의 내벽에 형성된 형광체층(115)에 고르게 전달되므로, 휘도 및 발광 효율이 향상될 수 있다.
한편, 어드레스방전은 어드레스전극(111,111',111")과 한 쌍의 유지전극 중 제2 유지전극(117,117') 사이에서 일어나게 된다. 이때, 상기 어드레스전극이 띠 형상의 전극(111)인 경우에는 어드레스방전은 제2 유지전극(117,117')의 중심영역과 어드레스전극(111) 사이에서 일어나게 된다. 그리고, 상기 어드레스전극이 관통공이 형성된 판형상의 전극(111',111")인 경우에는 어드레스방전이 제2 유지전극(117,117') 및 어드레스전극(111',111")의 형상과 같은 형태로 일어나게 된다. 이와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에서는 어드레스전극 (111,111',111")과 제2 유지전극(117,117') 사이의 거리가 종래 플라즈마 디스플레이 패널에서보다 작아지므로, 어드레스 방전전압을 낮출 수 있게 된다. 한편, 리셋(reset) 방전도 상기 어드레스전극(111,111',111")과 제2 유지전극(117,117') 사이에서 일어나므로 콘트라스트(contrast)가 향상될 수 있다.
그리고, 형광체층(115)은 제1 유전체층(112)의 상면 및 격벽들(113)의 측면 뿐만아니라 돌출부(116)의 내벽 및 외벽, 상부기판(120)의 하면에도 형성될 수 있으므로, 방전셀(114) 내부에 종래 플라즈마 디스플레이 패널에서 보다 더 많은 형광체층(115)을 형성할 수 있다. 이에 따라, 방전에 의하여 발생되는 가시광의 양을 증가시킬 수 있게 된다. 그리고, 상부기판(120) 상에는 유전체층이 형성되지 않으므로, 방전셀에서 발생된 가시광이 종래 플라즈마 디스플레이 패널에서 보다 더 많이 상부기판(120)을 투과할 수 있게 된다.
본 발명의 실시예에 따른 플라즈마 디스플레이 패널과 도 1에 도시된 종래 플라즈마 디스플레이 패널을 실험하여 비교한 결과, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에서는 종래 플라즈마 디스플레이 패널에서 보다 발광 효율은 대략 38% 향상되었으며, 방전개시전압은 대략 32% 감소하였다.
도 9는 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 일부를 분리하여 도시한 사시도이고, 도 10은 도 9에 도시된 플라즈마 디스플레이 패널의 일부 단면도이다. 그리고, 도 11는 도 9에 도시된 플라즈마 디스플레이 패널에 적용된 전극들을 보여주는 사시도이다.
도 9 내지 도 11을 참조하면, 하부기판(210)과 상부기판(220)의 서로 일정한 간격으로 대향되게 배치되어 그 사이에 방전공간을 형성한다. 상기 하부기판(210)의 상면에는 다수의 어드레스전극(211)이 형성되고, 상기 어드레스전극들(211)은 제1 유전체층(212)에 의하여 매립된다. 상기 어드레스전극(211)은 도 11에 도시된 바와 같이 띠 형상의 전극이 될 수 있다. 한편, 도 12에 도시된 바와 같이 어드레스전극(211')은 관통공이 형성된 사각판형 전극이 될 수도 있다. 그리고, 상기 제1 유전체층(212)의 상면에는 상기 방전공간을 구획하여 다수의 방전셀(214)을 형성하는 다수의 격벽(213)이 형성된다.
상기 상부기판(220)의 하면에는 다수의 제1 유지전극(221)이 형성된다. 여기서, 상기 제1 유지전극들(221)은 방전셀(214) 마다 폐 루프(closed loop) 형상으로 형성된다. 상기 제 1 유지전극(221)은 도 9에 도시된 바와 같이 관통공이 형성된 사각판형 전극으로 이루어질 수 있다. 상기 제1 유지전극(221)은 투명한 도전성 물질인 ITO(Indium Tin Oxide)로 이루어질 수 있다. 그리고, 상기 제1 유지전극(221)의 외곽에는 상기 제1 유지전극(221)의 라인저항을 줄이기 위하여 금속으로 이루어진 버스전극(222)이 형성될 수 있다.
상기 상부기판(220)의 하면에는 상기 제1 유지전극들(221) 및 버스전극들(222)을 덮도록 제2 유전체층(223)이 형성된다. 상기 제2 유전체층(223)은 방전에 의하여 발생된 가시광이 투과할 수 있도록 투명한 물질로 이루어지는 것이 바람직하다. 그리고, 상기 제2 유전체층(223)의 하면에는 보호막(224)이 형성된다. 상기 보호막(224)은 플라즈마 입자의 스퍼터링에 의한 제2 유전체층(223)의 손상을 방지하고 2차 전자를 방출하여 방전전압을 낮추어 주는 역할을 하는 것으로, 일반적으 로 산화마그네슘(MgO)으로 이루어진다.
상기 제1 유전체층(212)의 상면에는 방전셀(214)마다 유전체로 이루어진 돌출부(216)가 소정 높이로 형성된다. 여기서, 상기 돌출부(216)는 폐 루프 형상으로 형성될 수 있다. 그리고, 상기 돌출부(216)의 상면에는 상기 제1 유지전극(221)에 대응되는 폐 루프 형상의 제2 유지전극(217)이 형성된다. 여기서, 상기 제2 유지전극(217)은 금속으로 이루어질 수 있다. 한편, 상기 제1 유전체층(212) 상에는 돌출부(216)가 형성되지 않을 수도 있으며, 이 경우 상기 제2 유지전극(217)은 상기 제1 유전체층(212)의 상면에 형성될 수 있다.
상기 제2 유지전극(217)은 도 9에 도시된 바와 같이 관통공이 형성된 사각판형 전극으로 이루어질 수 있다. 그리고, 상기 돌출부(216)의 상면에는 상기 제2 유지전극(217)을 덮도록 제3 유전체층(218)이 형성된다. 그리고, 상기 제3 유전체층(218)의 표면에는 보호막(미도시)이 더 형성될 수도 있다.
상기 방전셀들(214)의 내벽을 이루는 제1 유전체층(212)의 상면 및 격벽들(213)의 측면에는 형광체층(215)이 형성된다. 그리고, 상기 형광체층(215)은 상기 돌출부(216)의 내벽 및 외벽에도 형성될 수 있다.
도 13은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널에 적용될 수 있는 다른 형상의 전극들의 일례를 도시한 것이다. 도 13을 참조하면, 제1 유지전극(221')은 관통공이 형성된 원판형 전극으로 이루어지며, 이때 상기 제1 유지전극(221')의 외곽에는 버스전극(222')이 형성될 수 있다. 상기 제2 유지전극(217')은 관통공이 형성된 원판형 전극으로 이루어진다. 그리고, 상기 어드레스전극(211) 은 띠 형상의 전극이 될 수 있다. 한편, 도 14에 도시된 바와 같이 어드레스전극(211")은 관통공이 형성된 원판형 전극이 될 수도 있다.
이상에서는 제1 유지전극이 사각판형 전극(221)이나 원판형 전극(221')인 경우가 설명되었으나 본 실시예에서는 이에 한정되지 않고 다양한 판형상의 전극이 될 수 있다. 그리고, 상기 제2 유지전극도 사각판형 전극(217)이나 원판형 전극(217') 이외에 관통공이 형성된 다양한 판형상의 전극이 될 수 있다. 또한, 상기 어드레스전극은 띠 형상의 전극(211), 사각판형 전극(211')이나 원판형 전극(211") 이외에 관통공이 형성된 다양한 판형상의 전극이 될 수 있다.
상기와 같은 구조의 플라즈마 디스플레이 패널에서, 유지방전은 상기 제1 유지전극(221,221')과 제2 유지전극(217,217') 사이에서 상하방향으로 일어나게 된다. 이때, 상기 유지방전은 면방전 형태로 일어나게 되므로 발광 효율이 향상될 수 있다. 그리고, 전술한 실시예에서와 마찬가지로 어드레스 방전전압을 낮출수 있으며, 방전셀 내부에 더 많은 형광체층(215)을 형성할 수 있다.
이상에서 본 발명에 따른 바람직한 실시예가 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해서 정해져야 할 것이다.
이상에서 살펴본 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면 다음과 같은 효과가 있다.
첫째, 제1 유지전극과 제2 유지전극 사이에 면방전형과 대향방전형이 혼합된 형태의 유지방전이 상하방향으로 일어나게 된다. 이에 따라, 방전에서 발생된 자외선에 방전셀 내벽에 형성된 형광체층에 고르게 전달되어 휘도 및 발광 효율이 향상될 수 있다.
둘째, 어드레스전극과 제2 유지전극 사이의 거리가 종래 플라즈마 디스플레이 패널에서 보다 작으므로, 어드레스 방전전압을 낮출 수 있게 된다. 또한, 리셋 방전도 상기 어드레스전극과 제2 유지전극 사이에서 일어나게 되므로 콘트라스트도 향상될 수 있다.
셋째, 방전셀 내부에 종래 플라즈마 디스플레이 패널에서 보다 많은 형광체층을 형성할 수 있으므로, 방전에 의하여 발생되는 가시광의 양을 증가시킬 수 있게 된다.

Claims (20)

  1. 일정간격으로 서로 대향되게 배치되어 그 사이에 방전공간을 형성하는 하부기판 및 상부기판;
    상기 하부기판과 상부기판 사이에 마련되는 것으로, 상기 방전공간을 구획하여 다수의 방전셀을 형성하는 다수의 격벽;
    상기 하부기판의 상면에 형성되는 다수의 어드레스전극;
    상기 하부기판의 상면에 상기 어드레스전극들을 덮도록 형성되는 제1 유전체층;
    상기 상부기판과 상기 격벽들 사이에 상기 방전셀마다 폐 루프(closed loop) 형상으로 형성되는 다수의 제1 유지전극;
    상기 제1 유전체층 상에 상기 방전셀마다 상기 제1 유지전극들에 대응되게 폐 루프 형상으로 형성되는 다수의 제2 유지전극; 및
    상기 제1 유전체층의 상면 중에서 상기 제2 유지전극이 형성되지 않은 부분 및 상기 격벽들의 측벽에 형성되는 형광체층;을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제1 유지전극들의 내측면에는 제2 유전체층이 형성되고, 상기 제2 유전체층의 표면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 제1 유전체층의 상면에는 상기 방전셀마다 유전체로 이루어진 돌출부가 형성되고, 상기 제2 유지전극은 상기 돌출부의 상면에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 돌출부는 상기 제2 유지전극에 대응되는 폐 루프 형상으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 돌출부의 내벽 및 외벽에 형광체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 상부기판의 하면 중에서 상기 제1 유지전극이 형성되지 않은 부분에 형광체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 4 항에 있어서,
    상기 돌출부의 상면에는 상기 제2 유지전극을 덮도록 제3 유전체층이 형성되고, 상기 제3 유전체층의 표면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 제1 유지전극은 통형상의 전극인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제2 유지전극은 관통공이 형성된 판형상의 전극인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 어드레스전극은 띠 형상의 전극 또는 관통공이 형성된 판형상의 전극인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 일정간격으로 서로 대향되게 배치되어 그 사이에 방전공간을 형성하는 하부기판 및 상부기판;
    상기 하부기판과 상부기판 사이에 마련되는 것으로, 상기 방전공간을 구획하여 다수의 방전셀을 형성하는 다수의 격벽;
    상기 하부기판의 상면에 형성되는 다수의 어드레스전극;
    상기 하부기판의 상면에 상기 어드레스전극들을 덮도록 형성되는 제1 유전체층;
    상기 상부기판의 하면에 상기 방전셀마다 폐 루프(closed loop) 형상으로 형성되는 다수의 제1 유지전극;
    상기 상부기판의 하면에 상기 제1 유지전극들을 덮도록 형성되는 제2 유전체층;
    상기 제1 유전체층 상에 상기 방전셀마다 상기 제1 유지전극들에 대응되게 폐 루프 형상으로 형성되는 다수의 제2 유지전극; 및
    상기 제1 유전체층의 상면 중에서 상기 제2 유지전극이 형성되지 않은 부분 및 상기 격벽들의 측벽에 형성되는 형광체층;을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 제2 유전체층의 하면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 11 항에 있어서,
    상기 제1 유전체층의 상면에는 상기 방전셀마다 유전체로 이루어진 돌출부가 형성되고, 상기 제2 유지전극은 상기 돌출부의 상면에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제 13 항에 있어서,
    상기 돌출부는 상기 제2 유지전극에 대응되는 폐 루프 형상으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 제 14 항에 있어서,
    상기 돌출부의 내벽 및 외벽에 형광체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  16. 제 14 항에 있어서,
    상기 돌출부의 상면에는 상기 제2 유지전극을 덮도록 제3 유전체층이 형성되고, 상기 제3 유전체층의 표면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  17. 제 11 항에 있어서,
    상기 제1 및 제2 유지전극은 관통공이 형성된 판형상의 전극인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  18. 제 17 항에 있어서,
    상기 어드레스전극은 띠 형상의 전극 또는 관통공이 형성된 판형상의 전극인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  19. 제 11 항에 있어서,
    상기 제1 유지전극의 외곽에는 금속으로 이루어진 버스전극이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  20. 제 19 항에 있어서,
    상기 제1 유지전극은 ITO(Indium Tin Oxide)로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040086538A 2004-10-28 2004-10-28 플라즈마 디스플레이 패널 KR101082434B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040086538A KR101082434B1 (ko) 2004-10-28 2004-10-28 플라즈마 디스플레이 패널
CNB2005100747307A CN100547717C (zh) 2004-10-28 2005-05-31 等离子体显示板
US11/245,148 US7595589B2 (en) 2004-10-28 2005-10-07 Plasma display panel
JP2005304149A JP4425849B2 (ja) 2004-10-28 2005-10-19 プラズマディスプレイパネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040086538A KR101082434B1 (ko) 2004-10-28 2004-10-28 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060037549A KR20060037549A (ko) 2006-05-03
KR101082434B1 true KR101082434B1 (ko) 2011-11-11

Family

ID=36261032

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040086538A KR101082434B1 (ko) 2004-10-28 2004-10-28 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US7595589B2 (ko)
JP (1) JP4425849B2 (ko)
KR (1) KR101082434B1 (ko)
CN (1) CN100547717C (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI319200B (en) * 2006-11-03 2010-01-01 Chunghwa Picture Tubes Ltd Flat light module and manufacturing method thereof
JP5775932B2 (ja) * 2011-08-29 2015-09-09 京セラ株式会社 プラズマ発生体及びプラズマ発生装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06267430A (ja) * 1993-03-11 1994-09-22 Noritake Co Ltd プラズマディスプレイパネル

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4871967A (ko) 1971-12-28 1973-09-28
JPS5750743A (en) 1980-09-12 1982-03-25 Okaya Denki Sangyo Kk Gas discharge display panel
US4689617A (en) 1985-04-30 1987-08-25 International Business Machines Corporation Concentric via plasma panel
JP2917279B2 (ja) 1988-11-30 1999-07-12 富士通株式会社 ガス放電パネル
JP2629982B2 (ja) 1989-11-14 1997-07-16 株式会社富士通ゼネラル プラズマディスプレイパネル
JP2943210B2 (ja) 1990-02-06 1999-08-30 日本電気株式会社 面放電形プラズマディスプレイパネル
US6097357A (en) * 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
JP3259253B2 (ja) * 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
JPH0541165A (ja) 1991-08-07 1993-02-19 Pioneer Electron Corp プラズマ表示装置
DE69220019T2 (de) * 1991-12-20 1997-09-25 Fujitsu Ltd Verfahren und Vorrichtung zur Steuerung einer Anzeigetafel
EP0554172B1 (en) * 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3025598B2 (ja) * 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JP2676487B2 (ja) 1993-11-24 1997-11-17 株式会社ティーティーティー 放電表示装置
JP2891280B2 (ja) * 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP3163563B2 (ja) * 1995-08-25 2001-05-08 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル及びその製造方法
JP2845183B2 (ja) 1995-10-20 1999-01-13 富士通株式会社 ガス放電パネル
KR19990004791A (ko) 1997-06-30 1999-01-25 엄길용 플라즈마 표시소자
JP3424587B2 (ja) * 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
US6247987B1 (en) * 1999-04-26 2001-06-19 Chad Byron Moore Process for making array of fibers used in fiber-based displays
JP2000331615A (ja) 1999-05-20 2000-11-30 Fujitsu Ltd プラズマディスプレイパネル及びその駆動方法
JP4030685B2 (ja) 1999-07-30 2008-01-09 三星エスディアイ株式会社 プラズマディスプレイおよびその製造方法
US6853138B1 (en) * 1999-11-24 2005-02-08 Lg Electronics Inc. Plasma display panel having grooves in the dielectric layer
JP2001325888A (ja) 2000-03-09 2001-11-22 Samsung Yokohama Research Institute Co Ltd プラズマディスプレイ及びその製造方法
KR100399787B1 (ko) * 2001-05-04 2003-09-29 삼성에스디아이 주식회사 기판과 이 기판의 제조방법 및 이 기판을 가지는 플라즈마표시장치
US7330166B2 (en) * 2002-06-28 2008-02-12 Matsushita Electronic Industrial Co., Ltd Plasma display with split electrodes

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06267430A (ja) * 1993-03-11 1994-09-22 Noritake Co Ltd プラズマディスプレイパネル

Also Published As

Publication number Publication date
CN1770370A (zh) 2006-05-10
US7595589B2 (en) 2009-09-29
CN100547717C (zh) 2009-10-07
US20060091808A1 (en) 2006-05-04
JP4425849B2 (ja) 2010-03-03
KR20060037549A (ko) 2006-05-03
JP2006128103A (ja) 2006-05-18

Similar Documents

Publication Publication Date Title
US20050225244A1 (en) Plasma display panel
KR100615304B1 (ko) 플라즈마 디스플레이 패널
KR20020026040A (ko) 기판 및 이 기판을 이용한 플라즈마 표시장치
KR101082434B1 (ko) 플라즈마 디스플레이 패널
KR20050099244A (ko) 플라즈마 디스플레이 패널
US20060164012A1 (en) Plasma display panel (PDP) and flat panel display including the PDP
KR20050036448A (ko) 플라즈마 디스플레이 패널
US20060197450A1 (en) Dielectric layer structure and plasma display panel having the same
KR100615289B1 (ko) 플라즈마 디스플레이 패널
KR100550210B1 (ko) 플라즈마 디스플레이 패널
JP2006140133A (ja) プラズマディスプレイパネル
KR100647596B1 (ko) 플라즈마 디스플레이 패널
KR100615288B1 (ko) 플라즈마 디스플레이 패널
KR100527425B1 (ko) 플라즈마 디스플레이 패널
KR100829512B1 (ko) 개선된 전극 구조를 갖는 플라즈마 디스플레이 패널 및 그제조방법
KR100670298B1 (ko) 플라즈마 디스플레이 패널
KR100730116B1 (ko) 플라즈마 디스플레이 패널
KR100659104B1 (ko) 디스플레이 장치
KR100581957B1 (ko) 플라즈마 디스플레이 패널
KR100708747B1 (ko) 플라즈마 디스플레이 패널 및 이를 구비하는 플라즈마디스플레이 장치
KR100647625B1 (ko) 플라즈마 디스플레이 패널 및 이를 구비한 평판 표시 장치
KR20050097252A (ko) 플라즈마 디스플레이 패널
KR20050095005A (ko) 플라즈마 디스플레이 패널
JP2005011744A (ja) プラズマディスプレイパネル
KR20060062621A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee