KR101080386B1 - 태양 충전형 usb 메모리 장치 - Google Patents

태양 충전형 usb 메모리 장치 Download PDF

Info

Publication number
KR101080386B1
KR101080386B1 KR1020090099832A KR20090099832A KR101080386B1 KR 101080386 B1 KR101080386 B1 KR 101080386B1 KR 1020090099832 A KR1020090099832 A KR 1020090099832A KR 20090099832 A KR20090099832 A KR 20090099832A KR 101080386 B1 KR101080386 B1 KR 101080386B1
Authority
KR
South Korea
Prior art keywords
substrate
wiring pattern
solar
memory device
connection terminal
Prior art date
Application number
KR1020090099832A
Other languages
English (en)
Other versions
KR20110042951A (ko
Inventor
김규한
Original Assignee
에스티에스반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스티에스반도체통신 주식회사 filed Critical 에스티에스반도체통신 주식회사
Priority to KR1020090099832A priority Critical patent/KR101080386B1/ko
Publication of KR20110042951A publication Critical patent/KR20110042951A/ko
Application granted granted Critical
Publication of KR101080386B1 publication Critical patent/KR101080386B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/0772Physical layout of the record carrier
    • G06K19/07732Physical layout of the record carrier the record carrier having a housing or construction similar to well-known portable memory devices, such as SD cards, USB or memory sticks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/46Accumulators structurally combined with charging apparatus
    • H01M10/465Accumulators structurally combined with charging apparatus with solar battery as charging system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/21Employing a record carrier using a specific recording technology
    • G06F2212/214Solid state disk
    • G06F2212/2146Solid state disk being detachable, e.g.. USB memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Sustainable Energy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electrochemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Battery Mounting, Suspending (AREA)
  • Semiconductor Memories (AREA)

Abstract

본 발명은, 메모리 기능과 충전 기능을 수행할 수 있는 태양 충전형 USB 메모리 장치를 제공한다. 본 발명의 태양 충전형 USB 메모리 장치는, 제1 측에 형성된 제1 리세스 영역과 제1 측에 대향하는 제2 측에 형성된 제2 리세스 영역을 포함하는 기판; 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 수동 소자들; 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 제어 반도체 칩들; 제2 리세스 영역 내에 실장되고 복수의 태양 전지들을 포함하는 태양 전지 유닛; 기판의 제1 표면 상에, 하나 또는 그 이상의 수동 소자들, 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두와 중첩되어 적층되도록 실장된 하나 또는 그 이상의 반도체 메모리 칩들; 제2 측의 일단부에 형성되고 하나 또는 그 이상의 반도체 메모리 칩들과 전기적으로 연결된 제1 외부 접속 단자; 및 제2 측의 타단부에 형성되고 태양 전지 유닛과 전기적으로 연결된 제2 외부 접속 단자;를 포함한다.
USB 메모리 장치, 비휘발성 메모리, 태양 전지, 충전

Description

태양 충전형 USB 메모리 장치{USB memory device having solar charging function}
본 발명은 USB 메모리 장치에 관한 것으로서, 더욱 상세하게는, 메모리 기능과 충전 기능을 함께 수행할 수 있는 태양 충전형 USB 메모리 장치에 관한 것이다.
휴대폰을 비롯한 각종 휴대용 전자 장치는 매우 빠른 속도로 향상되어, 단일 기능 기기로부터 하나의 장치로서 사용자들에게 다양한 기능을 제공할 수 있는 멀티미디어 전자 장치로 발전하고 있다. 이러한 멀티미디어 전자 장치들 중에 휴대성을 필요로 하는 전자 장치들은 메모리 용량과 축전지 용량을 증가시키는 것에 한계가 있으며, 다른 장치와의 데이터 호환이 복잡한 한계가 있다. 따라서, 여러 가지 종류의 부속 장비들이 필요한 실정이다. 이러한 부속 장비 중에서 USB 메모리 장치는 휴대하기에 간편하고 대용량의 파일을 타인에게 신뢰성 있게 전달할 수 있다는 점에서 광범위하게 이용되고 있다. 이러한 USB 메모리 장치에 대하여, 소형화와 함께 대용량화를 구현하는 것이 요구되며, 또한 메모리 기능 외의 다른 기능을 가지는 다기능 장치로서의 요구가 증대되고 있다.
본 발명이 이루고자 하는 기술적 과제는, 태양 전지를 이용하여 메모리 기능과 충전 기능을 함께 수행할 수 있는 태양 충전형 USB 메모리 장치를 제공하는 것이다.
또한, 본 발명이 이루고자 하는 다른 기술적 과제는, 태양 전지를 이용하여 메모리 기능과 충전 기능을 함께 수행할 수 있는 태양 충전형 USB 메모리 장치의 제조 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 태양 충전형 USB 메모리 장치는, 제1 측에 형성된 제1 리세스 영역과 상기 제1 측에 대향하는 제2 측에 형성된 제2 리세스 영역을 포함하는 기판; 상기 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 수동 소자들; 상기 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 제어 반도체 칩들; 상기 제2 리세스 영역 내에 실장되고 복수의 태양 전지들을 포함하는 태양 전지 유닛; 상기 기판의 제1 표면 상에, 상기 하나 또는 그 이상의 수동 소자들, 상기 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두와 중첩되어 적층되도록 실장된 하나 또는 그 이상의 반도체 메모리 칩들; 상기 제2 측의 일단부에 형성되고 상기 하나 또는 그 이상의 반도체 메모리 칩들과 전기적으로 연결된 제1 외부 접속 단자; 및 상기 제2 측의 타단부에 형성되고 상기 태양 전지 유닛과 전기적으로 연결된 제2 외부 접속 단자;를 포함한다.
본 발명의 일부 실시예들에 있어서, 상기 하나 또는 그 이상의 반도체 메모리 칩들을 봉지하는 봉지재;를 더 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 제1 리세스 영역은 그 내에 형성된 제1 배선 패턴을 더 포함하고, 상기 하나 또는 그 이상의 제어 반도체 칩들은 상기 제1 배선 패턴과 제1 연결 부재를 통하여 전기적으로 연결될 수 있다. 상기 제1 연결 부재는 본딩 와이어, 솔더볼, 플립칩(flip-chip) 본딩 부재, 범프, 또는 전도성 비아(via)를 포함할 수 있다. 또한, 상기 제1 연결부재는 상기 리세스 영역으로부터 돌출되지 않는 높이를 가질 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 기판은 상기 제1 측에 형성된 제3 배선 패턴을 더 포함하고, 상기 하나 또는 그 이상의 반도체 메모리 칩들은 상기 제3 배선 패턴과 제2 연결 부재를 통하여 전기적으로 연결될 수 있다. 또한, 상기 제2 연결 부재는 본딩 와이어, 솔더볼, 플립칩(flip-chip) 본딩 부재, 범프, 또는 전도성 비아(via)를 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 기판은 다층 구조를 가질 수 있다. 또한, 상기 기판은 에폭시 수지, 폴리이미드 수지, BT(비스말레마이드 트리아진) 수지, FR-4(강화유리섬유), 세라믹, 실리콘, 또는 유리를 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 하나 또는 그 이상의 메모리 반도체 칩은 반도체 다이(die) 또는 반도체 패키지일 수 있다. 또한, 상기 하나 또는 그 이상의 메모리 반도체 칩은 NAND 플래시 메모리, PRAM(Phase-change random access memory), RRAM(Resistive RAM), FeRAM(Ferroelectric RAM), 또는 MRAM(Magnetic RAM)일 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 외부 배선 패턴을 노출하도록 상기 기판을 둘러싸는 케이스;를 더 포함할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 태양 충전형 USB 메모리 장치는, 제1 측과 상기 제1 측에 대향하는 제2 측을 포함하고, 상기 제2 측에 형성된 리세스 영역을 포함하는 기판; 상기 제1 측 상에 실장된 하나 또는 그 이상의 수동 소자들, 하나 또는 그 이상의 제어 반도체 칩들, 및 하나 또는 그 이상의 반도체 메모리 칩들; 상기 리세스 영역 내에 실장된 복수의 태양 전지들을 포함하는 태양 전지 유닛; 상기 제2 측의 일단부에 형성되고 상기 하나 또는 그 이상의 반도체 메모리 칩들과 전기적으로 연결된 제1 외부 접속 단자; 및 상기 제2 측의 타단부에 형성되고 상기 태양 전지 유닛과 전기적으로 연결된 제2 외부 접속 단자; 를 포함한다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 태양 충전형 USB 메모리 장치는, 제1 측과 상기 제1 측에 대향하는 제2 측을 포함하는 기판; 상기 제1 측 상에 실장된 하나 또는 그 이상의 수동 소자들, 하나 또는 그 이상의 제어 반도체 칩들, 및 하나 또는 그 이상의 반도체 메모리 칩들; 상기 제2 측 상에 실장된 복수의 태양 전지들을 포함하는 태양 전지 유닛; 상기 제2 측의 일단부에 형성되고 상기 하나 또는 그 이상의 반도체 메모리 칩들과 전기적으로 연결된 제1 외부 접속 단자; 및 상기 제2 측의 타단부에 형성되고 상기 태양 전지 유닛과 전기적으로 연결된 제2 외부 접속 단자;를 포함한다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 태양 충전형 USB 메모리 장치의 제조 방법은, 제1 측에 형성된 제1 리세스 영역 및 상기 제1 측에 대향하는 제2 측에 형성된 제2 리세스 영역을 포함하는 기판을 제공하는 단계; 상기 제1 리세스 영역 내에 하나 또는 그 이상의 수동 소자들, 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두를 실장하는 단계; 상기 제1 기판의 상기 제1 측 상에, 상기 하나 또는 그 이상의 수동 소자들, 상기 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두와 중첩하여 적층되도록 하나 또는 그 이상의 메모리 반도체 칩을 실장하는 단계; 상기 제2 리세스 영역 내에 복수의 태양 전지들을 포함하는 태양 전지 유닛을 실장하는 단계; 를 포함한다.
본 발명의 일부 실시예들에 있어서, 상기 기판을 제공하는 단계는, 상기 기판의 일부 영역을 기계적 가공하거나 또는 화학적 식각하여 상기 제1 리세스 영역, 제2 리세스 영역, 또는 이들 모두를 형성하는 단계;를 더 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 기판을 제공하는 단계는, 상기 제1 리세스 영역, 제2 리세스 영역, 또는 이들 모두가 형성되도록 가공된 복수의 기판 부재들을 접착하는 단계;를 더 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 하나 또는 그 이상의 수동 소자들, 상기 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두를 실장하는 단계는, 상기 하나 또는 그 이상의 수동 소자들, 상기 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두를 상기 제1 리세스 영역에 형성된 제1 배선 패턴과 전기적으로 연결하는 단계;를 더 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 태양 전지 유닛을 실장하는 단계는, 상기 태양 전지 유닛을 상기 제2 리세스 영역에 형성된 제2 배선 패턴과 전기적으로 연결하는 단계;를 더 포함할 수 있다.
본 발명의 일부 실시예들에 있어서, 상기 하나 또는 그 이상의 메모리 반도체 칩들을 실장하는 단계는, 상기 하나 또는 그 이상의 메모리 반도체 칩들을 상기 기판의 상기 제1측에 형성된 제3 배선 패턴과 전기적으로 연결하는 단계;를 더 포함할 수 있다.
본 발명의 태양 충전형 USB 메모리 장치는, 메모리 반도체 칩과 태양 전지 유닛을 포함하고, 이에 따라 메모리 기능과 태양 충전 기능을 함께 제공할 수 있다. 또한, 기판의 리세스 영역 내에 수동 소자, 제어 반도체 칩, 및 태양 전지 유닛을 실장함으로써, 그 상에 메모리 반도체 칩을 중첩하여 적층할 수 있다. 이에 따라 태양 충전형 USB 메모리 장치의 크기가 감소될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 본 발명의 실시예들은 당해 기술 분야에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위하여 제공되는 것이며, 하기 실시예는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 하기 실시예에 한정되는 것은 아니다. 오히려, 이들 실시예는 본 개시를 더욱 충실하고 완전하게 하고, 당업자에게 본 발명의 사상을 완전하게 전달하기 위하여 제공되는 것이다.
이하의 설명에서, 본 명세서에서 사용된 용어는 특정 실시예를 설명하기 위하여 사용되며, 본 발명을 제한하기 위한 것이 아니다. 본 명세서에서 사용되는 단수 형태의 기재는 문맥상 다른 경우를 분명히 지적하는 것이 아니라면, 복수의 형태를 포함할 수 있다. 또한, 본 명세서에서 사용되는 "포함하는" 및/또는 "포함한다"란 어구는, 언급한 단계, 동작, 부재, 요소, 형상, 숫자, 및/또는 이들 그룹의 존재를 특정하는 것이 아니며, 하나 이상의 다른 단계, 동작, 부재, 요소, 형상, 숫자, 및/또는 이들 그룹의 존재 또는 부가를 배제하는 것이 아니다. 또한, "및/또는"은 해당 열거된 항목 중 어느 하나 및 하나 이상의 모든 조합을 포함한다.
본 명세서에서 제 1, 제 2 등의 용어가 다양한 부재, 영역, 부, 수단 및/또는 기능들을 설명하기 위하여 사용되지만, 이들 부재, 영역, 부, 수단 및/또는 기능들은 이들 용어에 의해 한정되어서는 안됨은 자명하다. 이들 용어는 하나의 부재, 영역, 부, 수단 또는 기능을 다른 부재, 영역, 부, 수단 또는 기능과 구별하기 위하여 사용되는 것으로 의도된다. 따라서, 이하 상술할 제 1 부재, 영역, 부, 수단 또는 기능은 본 발명의 가르침으로부터 벗어나지 않고서도 제 2 부재, 영역, 부, 수단 또는 기능을 지칭할 수 있다.
이하, 본 발명의 실시예들은 본 발명의 실시예들을 개략적으로 도시하는 도면들을 참조하여 설명한다. 도면상에서 동일 부호는 동일한 요소를 지칭한다. 도면에 도시된 요소들은 설명의 편의 및 명확성을 위하여 제시되는 것이며, 본 기술분야에 의한 변형 및 수정이 예상될 수 있다. 따라서, 본 발명의 실시예는 본 명세서에 개시된 특정 형태로 제한되는 것으로 해석되어서는 아니 된다.
본 명세서에서는, 본 발명에 따른 USB 메모리 장치의 설명을 위하여, USB 플래시 드라이브(USB flash drive)를 설명하고 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 본 발명에 따른 USB 메모리 장치는 다양한 종류의 메모리 카드들 중의 하나일 수 있으며, 예를 들어 PC Card(PCMCIA), CompactFlash(CF), SmartMedia(SM/SMC), Memory Stick(MS), Memory Stick Duo(MSD), Multimedia Card(MMC), Secure Digital card(SD), miniSD card, microSD card, xD-Picture Card 등을 포함하는 메모리 카드일 수 있다. 또한, 본 명세서에서 개시되는 외부 장치는, 연산부, 기억부, 제어부, 및 입출력부를 포함하는 모든 종류의 장치를 포함할 수 있고, 예를 들어 컴퓨터, 개인용 컴퓨터(PC), 휴대용 컴퓨터, 개인용 휴대 단말기(PDA), 모바일 폰(mobile phone), 스마트 폰(smart phone), MP3 플레이어, 네비게이션(navigation), 또는 휴대용 멀티미디어 재생기(portable multimedia player, PMP) 등일 수 있다.
USB(Universal Serial Bus)는 직렬 포트의 일종인 기존의 외부 확장포트들의 느린 속도와 제한된 장치 연결에 따른 불편을 해결하기 위하여 개발된 인터페이스이다. 일반적으로 USB 시스템은 외부 장치(즉, USB 호스트)와 USB 메모리 장치로 구성되며, 외부 장치에는 모든 USB 장치가 연결되며, 통상적으로 퍼스널 컴퓨터일 수 있다. USB 메모리 장치는 외부 장치에 접속하여야 동작이 실행되는 장치로서, 외부 장치에 구비된 USB용 인터페이스에 USB 메모리 장치가 접속되면, 외부 장치는 사용자 인터페이스를 통하여 USB 메모리 장치에 저장된 파일들의 목록을 사용자에게 제공함으로써, 사용자는 원하는 파일을 실행할 수 있다. 이러한 USB 시스템은 각각 다른 연결 방식으로 연결하던 키보드, 모니터, 마우스, 프린터, 또는 모뎀 등의 주변기기들을 동일한 방식으로 한번에 연결할 수 있고, 최대 127개의 주변기기의 연결이 가능하며, 새로운 주변기기가 접속될 때에 셋업이나 재부팅 과정을 수행하지 않는 자동인식이 가능하며, 플러그-앤-플레이(plug and play, PnP)가 완벽하게 지원되므로 설치가 용이한 장점이 있다.
도 1 은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10)와 외부 장치(20)의 연결 관계를 개략적으로 도시하는 블록도이다.
도 1을 참조하면, 태양 충전형 USB 메모리 장치(10)는 제어부(12), 메모리부(14), 태양 전지부(16), 제1 연결부(18), 및 제2 연결부(19)를 포함한다.
제어부(12)는 메모리부(14)에 저장된 데이터에 대한 액세스를 제어한다. 또한, 제어부(12)는 태양 전지부(16)로부터 발생한 전력을 정류하는 정류 회로 및/또는 상기 전력의 공급을 진행하거나 또는 차단하는 스위치 회로를 포함한다. 제어부(12)는 주문형 반도체(ASIC)와 같은 별도의 제어 반도체 칩으로 구성될 수 있다. 또한, 제어부(12)는 메모리부(14)와 태양 전지부(16)를 각각 제어하도록 복수의 제어 반도체 칩으로 구성될 수 있다. 또한, 메모리부(14)를 제어하는 제어부(12)는 메모리부(14)의 시스템 영역에 저장된 제어 프로그램일 수 있다. 제어부(12)는, 예를 들어 태양 충전형 USB 메모리 장치(10)가 외부 장치(20)에 연결될 때에, 외부 장치(20)의 운영 시스템에 의해 자동으로 실행되도록 설계될 수 있다. 이 경우에, 제어부(12)는 자동 실행을 위한 스크립트와 외부 장치(20)에서 실행될 수 있는 응용 프로그램을 포함할 수 있다.
메모리부(14)는 데이터를 저장하며, 전원의 공급이 없는 상태에서도 데이터가 소실되지 않는 비휘발성 메모리, 예를 들어 플래시 메모리를 포함할 수 있다.
태양 전지부(16)는 복수의 태양 전지들(solar cells)을 포함하고, 상기 태양 전지들은 태양 에너지를 흡수하여 전력을 발생한다. 상기 발생된 전력은 제어부(12)에 의하여 정류되어 연결되는 외부 장치에 따라 적절한 전류 및/또는 전압을 제공할 수 있다.
제1 연결부(18) 및 제2 연결부(19)는 태양 충전형 USB 메모리 장치(10)를 외부 장치(20)에 연결한다. 제1 연결부(18)가 외부 장치(20)에 연결되면, 태양 충전형 USB 메모리 장치(10)는 메모리 장치로서 기능을 수행할 수 있다. 반면, 제2 연결부(19)가 외부 장치(20)에 연결되면, 태양 충전형 USB 메모리 장치(10)는 태양 에너지로부터 발생한 전력을 이용하여 외부 전원으로서 기능을 수행할 수 있다. 제1 연결부(18) 및 제2 연결부(19)는 각각 외부 장치(20)의 소켓부(미도시)에 직접 삽입되거나 별도의 어댑터(미도시)를 이용하여 외부 장치(20)와 전기적으로 연결될 수 있다. 특히, 제1 연결부(18)는 별도의 리더기 장치(미도시)를 통하여 외부 장치(20)와 전기적으로 연결될 수 있다. 태양 충전형 USB 메모리 장치(10)가 제1 연결부(18)를 통하여 외부 장치(20)와 연결되면, enumeration이 수행된다. 상기 enumeration은 외부 장치(20)가 태양 충전형 USB 메모리 장치(10)의 endpoint type, 개수, 또는 제품 종류 등을 결정하는 과정으로서, 외부 장치(20)는 태양 충전형 USB 메모리 장치(10)에 주소를 할당하고, Device Descriptor 및 Configuration Descriptor를 태양 충전형 USB 메모리 장치(10)로부터 가져와서 데 이터를 송수신할 수 있도록 준비한다.
도 2는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10)를 도시하는 상면도이다.
도 2를 참조하면, 태양 충전형 USB 메모리 장치(10)는 복수의 태양 전지들을 포함하는 태양 전지 유닛(160, solar cell unit), 태양 전지 유닛(160)을 사이에 두고 서로 대향하여 위치한 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)를 포함한다. 태양 전지 유닛(160), 제1 외부 접속 단자(180), 제2 외부 접속 단자(190)는 각각 도 1의 태양 전지부(16), 제1 연결부(18), 및 제2 연결부(19)에 상응할 수 있다. 제1 외부 접속 단자(180)는, 예를 들어 USB 단자로 구성될 수 있다. 즉, 제1 외부 접속 단자(180)는 전원 라인(VBUS), 접지 라인(GND), 및 한 쌍의 데이터 라인들(D+, D-)을 포함할 수 있다. 전원 라인(VBUS)은 공급 전원과 연결되고, 접지 라인(GND)은 접지 전원과 연결된다. 한 쌍의 데이터 라인들(D+, D-)은 데이터가 전송되는 라인들로, 직렬 데이터와 상기 직렬 데이터를 반전한 반전 직렬 데이터가 각각 전송된다. 이와 같이, 상기 직렬 데이터와 상기 반전 직렬 데이터를 동시에 전송함으로써, 데이터를 전송할 때에 발생할 수 있는 노이즈를 최소화할 수 있다. 또한, 전원 라인(VBUS)과 접지 라인(GND)은 한 쌍의 데이터 라인들(D+, D-)에 비하여 긴 길이를 가질 수 있다. 이에 따라, 제1 외부 접속 단자(180)가 외부 장치(20)에 연결되는 경우에는, 전원 라인(VBUS)과 접지 라인(GND)이 먼저 접속되어 전원이 공급된 후에 데이터 라인들(D+, D-)이 접속되고, 반면 제1 외부 접속 단자(180)가 외부 장치(20)로부터 단락되는 경우에는 데이터 라인들(D+, D-)이 먼저 단락된 후에 전원 라인(VBUS)과 접지 라인(GND)이 단락되어 전원이 차단된다. 이러한 구조는 태양 충전형 USB 메모리 장치(10)의 전기적 충격 등에 의한 파손을 방지할 수 있다. 제2 외부 접속 단자(190)는 양극 라인(V+) 및 음극 라인(V-)을 포함하고, 필요한 경우 다른 단자들(미도시)을 더 포함할 수 있다. 양극 라인(V+) 및 음극 라인(V-)은 외부 장치와 전기적으로 연결되어, 태양 전지 유닛(160)에 포함된 상기 복수의 태양 전지를 이용하여 생성된 직류 전력을 상기 외부 장치에 공급한다. 상술한 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)의 형상, 기능, 및 종류는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)는 통상적인 A형 플러그(female type) USB 단자, B형 플러그(male type) USB 단자, 미니 플러그(mini type) USB 단자, 휴대폰용 24핀 입출력 단자, 또는 휴대폰용 통합 20핀 입출력 단자 일 수 있다.
또한, 도 2에서는 동일한 표면 상에 제1 외부 접속 단자(180)와 제2 외부 접속 단자(190)가 모두 형성되어 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 제1 외부 접속 단자(180)와 제2 외부 접속 단자(190)가 서로 대향하는 표면에 형성될 수 있다. 즉, 제1 외부 접속 단자(180)가 태양 충전형 USB 메모리 장치(10)의 하측면에 형성되고, 태양 전지 유닛(160) 및 제2 외부 접속 단자(190)가 태양 충전형 USB 메모리 장치(10)의 상측면에 형성될 수 있다.
도 3은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10)를 도시하는 단면도이다.
도 3을 참조하면, 태양 충전형 USB 메모리 장치(10)는 기판(100), 하나 또는 그 이상의 수동 소자들(110), 하나 또는 그 이상의 제어 반도체 칩들(120), 하나 또는 그 이상의 메모리 반도체 칩들(140), 복수의 태양전지들을 포함하는 태양 전지 유닛(160), 제1 외부 접속 단자(180), 및 제2 외부 접속 단자(190)을 포함한다. 여기에서, 제어 반도체 칩들(120) 및 메모리 반도체 칩들(140)은 각각 도 1의 제어부(12) 및 메모리부(14)와 상응할 수 있다.
기판(100)은 에폭시 수지, 폴리이미드 수지, 비스말레마이드 트리아진(BT) 수지, FR-4(Flame Retardant 4), FR-5, 세라믹, 실리콘, 또는 유리를 포함할 수 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 기판(100)은 단일층 기판이거나 또는 그 내부에 배선 패턴들을 포함하는 다층 구조를 포함하는 기판일 수 있다. 예를 들어, 기판(100)은 하나의 강성(Rigid) 기판이거나, 복수의 강성 기판이 접착되어 형성되거나, 얇은 가요성 인쇄회로기판과 강성 기판이 접착되어 형성될 수 있다. 또한, 기판(100)은 LTCC(low temperature co-fired ceramic) 기판일 수 있다. 상기 LTCC 기판은 복수의 세라믹 층이 적층되고, 그 내부에 배선 패턴을 포함할 수 있다.
기판(100)은 제1 측(101)에 형성된 제1 리세스 영역(102)을 포함하고, 상기 제1 측(101)에 대향하는 제2 측(103)에 형성된 제2 리세스 영역(104)을 포함한다. 또한, 기판(100)은 제1 배선 패턴(106), 제2 배선 패턴(107), 및 제3 배선 패 턴(108)을 포함한다. 본 실시예에서는 제1 배선 패턴(106)은 제1 리세스 영역(102) 내에 형성되고, 제2 배선 패턴(107)은 제2 리세스 영역(104) 내에 형성되고, 제3 배선 패턴(108)은 기판(100)의 제1 측(101)의 표면 상에 형성된다.
제1 리세스 영역(102) 내에는 수동 소자(110) 및 제어 반도체 칩(120)이 실장되고, 제2 리세스 영역(104) 내에는 태양 전지 유닛(160)이 실장된다. 수동 소자(110) 및 제어 반도체 칩(120)은 각각 수동 소자 연결 부재(112) 및 제1 연결 부재(122)에 의하여 제1 배선 패턴(106)과 전기적으로 연결된다. 태양 전지 유닛(160)은 제2 배선 패턴(107)과 전기적으로 연결된다. 제2 배선 패턴(107)은 상술한 바와 같은 기판(100) 내에 포함된 내부 배선(미도시)을 통하여 제1 배선 패턴(106) 및/또는 제어 반도체 칩(120)과 전기적으로 연결될 수 있으며, 이에 따라 태양 전지 유닛(160)은 제어 반도체 칩(120)과 전기적으로 연결될 수 있다.
수동 소자(110)는 수동 소자 연결 부재(112)를 통하여 제1 배선 패턴(106)과 전기적으로 연결될 수 있다. 수동 소자 연결 부재(112)는 예를 들어 솔더 또는 납땜일 수 있다. 수동 소자(110)는 저항 소자, 인덕터 소자, 캐패시터 소자, 또는 스위치 소자일 수 있으며, 본 발명은 이에 한정되는 것은 아니다.
제어 반도체 칩(120)은 제1 연결 부재(122)를 통하여 제1 배선 패턴(106)과 전기적으로 연결될 수 있다. 제어 반도체 칩(120)은 액상 접착제 또는 접착 테이프와 같은 접착 부재(미도시)에 의하여 기판(100)의 리세스 영역(102) 내에 부착될 수 있다. 제어 반도체 칩(120)은 태양 충전형 USB 메모리 장치(10)와 외부 장치 사이의 통신을 제어하고, 또한 메모리 반도체 칩(140)에 데이터를 프로그램, 독취, 및 소거하는 동작을 제어할 수 있다. 또한, 제어 반도체 칩(120)은 정류 회로 및/또는 스위치 회로를 포함할 수 있고, 태양 충전형 USB 메모리 장치(10)의 태양 전지 유닛(160)의 태양 전지들이 태양 에너지를 흡수하여 발생한 전력을 정류하여 외부 장치에 따라 적절한 전류 및/전압으로 제공할 수 있다. 제어 반도체 칩(120)은 제1 외부 접속 단자(180)가 외부 장치와 접속된 경우에 및/또는 제2 외부 접속 단자(190)가 외부 장치와 접속되지 않은 경우에, 태양 전지 유닛(160)에서 발생된 상기 전력이 제1 외부 접속 단자(180)와 접속된 외부 장치에 전송되지 않도록 차단할 수 있다. 또한, 제어 반도체 칩(120)은 반도체 다이(die)이거나 또는 반도체 패키지일 수 있다.
제1 연결 부재(122)는 본딩 와이어일 수 있고, 상기 본딩 와이어는 금, 은, 구리, 알루미늄, 또는 이들의 합금일 수 있다. 상기 본딩 와이어는 통상의 포워드 폴디드 루프 모드(Forward Folded Loop Mode) 또는 리버스 루프 모드(Reverse Loop Mode) 방식으로 형성할 수 있다. 제1 연결 부재(122)는 기판(100)의 리세스 영역(102) 영역으로부터 돌출되지 않는 높이를 가지는 것이 바람직하다. 또한, 제1 연결 부재(122)는 본딩 와이어로 도시되어 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 제1 연결 부재(122)는, 솔더볼, 플립칩(flip-chip) 본딩 부재, 범프, 또는 전도성 비아(via)일 수 있다. 제1 연결 부재(122)의 다른 실시예에 대하여는 하기에 상세하게 설명하기로 한다.
메모리 반도체 칩(140)은 기판(100)의 제1 측(101) 상에 실장될 수 있다. 본 실시예에서는 메모리 반도체 칩(140)은 제1 리세스 영역(102) 내에 실장된 수동 소자(110) 및 제어 반도체 칩(120)과 중첩되어 적층되도록 제1 리세스 영역(102)을 덮도록 실장될 수 있다. 이에 따라 태양 충전형 USB 메모리 장치(10)의 크기가 감소될 수 있다. 메모리 반도체 칩(140)은 제2 연결 부재(142)에 의하여 기판(100) 상에 형성된 제3 배선 패턴(108)과 전기적으로 연결된다. 도시되지는 않았지만, 제1 배선 패턴(106)과 제3 배선 패턴(108)은 상술한 바와 같은 기판(100)의 내부 배선 패턴(미도시)에 의하여 전기적으로 연결될 수 있다. 메모리 반도체 칩(140)은 데이터를 저장할 수 있는 저장 장치로서, NAND 플래시 메모리, PRAM(Phase-change random access memory), RRAM(Resistive RAM), FeRAM(Ferroelectric RAM), 또는 MRAM(Magnetic RAM) 과 같은 비휘발성 메모리일 수 있다. 또한, 하나 또는 그 이상의 메모리 반도체 칩들(140)은 그 크기가 서로 동일하거나 다를 수 있다. 또한, 메모리 반도체 칩(140)은 반도체 다이(die)이거나 또는 반도체 패키지일 수 있다. 도면에 도시된 메모리 반도체 칩(140)의 종류, 갯수, 크기, 적층 방법, 및 적층 모양 등은 예시적이며, 본 발명은 이에 한정되는 것은 아니다.
제2 연결 부재(142)는 본딩 와이어일 수 있고, 상기 본딩 와이어는 금, 은, 구리, 알루미늄, 또는 이들의 합금일 수 있다. 도면에서는 제2 연결 부재(142)가 본딩 와이어로 도시되어 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 제2 연결 부재(142)는 솔더볼, 플립칩 본딩 부재, 범프, 또는 전도성 비아일 수 있다. 제2 연결 부재(142)의 다른 실시예에 대하여는 하기에 상세하게 설명하기로 한다.
수동 소자(110)와 제어 반도체 칩(120)은 제1 봉지재(130)에 의하여 선택적 으로(optionally) 봉지될 수 있다. 메모리 반도체 칩(140)은 제2 봉지재(150)에 의하여 봉지될 수 있다.
기판의 제2 측(103) 상에 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)가 위치한다. 제1 외부 접속 단자(180)와 제2 외부 접속 단자(190)는 태양 전지 유닛(160)을 사이에 두고 서로 대향하도록 위치할 수 있다. 제1 외부 접속 단자(180)는 도 1의 제1 연결부(18)를 구성할 수 있으며, 도 2에 도시된 바와 같이 전원 라인(VBUS), 접지 라인(GND), 및 한 쌍의 데이터 라인들(D+, D-)을 포함할 수 있다. 제2 외부 접속 단자(190)는 도 1의 제2 연결부(19)를 구성할 수 있으며, 도 2에 도시된 바와 같이 양극 라인(V+) 및 음극 라인(V-)을 포함할 수 있다. 제1 외부 접속 단자(180)는 태양 충전형 USB 메모리 장치(10)가 메모리 장치로서 기능하는 경우에 외부 장치(미도시)와의 전기적 연결을 제공한다. 즉, 제1 외부 접속 단자(180)는 제어 반도체 칩(120)과 전기적으로 연결되고, 이에 따라 메모리 반도체 칩(140)과 상기 외부 장치 사이의 데이터 전송이 가능하게 된다. 반면, 제2 외부 접속 단자(190)는 태양 충전형 USB 메모리 장치(10)가 태양 충전 장치로서 기능하는 경우에 외부 장치(미도시)와의 전기적 연결을 제공한다. 즉, 제2 외부 접속 단자(190)는 제어 반도체 칩(120)과 전기적으로 연결되고, 이에 따라 태양 전지 유닛(160)으로부터 상기 외부 장치로의 전력 전송이 가능하게 된다. 여기에서, 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)은 상술한 바와 같은 기판(100)의 내부 배선 패턴(미도시)에 의하여 다른 요소들과 전기적으로 연결될 수 있음을 본 기술 분야의 당업자는 이해할 수 있다. 본 실시예에서는 제1 외부 접속 단자(180)과 제2 외부 접속 단자(190) 모두가 기판(100)의 제2 측(103) 상에 위치하는 것으로 도시되어 있으나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다.
또한, 제1 배선 패턴(106), 제2 배선 패턴(107), 제3 배선 패턴(108), 제1 외부 접속 단자(180), 및/또는 제2 외부 접속 단자(190)는 금속을 포함할 수 있고, 예를 들어 구리(Cu), 알루미늄(Al), 금(Au), 은(Ag), 백금(Pt), 니켈(Ni), 팔라듐(Pd), 루비듐(Ru) 또는 이들의 합금을 포함할 수 있다. 또한, 제1 배선 패턴(106), 제2 배선 패턴(107), 제3 배선 패턴(108), 제1 외부 접속 단자(180), 및/또는 제2 외부 접속 단자(190)는 복수의 층들로 형성될 수 있고, 그 표면에 내산화성이 강한 금속, 예를 들어 금(Au)이 도금된 형태일 수 있다. 그러나, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다.
기판(100)과 제2 봉지재(150)를 둘러싸고, 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)를 노출하는 케이스(170)를 선택적으로(optionally) 더 포함할 수 있다. 케이스(170)는, 예를 들어 금속 또는 폴리머 등과 같은 재질로 형성될 수 있다.
도 4a 내지 도 4e는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10)의 제조 방법을 공정 단계에 따라 도시하는 단면도들이다.
도 4a를 참조하면, 제1 측(101)에 형성된 제1 리세스 영역(102) 및 제1 측(101)에 대향하는 제2 측(103)에 형성된 제2 리세스 영역(104)을 포함하는 기판(100)을 제공한다. 제1 리세스 영역(102) 및 제2 리세스 영역(104)은 기판(100) 의 일부 영역을 기계적 가공하거나 화학적 식각하여 형성할 수 있다. 또한, 제1 리세스 영역(102) 및 제2 리세스 영역(104)은 둘 이상의 기판 부재(미도시)를 접착하여 형성할 수 있다. 또한, 기판(100)은 몰딩 방법에 의하여 형성될 수 있다. 상기 몰드는 제1 리세스 영역(102) 및 제2 리세스 영역(104)과는 반전되는 형상을 가질 수 있고, 이러한 경우에는 기판(100)이 제1 리세스 영역(102) 및 제2 리세스 영역(104)과 동시에 형성될 수 있다. 또한, 제1 리세스 영역(102)은 둘 이상의 복수로 형성될 수 있다.
또한, 기판(100)은 제1 리세스 영역(102) 내에 형성된 제1 배선 패턴(106), 제2 리세스 영역(104) 내에 형성된 제2 배선 패턴(107), 및 제1 측(101)의 표면 상에 형성된 제3 배선 패턴(108)을 포함한다. 또한, 기판(100)은 제2 측(102) 상에 형성된 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)를 더 포함할 수 있다. 제1 외부 접속 단자(180) 및 제2 외부 접속 단자(190)는 상술한 바와 같이 외부 장치(미도시)와 전기적으로 연결될 수 있다. 또한, 도시되지는 않았으나, 제1 배선 패턴(106), 제2 배선 패턴(107), 제3 배선 패턴(108), 제1 외부 접속 단자(180), 및/또는 제2 외부 접속 단자(190)는 기판(100)의 내부 배선 패턴(미도시), 예를 들어 도전성 비아들(미도시)에 의하여 서로 전기적으로 연결될 수 있다. 또한, 상술한 바와 같이 기판(100)은 그 내부에 배선 패턴들을 포함하는 다층 기판으로 구성될 수 있고, 제1 배선 패턴(106), 제2 배선 패턴(107), 및 제3 배선 패턴(108)은 기판(100)의 내부에 형성된 상기 배선 패턴일 수 있다.
도 4b를 참조하면, 기판(100)의 제1 리세스 영역(102) 내에 하나 또는 그 이 상의 수동 소자들(110) 및 하나 또는 그 이상의 제어 반도체 칩들(120)을 실장한다. 도 4b에 도시된 수동 소자(110)와 제어 반도체 칩(120)의 상대적인 위치나 갯수는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 예를 들어, 수동 소자(110)와 제어 반도체 칩(120)은 각각 복수일 수 있고, 리세스 영역(102) 내에서 도 4b에 도시된 바와는 다른 배열로 위치할 수 있다. 또한, 수동 소자(110)와 제어 반도체 칩(120)은 각각 분리된 복수의 리세스 영역(미도시) 내에 각각 실장될 수 있다. 수동 소자(110)는 수동 소자 연결 부재(112)를 통하여 제1 배선 패턴(106)과 전기적으로 연결될 수 있다. 제어 반도체 칩(120)은 제1 연결 부재(122)를 통하여 제1 배선 패턴(106)과 전기적으로 연결될 수 있다.
이어서, 제1 리세스 영역(102)을 매립하는 제1 봉지재(130)를 형성한다. 제1 봉지재(130)는 수동 소자(110)와 제어 반도체 칩(120)을 봉지한다. 제1 봉지재(130)는 수동 소자(110), 제어 반도체 칩(120), 수동 소자 연결 부재(112), 및 제1 연결 부재(122)를 외부 환경으로부터 보호할 수 있다. 수동 소자(110), 제어 반도체 칩(120), 및 제1 연결 부재(122)는 제1 봉지재(130)로부터 돌출되지 않는 것이 바람직하다. 제1 봉지재(130)는 엔캡슐런트(encapsulant) 물질일 수 있고, 예를 들어 에폭시 수지 또는 실리콘 수지일 수 있으며, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 또한, 상술한 제1 봉지재(130)의 형성은 선택적(optionally)이며, 형성 단계를 생략할 수 있고, 하기의 제2 봉지재(150)와 동시에 형성될 수 있다.
도 4c를 참조하면, 기판(100)의 제1 측(101) 상에 하나 또는 그 이상의 메모 리 반도체 칩(140)을 실장한다. 메모리 반도체 칩(140)은 수동 소자(110)와 제어 반도체 칩(120)이 실장된 제1 리세스 영역(102) 상에 중첩하여 적층되도록 위치하고, 이에 따라 수동 소자(110)와 제어 반도체 칩(120) 중 적어도 어느 하나와 중첩하여 적층되도록 위치할 수 있다. 메모리 반도체 칩(140)은 제2 연결 부재(142)를 통하여 제3 배선 패턴(108)과 전기적으로 연결될 수 있다. 메모리 반도체 칩(140)은 액상 접착제 또는 접착 테이프와 같은 접착 부재(미도시)에 의하여 기판(100)의 제1 측(101) 상에 부착될 수 있다.
이어서, 메모리 반도체 칩(140)을 봉지하는 제2 봉지재(150)를 형성한다. 메모리 반도체 칩(140) 및 제2 연결 부재(142)는 제2 봉지재(150)로부터 돌출되지 않을 수 있다. 제2 봉지재(150)는 엔캡슐런트(encapsulant) 물질일 수 있고, 예를 들어 에폭시 수지 또는 실리콘 수지일 수 있으며, 이는 예시적이며, 본 발명은 이에 한정되는 것은 아니다. 제2 봉지재(150)는 기판(100), 메모리 반도체 칩(140), 및 제2 연결 부재(142)를 외부 환경으로부터 보호할 수 있다. 제1 봉지재(130)와 제2 봉지재(150)는 동일한 물질이거나 또는 다른 물질일 수 있다. 또한, 제1 봉지재(130)를 형성하지 않은 경우에, 제2 봉지재(150)를 이용하여 리세스 영역(102)을 또한 매립할 수 있고, 이에 따라 수동 소자(110)와 제어 반도체 칩(120)을 메모리 반도체 칩(140)과 함께 봉지할 수 있다. 결과적으로, 기판(100)과 제2 봉지재(150)의 높이의 합은 제1 연결부(18)의 높이와 동일하며, 따라서 제1 연결부(18)가 접속되도록 외부 장치에 형성된 리셉터클(미도시)에 삽입될 수 있는 크기일 수 있다.
도 4d를 참조하면, 기판(100)의 제2 측(103)에 형성된 제2 리세스 영역(104) 내에 태양 전지 유닛(160)을 실장한다. 태양 전지 유닛(160)은 제2 배선 패턴(107)과 전기적으로 연결된다. 또한, 태양 전지 유닛(160)은 제2 외부 접속 단자(190)와 상술한 바와 같이 전기적으로 연결된다. 태양 전지 유닛(160)은 액상 접착제 또는 접착 테이프와 같은 접착 부재(미도시)에 의하여 제2 리세스 영역(104) 내에 부착될 수 있다.
이어서, 선택적으로(optionally), 태양 전지 유닛(160), 제1 외부 접속 단자(180), 및 제2 외부 접속 단자(190)의 적어도 일부가 노출되도록 기판(100)과 제2 봉지재(150)를 둘러싸는 케이스(170, case)를 형성하여, 도 3의 태양 충전형 USB 메모리 장치(10)를 완성한다. 케이스(170)는 금속이나 폴리머를 포함할 수 있으며, 외부 환경으로부터 태양 충전형 USB 메모리 장치(10)를 보호할 수 있고, 경우에 따라서는 케이스(170)의 적어도 그 일부가 생략될 수 있다.
도 5 내지 도 7은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10a, 10b, 10c)를 도시하는 단면도이다. 본 실시예들의 간결하고 명확한 설명을 위하여, 상술한 실시예와 중복되는 부분의 설명은 생략하기로 한다.
도 5를 참조하면, 태양 충전형 USB 메모리 장치(10a)는, 도 3의 태양 충전형 USB 메모리 장치(10)와 비교하여, 제1 연결 부재(122a)와 제2 연결 부재(142a)로서 솔더볼을 포함한다. 이에 따라, 제어 반도체 칩(120)은 솔더볼인 제1 연결 부재(122a)에 의하여 제1 배선 패턴(106)과 전기적으로 연결된다. 또한, 메모리 반도체 칩(140)은 솔더볼인 제2 연결 부재(142a)에 의하여 제2 배선 패턴(106)과 전 기적으로 연결된다. 또한, 메모리 반도체 칩들(140)은 서로에 대하여 솔더볼인 제3 연결 부재(143a)에 의하여 전기적으로 연결될 수 있다.
도 6을 참조하면, 태양 충전형 USB 메모리 장치(10b)는, 도 3의 태양 충전형 USB 메모리 장치(10)와 비교하여, 제1 연결 부재(122b)와 제2 연결 부재(142b)로서 플립칩 본딩 부재를 포함한다. 이에 따라, 제어 반도체 칩(120)은 플립칩 본딩 부재인 제1 연결 부재(122b)에 의하여 제1 배선 패턴(106)과 전기적으로 연결된다. 또한, 메모리 반도체 칩(140)은 플립칩 본딩 부재인 제2 연결 부재(142a)에 의하여 제2 배선 패턴(106)과 전기적으로 연결된다. 또한, 메모리 반도체 칩들(140)은 서로에 대하여 전도성 비아(143b)에 의하여 전기적으로 연결될 수 있다.
도 7을 참조하면, 태양 충전형 USB 메모리 장치(10c)는, 도 3의 태양 충전형 USB 메모리 장치(10)와 비교하여, 복수의 기판 부재(109a, 109b, 109c)가 서로 결합되어 형성된 기판(100c)을 포함한다. 복수의 기판 부재(109a, 109b, 109c)는 서로 부착됨으로써 제1 리세스 영역(102c)을 형성할 수 있다. 또한, 중단 기판 부재(109b)에는 제1 배선 패턴(106c)이 선택적으로 형성될 수 있고, 제어 반도체 칩(120)이 중단 기판 부재(109b) 상에 실장되어 제1 배선 패턴(104c)과 전기적으로 연결될 수 있다.
도 3, 도 5 내지 도 7을 참조하여 상술한 기술적 특징들은 서로 조합되어 적용할 수 있음은 이해할 수 있다. 예를 들어, 제1 연결 부재(122, 122a, 122b), 및 제2 연결 부재(142, 142a, 142b)는 예시적이며, 본 발명은 이에 한정되는 것은 아니고, 본 기술분야에 알려진 모든 종류의 전도성 연결 부재를 포함할 수 있다. 또 한, 제1 연결 부재(122, 122a, 122b) 및 제2 연결 부재(142, 142a, 142b) 각각은 본딩 와이어, 솔더볼, 범프, 또는 플립칩 본딩 부재를 조합하여 포함할 수 있고, 이와 더불어 제3 연결 부재(142a, 142b)로서 본딩 와이어, 솔더볼, 범프, 또는 전도성 비아를 조합하여 포함할 수 있다. 예를 들어, 본 발명에 따른 태양 충전형 USB 메모리 장치는 도 3에 도시된 상기 본딩 와이어가 상기 제1 연결 부재이고, 도 5에 도시된 상기 솔더볼 또는 도 6에 도시된 상기 플립칩 본딩 부재가 상기 제2 연결 부재일 수 있다. 또한, 이 경우에, 상기 제3 연결 부재가 상기 솔더볼 또는 상기 전도성 비아일 수 있다. 또한, 도 7에 도시된 다층 구조의 기판(100c)이 상술한 실시예들과 조합하여 형성할 수 있다.
도 8은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10d)를 도시하는 단면도이다. 본 실시예의 간결하고 명확한 설명을 위하여, 상술한 실시예와 중복되는 부분의 설명은 생략하기로 한다.
도 8을 참조하면, 태양 충전형 USB 메모리 장치(10d)는, 도 3의 태양 충전형 USB 메모리 장치(10)와 비교하여, 기판(100d)은 제1 리세스 영역(102, 도 3 참조)을 포함하지 않고 제2 리세스 영역(104)만을 포함한다. 이에 따라 수동 소자(110)와 제어 반도체 칩(120)은 메모리 반도체 칩(140)과 기판(100d)의 제1 측(101)에 동일 평면 상으로 실장된다. 제1 배선 패턴(106d)은 기판(100d)의 제1 측(101) 상에 형성되고, 수동 소자(110)와 제어 반도체 칩(120)과 전기적으로 연결된다. 반면, 태양 전지 유닛(160)은 기판(100d)의 제2 리세스 영역(104) 내에 실장된다. 도 8에 도시된 실시예도 또한 도 3, 도 5 내지 도 7에 도시된 실시예와 조합할 수 있음을 본 기술 분야의 당업자는 이해할 수 있다.
도 9는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치(10e)를 도시하는 단면도이다.
도 9를 참조하면, 태양 충전형 USB 메모리 장치(10e)는, 도 3의 태양 충전형 USB 메모리 장치(10)와 비교하여, 기판(100e)은 제1 리세스 영역(102, 도 3 참조) 및 제2 리세스 영역(104, 도 3 참조)을 포함하지 않는다. 이에 따라 수동 소자(110)와 제어 반도체 칩(120)은 메모리 반도체 칩(140)과 기판(100e)의 제1 측(101)에 동일 평면 상으로 실장된다. 제1 배선 패턴(106e)은 기판(100)의 제1 측(101) 상에 형성되어 수동 소자(110)와 제어 반도체 칩(120)과 전기적으로 연결된다. 또한, 태양 전지 유닛(160)는 기판(100)의 제2 측(103) 상에 제1 외부 접속 단자(180) 및/또는 제2 외부 접속 단자(190)와 동일 평면 상에 실장된다. 제2 배선 패턴(107e)은 기판(100)의 제1 측(101) 상에 형성되어 태양 전지 유닛(160)과 전기적으로 연결된다. 도 8에 도시된 실시예도 또한 도 3, 도 5 내지 도 7에 도시된 실시예와 조합할 수 있음을 본 기술 분야의 당업자는 이해할 수 있다.
이상에서 설명한 본 발명이 전술한 실시예 및 첨부된 도면에 한정되지 않으며, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1 은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치와 외부 장치의 연결 관계를 개략적으로 도시하는 블록도이다.
도 2는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치를 도시하는 상면도이다.
도 3은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치를 도시하는 단면도이다.
도 4a 내지 도 4e는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치의 제조 방법을 공정 단계에 따라 도시하는 단면도들이다.
도 5 내지 도 7은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치를 도시하는 단면도이다.
도 8은 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치를 도시하는 단면도이다.
도 9는 본 발명의 일부 실시예들에 따른 태양 충전형 USB 메모리 장치를 도시하는 단면도이다.
* 도면의 주요부분에 대한 부호의 설명 *
10: 태양 충전형 USB 메모리 장치, 100: 기판, 102: 제1 리세스 영역,
104: 제2 리세스 영역, 106: 제1 배선 패턴, 107: 제2 배선 패턴,
108: 제3 배선 패턴, 110: 수동 소자, 120: 제어 반도체 칩,
140: 메모리 반도체 칩, 160: 태양 전지 유닛,

Claims (10)

  1. 제1 측에 형성된 제1 리세스 영역과 상기 제1 측에 대향하는 제2 측에 형성된 제2 리세스 영역을 포함하는 기판;
    상기 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 수동 소자들;
    상기 제1 리세스 영역 내에 실장된 하나 또는 그 이상의 제어 반도체 칩들;
    상기 제2 리세스 영역 내에 실장되고 복수의 태양 전지들을 포함하는 태양 전지 유닛;
    상기 제1 리세스 영역을 매립하여 상기 수동 소자들 및 상기 제어 반도체 칩들을 봉지하는 제1 봉지재;
    상기 기판의 제1 측 상에, 상기 하나 또는 그 이상의 수동 소자들, 상기 하나 또는 그 이상의 제어 반도체 칩들, 또는 이들 모두와 중첩되어 적층되도록 실장된 하나 또는 그 이상의 반도체 메모리 칩들;
    상기 제2 측의 일단부에 형성되고 상기 하나 또는 그 이상의 반도체 메모리 칩들과 전기적으로 연결된 제1 외부 접속 단자; 및
    상기 제2 측의 타단부에 형성되고 상기 태양 전지 유닛과 전기적으로 연결된 제2 외부 접속 단자;
    를 포함하는 태양 충전형 USB 메모리 장치.
  2. 제 1 항에 있어서,
    상기 제1 리세스 영역은 그 내에 형성된 제1 배선 패턴을 더 포함하고,
    상기 하나 또는 그 이상의 제어 반도체 칩들은 상기 제1 배선 패턴과 제1 연 결 부재를 통하여 전기적으로 연결된 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  3. 제 2 항에 있어서,
    상기 제1 연결 부재는 본딩 와이어, 솔더볼, 플립칩(flip-chip) 본딩 부재, 범프, 또는 전도성 비아(via)를 포함하는 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  4. 제 2 항에 있어서,
    상기 제1 연결부재는 상기 리세스 영역으로부터 돌출되지 않는 높이를 가지는 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  5. 제 1 항에 있어서,
    상기 기판은 상기 제1 측에 형성된 제3 배선 패턴을 더 포함하고,
    상기 하나 또는 그 이상의 반도체 메모리 칩들은 상기 제3 배선 패턴과 제2 연결 부재를 통하여 전기적으로 연결된 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  6. 제 5 항에 있어서,
    상기 제2 연결 부재는 본딩 와이어, 솔더볼, 플립칩(flip-chip) 본딩 부재, 범프, 또는 전도성 비아(via)를 포함하는 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  7. 제 1 항에 있어서,
    상기 기판은 다층 구조를 가지는 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  8. 제 1 항에 있어서,
    상기 하나 또는 그 이상의 메모리 반도체 칩은 반도체 다이(die) 또는 반도체 패키지인 것을 특징으로 하는 태양 충전형 USB 메모리 장치.
  9. 삭제
  10. 삭제
KR1020090099832A 2009-10-20 2009-10-20 태양 충전형 usb 메모리 장치 KR101080386B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090099832A KR101080386B1 (ko) 2009-10-20 2009-10-20 태양 충전형 usb 메모리 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090099832A KR101080386B1 (ko) 2009-10-20 2009-10-20 태양 충전형 usb 메모리 장치

Publications (2)

Publication Number Publication Date
KR20110042951A KR20110042951A (ko) 2011-04-27
KR101080386B1 true KR101080386B1 (ko) 2011-11-04

Family

ID=44048294

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090099832A KR101080386B1 (ko) 2009-10-20 2009-10-20 태양 충전형 usb 메모리 장치

Country Status (1)

Country Link
KR (1) KR101080386B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10109602B2 (en) 2016-03-16 2018-10-23 Samsung Electronics Co., Ltd. Package integrated with a power source module

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3476040B1 (en) * 2016-06-28 2022-04-13 LG Electronics Inc. Solar cell module and method for manufacturing the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005287289A (ja) 2004-03-03 2005-10-13 Sanburijji:Kk 太陽電池式携帯機器用充電器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005287289A (ja) 2004-03-03 2005-10-13 Sanburijji:Kk 太陽電池式携帯機器用充電器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10109602B2 (en) 2016-03-16 2018-10-23 Samsung Electronics Co., Ltd. Package integrated with a power source module

Also Published As

Publication number Publication date
KR20110042951A (ko) 2011-04-27

Similar Documents

Publication Publication Date Title
US9349713B2 (en) Semiconductor package stack structure having interposer substrate
KR102161173B1 (ko) 패키지 온 패키지 장치 및 이의 제조 방법
US7855441B2 (en) Semiconductor card package and method of forming the same
US9991245B2 (en) Semiconductor packages with heat dissipation layers and pillars and methods for fabricating the same
KR20110041313A (ko) 적층형 고상 드라이브 및 그 제조 방법
US20100155920A1 (en) Stacked semiconductor package, semiconductor package module and method of manufacturing the stacked semiconductor package
KR102041243B1 (ko) 반도체 패키지
KR20140080136A (ko) 반도체 패키지
JP2006253430A (ja) 半導体装置およびその製造方法
US20120068306A1 (en) Semiconductor package including decoupling semiconductor capacitor
US8193637B2 (en) Semiconductor package and multi-chip package using the same
CN102810527A (zh) 半导体封装件及其制造方法
US20110051352A1 (en) Stacking-Type USB Memory Device And Method Of Fabricating The Same
US20140374901A1 (en) Semiconductor package and method of fabricating the same
KR101080386B1 (ko) 태양 충전형 usb 메모리 장치
KR102435517B1 (ko) 칩 스택 패키지
KR101060730B1 (ko) 적층형 usb 메모리 장치 및 그 제조 방법
US9087883B2 (en) Method and apparatus for stacked semiconductor chips
JP3161488U (ja) 電子記憶装置用パッケージ
KR101061359B1 (ko) 적층형 usb 메모리 장치 및 그 제조 방법
US20090294792A1 (en) Card type memory package
US20150137389A1 (en) Semiconductor package
JP3234572U (ja) 半導体パッケージ
TWI706528B (zh) 電子封裝裝置
CN117479550B (zh) 一种芯片封装结构及其制造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20141008

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20160920

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee