KR101048306B1 - 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법 - Google Patents

무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법 Download PDF

Info

Publication number
KR101048306B1
KR101048306B1 KR1020090040322A KR20090040322A KR101048306B1 KR 101048306 B1 KR101048306 B1 KR 101048306B1 KR 1020090040322 A KR1020090040322 A KR 1020090040322A KR 20090040322 A KR20090040322 A KR 20090040322A KR 101048306 B1 KR101048306 B1 KR 101048306B1
Authority
KR
South Korea
Prior art keywords
signal
tuner
bias
common mode
level value
Prior art date
Application number
KR1020090040322A
Other languages
English (en)
Other versions
KR20100121255A (ko
Inventor
여성호
Original Assignee
주식회사 코아로직
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 코아로직 filed Critical 주식회사 코아로직
Priority to KR1020090040322A priority Critical patent/KR101048306B1/ko
Publication of KR20100121255A publication Critical patent/KR20100121255A/ko
Application granted granted Critical
Publication of KR101048306B1 publication Critical patent/KR101048306B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits

Abstract

본 발명은 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법에 관한 것이다. 상기 무선 주파수 수신기는, RF 신호를 수신하여 제 1 베이스밴드 신호로 변환하는 RF 튜너; 상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환하는 공통모드 전압 조정부; 상기 제 2 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하는 아날로그 디지털 변환 회로; 및 상기 디지털 베이스밴드 신호를 처리하고, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하기 위한 공통모드 전압 조절 신호를 상기 공통모드 전압 조정부에 제공하는 베이스밴드 프로세서를 포함한다. 상기 공통모드 전압 조정부는 상기 공통모드 전압 조절 신호에 따라서 상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환한다.

Description

무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법{RF receiver and method of receiving RF signals using the same}
본 발명은 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법에 관한 것이다. 더욱 상세하게는, RF 튜너(tuner)와 아날로그 디지털 변환 회로(ADC)의 공통모드 전압(common mode voltage)의 기준 전압차를 적정 레벨로 보정하는 무선 주파수 수신기, 및 RF 튜너와 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하는 방법을 포함하는 무선 주파수 수신 방법에 관한 것이다.
일반적으로, 정보를 송수신하기 위하여 유선통신 및 무선통신이 이용되고 있다. 무선통신의 경우 RF 통신이 대표적이다.
RF 통신 시스템에서는 RF 신호를 베이스밴드(baseband) 신호로 변환하는 과정과 변환된 베이스밴드 신호를 처리하는 과정이 수행된다. 과거에는 RF 신호를 2단계 이상에 걸쳐 베이스밴드 신호로 변환하였기 때문에, 수신감도(sensitivity)와 선택도(channel selectivity)를 동시에 얻을 수 있었다. 그러나, 이미지신호 제거 및 채널선택을 위해 SAW 필터와 같은 외장 부품을 사용해야 하기 때문에 소비전력이 증가하는 단점과 RF 신호를 2단계에 걸쳐 베이스밴드 신호로 변환하기 때문에 회로가 복잡해지는 단점을 갖는다.
이에, 수신기의 성능을 저하시키지 않으면서 소모전력을 최대한 줄일 수 있고 외부소자 수를 줄일 수 있는 수신 구조로서, RF 신호를 바로 베이스밴드 신호로 변환하는 직접 변환(direct conversion) 방식이 제안되었다.
도 1은 직접 변환 방식의 무선 주파수 수신기의 개략적인 블록도이다.
도 1을 참조하면, 무선 주파수 수신기(90)는 RF 튜너(91), 아날로그 디지털 변환 회로(93) 및 베이스밴드 프로세서(94)를 포함한다. RF 튜너(91)와 아날로그 디지털 변환 회로(93) 사이에 캐패시터(92)가 포함된다.
RF 튜너(91)와 아날로그 디지털 변환 회로(93)는 각각 다른 공통모드 전압을 갖는다. RF 튜너(91)의 베이스밴드 출력 신호는 제 1 공통모드 전압을 기준으로 제 1 진폭으로 스윙하며, 아날로그 디지털 변환 회로(93)는 제 2 공통모드 전압을 기준으로 제 2 진폭으로 스윙하는 신호를 유효하게 입력 받아 디지털 신호로 변환한다. 아날로그 디지털 변환 회로(93)가 유효하게 변환할 수 있는 입력 신호의 범위를 동작 범위라고 한다. 이러한 동작 범위는 RF 튜너(91)의 출력 범위를 포함하여야 하며, RF 튜너(91)의 제 1 공통모드 전압과 아날로그 디지털 변환 회로(93)의 제 2 공통모드 전압은 서로 동일하여야 한다. 캐패시터(92)는 이러한 공통모드 전압들 간의 차이를 보상하는 역할을 수행한다.
그러나 캐패시터(92)는 직류 성분을 차단하는 고대역 필터(high pass filter)로 기능할 수 있으며, 그에 따라 DC 부근, 즉 0Hz 부근의 데이터의 유실을 초래한다. 베이스밴드 프로세서(94)가 이러한 DC 부근의 데이터 유실을 소프트웨 어적으로 보상하고 있으나, 데이터 유실을 완전히 복구할 수 없다. 따라서, 고대역 필터로 동작하는 캐패시터(92)를 사용하지 않고 RF 튜너(91)와 아날로그 디지털 변환 회로(93)의 공통모드 전압의 기준 전압차를 보정하는 회로가 요구된다.
따라서, 본 발명이 이루고자 하는 기술적 과제는, RF 튜너와 아날로그 디지털 변환 회로(ADC)의 공통모드 전압의 기준 전압차를 적정 레벨로 보정할 수 있는 무선 주파수 수신기(RF receiver)를 제공하는 것이다.
또한, 본 발명이 이루고자 하는 다른 기술적 과제는, RF 튜너와 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하는 방법을 포함하는 무선 주파수 수신 방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 태양에 따른 무선 주파수 수신기는, RF 신호를 수신하여 제 1 베이스밴드 신호로 변환하는 RF 튜너; 상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환하는 공통모드 전압 조정부; 상기 제 2 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하는 아날로그 디지털 변환 회로; 및 상기 디지털 베이스밴드 신호를 처리하고, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하기 위한 공통모드 전압 조절 신호를 상기 공통모드 전압 조정부에 제공하는 베이스밴드 프로세서를 포함한다. 상기 공통모드 전압 조정부는 상기 공통모드 전압 조절 신호에 따라서 상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환한다.
상기 무선 주파수 수신기의 일 예에 따르면, 상기 베이스밴드 프로세서는, 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값의 차이에 따라 가변하는 상기 공통모드 전압 조절 신호를 출력할 수 있다.
상기 무선 주파수 수신기의 다른 예에 따르면, 상기 공통모드 전압 조절 신호는 펄스폭 변조(PWM) 신호일 수 있다.
또한, 상기 베이스밴드 프로세서는, 상기 디지털 베이스밴드 신호의 레벨 값을 검출하는 레벨 검출부; 상기 펄스폭 변조(PWM) 신호를 출력하는 펄스폭 변조(PWM) 신호 발생부; 및 상기 레벨 값을 기초로 상기 펄스폭 변조(PWM) 신호를 조절하는 컨트롤러를 포함할 수 있다.
또한, 상기 컨트롤러는 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값을 기초로, 상기 기준 전압차를 계산하고, 상기 기준 전압차를 기초로 상기 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 결정할 수 있다.
또한, 상기 컨트롤러는 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값이 상기 아날로그 디지털 변환 회로의 기준 범위에 포함되는지의 여부에 따라, 상기 펄스폭 변조(PWM) 신호 발생부가 출력하는 상기 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 조절할 수 있다. 여기서, 상기 기준 범위는 상기 아날로그 디지털 변환 회로의 중간 값을 기준으로 미리 설정되는 오차 범위일 수 있다. 또한, 상기 컨트롤러는 상기 준비 레벨 값이 상기 기준 범위보다 작은 경우, 상기 듀티비를 증가시키고, 상기 준비 레벨 값이 상기 기준 범위보다 큰 경우, 상기 듀티비를 감소시키고, 상기 준비 레벨 값 이 상기 기준 범위에 포함되는 경우, 상기 듀티비를 고정시킬 수 있다.
또한, 상기 베이스밴드 프로세서는 상기 RF 튜너의 상태를 제어하는 튜너 제어부를 더 포함할 수 있으며, 상기 컨트롤러는 상기 레벨 값을 기초로 상기 튜너 제어부를 제어할 수 있다. 또한, 상기 컨트롤러는 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값이 상기 아날로그 디지털 변환 회로의 기준 범위에 포함되는 경우, 상기 RF 튜너를 수신 가능 상태로 설정하게 하는 상태 제어 신호를 상기 튜너 제어부에 제공할 수 있다.
또한, 상기 공통모드 전압 조정부는, 상기 펄스폭 변조(PWM) 신호를 DC 바이어스로 변환하는 적분 회로; 및 상기 제 1 베이스밴드 신호에 상기 DC 바이어스를 더하여 상기 제 2 베이스밴드 신호를 생성하고, 상기 제 2 베이스밴드 신호를 상기 아날로그 디지털 변환 회로에 제공하는 가산 회로(adder)를 포함할 수 있다.
상기 무선 주파수 수신기의 또 다른 예에 따르면, 상기 RF 튜너는 직접 변환(direct conversion) 방식일 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 일 태양에 따른 무선 주파수 수신 방법은, RF 신호를 수신하여 베이스밴드 신호로 변환하는 RF 튜너; 상기 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하는 아날로그 디지털 변환 회로; 및 상기 디지털 베이스밴드 신호를 처리하는 베이스밴드 프로세서를 포함하는 무선 주파수 수신기를 이용한다. 상기 무선 주파수 수신 방법은, 상기 RF 튜너를 준비 상태로 설정하는 준비 설정 단계; 상기 아날로그 디지털 변환 회로로부터 출력되는 상기 디지털 베이스밴드 신호의 레벨 값을 검출하는 준비 레벨 검출 단계; 상기 레 벨 값을 기초로 조절될 수 있는 DC 바이어스를 생성하는 바이어스 생성 단계; 및 상기 RF 튜너가 출력하는 상기 베이스밴드 신호에 상기 DC 바이어스를 더함으로써, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하는 공통모드 전압 조정 단계를 포함한다.
상기 무선 주파수 수신 방법의 일 예에 따르면, 상기 바이어스 생성 단계는, 상기 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값의 편차를 기초로, 상기 기준 전압차를 계산하는 전압차 계산 단계; 및 상기 기준 전압차에 해당하는 상기 DC 바이어스를 생성하는 바이어스 결정 단계를 포함할 수 있다. 여기서, 상기 바이어스 결정 단계는, 상기 기준 전압차를 기초로, 상기 DC 바이어스로 변환되는 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 계산하는 듀티비 계산 단계; 상기 듀티비를 갖는 상기 펄스폭 변조(PWM) 신호를 생성하는 PWM 생성 단계; 및 상기 펄스폭 변조(PWM) 신호를 상기 DC 바이어스로 변환하는 바이어스 변환 단계를 포함할 수 있다.
상기 무선 주파수 수신 방법의 다른 예에 따르면, 상기 바이어스 생성 단계는, 상기 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값을 비교하는 비교 단계; 및 상기 레벨 값이 상기 중간 값보다 작으면, 상기 DC 바이어스의 크기를 증가시키고, 상기 레벨 값이 상기 중간 값보다 크면, 상기 DC 바이어스의 크기를 감소시키는 바이어스 증감 단계를 포함할 수 있다. 또한, 상기 바이어스 증감 단계는, 비교 결과를 기초로 듀티비(duty rate)를 조절한 펄스폭 변조(PWM) 신호를 생성하는 PWM 생성 단계; 및 상기 펄스폭 변조(PWM) 신호를 상기 DC 바이어스로 변환 하는 바이어스 변환 단계를 포함할 수 있다. 상기 PWM 생성 단계에서, 상기 레벨 값이 상기 아날로그 디지털 변환 회로의 중간 값보다 작으면, 상기 듀티비를 증가시키고, 상기 레벨 값이 상기 중간 값보다 크면, 상기 듀티비를 감소시킬 수 있다.
상기 무선 주파수 수신 방법의 또 다른 예에 따르면, 상기 레벨 값이 상기 아날로그 디지털 변환 회로의 중간 값을 기준으로 미리 설정되는 오차 범위인 기준 범위에 포함되는지를 판단하는 판단 단계; 상기 레벨 값이 상기 기준 범위에 포함되지 않으면, 상기 바이어스 생성 단계, 상기 공통모드 전압 조정 단계 및 상기 준비 레벨 검출 단계를 수행하는 피드백 단계; 및 상기 레벨 값이 상기 기준 범위에 포함되면, 상기 DC 바이어스를 고정시키고, 상기 RF 튜너를 수신 가능 상태로 설정하는 수신 가능 설정 단계를 더 포함할 수 있다.
본 발명의 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법은, 캐패시터를 사용하지 않고 RF 튜너와 아날로그 디지털 변환 회로를 인터페이스 함으로써, DC 부근의 데이터 손실을 방지할 수 있다.
또한, RF 튜너와 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정할 수 있는 추가 회로를 부가함으로써, 큰 성능의 향상을 가져올 수 있다.
본 발명의 실시예들은 해당 기술 분야에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위한 목적으로 제공되는 것이며, 하기 실시예들은 여 러 가지 다른 형태로 변형될 수 있고, 본 발명의 범위가 하기 실시예들로 한정되는 것으로 해석되어서는 아니 된다.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예를 보다 상세하게 설명하고자 한다. 설명의 편이와 명확성을 위하여 도면에서 각 구성 요소의 구조나 크기는 과장되었고 도면 상의 동일한 구성요소에 대해서는 동일한 참조부호가 사용되었으며 설명과 관계없는 부분이나 동일한 구성요소에 대한 중복된 설명은 생략되었다. 한편, 사용되는 용어들은 단지 본 발명을 설명하기 위한 목적으로 사용된 것일 뿐, 의미를 한정하거나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다.
도 2은 본 발명의 일 실시예에 따른 무선 주파수 수신기의 개략적인 블록도이다.
도 2을 참조하면, 무선 주파수 수신기(100)는 RF 튜너(10), 공통모드 전압 조정부(20), 아날로그 디지털 변환 회로(30) 및 베이스밴드 프로세서(40)를 포함한다.
RF 튜너(10)는 고주파수 대역의 RF 신호를 수신하여 저주파수 대역의 베이스밴드 신호로 변환한다. RF 튜너(10)가 출력하는 베이스밴드 신호는 제 1 공통모드 전압을 기준 전압으로 하여 제 1 진폭으로 스윙하는 신호일 수 있다. RF 튜너(10)가 제 1 공통모드 전압을 기준 전압으로 스윙하는 신호를 출력하는 이유는, 제 1 공통모드 전압 없이 0V를 기준으로 스윙하는 신호에는 시스템 내부 또는 시스템 외부로부터 발생하는 노이즈가 포함될 가능성이 더 높기 때문이다.
RF 튜너(10)는 준비(StandBy) 상태와 수신 가능(receive enable) 상태로 동작할 수 있다. 준비 상태에서, RF 튜너(10)는 제 1 공통모드 전압만을 출력한다. 수신 가능 상태에서, RF 튜너(10)는 RF 신호를 수신하여 제 1 공통모드 전압을 기준으로 스윙하는 베이스밴드 신호를 출력한다. 도 2에 도시된 바와 같이, RF 튜너(10)로부터 출력되는 베이스밴드 신호를 제 1 베이스밴드 신호로 지칭한다.
RF 튜너(10)는 중간 주파수(IF)를 거쳐 베이스밴드 신호로 하향 변환하는 헤테로다인(Heterodyne) 방식, 예컨대 로우-IF(low-IF) 방식 일 수도 있으며, 중간 주파수 없이 직접 베이스밴드 신호로 변환하는 직접 변환(direct conversion) 방식, 예컨대 제로-IF(zero-IF) 또는 호모다인(homodyne) 방식일 수도 있다.
공통모드 전압 조정부(20)는 RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 사이에 제공되어, 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환할 수 있다. 제 1 베이스밴드 신호는 제 1 공통모드 전압을 기준으로 스윙하는 신호인 반면, 제 2 베이스밴드 신호는 제 1 공통모드 전압과 다른 공통모든 전압, 예컨대 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압을 기준으로 스윙하는 신호일 수 있다. 공통모드 전압 조정부(20)는 제 2 베이스밴드 신호를 아날로그 디지털 변환 회로(30)에 제공한다. 공통모드 전압 조정부(20)에 의해, RF 튜너(10)의 제 1 공통모드 전압과 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압의 기준 전압차는 보정될 수 있다.
아날로그 디지털 변환 회로(30)는 아날로그 신호를 디지털 신호로 변환하는 회로이다. 아날로그 디지털 변환 회로(30)는 공통모드 전압 조정부(20)에서 변환 된 제 2 베이스밴드 신호를 소정의 샘플링 주기로 샘플링하여 디지털 베이스밴드 신호로 변환한다.
아날로그 디지털 변환 회로(30)는 입력되는 아날로그 입력에 노이즈가 포함되는 것을 최소화하기 위해 아날로그 입력의 기준이 되는 제 2 공통모드 전압을 가질 수 있다. 또한, 아날로그 디지털 변환 회로(30)는 아날로그 입력, 예컨대 전압을 디지털 출력으로 유효하게 변환할 수 있는 동작 범위(dynamic range)를 갖는다. 이러한 동작 범위는 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압이 기준이 된다. 즉, 동작 범위는 제 2 공통모드 전압이 중심이 되는 소정의 범위이다. 예컨대, 아날로그 디지털 변환 회로(30)의 동작 범위가 1V 내지 5V라면, 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압은 1V와 5V의 중간 값인 3V일 것이다.
아날로그 디지털 변환 회로(30)는 수를 표현하는 방식에 의해 결정되는 중간 값을 갖는다. 예컨대 아날로그 디지털 변환 회로(30)의 디지털 출력이 N비트이고 수를 표현하는 방식이 2의 보수(two's complement)라면, 출력 범위는 -2N-1 내지 2N-1-1 이다. 이 때, 중간 값은 0이다. 다른 예로서, 아날로그 디지털 변환 회로(30)의 수를 표현하는 방식이 순수 2진법(straight binary)인 경우, 디지털 출력 범위는 0 내지 2N-1 이다. 이 때, 중간 값은 2N-1 이다. 수를 표현하는 방식에 상관 없이, 아날로그 디지털 변환 회로(30)의 출력 범위는 동작 범위에 대응한다. 따라서 출력 범위의 중간 값은 동작 범위의 중간 값에 대응하는 아날로그 입력, 즉 제 2 공통모드 전압이 입력된 경우의 디지털 출력에 해당한다.
본원에서는 2의 보수로 수를 표현하는 실시예에 대하여 설명한다. 하지만, 본 발명이 2의 보수 방식으로 수를 표현하는 것으로 제한되지 않으며, 순수 2진법 외에 수를 표현하는 다른 방식에도 적용될 수 있다. 또한, 본원에서는 아날로그 디지털 변환 회로(30)의 중간 값을 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압의 신호를 디지털로 변환한 값, 즉 2의 보수 방식에서는 0이고 순수 2진법에서는 2N-1로 정의하여 설명한다.
베이스밴드 프로세서(40)는 아날로그 디지털 변환 회로(30)가 출력하는 일련의 디지털 베이스밴드 신호를 처리하는 디지털 신호 처리 회로(digital signal processing circuit)이다. 베이스밴드 프로세서(40)는 RF 튜너(10)의 제 1 공통모드 전압과 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압의 기준 전압차를 보정하기 위한 공통모드 전압 조절 신호를 공통모드 전압 조정부(20)에 제공할 수 있다. 베이스밴드 프로세서(40)는 RF 튜너(10)의 상태를 제어할 수 있는 RF 튜너 제어 신호를 제공할 수 있다.
본원에서는 본 발명을 용이하게 이해시키기 위해 아날로그 디지털 변환 회로(30)와 베이스밴드 프로세스(40)를 별도의 구성요소로 표현하고 있지만, 아날로그 디지털 변환 회로(30)는 베이스밴드 프로세서(40)에 포함될 수 있다.
본 발명의 일 실시예에 따르면, 베이스밴드 프로세서(40)는 RF 튜너(10)가 준비 상태일 때, 즉, 제 1 공통모드 전압만을 제 1 베이스밴드 신호로서 아날로그 디지털 변환 회로(30)에 제공할 때의 디지털 베이스밴드 신호의 레벨 값과 아날로 그 디지털 변환 회로(30)의 중간 값의 편차를 검출할 수 있다. 베이스밴드 프로세서(40)는 상기 편차에 따라 가변하는 공통모드 전압 조절 신호를 공통모드 전압 조정부(20)에 제공할 수 있다. 베이스밴드 프로세서(40)로부터 제공되는 공통모드 전압 조절 신호에 따라, 공통모드 전압 조정부(20)는 제 1 공통모드 전압을 기준으로 스윙하는 제 1 베이스밴드 신호를, 제 2 공통모드 전압을 기준으로 스윙하는 제 2 베이스밴드 신호로 변형 또는 레벨 시프트함으로써, RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 전압차를 보정할 수 있다.
도 3는 도 2의 베이스밴드 프로세서(40)의 예시적인 블록도이다.
도 2과 함께 도 3를 참조하면, 베이스밴드 프로세서(40)는 레벨 검출부(41), 펄스폭 변조(pulse width modulation; PWM) 신호 발생부(42), 컨트롤러(43)를 포함할 수 있다. 베이스밴드 프로세서(40)는 튜너 제어부(44)를 더 포함할 수 있다.
레벨 검출부(41)는 아날로그 디지털 변환 회로(30)로부터 출력되는 디지털 베이스밴드 신호의 레벨을 검출할 수 있다. 레벨 검출부(41)는 검출된 레벨 값을 컨트롤러(43)에 제공할 수 있다.
컨트롤러(43)는 레벨 검출부(41)가 검출한 레벨 값을 기초로 펄스폭 변조 신호 발생부(42)를 제어하기 위한 제어 신호를 제공할 수 있다. 컨트롤러(43)는 아날로그 디지털 변환 회로(30)가 수를 표현하는 방식에 대한 정보를 가질 수 있으며, 그에 따라 중간 값에 대한 정보를 가질 수 있다.
펄스폭 변조 신호 발생부(42)는 펄스폭 변조(pulse width modulation; PWM) 신호를 출력할 수 있다. 디지털 신호인 펄스폭 변조 신호는 논리 값 0에 대응하는 로우 레벨과 논리 값 1에 대응하는 하이 레벨을 출력한다. 예컨대 로우 레벨은 0V에 근접한 전압일 수 있으며, 하이 레벨은 약 3.3V 또는 약 5V와 같은 전압일 수 있다. 또한, 펄스폭 변조 신호는 데이터 또는 값을 신호의 폭 또는 듀티비(duty rate)으로 표현할 수 있다. 본 발명의 일 실시예에 따르면, 공통모드 전압 조절 신호는 펄스폭 변조(PWM) 신호일 수 있으며, 베이스밴드 프로세서(40), 특히 컨트롤러(43)에 의해 펄스폭 변조 신호의 듀티비가 조절될 수 있다.
본 발명의 일 실시예에 따르면, 컨트롤러(43)는 RF 튜너(10)가 준비 상태일 때의 디지털 베이스밴드 신호의 레벨 값인 준비 레벨 값을 레벨 검출부(41)로부터 제공받을 수 있다. 컨트롤러(43)는 미리 저장된 아날로그 디지털 변환 회로(30)의 중간 값과 레벨 검출부(41)로부터 제공받은 준비 레벨 값 간의 차이를 통해, 제 1 공통모드 전압과 제 2 공통모드 전압의 기준 전압차를 계산할 수 있다. 예컨대 준비 레벨 값이 -0.5V에 해당하는 디지털 값이면, 아날로그 디지털 변환 회로(30)의 중간 값은 0V에 해당하는 디지털 값(예컨대, 0 또는 2N-1)일 것이므로, 상기 기준 전압차, 즉 상기 중간 값과 준비 레벨 값의 차이는 -0.5V이다. 즉, RF 튜너(10)의 공통모드 전압이 아날로그 디지털 변환 회로(30)의 공통모드 전압보다 0.5V가 작다는 것을 알 수 있다. 따라서 RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차를 보상하기 위해서는, 공통모드 전압 조정부(20)가 제 1 베이스밴드 신호에 0.5V의 DC 바이어스를 인가하여야 할 것이다.
컨트롤러(43)는 기준 전압차를 보상하기 위한 DC 바이어스를 생성하기 위한 펄스폭 변조 신호의 듀티비를 계산할 수 있다. 예컨대 펄스폭 변조 신호 발생부(42)가 0V와 3.3V의 펄스폭 변조 신호를 출력한다면, 0.5V의 바이어스를 생성하기 위한 듀티비는 0.5/3.3=0.1515임을 알 수 있다. 컨트롤러(43)는 15.15%의 듀티비를 갖는 펄스폭 변조 신호를 출력하도록 펄스폭 변조 신호 발생부(42)를 제어할 수 있다. 예컨대, 컨트롤러(43)는 펄스폭 변조 신호의 주기가 100㎲라면, 주기적으로 15.15㎲동안 논리 값 1을, 그리고 84.85㎲동안 논리 값 0을 펄스폭 변조 신호 발생부(42)에 제공할 수 있다.
공통모드 전압 조정부(20)는 펄스폭 변조 신호 발생부(42)로부터 소정의 듀티비를 갖는 펄스폭 변조 신호를 입력 받을 수 있다. 공통모드 전압 조정부(20)는 상기 펄스폭 변조 신호를 DC 바이어스로 변환하여 출력할 수 있다. DC 바이어스를 제 1 베이스밴드 신호에 더함으로써, 제 1 베이스밴드 신호를 레벨 시프트한 제 2 베이스밴드 신호를 생성하고, 이를 아날로그 디지털 변환 회로(30)에 제공할 수 있다.
상술한 예에서, 공통모드 전압 조정부(20)는 15.15%의 듀티비를 갖는 0V와 3.3V의 펄스폭 변조 신호로부터 0.5V의 DC 바이어스를 생성할 수 있다. 제 1 베이스밴드 신호를 0.5V만큼 레벨 시프트한 제 2 베이스밴드 신호는 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압을 기준으로 스윙하는 신호일 것이다. 즉, RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차는 보정될 수 있다.
컨트롤러(43)는 중간 값과 준비 레벨 값을 비교한 결과에 따라 조절된 듀티 비를 갖는 펄스폭 변조 신호를 펄스폭 변조 신호 발생부(42)가 출력하도록 제어할 수 있다. 공통모드 전압 조정부(20)는 상기 펄스폭 변조 신호를 입력 받아 DC 바이어스로 변환할 수 있다. 공통모드 전압 조정부(20)는 상기 DC 바이어스를 제 1 베이스밴드 신호에 더하여 제 2 베이스밴드 신호를 생성하고 이를 아날로그 디지털 변환 회로(30)에 제공함으로써, RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차를 보정할 수 있다.
본 발명의 다른 실시예에 따르면, 컨트롤러(43)는 RF 튜너(10)가 준비 상태일 때의 디지털 베이스밴드 신호의 레벨 값인 준비 레벨 값을 레벨 검출부(41)로부터 제공받을 수 있다. 컨트롤러(43)는 저장된 아날로그 디지털 변환 회로(30)의 중간 값과 준비 레벨 값을 비교할 수 있다. 만약 준비 레벨 값이 중간 값보다 작다면, RF 튜너(10)의 공통모드 전압이 아날로그 디지털 변환 회로(30)의 공통모드 전압보다 작다는 것이므로, RF 튜너(10)로부터 제공되는 제 1 베이스밴드 신호에 DC 바이어스를 더해주어야 할 것이다. 반대로, 만약 준비 레벨 값이 중간 값보다 크다면, RF 튜너(10)의 공통모드 전압이 아날로그 디지털 변환 회로(30)의 공통모드 전압보다 크다는 것이므로, RF 튜너(10)로부터 제공되는 제 1 베이스밴드 신호에 음의 DC 바이어스를 더해주어야 할 것이다. 또는 현재 제 1 베이스밴드 신호에 더해주고 있는 DC 바이어스의 크기를 줄여야 할 것이다.
컨트롤러(43)는 기준 전압차를 보상하기 위한 DC 바이어스를 생성하기 위해 펄스폭 변조 신호의 듀티비를 조절 할 수 있다. 예컨대, 양의 DC 바이어스를 더해주어야 하거나, 현재의 DC 바이어스의 크기를 증가시켜야 하는 경우라면, 컨트롤 러(43)는 펄스폭 변조 신호의 듀티비를 증가시킬 수 있다. 반대로 음의 DC 바이어스를 더해주어야 하거나, 현재의 DC 바이어스의 크기를 줄여야 하는 경우라면, 컨트롤러(43)는 펄스폭 변조 신호의 듀티비를 감소시킬 수 있다. 본 발명의 다른 실시예에 따르면, 컨트롤러(43)는 준비 레벨 값이 기준 범위에 속하는지, 또는 기준 범위보다 작거나 큰지를 판단할 수 있다. 여기서 기준 범위는 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압을 기준으로 설정되는 오차 범위로 정의될 수 있다. 컨트롤러(43)는 준비 레벨 값이 기준 범위보다 작다고 판단하면, 펄스폭 변조 신호의 듀티비를 증가시킬 수 있다. 컨트롤러(43)는 준비 레벨 값이 기준 범위보다 크다고 판단하면, 펄스폭 변조 신호의 듀티비를 감소시킬 수 있다. 또한, 준비 레벨 값이 기준 범위에 포함된다고 판단된다면, 컨트롤러(43)는 현재 펄스폭 변조 신호 발생부(43)가 출력하고 있는 펄스폭 변조 신호의 듀티비를 고정시킬 수 있다. 컨트롤러(43)는 준비 레벨 값과 기준 범위를 비교하고 듀티비를 조절하는 과정을 반복적으로 수행할 수 있다.
본 발명의 다른 실시예에 따르면, 베이스밴드 프로세서(40)는 RF 튜너(10)의 상태, 예컨대 준비 상태 및 수신 가능 상태를 제어할 수 있는 튜너 제어부(44)를 더 포함할 수 있다. 컨트롤러(43)는 튜너 제어부(44)가 RF 튜너(10)의 상태를 제어하게 하는 제어 신호를 튜너 제어부(44)에 제공할 수 있다.
공통모드 전압 조정부(20)의 기준 전압차 보정에 의해, 아날로그 디지털 변환 회로(30)의 디지털 베이스밴드 신호의 준비 레벨 값이 중간 값과 동일하게 되거나, 준비 레벨 값이 기준 범위에 포함된다면, 컨트롤러(43)는 튜너 제어부(44)에 제어 신호를 보내고, 튜너 제어부(44)는 RF 튜너(10)의 상태를 준비 상태에서 수신 가능 상태로 변경할 수 있다. 수신 가능 상태의 RF 튜너(10)는 외부로부터 RF 신호를 수신할 수 있다.
수신 가능 상태에서, RF 튜너(10)는 외부로부터 제공되는 RF 신호를 수신하여 제 1 베이스밴드 신호로 변환할 수 있다. 공통모드 전압 조정부(20)는 제 1 베이스밴드 신호를 DC 바이어스만큼 레벨 시프트한 제 2 베이스밴드 신호를 생성하여 아날로그 디지털 변환 회로(30)에 제공할 수 있다. 아날로그 디지털 변환 회로(30)는 제 2 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하고, 베이스밴드 프로세서(40)는 디지털 베이스밴드 신호를 처리할 수 있다.
도 4은 도 2의 공통모드 전압 조정부(20)의 예시적인 블록도이다.
도 2과 함께 도 4을 참조하면, 공통모드 전압 조정부(20)는 적분 회로(21) 및 가산 회로(22)를 포함할 수 있다.
적분 회로(21)는 베이스밴드 프로세서(40)로부터 제공되는 공통모드 전압 조절 신호, 예컨대 펄스폭 변조 신호를 DC 바이어스로 변환할 수 있다. 적분 회로(21)는 저대역 필터(low pass filter), 예컨대 RC 필터를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 적분 회로(21)는 공통모드 전압 조절 신호를 수신하는 노드와 직렬로 연결된 저항(R)과 상기 저항(R)과 접지 사이에 연결되는 캐패시터(C)를 포함할 수 있다. 이 때, 리플을 최소화하기 위해서, 시정수, 즉 저항(R)과 캐패시터와 캐패시턴스(C)의 곱, 즉 RC는 공통모드 전압 조절 신호의 주파수보다 상당히 클 수 있다. 예컨대 x의 듀티비를 갖는 0 V와 a V의 펄스폭 변조 신호를 입력 받은 적분 회로(21)는 ax V의 DC 바이어스로 변환할 수 있다.
가산 회로(22)는 제 1 베이스밴드 신호와 DC 바이어스를 더하여 아날로그 디지털 변환 회로(30)에 제공할 수 있다. 가산 회로(22)는 적어도 3개의 연산 증폭기(op amp)를 포함할 수 있다. 예시적인 가산 회로(22)의 회로도는 도 5에 도시된다.
도 5를 참조하면, 가산 회로(22)는 제 1 연산 증폭기(23), 제 2 연산 증폭기(24) 및 저항들(R1 내지 R5)을 포함한다.
제 1 연산 증폭기(23)와 저항들(R1 내지 R3)은 x 노드의 전압(Vx)과 w 노드의 전압(Vw)을 합하여 y 노드에 반전하여 출력하는 반전 증폭기를 구성한다. 이 때, y 노드의 전압(Vy)는 -(R3/R1*Vx + R3/R2*Vw)이다. 제 2 연산 증폭기(24)와 저항들(R4 및 R5)은 y 노드의 전압(Vy)을 z 노드에 반전하여 출력하는 반전 증폭기를 구성한다. 이 때, z 노드의 전압(Vz)는 -R5/R4*Vy이다. 두 연산 증폭기(23, 24)를 통과한 출력 전압(Vz)는 (R3 R5/R1 R4)*Vx + (R3 R5/R2 R4)*Vw이다. 따라서 R1 내지 R5이 모두 같은 저항값을 갖는다면, Vz = Vx + Vw가 된다.
베이스밴드 프로세서(40)의 TTL 전압이 0V와 양의 전압인 경우, DC 바이어스는 양의 값을 가질 수 밖에 없다. 하지만 음의 DC 바이어스가 필요한 경우가 있다면, 제 2 연산 증폭기(24)를 포함하는 반전 증폭기를 제거하고 하나의 연산 증폭기로 가산 회로(22)를 구성함으로써 음의 DC 바이어스를 생성할 수 있다.
다시 도 4를 참조하면, 도 5의 x 노드를 통해 제 1 베이스밴드 신호가 입력되고 w 노드를 통해 DC 바이어스가 인가될 수 있다. 가산 회로(22)는 제 1 베이스 밴드 신호와 DC 바이어스를 더하여 도 5의 z 노드를 통해 제 2 베이스밴드 신호를 출력할 수 있다. 상술한 바와 같이, 제 2 베이스밴드 신호는 아날로그 디지털 변환 회로(30)에 제공된다.
도 6은 본 발명의 일 실시예에 따른 무선 주파수 수신 방법의 흐름도이다. 상기 무선 주파수 수신 방법은 RF 신호를 수신하여 베이스밴드 신호로 변환하는 RF 튜너, 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하는 아날로그 디지털 변환 회로 및 디지털 베이스밴드 신호를 처리하는 베이스밴드 프로세서를 포함하는 무선 주파수 수신기를 이용한다.
도 2 내지 3과 함께 도 6를 참조하면, 전원이 켜짐에 따라, S10 단계에서 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)에 의한 튜너 제어부(44)는 RF 튜너(10)를 준비 상태로 설정한다. 준비 상태의 RF 튜너(10)는 RF 튜너(10)의 제 1 공통모드 전압만을 출력한다.
S20 단계에서, 베이스밴드 프로세서(40), 특히 레벨 검출부(41)는 제 1 공통모드 전압만을 갖는 제 1 베이스밴드 신호에 대응하는 디지털 베이스밴드 신호의 레벨 값인 준비 레벨 값을 검출한다. 다른 예에서, 베이스밴드 프로세서(40), 예컨대 펄스폭 변조 신호 발생부(42)는 전원이 켜짐에 따라 디폴트로 정해진 펄스폭 변조 신호를 출력하고, 이에 대응하는 디폴트 DC 바이어스가 공통모드 전압 조정부(20)에서 제 1 베이스밴드 신호와 더해질 수 있다. 이 경우, 디폴트 DC 바이어스가 더해진 제 2 베이스밴드 신호가 변환된 디지털 베이스밴드 신호의 준비 레벨 값이 검출될 수 있다.
S30 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 준비 레벨 값이 기준 범위에 포함되는지를 결정할 수 있다. 기준 범위는 상술한 바와 같이, 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압을 기준으로 미리 설정될 수 있는 오차 범위일 수 있다. 만약 준비 레벨 값이 기준 범위에 포함된다면, S60 단계로 진행한다.
S60 단계에서, 준비 레벨 값이 기준 범위에 포함된다는 것은 초기 설정이 완료되었음을 의미하므로, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 현재 제 1 베이스밴드 신호에 더해지고 있는 DC 바이어스를 고정시킬 수 있다. 그리고, 컨트롤러(43)는 튜너 제어부(44)를 통해 RF 튜너(10)를 수신 가능 상태로 설정할 수 있다. 일 예에서, 미리 설정될 수 있는 횟수 또는 시간 동안 계속하여, 준비 레벨 값이 기준 범위에 포함되는지를 확인하는 단계가 포함될 수 있다.
만약 준비 레벨 값이 기준 범위에 포함되지 않는다면, S40 단계로 진행한다. S40 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 준비 레벨 값을 기초로 DC 바이어스를 생성한다.
그 후, S50 단계에서, 예컨대 공통모드 전압 조정부(20)는 DC 바이어스를 제 1 베이스밴드 신호에 더하여 아날로그 디지털 변환 회로(30)에 제공한다. 이를 통해 RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차가 다소간 보정될 수 있다. 그 후, 다시 S20 단계로 돌아가, DC 바이어스가 부가된 제 2 베이스밴드 신호가 변환된 디지털 베이스밴드 신호의 조정된 레벨 값을 검출한다. 그 후, S30 단계에서 조정된 레벨 값이 기준범위에 포함되는지의 여부를 판단한다.
이러한 과정을 통해, RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차가 오차 범위 내로 보정될 수 있다.
도 7은 도 6의 S40 단계를 구체적으로 나타낸 일 실시예에 따른 흐름도이다.
도 2 내지 3과 함께 도 7을 참조하면, S41 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 S20 단계에서 검출된 준비 레벨 값과 아날로그 디지털 변환 회로(30)의 중간 값의 편차를 통해 기준 전압차를 계산할 수 있다. S42 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 계산된 기준 전압차를 기초로 펄스폭 변조 신호의 듀티비를 계산할 수 있다. S43 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 계산된 듀티비를 갖는 펄스폭 변조 신호를 펄스폭 변조 신호 발생부(42)를 통해 출력할 수 있다. S44 단계에서, 공통모드 전압 조정부(20), 예컨대 적분 회로(21) 및 가산 회로(22)는 펄스폭 변조 신호를 DC 바이어스로 변환할 수 있다.
S41 내지 S 44 단계를 수행하면, 연산을 통해 RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차를 오차 범위 내로 보정할 수 있기 때문에, 도 6에 도시된 S30 단계, 및 이에 따른 피드백 루프를 생략할 수 있다.
도 8은 도 6의 S40 단계를 구체적으로 나타낸 다른 실시예에 따른 흐름도이다.
도 2 내지 3과 함께 도 8을 참조하면, S45 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 S20 단계에서 검출된 준비 레벨 값과 아날로그 디 지털 변환 회로(30)의 중간 값을 비교할 수 있다. 이러한 과정은 S30 단계에서 함께 수행될 수 있다.
그 후, S46 단계에서, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 비교 결과에 따라서 듀티비를 조절한 펄스폭 변조 신호를 생성할 수 있다. 준비 레벨 값이 중간 값보다 작은 경우, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 펄스폭 변조 신호의 듀티비를 증가시킬 수 있다. 반대로, 준비 레벨 값이 중간 값보다 큰경우, 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 펄스폭 변조 신호의 듀티비를 감소시킬 수 있다. 증감폭은 준비 레벨 값과 중간 값의 편차에 따라 달라질 수 있다.
그 후, S47 단계에서, 공통모드 전압 조정부(20), 예컨대 적분 회로(21) 및 가산 회로(22)는 펄스폭 변조 신호를 DC 바이어스로 변환할 수 있다.
본 실시예에 따르면, S30 단계에 따른 피드백 루프를 반복함으로써, RF 튜너(10)와 아날로그 디지털 변환 회로(30)의 공통모드 전압의 기준 전압차를 오차 범위 내로 보정할 수 있다. 이러한 실시예에 따른 제 1 및 제 2 베이스밴드 신호 및 DC 바이어스의 변화를 나타낸 그래프가 도 9에 도시된다.
도 2, 5 및 7과 함께 도 9을 참조하면, x축은 시간이며, 전원이 켜진 시점이 ①이다. ① 시점에서, RF 튜너(10)의 제 1 공통모드 전압은 아날로그 디지털 변환 회로(30)의 제 2 공통모드 전압보다 기준 전압차만큼 낮다. 이 경우, DC 바이어스에 의한 보정이 없다면, RF 튜너(10)로부터 출력되는 제 1 베이스밴드 신호는 아날로그 디지털 변환 회로(30)의 동작범위를 벗어나므로 베이스밴드 프로세서(40)는 데이터를 복원할 수 없다. 이 때, DC 바이어스는 0인 것으로 도시된다. 하지만 디폴트 DC 바이어스가 인가될 수도 있다.
① 시점 이후에, 도 6의 S10 내지 S40 단계가 수행됨에 따라서, DC 바이어스가 생성될 수 있다. 생성된 DC 바이어스는 S50 단계에서 제 1 베이스밴드 신호와 합쳐지면서 제 2 베이스밴드 신호의 레벨은 증가하게 된다. 그 후, S20, S30, S40 및 S50 단계를 반복하여 수행함에 따라서, DC 바이어스는 점차적으로 증가하게 되며(②시점), 최종적으로 기준 전압차과 근사하게 증가하게 된다. 그에 따라 S20 단계에서 베이스밴드 프로세서(40), 예컨대 컨트롤러(43)는 레벨 값이 기준 범위 내에 포함되는 것으로 판단한다. 이 시점까지를 조정 단계라고 할 수 있다.
그 후, 계속하여 레벨 값이 기준 범위 내에 포함되는지를 판단할 수 있다(확인 단계). 확인 단계에 소요되는 시간 또는 확인 횟수는 사용자에 의해 미리 설정될 수 있다. 확인 단계가 지나면, 수신 가능 단계가 되면서, 현재 출력중인 펄스폭 변조 신호는 고정되며, RF 튜너(10)는 수신 가능 상태가 되면서 본 실시예에 따른 무선 주파수 수신기(100)는 안정적으로 RF 신호를 수신할 수 있다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 한정되지 않으며, 본 발명의 권리범위는 오로지 특허청구범위에 의해 결정된다. 또한, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러가지 치환, 변형 및 변경이 가능하다는 것은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1은 무선 주파수 수신기의 개략적인 블록도이다.
도 2은 본 발명의 일 실시예에 따른 무선 주파수 수신기의 개략적인 블록도이다.
도 3는 도 2의 베이스밴드 프로세서의 예시적인 블록도이다.
도 4은 도 2의 공통모드 전압 조정부의 예시적인 블록도이다.
도 5는 도 4의 가산 회로의 예시적인 회로도이다.
도 6는 본 발명의 일 실시예에 따른 무선 주파수 수신 방법의 흐름도이다.
도 7은 도 6의 S40 단계를 구체적으로 나타낸 일 실시예에 따른 흐름도이다.
도 8은 도 6의 S40 단계를 구체적으로 나타낸 다른 실시예에 따른 흐름도이다.
도 9은 도 8의 실시예에 따른 제 1 및 제 2 베이스밴드 신호 및 DC 바이어스의 변화를 나타낸 그래프이다.
* 도면의 주요부분에 대한 부호의 설명 *
10: RF 튜너
20: 공통모드 전압 조정부
21: 적분 회로
22: 가산 회로
30: 아날로그 디지털 변환 회로
40: 베이스밴드 프로세서
41: 레벨 검출부
42: 펄스폭 변조 신호 발생부
43: 컨트롤러
44: 튜너 제어부
100: 무선 주파수 수신기

Claims (18)

  1. RF 신호를 수신하여 제 1 베이스밴드 신호로 변환하는 RF 튜너;
    상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환하는 공통모드 전압 조정부;
    상기 제 2 베이스밴드 신호를 디지털 베이스밴드 신호로 변환하는 아날로그 디지털 변환 회로; 및
    상기 디지털 베이스밴드 신호를 처리하고, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하기 위한 공통모드 전압 조절 신호를 상기 공통모드 전압 조정부에 제공하는 베이스밴드 프로세서; 를 포함하며,
    상기 공통모드 전압 조정부는 상기 공통모드 전압 조절 신호에 따라서 상기 제 1 베이스밴드 신호를 제 2 베이스밴드 신호로 변환하며,
    상기 베이스밴드 프로세서는, 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값의 차이에 따라 가변하는 상기 공통모드 전압 조절 신호를 출력하는 것을 특징으로 하는 무선 주파수 수신기.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 공통모드 전압 조절 신호는 펄스폭 변조(PWM) 신호인 것을 특징으로 하는 무선 주파수 수신기.
  4. 제 3 항에 있어서,
    상기 베이스밴드 프로세서는,
    상기 디지털 베이스밴드 신호의 레벨 값을 검출하는 레벨 검출부;
    상기 펄스폭 변조(PWM) 신호를 출력하는 펄스폭 변조(PWM) 신호 발생부; 및
    상기 레벨 값을 기초로 상기 펄스폭 변조(PWM) 신호를 조절하는 컨트롤러; 를 포함하는 것을 특징으로 하는 무선 주파수 수신기.
  5. 제 4 항에 있어서,
    상기 컨트롤러는, 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값을 기초로, 상기 기준 전압차를 계산하고, 상기 기준 전압차를 기초로 상기 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 결정하는 것을 특징으로 하는 무선 주파수 수신기.
  6. 제 4 항에 있어서,
    상기 컨트롤러는, 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값이 상기 아날로그 디지털 변환 회 로의 기준 범위에 포함되는지의 여부에 따라, 상기 펄스폭 변조(PWM) 신호 발생부가 출력하는 상기 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 조절하며, 상기 기준 범위는 상기 아날로그 디지털 변환 회로의 중간 값을 기준으로 미리 설정되는 오차 범위인 것을 특징으로 하는 무선 주파수 수신기.
  7. 제 6 항에 있어서,
    상기 컨트롤러는, 상기 준비 레벨 값이 상기 기준 범위보다 작은 경우, 상기 듀티비를 증가시키고, 상기 준비 레벨 값이 상기 기준 범위보다 큰 경우, 상기 듀티비를 감소시키고, 상기 준비 레벨 값이 상기 기준 범위에 포함되는 경우, 상기 듀티비를 고정시키는 것을 특징으로 하는 무선 주파수 수신기.
  8. 제 4 항에 있어서,
    상기 베이스밴드 프로세서는 상기 RF 튜너의 상태를 제어하는 튜너 제어부를 더 포함하며, 상기 컨트롤러는 상기 레벨 값을 기초로 상기 튜너 제어부를 제어하는 것을 특징으로 하는 무선 주파수 수신기.
  9. 제 8 항에 있어서,
    상기 컨트롤러는, 상기 RF 튜너가 준비(StandBy) 상태일 때의 상기 디지털 베이스밴드 신호의 상기 레벨 값인 준비 레벨 값이 상기 아날로그 디지털 변환 회로의 기준 범위에 포함되는 경우, 상기 RF 튜너를 수신 가능 상태로 설정하게 하는 상태 제어 신호를 상기 튜너 제어부에 제공하는 것을 특징으로 하는 무선 주파수 수신기.
  10. 제 3 항에 있어서,
    상기 공통모드 전압 조정부는,
    상기 펄스폭 변조(PWM) 신호를 DC 바이어스로 변환하는 적분 회로; 및
    상기 제 1 베이스밴드 신호에 상기 DC 바이어스를 더하여 상기 제 2 베이스밴드 신호를 생성하고, 상기 제 2 베이스밴드 신호를 상기 아날로그 디지털 변환 회로에 제공하는 가산 회로(adder); 를 포함하는 것을 특징으로 하는 무선 주파수 수신기.
  11. 제 1 항에 있어서,
    상기 RF 튜너는 직접 변환(direct conversion) 방식인 것을 특징으로 하는 무선 주파수 수신기.
  12. 무선 주파수 수신기를 이용하여 무선 주파수를 수신하는 방법으로서,
    RF 튜너를 준비 상태로 설정하는 준비 설정 단계;
    아날로그 디지털 변환 회로로부터 출력되는 디지털 베이스밴드 신호의 레벨 값을 검출하는 준비 레벨 검출 단계;
    상기 검출된 레벨 값을 기초로 DC 바이어스를 생성하는 바이어스 생성 단계; 및
    상기 RF 튜너가 출력하는 베이스밴드 신호에 상기 DC 바이어스를 더함으로써, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하는 공통모드 전압 조정 단계; 를 포함하며,
    상기 바이어스 생성 단계는,
    상기 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값의 편차를 기초로, 상기 기준 전압차를 계산하는 전압차 계산 단계; 및
    상기 기준 전압차에 해당하는 상기 DC 바이어스를 생성하는 바이어스 결정 단계; 를 포함하는 것을 특징으로 하는 무선 주파수 수신 방법.
  13. 삭제
  14. 제 12 항에 있어서,
    상기 바이어스 결정 단계는,
    상기 기준 전압차를 기초로, 상기 DC 바이어스로 변환되는 펄스폭 변조(PWM) 신호의 듀티비(duty rate)를 계산하는 듀티비 계산 단계;
    상기 듀티비를 갖는 상기 펄스폭 변조(PWM) 신호를 생성하는 PWM 생성 단계; 및
    상기 펄스폭 변조(PWM) 신호를 상기 DC 바이어스로 변환하는 바이어스 변환 단계; 를 포함하는 것을 특징으로 하는 무선 주파수 수신 방법.
  15. 무선 주파수 수신기를 이용하여 무선 주파수를 수신하는 방법으로서,
    RF 튜너를 준비 상태로 설정하는 준비 설정 단계;
    아날로그 디지털 변환 회로로부터 출력되는 디지털 베이스밴드 신호의 레벨 값을 검출하는 준비 레벨 검출 단계;
    상기 검출된 레벨 값을 기초로 DC 바이어스를 생성하는 바이어스 생성 단계; 및
    상기 RF 튜너가 출력하는 베이스밴드 신호에 상기 DC 바이어스를 더함으로써, 상기 RF 튜너와 상기 아날로그 디지털 변환 회로의 공통모드 전압의 기준 전압차를 보정하는 공통모드 전압 조정 단계;를 포함하며,
    상기 바이어스 생성 단계는,
    상기 레벨 값과 상기 아날로그 디지털 변환 회로의 중간 값을 비교하는 비교 단계; 및
    상기 레벨 값이 상기 중간 값보다 작으면, 상기 DC 바이어스의 크기를 증가시키고, 상기 레벨 값이 상기 중간 값보다 크면, 상기 DC 바이어스의 크기를 감소시키는 바이어스 증감 단계; 를 포함하는 것을 특징으로 하는 무선 주파수 수신 방법.
  16. 제 15 항에 있어서,
    상기 바이어스 증감 단계는,
    비교 결과를 기초로 듀티비(duty rate)를 조절한 펄스폭 변조(PWM) 신호를 생성하는 PWM 생성 단계; 및
    상기 펄스폭 변조(PWM) 신호를 상기 DC 바이어스로 변환하는 바이어스 변환 단계; 를 포함하는 것을 특징으로 하는 무선 주파수 수신 방법.
  17. 제 16 항에 있어서,
    상기 PWM 생성 단계에서, 상기 레벨 값이 상기 아날로그 디지털 변환 회로의 중간 값보다 작으면, 상기 듀티비를 증가시키고, 상기 레벨 값이 상기 중간 값보다 크면, 상기 듀티비를 감소시키는 것을 특징으로 하는 무선 주파수 수신 방법.
  18. 제 12 항 또는 제 15 항에 있어서,
    상기 레벨 값이 상기 아날로그 디지털 변환 회로의 중간 값을 기준으로 미리 설정되는 오차 범위인 기준 범위에 포함되는지를 판단하는 판단 단계;
    상기 레벨 값이 상기 기준 범위에 포함되지 않으면, 상기 바이어스 생성 단계, 상기 공통모드 전압 조정 단계 및 상기 준비 레벨 검출 단계를 수행하는 피드백 단계; 및
    상기 레벨 값이 상기 기준 범위에 포함되면, 상기 DC 바이어스를 고정시키고, 상기 RF 튜너를 수신 가능 상태로 설정하는 수신 가능 설정 단계; 를 더 포함하는 것을 특징으로 하는 무선 주파수 수신 방법.
KR1020090040322A 2009-05-08 2009-05-08 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법 KR101048306B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090040322A KR101048306B1 (ko) 2009-05-08 2009-05-08 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090040322A KR101048306B1 (ko) 2009-05-08 2009-05-08 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법

Publications (2)

Publication Number Publication Date
KR20100121255A KR20100121255A (ko) 2010-11-17
KR101048306B1 true KR101048306B1 (ko) 2011-07-13

Family

ID=43406632

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090040322A KR101048306B1 (ko) 2009-05-08 2009-05-08 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법

Country Status (1)

Country Link
KR (1) KR101048306B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020082688A (ko) * 2001-04-25 2002-10-31 주식회사 하이닉스반도체 이동 전화기 시스템의 수신장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020082688A (ko) * 2001-04-25 2002-10-31 주식회사 하이닉스반도체 이동 전화기 시스템의 수신장치

Also Published As

Publication number Publication date
KR20100121255A (ko) 2010-11-17

Similar Documents

Publication Publication Date Title
JP4186083B2 (ja) クロック同期回路
JP5565206B2 (ja) Ad変換器及びad変換回路の電圧制御方法
JP4332095B2 (ja) Dcオフセットキャリブレーションシステム
KR20120094423A (ko) 차동 증폭 장치
US20160065222A1 (en) Semiconductor device
US20040157573A1 (en) Circuit and method for DC offset calibration and signal processing apparatus using the same
JP2011188012A (ja) Dcオフセットキャンセラ
KR20050055716A (ko) 직접 변환 수신기에서 dc 오프셋 보상을 위한 장치 및 방법
JP2017022449A (ja) アナログ/ディジタル変換器、放射線検出器および無線受信機
JPH057154A (ja) A/d変換回路
JP2009033638A (ja) 増幅回路
US20190238149A1 (en) Phase Adjustment for Interleaved Analog to Digital Converters
WO2009153838A1 (ja) 受信装置
US9634683B1 (en) Low power sigma-delta modulator architecture capable of correcting dynamic range automatically, method for implementing low power circuit thereof, and method for correcting and extending dynamic range of sigma-delta modulator automatically
KR101048306B1 (ko) 무선 주파수 수신기 및 이를 이용한 무선 주파수 수신 방법
JP4181045B2 (ja) オフセット補正システムおよび高利得信号チャネルのための方法
JP2006025365A (ja) オフセット補償機能付きd/a変換装置およびd/a変換装置のオフセット補償方法
CN111819790A (zh) 用于操作具有改进的偏移校正的光学传感器装置的方法以及光学传感器装置
JP2017059882A (ja) 雑音除去機能を有する機器
JP2005184794A (ja) 自動利得制御装置
JP2013175801A (ja) 無線受信装置
JPH10173525A (ja) オフセット補償回路および方法
CN113346903A (zh) 一种在线自适应直流失调校正电路及接收机
WO2012132332A1 (ja) Ad変換装置
JP3923693B2 (ja) クロックのデューティ補正回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140703

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee