KR101027351B1 - 액정표시장치 및 그 구동방법 - Google Patents
액정표시장치 및 그 구동방법 Download PDFInfo
- Publication number
- KR101027351B1 KR101027351B1 KR1020030095721A KR20030095721A KR101027351B1 KR 101027351 B1 KR101027351 B1 KR 101027351B1 KR 1020030095721 A KR1020030095721 A KR 1020030095721A KR 20030095721 A KR20030095721 A KR 20030095721A KR 101027351 B1 KR101027351 B1 KR 101027351B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- gate
- pixels
- liquid crystal
- pixel
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명의 목적은, 액정표시장치의 게이트 배선 온 시간을 증가시키고, 그에 따른 차징 시간을 증가시킬 수 있는 액정표시장치 및 그 구동방법을 제공함에 있다.
본 발명은, 기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와; 상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고, 순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고, 상기 m 은 2 이상인 액정표시장치를 제공한다.
본 발명은, 다수의 게이트 배선을 동시에 온 구동하게 된다. 그와 같이 하면, 액정표시장치의 게이트 배선의 온 구동 시간이 증가하게 되며, 그에 따라 액정표시장치의 차징 시간이 증가는 효과가 있으며, 고해상도의 액정표시장치를 사용하는 경우에 더욱 효과적이다.
Description
도 1은 종래의 액정표시장치를 도시한 도면.
도 2는 하나의 프레임에서 종래의 액정표시장치를 구동하기 위한 게이트 전압의 구동 파형을 도시한 도면.
도 3은 본 발명의 실시예에 따른 액정표시장치를 도시한 도면.
도 4는 하나의 프레임에서 본 발명의 실시예에 따른 액정표시장치를 구동하기 위한 게이트 전압의 구동 파형을 도시한 도면.
도 5a는 본 발명의 실시예에 따른 서브 화소의 배치 구조를 도시한 도면.
도 5b는 본 발명의 실시예에 따른 데이터 구동부를 도시한 도면.
도 6a와 6b는 각각, 데이터 신호 변환부를 통한 데이터 신호 변환 과정과 그에 따른 데이터 구동부를 도시한 도면.
<도면의 주요부분에 대한 부호의 설명>
200 : 액정표시장치 220 : 계조 전압 발생부
230 : 신호 제어부 240 : 게이트 구동부
245 : 게이트 배선 250 : 데이터 구동부
255 : 데이터 배선
본 발명은 액정표시장치 및 그 구동방법에 관한 것이다.
일반적으로, 액정표시장치는 액정분자의 광학적 이방성과 복굴절 특성을 이용하여 화상을 표현하는 것으로, 전계가 인가되면 액정의 배열이 달라지고 달라진 액정의 배열 방향에 따라 빛이 투과되는 특성 또한 달라진다.
일반적으로, 액정표시장치는 전계 생성 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
도 1은 종래의 액정표시장치를 도시한 도면이고, 도 2는 하나의 프레임에서 종래의 액정표시장치를 구동하기 위한 게이트 전압의 구동 파형을 도시한 도면이다.
도시한 바와 같이, 종래의 액정표시장치(100)에는 신호제어부(130), 계조전압 발생부(120), 게이트 구동부(140), 데이터 구동부(150), 게이트 및 데이터 배선(145, 155)과, 스위칭 소자인 박막트랜지스터(T)가 위치한다.
신호제어부(130)는 동기신호로부터 화상 표시에 필요한 각종 신호를 만들어 게이트 및 데이터 구동부(140, 150) 등에 전달한다.
계조 전압 발생부(120)는 데이터 구동부(150)에 i-계조에 대응하는 전압(V1~Vi)을 제공한다. 예를 들면, 입력되는 R(레드), G(그린), B(블루) 신호가 8 비트(bit)인 경우, 계조 전압 발생부(120)는 28에 대응하는 256 계조의 전압(V1~V256)을 발생한다.
게이트 구동부(140)는 신호제어부(130)로부터 받은 데이터 신호에 의해 게이트 배선(145)에 게이트 전압을 출력하며, 데이터 구동부(150)는 신호제어부(130)로부터 받은 게이트 신호에 의해 데이터 배선(155)에 데이터 전압을 출력한다. 게이트 및 데이터 구동부 각각은 다수의 게이트 및 데이터 구동 IC(140a, 150a)로 구성된다.
R, G, B 색을 각각 표시하는 다수의 서브 화소가 매트릭스 형태로 배치되어 있고, 각 서브 화소는 게이트 및 데이터 배선(145, 155)과 연결된 박막트랜지스터(T)가 위치한다. 그리고, 각 서브 화소에는 박막트랜지스터(T)와 연결되는 액정 커패시터(CLC), 스토리지 커패시터(CST)가 위치한다.
게이트 배선(145)은 게이트 구동부(140)로부터 게이트 전압을 전달받게 된다. 하이 레벨(high level)의 게이트 온 전압(Vgh)이 인가되면, 게이트 배선에 연결된 서브 화소는 온 구동된다.
종래의 액정표시장치에서 게이트 배선은, 도 2에 도시한 바와 같이, 순차적으로 하나씩 구동되는데, 게이트 배선 온 구동 시간은, 1024×768의 XGA 해상도와 리프레쉬 시간(refresh time)이 60㎐인 액정표시장치에 있어서, 대략 21.7㎲ 정도가 된다.
그런데, 고해상도 대면적의 액정표시장치를 구현하기 위해서는 해상도가 증가하게 되며, 면적이 증가함에 따라 신호 지연 현상이 발생하게 되어 게이트 배선을 하나씩 순차적으로 구동하게 되는 경우에는 충분하게 화상을 표시할 수 없게 되고, 액정표시장치의 전하 충전 시간인 차징 타임이 급격히 감소하는 문제가 발생하게 된다.
전술한 바와 같은 문제를 해결하기 위한 본 발명의 목적은, 액정표시장치의 게이트 배선 온 시간을 증가시키고, 그에 따른 차징 시간을 증가시킬 수 있는 액정표시장치 및 그 구동방법을 제공함에 있다.
전술한 바와 같은 목적을 달성하기 위한 본 발명의 목적은, 기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와; 상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고, 상기 게이트 및 데이터 배선 각각에 게이트 및 데이터 전압 각각을 전달하는 게이트 및 데이터 구동부를 포함하고, 순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고, 상기 m 은 2 이상인 액정표시장치에 있어서, 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 변환하여 상기 데이터 구동부에 전달하는 데이터 신호 변환부를 더욱 포함하고, 상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치를 제공한다..
상기 데이터 배선은 m 개 열마다 동일한 행에 배치되는 상기 화소와 연결된다.
상기 데이터 구동부는 다수의 데이터 구동 IC로 이루어지고, 상기 데이터 구동 IC는 데이터 신호의 시작을 알리는 m 개의 SSP(source start pulse) 신호 각각을 인가받아 데이터 신호를 래치하는 제 1 데이터 구동 IC와, 상기 제 1 데이터 구동 IC로부터 상기 제 1 데이터 구동 IC의 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리(carry) 신호 각각을 인가받고 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리 신호 각각을 전달하는 다수의 제 2 구동 IC로 이루어진다.
기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와; 상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고, 상기 게이트 및 데이터 배선 각각에 게이트 및 데이터 전압 각각을 전달하는 게이트 및 데이터 구동부를 포함하고, 순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고, 상기 m 은 2 이상인 액정표시장치에 있어서, 상기 데이터 구동부는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하고, 상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치를 제공한다.
각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서, 게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와; 데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고, 상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호를 래치하는 단계는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 상기 데이터 구동부에 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계이고, 상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖는 액정표시장치 구동방법을 제공한다.
상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계는, 상기 데이터 구동부가 상기 m 개의 행에 각각 대응되는 m 개의 SSP(source start pulse)신호 각각을 인가받는 단계와; 상기 인가된 m 개의 SSP 신호 각각에 대응되는 행에 배치된 상기 화소에 대응되는 데이터 신호를 래치하는 단계를 포함한다.
각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서, 게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와; 데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고, 상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호를 래치하는 단계는, 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 변환하여 상기 데이터 구동부에 전달하는 단계와; 순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치 구동방법을 제공한다.
순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계는, 상기 데이터 구동부가 SSP(source start pulse)신호를 인가받는 단계와; 순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함한다.
상기 데이터 배선은 m 개 열마다 동일한 행에 배치되는 상기 화소와 연결된다.
상기 데이터 구동부는 다수의 데이터 구동 IC로 이루어지고, 상기 데이터 구동 IC는 데이터 신호의 시작을 알리는 m 개의 SSP(source start pulse) 신호 각각을 인가받아 데이터 신호를 래치하는 제 1 데이터 구동 IC와, 상기 제 1 데이터 구동 IC로부터 상기 제 1 데이터 구동 IC의 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리(carry) 신호 각각을 인가받고 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리 신호 각각을 전달하는 다수의 제 2 구동 IC로 이루어진다.
기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와; 상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고, 상기 게이트 및 데이터 배선 각각에 게이트 및 데이터 전압 각각을 전달하는 게이트 및 데이터 구동부를 포함하고, 순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고, 상기 m 은 2 이상인 액정표시장치에 있어서, 상기 데이터 구동부는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하고, 상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치를 제공한다.
각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서, 게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와; 데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고, 상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호를 래치하는 단계는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 상기 데이터 구동부에 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계이고, 상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖는 액정표시장치 구동방법을 제공한다.
상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계는, 상기 데이터 구동부가 상기 m 개의 행에 각각 대응되는 m 개의 SSP(source start pulse)신호 각각을 인가받는 단계와; 상기 인가된 m 개의 SSP 신호 각각에 대응되는 행에 배치된 상기 화소에 대응되는 데이터 신호를 래치하는 단계를 포함한다.
각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서, 게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와; 데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고, 상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호를 래치하는 단계는, 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 변환하여 상기 데이터 구동부에 전달하는 단계와; 순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함하고, 상기 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치 구동방법을 제공한다.
순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계는, 상기 데이터 구동부가 SSP(source start pulse)신호를 인가받는 단계와; 순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함한다.
삭제
삭제
삭제
삭제
삭제
이하, 도면을 참조하여 본 발명의 실시예를 설명한다.
도 3은 본 발명의 실시예에 따른 액정표시장치를 도시한 도면이고, 도 4는 하나의 프레임에서 본 발명의 실시예에 따른 액정표시장치를 구동하기 위한 게이트 전압의 구동 파형을 도시한 도면이다.
본 발명의 실시예에 따른 액정표시장치는 다수의 게이트 배선을 동시에 온 구동하게 된다. 따라서, 액정표시장치의 차징 타임을 종래에 비해 증가시킬 수 있게 된다. 한편, 본 발명의 실시예에서는 두 개의 이웃하는 게이트 배선을 동시에 온 구동하는 경우를 예로 들어 설명한다.
도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치(200)에는 신호제어부(230), 계조전압 발생부(220), 게이트 구동부(240), 데이터 구동부(250), 게이트 및 데이터 배선(245, 255)과, 스위칭 소자인 박막트랜지스터(T)가 위치한다.
신호제어부(230)는 동기신호로부터 화상 표시에 필요한 각종 신호를 만들어 게이트 및 데이터 구동부(240, 250) 등에 전달한다.
계조 전압 발생부(220)는 데이터 구동부(250)에 i-계조에 대응하는 전압(V1~Vi)을 제공한다. 예를 들면, 입력되는 R, G, B 신호가 8 비트(bit)인 경우, 계조 전압 발생부(220)는 28에 대응하는 256 계조의 전압(V1~V256)을 발생한다.
게이트 구동부(240)는 신호제어부(230)로부터 받은 게이트 신호에 의해 게이트 배선(245)에 게이트 전압을 출력하며, 데이터 구동부(250)는 신호제어부(230)로부터 받은 데이터 신호에 의해 데이터 배선(255)에 데이터 전압을 출력한다. 게이트 및 데이터 구동부(240, 250) 각각은 다수의 게이트 및 데이터 구동 IC(240a, 250b)로 구성된다.
R, G, B 색을 각각 표시하는 다수의 서브 화소가 매트릭스 형태로 배치되어 있고, 각 서브 화소는 게이트 및 데이터 배선(245, 255)과 연결된 박막트랜지스터(T)가 위치한다. 그리고, 각 서브 화소에는 박막트랜지스터(T)와 연 결되는 액정 커패시터(CLC), 스토리지 커패시터(CST)가 위치한다.
R, G, B 색 각각을 표시하는 R, G, B 세 개의 서브 화소가 컬러를 표시하는 하나의 화소를 이루어 화상을 표시하게 된다. 본 발명의 실시예에서는 R, G, B 서브 화소가 하나의 행에 순차적으로 배열된 수직 스트라이프 방식을 예로 든다.
액정 커패시터(CLC)는 액정층을 사이에 두고 데이터 전압이 인가되는 화소 전극과 공통 전압이 인가되는 공통 전극 사이에 형성되며, 스토리지 커패시터(CST)는 다음번 온 구동시까지 서브 화소 내의 전하량을 보존하기 위해, 예를 들면 전단의 게이트 배선(245)과 화소 전극 사이에 형성된다. 박막트랜지스터(T)의 게이트 단자는 게이트 배선(245)과 연결되고, 소스 단자는 데이터 배선(255)과 연결된다. 그리고, 드레인 단자는 액정 및 스토리지 커패시터(CLC ,CST)와 연결된다.
게이트 배선(245)은 이웃하는 두 개가 동시에 온 구동되고, 동시에 온 구동되는 두 개의 게이트 배선(245)과 연결되는 서브 화소들은 온 구동된다.
도 4에 도시한 바와 같이, 제 1 및 2 행 게이트 배선, 제 3 및 4 행 게이트 배선, …, 제 m-1 및 m 행 게이트 배선은 서로 그 구동 파형이 동일하여, 로우 레벨의 게이트 오프 전압(Vgl) 및 하이 레벨의 게이트 온 전압(Vgh)이 동일하게 인가된다.
이웃하는 두 개의 게이트 배선(245)이 동일한 전압 파형을 갖게 됨에 따라, 게이트 구동부(240)는 동일한 전압 파형의 게이트 배선(245)을 하나의 출력으로 묶 을 수 있게 된다. 따라서 게이트 구동부(240)는 종래에 비해 1/2배로 줄어들 수 있게 된다. 물론, 게이트 구동부(240)의 출력 로드는 증가하게 되며, 증가된 출력 로드에 적합하도록 출력 능력을 상승시키게 된다.
데이터 배선(255)은, 이웃하는 두 개의 게이트 배선(245)이 동시에 구동됨으로써, 이웃하는 두 개의 게이트 배선(245)에 데이터 전압을 인가하기 위한 구조를 가지게 된다. 도 3에 도시한 바와 같이, 홀수번째 데이터 배선(255)은 제 1, m-1 행 게이트 배선과 연결된 서브 화소와 연결되고, 짝수번째 데이터 배선(255)은 제 2, m 행 게이트 배선과 연결된 서브 화소와 연결되어, 각각의 서브 화소가 온 구동되는 경우에 데이터 전압을 인가하게 된다. 따라서, 두 개의 이웃하는 게이트 배선이 동시에 구동되는 경우에, 홀수번째와 짝수번째 데이터 배선은 두 개의 게이트 배선에 연결된 서브 화소에 데이터 전압을 전달하게 된다.
데이터 배선(255)에 전압을 출력하는 데이터 구동부(250)는 종래에 비해 출력 채널을 2 배 증가하거나, 그 개수가 2 배 증가하여 사용될 수 있다. 그에 따라, 데이터 구동부의 출력 패드 피치(pad pitch)는 종래에 비해 1/2 배가 된다. 여기서, 출력 채널을 2 배 증가시키는 것을 사용하는 것이 효과적인 사용 방법이 될 수 있다.
데이터 배선(255)은 이웃하는 두 개의 게이트 배선(245)에 연결된 서브 화소에 데이터 전압을 각각 전달하기 위해 그 수는 증가하게 된다. 예를 들면, 수평 해상도 N에 대해, 즉 수평 방향으로 위치하는 화소가 N 개인 경우에, 하나의 게이트 배선에 연결되는 서브 화소의 수는 3N 개가 되므로, 이웃하는 두 개의 게이트 배선 을 구동하기 위해서는 6N 개의 데이터 배선이 필요하게 된다.
이하, 본 발명의 실시예에 따라 이웃하는 두 개의 게이트 배선을 온 구동하는 방법에 대해 도면 및 도표를 참조하여 더욱 상세하게 설명한다.
도 5a는 본 발명의 실시예에 따른 서브 화소의 배치 구조를 도시한 도면이고, 도 5b는 본 발명의 실시예에 따른 데이터 구동부를 도시한 도면이다. 그리고, 도표 1은 데이터 구동부 출력 패드와 서브 화소의 대응관계를 나타내고 있다.
여기서, 액정표시장치의 수평 해상도는 N 이다. 그리고, 도 5a에서는 온 구동되는 이웃하는 두 개의 게이트 배선, 즉 제 m-1, m 행 게이트 배선과, 두 개의 게이트 배선과 연결된 서브 화소를 개략적으로 도시하고 있다.
표 1.
서브 화소 번호 | 1 | 2 | 3 | … | 3N | 3N+1 | 3N+2 | 3N+3 | … | 6N-1 | 6N |
출력 패드 번호 | 1 | 3 | 5 | … | 6N-1 | 2 | 4 | 6 | … | 6N-2 | 6N |
데이터 구동부(250)는 채널에 래치된 데이터 신호를 출력 패드를 통해, 출력 패드 각각과 연결된 데이터 배선(255)에 데이터 전압을 출력하게 된다. 표 1에 나타낸 바와 같이, 홀수번째, 즉 1, 3, 5, …, 6N-1 번째 데이터 구동부 출력 패드는 각각, 제 m-1 행 게이트 배선과 연결된 1, 2, 3,…,3N 번째 서브 화소에 대응된다.
그리고, 짝수번째, 즉 2, 4, 6, …, 6N 번째 데이터 구동부 출력 패드는 각각, 제 m 행 게이트 배선과 연결된 3N+1, 3N+2, 3N+3, …, 6N 번째 서브 화소에 대응된다. 따라서, 제 m-1, m 행 게이트 배선이 동시에 온 구동되는 경우에, 출력 패드를 통해 출력된 데이터 전압은 데이터 배선(255)을 통해 서브 화소 각각에 전달 된다.
한편, 전술한 바와 같이 구동하기 위해서, 데이터 구동부(250)는 데이터 전압을 출력하기 위해, 신호 제어부로부터 출력되는 데이터 신호를 채널에 래치하는 과정이 수반된다. 채널에 래치된 데이터 신호는 게이트 배선이 온 구동되는 경우에 출력 패드를 통해 데이터 전압으로 출력된다.
이하, 데이터 구동부에 데이터 신호가 래치되는 과정을 설명한다.
여기서, 신호 제어부로부터 출력된 데이터 신호는 데이터 구동부(250)에 순차적으로 입력되는데, 입력되는 데이터 신호는 행 단위, 즉 m-1 행 게이트 배선에 연결된 서브 화소에 대해 열이 증가하는 방향으로 순차적으로 입력되고, m 행 게이트 배선에 연결된 서브 화소에 대해 열이 증가하는 방향으로 순차적으로 입력된다. 따라서, 1, 2, 3, …, 6N 과 같이 서브 화소 순서에 따라 대응되는 데이터 신호가 순차적으로 입력된다.
m-1, m 행 게이트 배선이 온 구동되는 경우에 입력되는 전체 데이터 신호 중 1, 2, 3, …, 3N 번째 서브 화소에 대응되는 데이터 신호에 대해서는 1, 3, 5, …, 6N-1 번째 채널, 즉 홀수번째 채널 각각에 래치되고, 3N+1, 3N+2, 3N+3, …, 6N 번째 서브 화소에 대응되는 데이터 신호에 대해서는 2, 4, 6, …, 6N 번째 채널, 즉 짝수번째 채널 각각에 래치되도록 한다.
데이터 구동부(250)는 다수의 데이터 구동 IC로 구동되어, 신호 제어부로부터 입력되는 SSP(Source Start Pulse)1 신호에 대해 홀수번째 채널이 먼저 래치되고, 제 1 데이터 구동IC(250a)의 홀수번째 채널 래치 후에 carry1 신호가 제 1 데 이터 구동IC(250a)로부터 제 2 데이터 구동IC(250b)로 출력되고, 제 2 데이터 구동IC(250b)의 홀수번째 채널에 대해서 래치된다. 제 3, 4 데이터 구동IC(250c, 250d)에 대해서도 마찬가지로 래치 과정이 진행된다. 여기서, SSP1 신호는 신호 제어부로부터 데이터 신호의 시작을 알리는 신호이며, carry1 신호는 래치가 완료된 데이터 구동IC로부터 다음번째 데이터 구동IC에 데이터 신호의 시작을 알리는 신호이다.
데이터 구동부의 홀수번째 채널에 대한 래치 과정이 완료되면, 신호 제어부로부터 SSP2 신호가 제 1 데이터 구동IC(250a)에 입력되어 짝수번째 채널이 래치되고, carry2 신호가 출력되어 제 2, 3, 4 데이터 구동IC(250b, 250c, 250d)의 짝수번째 채널이 래치되는 과정이 진행된다.
전술한 바와 같이, 데이터 신호가 데이터 구동부의 채널에 래치되고, 게이트 배선이 온 구동되면, 데이터 구동부의 채널에 래치된 데이터 신호는 대응되는 서브 화소 각각에, 출력 패드를 통해 데이터 전압을 출력하게 된다.
한편, 전술한 바와 같은 데이터 구동부의 데이터 신호 래치 과정과는 달리, 데이터 구동부에 데이터 신호를 입력하기 전, 예를 들면 신호 제어부에 데이터 신호 변화부를 구성하여 효과적으로 데이터 신호를 출력할 수 있게 된다.
도 6a와 6b는 각각, 데이터 신호 변환부를 통한 데이터 신호 변환 과정과 그에 따른 데이터 구동부를 도시한 도면이다.
도 6a에 도시한 바와 같이, 데이터 신호 변환부(280)에 입력되는 데이터 신호 순서는, 서브 화소에 대응되는 순서로, 1, 2, 3, …, 6N 데이터 신호가 순차적 으로 입력된다. 그와 같이 입력되는 데이터 신호에 대해, 1, 3N+1, 2, 3N+2, 3, 3N+3, …, 3N, 6N의 순서로 데이터 신호의 순서를 변환하게 된다.
그와 같이 변환하게 되면, 변환된 데이터 신호의 순서로 데이터 구동부(250)의 채널에 데이터 신호가 래치된다. 따라서, 데이터 구동부(250)에서 데이터 신호를 래치하는 과정을 간단하게 처리할 수 있게 된다.
전술한 바와 같은 기능을 하는 데이터 신호 변환부는, 데이터 신호 변환 테이블을 갖는 메모리로 구성될 수 있다.
전술한 바와 같이, 본 발명은 이웃하는 두 개의 게이트 배선을 동시에 온 구동하게 된다. 그와 같이 하면, 액정표시장치의 게이트 배선의 온 구동 시간이 종래에 비해 2 배 정도로 증가하게 되며, 그에 따라 액정표시장치의 차징 시간이 증가할 수 있게 된다. 한편, 다수의 게이트 배선을 동시에 온 구동할 수 있으며, 다수의 게이트 배선을 온 구동하는 경우에 온 구동 시간은 더욱 증가할 수 있게 된다.
전술한 바와 같이, 본 발명은, 다수의 게이트 배선을 동시에 온 구동하게 된다. 그와 같이 하면, 액정표시장치의 게이트 배선의 온 구동 시간이 증가하게 되며, 그에 따라 액정표시장치의 차징 시간이 증가는 효과가 있으며, 고해상도의 액정표시장치를 사용하는 경우에 더욱 효과적이다.
Claims (12)
- 기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와;상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고,상기 게이트 및 데이터 배선 각각에 게이트 및 데이터 전압 각각을 전달하는 게이트 및 데이터 구동부를 포함하고, 순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고, 상기 m 은 2 이상인 액정표시장치에 있어서,상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 변환하여 상기 데이터 구동부에 전달하는 데이터 신호 변환부를 더욱 포함하고,상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치.
- 제 1 항에 있어서,상기 데이터 배선은 m 개 열마다 동일한 행에 배치되는 상기 화소와 연결되는 액정표시장치.
- 삭제
- 제 1 항에 있어서,상기 데이터 구동부는 다수의 데이터 구동 IC로 이루어지고,상기 데이터 구동 IC는 데이터 신호의 시작을 알리는 m 개의 SSP(source start pulse) 신호 각각을 인가받아 데이터 신호를 래치하는 제 1 데이터 구동 IC와, 상기 제 1 데이터 구동 IC로부터 상기 제 1 데이터 구동 IC의 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리(carry) 신호 각각을 인가받고 데이터 신호 래치가 완료되었음을 알리는 m 개의 캐리 신호 각각을 전달하는 다수의 제 2 구동 IC로 이루어지는 액정표시장치.
- 기판 상에 매트릭스 형태로 배치되며, 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소와;상기 화소에 게이트 및 데이터 전압을 각각 전달하고, 행과 열 방향으로 각각 연장된 게이트 및 데이터 배선을 포함하고,상기 게이트 및 데이터 배선 각각에 게이트 및 데이터 전압 각각을 전달하는 게이트 및 데이터 구동부를 포함하고,순차적으로 배치되고 동시에 게이트 온 전압이 인가되는 m 개 행의 게이트 배선에 각각 연결되어 동시에 온 구동되는 상기 화소는 상기 화소가 배치된 하나의 열마다 서로 다른 m 개 열의 데이터 배선과 연결되고,상기 m 은 2 이상인 액정표시장치에 있어서,상기 데이터 구동부는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하고,상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치.
- 삭제
- 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서,게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와;데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고,상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고,상기 데이터 신호를 래치하는 단계는 상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되어 상기 데이터 구동부에 입력되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계이고,상기 입력되는 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖는 액정표시장치 구동방법.
- 삭제
- 삭제
- 제 7 항에 있어서,상기 데이터 배선의 열 순서에 대응되도록 래치하는 단계는,상기 데이터 구동부가 상기 m 개의 행에 각각 대응되는 m 개의 SSP(source start pulse)신호 각각을 인가받는 단계와;상기 인가된 m 개의 SSP 신호 각각에 대응되는 행에 배치된 상기 화소에 대응되는 데이터 신호를 래치하는 단계를 포함하는 액정표시장치 구동방법.
- 각각에 스위칭 소자와 상기 스위칭 소자와 연결되는 액정 커패시터를 갖는 화소가 매트릭스 형태로 배치된 액정표시장치 구동 방법으로서,게이트 구동부가 순차적으로 배치된 m 개 행의 게이트 배선 각각에 게이트 온 전압을 동시에 전달하여, 상기 m 개 행의 게이트 배선 각각에 연결된 화소를 온 상태로 구동하는 단계와;데이터 구동부가 상기 온 상태의 화소 각각에 연결된 데이터 배선에 데이터 전압을 전달하는 단계를 포함하고, 상기 데이터 구동부는 상기 온 상태의 화소 각각에 데이터 전압을 전달하기 위해, 상기 온 상태의 화소 각각에 대응되는 데이터 신호를 래치하는 단계를 포함하고,상기 데이터 신호를 래치하는 단계는,상기 온 구동되는 m 개의 행에 배치된 화소 각각에 대응되는 데이터 신호의 순서를 상기 데이터 배선의 열 순서에 대응되도록 변환하여 상기 데이터 구동부에 전달하는 단계와;순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함하고,상기 데이터 신호의 순서는 낮은 행 순위를 갖는 상기 화소에 대응되는 데이터 신호가 우선 순서를 갖고, 동일한 행의 상기 화소에 대응되는 데이터 신호에 대해서는 열 순서가 낮은 상기 화소에 대응되는 데이터 신호가 우선 순위를 갖는 액정표시장치 구동방법.
- 제 11 항에 있어서,순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계는,상기 데이터 구동부가 SSP(source start pulse)신호를 인가받는 단계와;순서가 변환되어 상기 데이터 구동부에 전달된 상기 데이터 신호를 래치하는 단계를 포함하는 액정표시장치 구동방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030095721A KR101027351B1 (ko) | 2003-12-23 | 2003-12-23 | 액정표시장치 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030095721A KR101027351B1 (ko) | 2003-12-23 | 2003-12-23 | 액정표시장치 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050064362A KR20050064362A (ko) | 2005-06-29 |
KR101027351B1 true KR101027351B1 (ko) | 2011-04-11 |
Family
ID=37255971
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030095721A KR101027351B1 (ko) | 2003-12-23 | 2003-12-23 | 액정표시장치 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101027351B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9418580B2 (en) | 2012-04-12 | 2016-08-16 | Samsung Display Co., Ltd. | Display apparatus having a short gate line and method of driving the same |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101689685B1 (ko) | 2010-10-20 | 2016-12-27 | 삼성디스플레이 주식회사 | 영상 표시 방법 및 이를 수행하는 표시 장치 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06148676A (ja) * | 1992-11-02 | 1994-05-27 | Sharp Corp | アクティブマトリクス基板 |
KR0143451B1 (ko) * | 1995-05-31 | 1998-07-15 | 김광호 | 액정 표시 장치 |
KR19980067902A (ko) * | 1997-02-13 | 1998-10-15 | 김광호 | 표시 장치 및 그 구동 방법 |
KR0154832B1 (ko) * | 1995-08-23 | 1998-11-16 | 김광호 | 액정 표시 장치 |
-
2003
- 2003-12-23 KR KR1020030095721A patent/KR101027351B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06148676A (ja) * | 1992-11-02 | 1994-05-27 | Sharp Corp | アクティブマトリクス基板 |
KR0143451B1 (ko) * | 1995-05-31 | 1998-07-15 | 김광호 | 액정 표시 장치 |
KR0154832B1 (ko) * | 1995-08-23 | 1998-11-16 | 김광호 | 액정 표시 장치 |
KR19980067902A (ko) * | 1997-02-13 | 1998-10-15 | 김광호 | 표시 장치 및 그 구동 방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9418580B2 (en) | 2012-04-12 | 2016-08-16 | Samsung Display Co., Ltd. | Display apparatus having a short gate line and method of driving the same |
Also Published As
Publication number | Publication date |
---|---|
KR20050064362A (ko) | 2005-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3089150B1 (en) | Display device | |
KR101341906B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
CN100538449C (zh) | 液晶显示器 | |
KR100951350B1 (ko) | 액정 표시 장치 | |
KR101385225B1 (ko) | 액정표시장치 및 그 구동방법 | |
US20060193002A1 (en) | Drive circuit chip and display device | |
US20100110114A1 (en) | Liquid crystal display device and method of driving thereof | |
WO2012102229A1 (ja) | 表示装置およびその駆動方法 | |
KR100561946B1 (ko) | 액정표시장치 및 그 구동방법 | |
TWI413958B (zh) | 主動矩陣型顯示裝置的驅動電路、驅動方法及主動矩陣型顯示裝置 | |
JP2009009156A (ja) | 液晶表示装置 | |
KR20060080778A (ko) | 표시장치의 구동방법 및 이를 수행하기 위한 표시장치 | |
JP2001042287A (ja) | 液晶表示装置およびその駆動方法 | |
US20080180462A1 (en) | Liquid crystal display device and method of driving liquid crystal display device | |
JP2007279539A (ja) | ドライバ回路、表示装置及びその駆動方法 | |
EP3054443A1 (en) | Display apparatus | |
KR101611904B1 (ko) | 액정 표시 장치 및 그 구동 방법 | |
WO2017208954A1 (ja) | 映像信号線駆動回路およびそれを備える表示装置、ならびに映像信号線の駆動方法 | |
KR20090004234A (ko) | 액정표시장치 및 그 구동방법 | |
JP2000275611A (ja) | 液晶表示装置 | |
KR20150073482A (ko) | 영상 표시장치의 구동장치와 그 구동방법 | |
KR101027351B1 (ko) | 액정표시장치 및 그 구동방법 | |
JP4363881B2 (ja) | 液晶表示装置 | |
KR20210085504A (ko) | 표시장치 | |
KR101001052B1 (ko) | 액정표시패널 및 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20131227 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20160226 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180213 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20200219 Year of fee payment: 10 |