KR100914932B1 - Sata 인터페이스에서의 파워 세이빙 모드 제어 방법 - Google Patents

Sata 인터페이스에서의 파워 세이빙 모드 제어 방법

Info

Publication number
KR100914932B1
KR100914932B1 KR1020070009423A KR20070009423A KR100914932B1 KR 100914932 B1 KR100914932 B1 KR 100914932B1 KR 1020070009423 A KR1020070009423 A KR 1020070009423A KR 20070009423 A KR20070009423 A KR 20070009423A KR 100914932 B1 KR100914932 B1 KR 100914932B1
Authority
KR
South Korea
Prior art keywords
power saving
saving mode
mode
transmitter
receiver
Prior art date
Application number
KR1020070009423A
Other languages
English (en)
Other versions
KR20080071333A (ko
Inventor
정우성
정상규
정태민
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070009423A priority Critical patent/KR100914932B1/ko
Priority to JP2008018086A priority patent/JP5214989B2/ja
Priority to US12/021,680 priority patent/US8200998B2/en
Publication of KR20080071333A publication Critical patent/KR20080071333A/ko
Application granted granted Critical
Publication of KR100914932B1 publication Critical patent/KR100914932B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Information Transfer Systems (AREA)

Abstract

S A T A 인터페이스에서의 파워 세이빙 모드 제어 방법이 개시된다. 본 발명의 실시예에 따른 파워 세이빙 모드 제어 방법은 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서, 상기 트랜스미터가 SATA 프로토콜 상의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 단계 및 상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 단계를 구비한다. 본 발명에 따른 SATA 인터페이스에서의 파워 세이빙 모드 제어 방법은, 트랜스미터로부터 요청되는 파워 세이빙 모드와 무관하게 파워 세이빙 모드를 선택함으로써, SATA 프로토콜을 유지하면서도 시스템이 요구하는 특성에 적합한 파워 세이빙 모드로 동작할 수 있는 장점이 있다. 나아가 유저가 정의한 파워 세이빙 모드를 선택함으로써, 유저가 요구하는 시스템 특성을 구현할 수 있는 장점이 있다.

Description

SATA 인터페이스에서의 파워 세이빙 모드 제어 방법{Method for controlling of power saving mode used in SATA interface}
본 발명은 반도체 장치의 파워 매니지먼트 방법에 관한 것으로서, 특히 SATA(Serial Advanced Technology Attachment) 인터페이스에서의 파워 세이빙 모드 제어 방법 및 파워 매니지먼트 방법에 관한 것이다.
호스트와 디바이스 간의 데이터 전송에 따른 인터페이스에 대한 SATA 프로토콜(Serial Advanced Technology Attachment protocol)은, STAT 인터페이스 방법에 소모되는 파워를 줄이기 위해, 파워 세이빙 모드를 지원한다. 이때, 일반적으로 호스트는 마더 보드(mother board) 또는 인터페이스 카드와 같이 PC쪽에서 인터페이스를 담당하는 부분이고, 디바이스는 하드 디스크 드라이브(HDD) 등과 같은 데이터 저장 장치쪽을 담당하는 부분이라 할 수 있다.
도 1 및 도 2를 참조하면, SATA 프로토콜에 의한 파워 세이빙 방법은 다음과 같다. 파워 세이빙 모드(power saving mode)로의 진입을 원하는 호스트 또는 디바이스는 파워 세이빙 모드 요청 신호(SATA 프로토콜 상에는 "PMREQ_P"와 "PMREQ_S"의 두 종류를 정의하고 있으며 도 1 및 도 2에서는 "PMREQ"로 도시된다)를 디바이스 또는 호스트로 전송한다. 이하에서는 PMREQ를 전송하는 쪽을 트랜스미터(transmitter)라 하고, PMREQ를 수신하는 쪽을 리시버(receiver)라 한다.
도 1은 호스트가 트랜스미터이고 디바이스가 리시버인 경우의 파워 세이빙 방법을 나타내고, 도 2는 디바이스가 트랜스미터이고 호스트가 리시버인 경우의 파워 세이빙 방법을 나타낸다. 트랜스미터는 전술한 바와 같이, PMREQ를 리시버로 전송한다. PMREQ를 수신한 리시버는 파워 세이빙 모드로의 진입이 가능한 경우 PMACK를 트랜스미터에 전송하고, 파워 세이빙 모드로의 진입이 불가능한 경우 PMNCK를 트랜스미터에 전송한다.
트랜스미터가 PMACK를 수신하는 경우, 트랜스미터와 리시버의 PHY 블럭들 중 일부 또는 전부를 오프시킴으로써, 트랜스미터 및 리시버는 파워 세이빙 모드에 진입한다. 이때, PHY 블럭은 SATA 인터페이스 표준에 정의된 블록으로 Physical layer를 지칭한다. PHY 블럭들이란, STAT 인터페이스를 위해 트랜스미터 및 리시버에 구비되는 제어 블럭들로서, 그 기능에 따라 데이터 송신 및 수신을 제어하는 블럭, PLL 블럭, 유한 상태 머신 및 클럭 발생 블럭 등일 수 있다.
트랜스미터 또는 리시버가 파워 세이빙 모드 종료 요청(COMWAKE)을 전송할 때까지 시스템은 파워 세이빙 모드를 유지한다. 도 1을 참조하면, 호스트의 COMWAKE에 응답하여 디바이스가 COMWAKE를 호스트에 전송함으로써 파워 세이빙 모드는 종료된다. 파워 세이빙 모드가 종료됨으로써, 호스트 및 디바이스는 아이들 모드로 진입하여, 데이터의 송수신을 준비한다.
반면, 도 2를 참조하면, 디바이스가 COMWAKE를 호스트에 전송함으로써, 파워 세이빙 모드가 종료된다. 다만, 호스트가 먼저 파워 세이빙 모드의 종료를 요청(COMWAKE)할 수도 있다(점선).
SATA 프로토콜은 두 가지의 파워 세이빙 모드를 지원한다. 그 중 하나는 슬럼버(slumber) 모드이고, 다른 하나는 파셜(partial) 모드이다. SATA 스탠다드에 따르면, 슬럼버 모드는 10ms의 웨이크-업 타임(wake-up time)을 갖고, 파셜 모드는 10㎲의 웨이크-업 타임을 갖는다.
파셜 모드는 슬럼버 모드보다 오프시키는 PHY 블럭들의 개수가 적기 때문에, 슬럼버 모드보다 빠른 웨이크-업 타임을 갖는다. 파셜 모드는 전술한 데이터 송수신에 관련된 PHY 블럭들만을 오프시키고, 슬럼버 모드는 PLL 블럭 등을 포함한 더 많은 수의 PHY 블럭들을 오프시킴으로써, 파셜 모드에서 보다 빠른 웨이크-업 타임을 구현하도록 응용할 수 있다. 즉, 파셜 모드에서는 빠른 웨이크-업 응답 속도가 구현될 수 있고, 슬럼버 모드에서는 보다 큰 파워 절약을 구현할 수 있다.
트랜스미터는 요구되는 파워 세이빙 모드 시간을 예상하여 파셜 모드 및 슬럼버 모드 중 하나의 모드로의 진입을 리시버에게 요청한다. 리시버는 수신되는 모드에 대응되는 PHY 블럭들을 오프시킴으로써, 트랜스미터와 리시버는 전술한 바와 같이, 파워 세이빙 모드로 진입한다.
도 3은 종래 기술에 따른 STAT 프로토콜 상의 파워 세이빙 방법(300)을 나타내는 순서도이다.
도 3을 참조하면, 리시버는 PMREQ_P를 수신하였는지를 체크한다(S320). 트랜스미터는 파셜 모드에서 PMREQ_P를 전송하고, 슬럼버모드에서 PMREQ_S를 전송한다. PMREQ_P가 수신되면, 리시버는 파셜 모드로의 진입이 가능한지를 판단하여(S321), 가능하면 트랜스미터에게 PMACK를 전송하고(S322), 불가능하면 PMNAK를 전송한다(S324). 트랜스미터가 PMACK를 수신하면, 시스템은 파셜 모드로 진입한다(S323).
PMREQ_P가 수신되지 아니하면, 리시버는 PMREQ_S를 수신하였는지를 체크한다(S340). PMREQ_S가 수신되면, 리시버는 슬럼버 모드로의 진입이 가능한지를 판단하여(S341), 가능하면 트랜스미터에게 PMACK를 전송하고(S342), 불가능하면 PMNAK를 전송한다(S344). 트랜스미터가 PMACK를 수신하면, 시스템은 슬럼버 모드로 진입한다(S343).
파워 세이빙 모드가 요청되지 아니한 경우, 즉 PMREQ_P 및 PMREQ_S 중 어느 것도 수신되지 아니하면, 트랜스미터 및 리시버는 아이들 모드(idle mode)를 유지한다(S360).
그런데, 요청되는 파워 세이빙 모드에 무관하게, 시스템이 요구하는 시스템 특성을 구현할 필요가 있다. 구체적으로, 비록 파셜 모드에 대한 요청이 있더라도, 파워 소모를 더 줄이기 위해 슬럼버 모드로 진입할 필요가 있다. 마찬가지로, 비록 슬럼버 모드에 대한 요청이 있더라도, 웨이크-업 응답 속도를 향상시키기 위해 파셜 모드로 진입할 필요가 있다. 나아가, 시스템의 특성에 따라, 파셜 모드 및 슬럼버 모드 이외의 제 3의 모드로 동작할 필요가 있다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 시스템의 요구에 따라 적응적으로 파워 세이빙 모드를 선택할 수 있는 SATA 인터페이스에서의 파워 세이빙 모드 제어 방법을 제공하는데 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 파워 세이빙 모드 제어 방법은 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서, 상기 트랜스미터가 SATA 프로토콜 상의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 단계 및 상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 단계를 구비한다.
상기 파워 세이빙 모드로의 진입을 요청하는 단계는 제 1 파워 세이빙 모드 및 제 2 파워 세이빙 모드 중 하나의 파워 세이빙 모드로의 진입을 요청한다. 상기 제 1 파워 세이빙 모드는 상기 제 2 파워 세이빙 모드의 웨이크-업 타임보다 짧은 웨이크-업 타임을 갖는 파워 세이빙 모드일 수 있다.
바람직하게는 상기 제 1 파워 세이빙 모드는 파셜 모드(partial mode)이고, 상기 제 2 파워 세이빙 모드는 슬럼버 모드(slumber mode)일 수 있다.
상기 파워 세이빙 모드를 선택하는 단계는 상기 파워 세이빙 모드로의 진입 요청이 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드 중 어느 모드로의 진입 요청인지와 무관하게, 제어 신호에 응답하여 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드 중 하나의 모드를 선택한다. 상기 제어 신호는 상기 SATA 인터페이스를 수행하는 시스템이 상기 제 1 파워 세이빙 모드보다 큰 파워 절약을 요구하는 경우 상기 제 2 파워 세이빙 모드를 선택하도록 설정되고, 상기 시스템이 상기 제 2 파워 세이빙 모드보다 빠른 웨이크-업 응답 속도를 요구하는 경우 상기 제 1 파워 세이빙 모드를 선택하도록 설정된다. 상기 제어 신호는 유저(user)에 의해 설정되거나 상기 시스템에 의해 자동으로 설정될 수 있다.
상기 파워 세이빙 모드를 선택하는 단계는 상기 파워 세이빙 모드로의 진입 요청이 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드 중 어느 모드로의 진입 요청인지와 무관하게, 제어 신호에 응답하여 상기 제 1 파워 세이빙 모드, 상기 제 2 파워 세이빙 모드 및 제 3 파워 세이빙 모드 중 하나의 모드를 선택한다. 상기 제 3 파워 세이빙 모드는 상기 트랜스미터와 상기 리시버 간의 송수신만을 오프시키는 모드이다. 상기 제어 신호는 상기 SATA 인터페이스를 수행하는 시스템이 상기 제 1 파워 세이빙 모드보다 큰 파워 절약을 요구하는 경우 상기 제 2 파워 세이빙 모드를 선택하도록 설정되고, 상기 시스템이 상기 제 2 파워 세이빙 모드보다 빠른 웨이크-업 응답 속도를 요구하는 경우 상기 제 1 파워 세이빙 모드를 선택하도록 설정되며, 상기 시스템이 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드보다 안정적인 동작을 요구하는 경우 상기 제 3 파워 세이빙 모드를 선택하도록 설정된다.
상기 파워 세이빙 모드 제어 방법은 상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 단계를 더 구비할 수 있다. 상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 단계는 상기 선택된 파워 세이빙 모드로의 진입이 가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMACK 신호를 전송하고, 상기 선택된 파워 세이빙 모드로의 진입이 불가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMNAK 신호를 전송한다.
상기 파워 세이빙 모드 제어 방법은 상기 트랜스미터가 상기 PMACK 신호를 수신하는 경우 상기 선택된 파워 세이빙 모드로 진입하는 단계 및 상기 트랜스미터가 상기 PMNAK 신호를 수신하는 경우 아이들 모드로 진입하는 단계를 더 구비할 수 있다.
상기 트랜스미터 및 리시버는 호스트 또는 디바이스일 수 있다. 상기 디바이스는 플래시 메모리를 구비하는 저장 장치이거나 디스크 장치를 구비하는 하드 디스크 드라이브일 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 파워 매니지먼트 방법은, 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서, 상기 트랜스미터가 SATA 프로토콜 상의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 단계, 상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 단계, 상기 선택된 파워 세이빙 모드로의 진입이 가능한지를 판단하는 단계 및 상기 선택된 파워 세이빙 모드로의 진입이 가능한 경우, 상기 선택된 파워 세이빙 모드로 진입하는 단계를 구비한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명이 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 4는 본 발명의 실시예에 따른 STAT 프로토콜 상의 파워 세이빙 모드 제어 방법(400)을 나타내는 순서도이다.
도 4를 참조하면, 본 발명의 실시예에 따른 파워 세이빙 모드 제어 방법(400)은, 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서, 상기 트랜스미터가 SATA 프로토콜 상의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 S410 단계 및 상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 S420 단계를 구비한다.
이때, 상기 파워 세이빙 모드로의 진입을 요청하는 S410 단계는 제 1 파워 세이빙 모드 및 제 2 파워 세이빙 모드 중 하나의 파워 세이빙 모드로의 진입을 요청한다. 상기 제 1 파워 세이빙 모드는 상기 제 2 파워 세이빙 모드의 웨이크-업 타임보다 짧은 웨이크-업 타임을 갖는 파워 세이빙 모드일 수 있다. 예를 들어, 상기 제 1 파워 세이빙 모드는 파셜 모드(partial mode)이고, 상기 제 2 파워 세이빙 모드는 슬럼버 모드(slumber mode)일 수 있다. 이하에서는, 제 1 파워 세이빙 모드는 파셜 모드(partial mode)로, 상기 제 2 파워 세이빙 모드는 슬럼버 모드(slumber mode)로 기술한다.
또한, 트랜스미터 및 리시버는 각각 호스트 또는 디바이스일 수 있다. 특히, 디바이스는 플래시 메모리를 구비하는 저장 장치이거나 디스크 장치를 구비하는 하드 디스크 드라이브일 수 있다.
상기 파워 세이빙 모드를 선택하는 S420 단계는 상기 파워 세이빙 모드로의 진입 요청이 상기 파셜 모드 및 상기 슬럼버 모드 중 어느 모드로의 진입 요청인지와 무관하게, 상기 파셜 모드 및 상기 슬럼버 모드 중 하나의 모드를 선택한다. 상기 파워 세이빙 모드를 선택하는 S420 단계는 제어 신호에 응답하여 파워 세이빙 모드를 선택할 수 있다.
상기 제어 신호는 유저(user)에 의해 설정되거나 상기 시스템에 의해 설정될 수 있다. 이때, 상기 제어 신호는 상기 SATA 인터페이스를 수행하는 시스템이 상기 파셜 모드보다 큰 파워 절약을 요구하는 경우 상기 슬럼버 모드를 선택하도록 설정된다. 또한 상기 제어 신호는 상기 시스템이 상기 슬럼버 모드보다 빠른 웨이크-업 응답 속도를 요구하는 경우, 상기 파셜 모드를 선택하도록 설정된다.
계속해서 도 4를 참조하면, 파워 세이빙 모드 제어 방법(400)은 상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 S430 단계를 더 구비할 수 있다. 상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 S430 단계는 상기 선택된 파워 세이빙 모드로의 진입이 가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMACK 신호를 전송하고, 상기 선택된 파워 세이빙 모드로의 진입이 불가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMNAK 신호를 전송한다. 이하에서는 도 5 및 도 6을 참조하여, 도 4의 파워 세이빙 모드 제어 방법을 보다 자세히 설명한다.
도 5 및 도 6은 도 4의 파워 세이빙 모드 제어 방법의 다양한 실시예를 나타내는 순서도들이다. 이하에서 사용되는 각 모드 및 통신 용어 등에 대한 설명은 발명이 속하는 기술분야 및 그 분야의 종래기술에 설명된 바를 참조하면 된다.
도 5를 참조하면, 파워 세이빙 모드 제어 방법(500)은 PMREQ_P가 수신되는 경우(S520), 리시버는 슬럼버 모드로 진입할지(S521) 또는 파셜 모드로 진입할지(S525)를 결정한다. 슬럼버 모드로 진입하고자 하는 경우(S521), 슬럼버 모드로의 진입이 가능한지 판단한다(S522). 슬럼버 모드로의 진입이 가능하면, PMACK를 트랜스미터로 전송한다(S523). 트랜스미터가 PMACK를 수신하면 트랜스미터와 리시버는 슬럼버 모드로 진입한다(S524). 이 경우, 비록 파셜 모드가 요청되었지만(S520), 슬럼버 모드로 진입함으로써(S524), 시스템의 파워 효율이 더욱 향상될 수 있다.
반면, 파셜 모드로 진입하고자 하는 경우(S525), 파셜 모드로의 진입이 가능한지 판단한다(S526). 파셜 모드로의 진입이 가능하면, PMACK를 트랜스미터로 전송한다(S527). 트랜스미터가 PMACK를 수신하면 트랜스미터와 리시버는 파셜 모드로 진입한다(S528).
계속해서 도 5를 참조하면, 파워 세이빙 모드 제어 방법(500)은 PMREQ_S가 수신되는 경우(S550) 또한, 리시버는 슬럼버 모드로 진입할지(S551) 또는 파셜 모드로 진입할지(S555)를 결정하여, 선택된 모드로의 진입이 가능한 경우 그에 따른 파워 세이빙 모드로 진입한다. 따라서, 비록 슬럼버가 요청되었어도(S550), 파셜 모드로 진입함으로써(S558), 시스템의 웨이크-업 응답 속도가 더욱 향상될 수 있다.
도 5의 파워 세이빙 모드 제어 방법(500)은 선택한 모드로의 진입이 불가능한 경우, 다른 모드로의 진입을 시도할 수도 있다. 또한, 도 5의 파워 세이빙 모드 제어 방법(500)은 어떠한 파워 세이빙 모드도 선택하지 않거나, 어떠한 모드로의 진입이 불가능한 경우 PMNAK를 트랜스미터로 전송한다(S540, S570).
도 6은 도 5와 다른 실시예에 따른 파워 세이빙 모드 제어 방법(600)을 도시한다. 도 6의 파워 세이빙 모드 제어 방법(600)은 도 5의 파워 세이빙 모드 제어 방법(500)과 유사하다. 다만, 도 6의 파워 세이빙 모드 제어 방법(600)은 도 5의 파워 세이빙 모드 제어 방법(500)과 달리, SATA 프로토콜 상의 파셜 모드 및 슬럼버 모드 이외의 제 3 파워 세이빙 모드를 선택할 수 있다.
상기 제 3 파워 세이빙 모드는 상기 트랜스미터와 상기 리시버 간의 송수신만을 오프시키는 모드일 수 있다. 즉, 상기 제 3 파워 세이빙 모드는 트랜스미터와 리시버의 데이터 또는 데이터 송수신에 사용되는 제어 신호들을 송수신하지 아니함으로써, 트랜스미터와 리시버를 전기적으로 분리시킨다. 이때, 상기 제 3 파워 세이빙 모드는 트랜스미터와 리시버 간의 송수신을 제외한 모든 PHY 블럭들에는 전원을 공급함으로써, 파워 세이빙 모드로의 진입/종료에 의한 PHY 블럭들은 터-온/오프에 따른 시스템 오작동을 방지할 수 있다.
상기 제 3 파워 세이빙 모드는 SATA 프로토콜 상 정의되지 아니하는 파워 세이빙 모드이다. 따라서, 본 명세서에서는 상기 제 3 파워 세이빙 모드를 유사 파워 모드라 명명한다. 도 6의 파워 세이빙 모드 제어 방법(600)은 상기 유사 파워 모드와 같은 유저 디파인 파워 모드를 선택함으로써, 유저가 요구하는 시스템 특성에 최적화된 파워 세이빙 모드를 구현할 수 있다.
전술한 바와 같이, 유사 파워 모드에서는 보다 안정적인 에러 핸들링을 수행할 수 있는 바, 제어 신호는 상기 시스템이 상기 파셜 모드 및 상기 슬럼버 모드보다 안정적인 동작을 요구하는 경우 상기 유사 파워 모드를 선택하도록 설정된다.
이렇세, 본 발명의 실시예에 따른 파워 세이빙 모드 제어 방법은, 트랜스미터로부터 요청되는 파워 세이빙 모드와 무관하게 파워 세이빙 모드를 선택함으로써, SATA 프로토콜을 유지하면서도 시스템이 요구하는 특성에 적합한 파워 세이빙 모드로 동작할 수 있는 장점이 있다.
도 7은 본 발명의 실시예에 따른 파워 매니지먼트 방법(700)을 나타내는 순서도이다.
도 7을 참조하면, 본 발명의 실시예에 따른 파워 매니지먼트 방법(700)은, 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서, 상기 트랜스미터가 SATA 프로토콜 상의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 S710 단계, 상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 S720 단계, 상기 선택된 파워 세이빙 모드로의 진입이 가능한지를 판단하는 S730 단계 및 상기 선택된 파워 세이빙 모드로의 진입이 가능한 경우, 상기 선택된 파워 세이빙 모드로 진입하는 S740 단계를 구비한다.
바람직하게는 본 발명의 실시예에 따른 파워 매니지먼트 방법(700)은 상기 파워 세이빙 모드를 종료하거나(S750), 상기 선택된 파워 세이빙 모드로의 진입이 불가능한 경우 아이들 모드로 진입하는 S760 단계를 더 구비할 수 있다.
본 발명의 실시예에 따른 파워 매니지먼트 방법은 앞서 설명된 파워 세이빙 모드 제어 방법과 그 기술적 사상이 동일하다. 그러므로 당업자라면 앞서의 설명으로부터 본 발명에 따른 파워 매니지먼트 방법에 대하여 이해할 수 있을 것이므로 이에 대한 자세한 설명은 생략된다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 SATA 인터페이스에서의 파워 세이빙 모드 제어 방법은, 트랜스미터로부터 요청되는 파워 세이빙 모드와 무관하게 파워 세이빙 모드를 선택함으로써, SATA 프로토콜을 유지하면서도 시스템이 요구하는 특성에 적합한 파워 세이빙 모드로 동작할 수 있는 장점이 있다. 나아가 유저가 정의한 파워 세이빙 모드를 선택함으로써, 유저가 요구하는 시스템 특성을 구현할 수 있는 장점이 있다.
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 간단한 설명이 제공된다.
도 1은 호스트의 파워 세이빙 모드 진입 요청에 따른 STAT 인터페이스에서의 파워 세이빙 방법을 나타내는 순서도이다.
도 2는 디바이스의 파워 세이빙 모드 진입 요청에 따른 STAT 인터페이스에서의 파워 세이빙 방법을 나타내는 순서도이다.
도 3은 종래 기술에 따른 STAT 프로토콜 상의 파워 세이빙 모드 제어 방법을 나타내는 순서도이다.
도 4는 본 발명의 실시예에 따른 STAT 프로토콜 상의 파워 세이빙 모드 제어 방법을 나타내는 순서도이다.
도 5 및 도 6은 도 4의 파워 세이빙 모드 제어 방법의 다양한 실시예를 나타내는 순서도들이다.
도 7은 본 발명의 실시예에 따른 파워 매니지먼트 방법을 나타내는 순서도이다.

Claims (28)

  1. 트랜스미터와 리시버 간의 데이터 전송에 관한 SATA 인터페이스 방법에 있어서,
    상기 트랜스미터가 SATA 프로토콜 상의 제 1 파워 세이빙 모드, 및 상기 제 1 파워 세이빙 모드보다 파워 소모는 작지만 웨이크-업 타임이 긴 제 2 파워 세이빙 모드 중 하나의 파워 세이빙 모드로의 진입을 상기 리시버에게 요청하는 단계; 및
    상기 리시버가 복수개의 파워 세이빙 모드들 중 하나의 파워 세이빙 모드를 선택하는 단계를 구비하고,
    상기 파워 세이빙 모드를 선택하는 단계는,
    상기 파워 세이빙 모드로의 상기 트랜스미터에 의한 진입 요청이 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드 중 어느 모드로의 진입 요청인지와 무관하게, 상기 SATA 인터페이스를 수행하는 시스템에서 우선적으로 요구되는 것이 파워 절약, 빠른 웨이크-업 타임 및 안정적 동작 중 무엇인지를 나타내는 제어 신호에 응답하여 파워 세이빙 모드를 선택하는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 제 1 파워 세이빙 모드는 파셜 모드(partial mode)이고,
    상기 제 2 파워 세이빙 모드는 슬럼버 모드(slumber mode)인 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  5. 삭제
  6. 삭제
  7. 제 1 항에 있어서, 상기 제어 신호는,
    상기 SATA 인터페이스를 수행하는 시스템이 상기 제 1 파워 세이빙 모드보다 큰 파워 절약을 요구하는 경우 상기 제 2 파워 세이빙 모드를 선택하도록 설정되고,
    상기 시스템이 상기 제 2 파워 세이빙 모드보다 빠른 웨이크-업 응답 속도를 요구하는 경우 상기 제 1 파워 세이빙 모드를 선택하도록 설정되는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  8. 삭제
  9. 제 1 항에 있어서, 상기 파워 세이빙 모드를 선택하는 단계는,
    상기 트랜스미터가 요청한 파워 세이빙 모드와 무관하게, 상기 제어 신호에 응답하여, 상기 트랜스미터와 상기 리시버 간의 송수신만을 오프시키는 모드인제 3 파워 세이빙 모드를 선택하는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  10. 삭제
  11. 제 9 항에 있어서, 상기 제어 신호는,
    상기 SATA 인터페이스를 수행하는 시스템이 상기 제 1 파워 세이빙 모드 및 상기 제 2 파워 세이빙 모드보다 안정적인 동작을 요구하는 경우 상기 제 3 파워 세이빙 모드를 선택하도록 설정되는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  12. 제 1 항에 있어서, 상기 파워 세이빙 모드 제어 방법은,
    상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 단계를 더 구비하고,
    상기 선택된 파워 세이빙 모드로 진입 가능 여부를 체크하는 단계는,
    상기 선택된 파워 세이빙 모드로의 진입이 가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMACK 신호를 전송하고,
    상기 선택된 파워 세이빙 모드로의 진입이 불가능한 경우 리시버가 트랜스미터로 SATA 프로토콜 상의 PMNAK 신호를 전송하는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  13. 삭제
  14. 제 12 항에 있어서, 상기 파워 세이빙 모드 제어 방법은,
    상기 트랜스미터가 상기 PMACK 신호를 수신하는 경우 상기 선택된 파워 세이빙 모드로 진입하는 단계; 및
    상기 트랜스미터가 상기 PMNAK 신호를 수신하는 경우 아이들 모드로 진입하는 단계를 더 구비하는 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  15. 제 12 항에 있어서, 상기 파워 세이빙 모드 제어 방법은,
    상기 선택된 파워 세이빙 모드로의 진입이 불가능한 경우, 다른 파워 세이빙 모드로의 진입 가능 여부를 판단하는 단계를 더 구비하는 것을 특징으로 하는 파어 세이빙 모드 제어 방법.
  16. 제 1 항에 있어서, 상기 트랜스미터 및 리시버는,
    호스트 또는 디바이스인 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  17. 제 16 항에 있어서, 상기 디바이스는,
    플래시 메모리를 구비하는 저장 장치이거나 디스크 장치를 구비하는 하드 디스크 드라이브인 것을 특징으로 하는 파워 세이빙 모드 제어 방법.
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
KR1020070009423A 2007-01-30 2007-01-30 Sata 인터페이스에서의 파워 세이빙 모드 제어 방법 KR100914932B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070009423A KR100914932B1 (ko) 2007-01-30 2007-01-30 Sata 인터페이스에서의 파워 세이빙 모드 제어 방법
JP2008018086A JP5214989B2 (ja) 2007-01-30 2008-01-29 Sataインターフェースでのパワーセービング・モード制御方法
US12/021,680 US8200998B2 (en) 2007-01-30 2008-01-29 Method of controlling power saving mode used in SATA interface

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070009423A KR100914932B1 (ko) 2007-01-30 2007-01-30 Sata 인터페이스에서의 파워 세이빙 모드 제어 방법

Publications (2)

Publication Number Publication Date
KR20080071333A KR20080071333A (ko) 2008-08-04
KR100914932B1 true KR100914932B1 (ko) 2009-08-31

Family

ID=39669311

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070009423A KR100914932B1 (ko) 2007-01-30 2007-01-30 Sata 인터페이스에서의 파워 세이빙 모드 제어 방법

Country Status (3)

Country Link
US (1) US8200998B2 (ko)
JP (1) JP5214989B2 (ko)
KR (1) KR100914932B1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8051314B2 (en) * 2008-06-25 2011-11-01 Intel Corporation Serial ATA (SATA) power optimization through automatic deeper power state transition
JP2010152853A (ja) * 2008-12-26 2010-07-08 Toshiba Corp データ記憶装置
US8478928B2 (en) 2009-04-23 2013-07-02 Samsung Electronics Co., Ltd. Data storage device and information processing system incorporating data storage device
WO2010144075A1 (en) * 2009-06-07 2010-12-16 Hewlett-Packard Development Company, L.P. Method for active power management in a serial ata interface
US8615277B2 (en) * 2010-11-12 2013-12-24 Mediatek Inc. Electronic device having functional blocks individually controlled to selectively enter power-saving mode and related power control method thereof
KR101747797B1 (ko) * 2011-01-26 2017-06-15 삼성전자주식회사 사타 인터페이스 및 그것의 전원 관리 방법
JP5825887B2 (ja) * 2011-07-05 2015-12-02 キヤノン株式会社 画像形成装置、画像形成装置の制御方法、及びプログラム
WO2014141140A1 (en) * 2013-03-14 2014-09-18 Lsi Corporation Device power control
TWI507881B (zh) * 2013-04-10 2015-11-11 Realtek Semiconductor Corp 通訊裝置與設置資料傳輸的方法
KR102149679B1 (ko) * 2014-02-13 2020-08-31 삼성전자주식회사 데이터 저장 장치, 그 동작 방법, 및 이를 포함하는 데이터 처리 시스템
KR20210110071A (ko) 2020-02-28 2021-09-07 삼성전자주식회사 스토리지 장치 및 상기 스토리지 장치의 동작 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040268170A1 (en) * 2003-06-25 2004-12-30 Vetrivel Ayyavu Method and apparatus of automatic power management control for serial ATA interface
JP2005078514A (ja) * 2003-09-02 2005-03-24 Toshiba Corp シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7330989B2 (en) * 2003-06-25 2008-02-12 Lsi Logic Corporation Method and apparatus of automatic power management control for Serial ATA interface utilizing a combination of IOP control and specialized hardware control
US20050138441A1 (en) * 2003-12-19 2005-06-23 Huffman Amber D. Power management without interrupt latency
US7111158B1 (en) * 2003-12-24 2006-09-19 Emc Corporation Techniques for transitioning control of a serial ATA device among multiple hosts using sleep and wake commands
JP2005190202A (ja) 2003-12-25 2005-07-14 Toshiba Corp シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法
JP4387815B2 (ja) * 2004-01-30 2009-12-24 富士通株式会社 シリアルタイプのインターフェイス回路、そのパワーセーブ方法及びシリアルインターフェイスを持つデバイス
US7234067B2 (en) * 2004-03-11 2007-06-19 Apple Inc. Autonomous thermal management
JP2005339135A (ja) * 2004-05-26 2005-12-08 Toshiba Corp シリアルataインタフェースを持つ電子機器及び同機器におけるパワーセーブ制御方法
JP2006099666A (ja) * 2004-09-30 2006-04-13 Hitachi Global Storage Technologies Netherlands Bv 記録メディア・ドライブ及び記録メディア・ドライブにおけるパワー・セーブ・モードの制御方法
JP2006099913A (ja) * 2004-09-30 2006-04-13 Hitachi Global Storage Technologies Netherlands Bv ディスク装置及びその制御方法
JP2006164012A (ja) * 2004-12-09 2006-06-22 Hitachi Global Storage Technologies Netherlands Bv データ記憶装置及びそのパワー・セーブ・モードの制御方法
US20060265617A1 (en) * 2005-05-18 2006-11-23 Priborsky Anthony L Power management in a system having multiple power modes
US7472298B1 (en) * 2008-01-31 2008-12-30 International Business Machines Corporation Storage system and method for saving energy based on storage classes with corresponding power saving policies

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040268170A1 (en) * 2003-06-25 2004-12-30 Vetrivel Ayyavu Method and apparatus of automatic power management control for serial ATA interface
JP2005078514A (ja) * 2003-09-02 2005-03-24 Toshiba Corp シリアルataインタフェースを持つ電子機器及びシリアルataバスのパワーセーブ方法

Also Published As

Publication number Publication date
JP2008186462A (ja) 2008-08-14
US20080184051A1 (en) 2008-07-31
US8200998B2 (en) 2012-06-12
KR20080071333A (ko) 2008-08-04
JP5214989B2 (ja) 2013-06-19

Similar Documents

Publication Publication Date Title
KR100914932B1 (ko) Sata 인터페이스에서의 파워 세이빙 모드 제어 방법
US11948619B2 (en) Protocol for memory power-mode control
US7194638B1 (en) Device and method for managing power consumed by a USB device
US9389676B2 (en) Serial advanced technology attachment interfaces and methods for power management thereof
JP5335919B2 (ja) Usbリモートウェイクアップ
US7957777B1 (en) Wake on wireless LAN schemes
EP1785812B1 (en) System and method for extreme power savings when no network is detected
US9557802B2 (en) Method of controlling SDIO device and related SDIO system and SDIO device
US20090187779A1 (en) Automatic power management method
CN101126953A (zh) 能够实现非端接操作和功率降低的接口频率调制
US20150035655A1 (en) Memory card and data storage method
KR20150133085A (ko) 직렬 통신 장치 및 그 방법
KR101591489B1 (ko) 인증된 무선 범용 직렬 버스에서 최적화된 파워 관리와 효용성을 위한 시스템 및 방법
JP6508912B2 (ja) ストレージシステム、ストレージ装置、及びストレージシステムの非信号分析方法
WO2022204990A1 (zh) 控制芯片的方法和集成电路系统
CN110874339A (zh) 资料传输格式转换电路及控制其操作的方法
CN110888831B (zh) 一种多电源域异步通信装置
JP2003196623A (ja) 電圧検出回路制御装置、同装置を有するメモリー制御装置及び同装置を有するメモリーカード
JP7067814B2 (ja) 通信装置、転送速度変更方法およびプログラム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120801

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140731

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160801

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180731

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190731

Year of fee payment: 11