KR100906061B1 - 이미지 센서 및 그 제조방법 - Google Patents

이미지 센서 및 그 제조방법 Download PDF

Info

Publication number
KR100906061B1
KR100906061B1 KR1020070097792A KR20070097792A KR100906061B1 KR 100906061 B1 KR100906061 B1 KR 100906061B1 KR 1020070097792 A KR1020070097792 A KR 1020070097792A KR 20070097792 A KR20070097792 A KR 20070097792A KR 100906061 B1 KR100906061 B1 KR 100906061B1
Authority
KR
South Korea
Prior art keywords
light absorption
photodiode
disposed
color filter
interlayer insulating
Prior art date
Application number
KR1020070097792A
Other languages
English (en)
Other versions
KR20090032489A (ko
Inventor
현우석
Original Assignee
주식회사 동부하이텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 동부하이텍 filed Critical 주식회사 동부하이텍
Priority to KR1020070097792A priority Critical patent/KR100906061B1/ko
Publication of KR20090032489A publication Critical patent/KR20090032489A/ko
Application granted granted Critical
Publication of KR100906061B1 publication Critical patent/KR100906061B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14623Optical shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14607Geometry of the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

실시예에 따른 이미지 센서는, 반도체 기판 상에 배치된 금속배선을 포함하는 층간 절연막; 상기 금속배선과 연결되도록 상기 층간 절연막 상에 배치된 하부전극; 상기 하부전극을 포함하는 층간 절연막 상에 배치된 포토다이오드; 상기 포토다이오드 상에 배치된 상부전극; 상기 상부전극 상에 상호 이격되도록 갭 영역을 가지는 컬러필터; 및 상기 갭 영역에 배치된 광흡수 패턴을 포함한다.
이미지 센서, 포토다이오드, 컬러필터

Description

이미지 센서 및 그 제조방법{Image Sensor and Method for Manufacturing Thereof}
실시예에서는 이미지 센서 및 그 제조방법이 개시된다.
이미지 센서는 광학적 영상(Optical Image)을 전기 신호로 변환시키는 반도체 소자로서, 크게 전하결합소자(charge coupled device:CCD) 이미지 센서와 씨모스(Complementary Metal Oxide Silicon:CMOS) 이미지 센서(CIS)를 포함한다.
씨모스 이미지 센서는 단위 화소 내에 포토 다이오드와 모스트랜지스터를 형성시킴으로써 스위칭 방식으로 각 단위 화소의 전기적 신호를 순차적으로 검출하여 영상을 구현한다.
씨모스 이미지 센서는 빛 신호를 받아서 전기신호로 바꾸어 주는 포토 다이오드(Photo diode) 영역과 이 전기 신호를 처리하는 트랜지스터가 반도체 기판에 수평으로 배치되는 구조이다.
수평형 씨모스 이미지 센서에 의하면 포토 다이오드와 트랜지스터가 기판 상에 상호 수평으로 인접하여 형성된다. 이에 따라, 포토 다이오드 형성을 위한 추가적인 영역이 요구된다.
실시예는 씨모스 회로와 포토 다이오드의 수직형 집적을 제공할 수 있는 이미지 센서 및 그 제조방법을 제공한다.
또한, 실시예는 레졀루션(Resolution)과 센서티버티(sensitivity)가 함께 개선될 수 있는 이미지 센서 및 그 제조방법을 제공한다.
또한, 실시예는 수직형의 포토 다이오드를 채용하면서 크로스 토크 및 노이즈 현상을 방지할 수 있는 이미지 센서 및 그 제조방법을 제공한다.
실시예에 따른 이미지 센서는, 반도체 기판 상에 배치된 금속배선을 포함하는 층간 절연막; 상기 금속배선과 연결되도록 상기 층간 절연막 상에 배치된 하부전극; 상기 하부전극을 포함하는 층간 절연막 상에 배치된 포토다이오드; 상기 포토다이오드 상에 배치된 상부전극; 상기 상부전극 상에 상호 이격되도록 갭 영역을 가지는 컬러필터; 및 상기 갭 영역에 배치된 광흡수 패턴을 포함한다.
실시예에 따른 이미지 센서의 제조방법에 의하면, 반도체 기판 상에 금속배선을 포함하는 층간 절연막을 형성하는 단계; 상기 금속배선과 연결되도록 상기 층간 절연막 상에 하부전극을 형성하는 단계; 상기 하부전극을 포함하는 층간 절연막 상에 포토다이오드를 형성하는 단계; 상기 포토다이오드 상에 상부전극을 형성하는 단계; 상기 상부전극 상에 상호 이격되도록 갭 영역을 가지는 컬러필터를 형성하는 단계; 및 상기 갭 영역에 광흡수 패턴을 형성하는 단계를 포함한다.
실시예에 따른 이미지 센서 및 그 제조방법에 의하면 트랜지스터 회로와 포토 다이오드의 수직형 집적을 제공할 수 있다.
또한, 씨모스 회로와 포토 다이오드의 수직형 집적에 의해 필 팩터(fill factor)를 100%에 근접시킬 수 있다.
또한, 수직형 집적에 의해 종래기술보다 같은 픽셀 사이즈에서 높은 센서티비티(sensitivity)를 제공할 수 있다.
또한, 각 단위 픽셀은 센서티비티(sentivity)의 감소없이 보다 복잡한 회로를 구현할 수 있다.
또한, 포토 다이오드의 단위픽셀을 구현함에 있어 단위 픽셀 내의 포토 다이오드의 표면적을 증가시켜 광감지율을 향상시킬 수 있다.
또한, 컬러필터 사이에 광흡수 패턴 및 광흡수 렌즈가 형성되어 상기 컬러필터를 통과한 빛이 해당 포토 다이오드로 입사될 수 있으므로 이미지 센서의 크로스 토크 및 노이즈 발생을 방지할 수 있다.
실시예에 따른 이미지 센서 및 그 제조방법을 첨부된 도면을 참조하여 상세히 설명한다.
실시예의 설명에 있어서, 각 층의 "상/위(on/over)"에 형성되는 것으로 기재되는 경우에 있어, 상/위(on/over)는 직접(directly)와 또는 다른 층을 개재하여(indirectly) 형성되는 것을 모두 포함한다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다.
도 6은 실시예에 따른 이미지 센서의 단면도이다.
도 6을 참조하여, 반도체 기판(10) 상에 금속배선(30)을 포함하는 층간 절연막(20)이 배치된다.
도시되지는 않았지만, 상기 반도체 기판(10)에는 씨모스 회로가 단위픽셀 별로 배치될 수 있다. 상기 씨모스 회로는 상부의 포토다이오드와 연결되어 수광된 광전하를 전기신호를 변환하는 트랜스퍼 트랜지스터, 리셋 트랜지스터, 드라이브 트랜지스터 및 셀렉트 트랜지스터 등으로 이루어질 수 있다.
상기 반도체 기판(10) 상에는 금속배선(30)을 포함하는 층간 절연막(20)이 배치된다. 상기 층간 절연막(20)은 복수의 층으로 배치되고, 상기 금속배선(30)도 복수개로 배치될 수 있다.
상기 금속배선(30) 상에는 하부전극(40)이 배치된다. 예를 들어, 상기 하부전극(40)은 Cr, Ti, TiW 및 Ta과 같은 금속으로 형성할 수 있다.
상기 하부전극(40)은 상기 금속배선(30)이 노출되지 않도록 상기 금속배선(30) 및 층간 절연막(20) 상에 배치된다. 또한, 상기 하부전극(40)은 단위픽셀 별로 배치된 상기 금속배선(30) 상부에 배치되어 단위픽셀 별로 이격된다. 상기 하부전극(40)은 이웃하는 하부전극과 이격되어 형성될 수 있다.
상기 하부전극(40)을 포함하는 층간 절연막(20) 상에 포토다이오드가 배치된 다.
상기 포토다이오드는 제1 도전형 전도층(50), 진성층(60) 및 제2 도전형 전도층(70)을 포함한다. 예를 들어, 상기 제1 도전형 전도층(50)은 n형 비정질 실리콘층(n-type amorphous silicon)이고, 진성층(60)은 진성 비정질 실리콘층(intrinsic amorphous silicon)이고, 상기 제2 도전형 전도층(70)은 p형 비정질 실리콘층(p-type amorphous silicon)일 수 있다.
상기 포토다이오드 상부에는 상부전극(80)이 배치된다.
상기 상부전극(80)은 빛의 투과성이 좋고 전도성이 높은 투명전극으로 형성될 수 있다. 예를 들어, 상기 상부전극(80)은 ITO(indium tin oxide), CTO(cardium tin oxide), ZnO2 중 어느 하나로 형성될 수 있다.
상기 상부전극(80) 상에 단위화소 별로 컬러필터(90)가 배치된다.
상기 컬러필터(90)는 염색된 포토레지스트를 사용하며 각각의 단위픽셀마다 하나의 컬러필터(90)가 형성되어 입사하는 빛으로부터 색을 분리해 낸다. 이러한 컬러필터(90)는 각각 다른 색상을 나타내는 것으로 레드(Red), 그린(Green) 및 블루(Blue)의 3가지 색으로 이루어질 수 있다.
상기 컬러필터(90)는 갭 영역(D)에 의해 상호 이격되도록 배치된다. 상기 컬러필터(90)의 갭 영역(D)은 상기 하부전극(40)의 이격거리에 대응되도록 형성될 수 있다. 또는 상기 갭 영역(D)은 상기 하부전극(40)의 이격거리보다 작거나 크게 형성될 수도 있다.
상기 컬러필터(90)의 갭 영역(D)에는 광흡수 패턴(110) 배치된다. 예를 들 어, 상기 광흡수 패턴(110)는 블랙 컬러필터일 수 있다.
상기 컬러필터(90)의 갭 영역(D)에 광흡수 패턴(110)이 배치되어 있으므로, 상기 컬러필터(90)에 대하여 경사각을 가지는 광은 상기 광흡수 패턴(110)으로 흡수되어 하부의 포토다이오드로 입사되는 것을 방지하여 크로스 토크 발생을 방지할 수 있다.
또한, 상기 광흡수 패턴(110)의 상부에는 광흡수 렌즈(115)가 배치된다. 상기 광흡수 렌즈(115)의 표면은 돔 형태로 형성되어 빛을 집광시킬 수 있다. 예를 들어, 상기 광흡수 렌즈(115)는 상기 광흡수 패턴(110)과 동일한 물질로 형성될 수 있다.
상기 광흡수 렌즈(115)에 의하여 상기 컬러필터(90)에 대하여 경사각을 가지고 입사되는 광은 상기 광흡수 렌즈(115)에 의하여 집광된 후 상기 광흡수 패턴(110)으로 흡수된다. 따라서, 상기 포토다이오드에서 크로스 토크의 발생되는 것을 방지하여 이미지 센서의 신뢰성을 향상시킬 수 있다.
도 1 내지 도 6을 참조하여 실시예에 따른 이미지 센서의 제조방법을 설명한다.
도 1을 참조하여, 반도체 기판(10) 상에 금속배선(30)을 포함하는 층간 절연막(20)이 형성되어 있다.
도시되지는 않았지만, 상기 반도체 기판(10) 상에는 후술되는 포토 다이오드와 연결되어 수광된 광전하를 전기신호를 변환하는 씨모스 회로가 단위화소 별로 형성될 수 있다. 예를 들어, 상기 씨모스 회로는 3Tr, 4Tr 및 5Tr 중 어느 하나 일 수 있다.
상기 반도체 기판(10) 상부에는 전원라인 또는 신호라인과의 접속을 위하여 층간 절연막(20) 및 금속배선(30)이 형성되어 있다.
상기 층간 절연막(20)은 복수의 층으로 형성될 수 있다. 예를 들어, 상기 층간 절연막(20)은 질화막 또는 산화막으로 형성될 수 있다.
상기 금속배선(30)은 상기 층간 절연막(20)을 관통하여 복수개로 형성될 수 있다. 예를 들어, 상기 금속배선(30)은 금속, 합금 또는 살리사이드를 포함하는 다양한 전도성 물질, 즉 알루미늄, 구리, 코발트 또는 텅스텐등으로 형성될 수 있다.
상기 금속배선(30)은 포토다이오드에서 생성된 전자를 하부의 씨모스 회로로 전달하는 역할을 한다. 도시되지는 않았지만, 상기 금속배선(30)은 상기 반도체 기판(10)의 하부에 형성된 불순물이 도핑된 영역과 접속될 수 있다.
상기 금속배선(30)을 포함하는 층간 절연막(20) 상에 하부전극(40)이 형성된다. 예를 들어, 상기 하부전극(40)은 Cr, Ti, TiW 및 Ta과 같은 금속으로 형성될 수 있다.
상기 하부전극(40)은 단위픽셀 별로 배치된 금속배선(30) 상부에 각각 형성된다. 상기 하부전극(40)은 단위픽셀 별로 패터닝되어 상기 하부전극(40) 사이에는 갭이 형성된다. 또한, 상기 하부전극(40)은 상기 금속배선(30)으로 많은 양의 전자가 전달되도록 넓은 영역을 가지도록 형성될 수 있다.
상기 하부전극(40)을 포함하는 층간 절연막(20) 상에 상기 금속배선(30)과 연결되도록 포토다이오드가 형성된다.
실시예에서는 포토다이오드는 NIP 다이오드(NIP diode)를 사용한다. 상기 NIP 다이오드는 금속, n형 비정질 실리콘층(n-type amorphous silicon), 진성 비정질 실리콘층(intrinsic amorphous silicon), p형 비정질 실리콘층(p-type amorphous silicon)이 접합된 구조로 형성되는 것이다.
상기 NIP 다이오드는 p형 실리콘층과 금속 사이에 순수한 반도체인 진성 비정질 실리콘층이 접합된 구조의 광 다이오드로서, 상기 p형과 금속 사이에 형성되는 진성 비정질 실리콘층이 모두 공핍영역이 되어 전하의 생성 및 보관에 유리하게 된다.
실시예에서는 포토 다이오드로서 NIP 다이오드를 사용하며 상기 다이오드의 구조는 P-I-N 또는 N-I-P, I-P 등의 구조로 형성될 수 있다.
실시예에서는 N-I-P 구조의 포토 다이오드가 사용되는 것을 예로 하며, 상기 n형 비정질 실리콘층은 제1 도전형 전도층(50), 진성 비정질 실리콘층은 진성층(60), 상기 p형 비정질 실리콘층은 제2 도전형 전도층(70)이라 칭하도록 한다.
상기 포토 다이오드를 형성하는 방법에 대하여 설명하면 다음과 같다.
상기 반도체 기판(10) 상에 제1 도전형 전도층(50)이 형성된다. 경우에 따라서, 상기 제1 도전형 전도층(50)은 형성되지 않고 이후의 공정이 진행될 수도 있다.
상기 제1 도전형 전도층(50)은 실시예에서 채용하는 N-I-P 다이오드의 N층의 역할을 할 수 있다. 즉, 상기 제1 도전형 전도층(50)은 N 타입 도전형 전도층일 수 있으나 이에 한정되는 것은 아니다.
예를 들어, 상기 제1 도전형 전도층(50)은 N 도핑된 비정질 실리콘(n-doped amorphous silicon)을 이용하여 형성될 수 있으나, 이에 한정되는 것은 아니다. 예를 들어, 상기 제1 도전형 전도층(50)은 실란가스(SiH4)에 PH3 또는 P2H6 등의 가스를 혼합하여 PECVD에 의해 비정질 실리콘으로 형성될 수 있다.
상기 제1 도전형 전도층(50) 상에 진성층(intrinsic layer)(50)이 형성된다. 상기 진성층(60)은 실시예에서 채용하는 N-I-P 다이오드의 I층의 역할을 할 수 있다.
상기 진성층(60)은 비정질 실리콘(intrinsic amorphous silicon)을 이용하여 형성될 수 있다. 예를 들어, 상기 진성층(60)은 실란가스(SiH4) 등을 이용하여 PECVD에 의해 비정질 실리콘으로 형성될 수 있다.
여기서, 상기 진성층(60)은 상기 제1 도전형 전도층(50)의 두께보다 약 10~1,000배 정도의 두꺼운 두께로 형성될 수 있다. 이는 상기 진성층(60)의 두께가 두꺼울수록 핀 다이오드의 공핍영역이 늘어나 많은 양의 광전하를 보관 및 생성하기에 유리하기 때문이다.
상기 진성층(60) 상에 제2 도전형 전도층(70)이 형성된다. 상기 제2 도전형 전도층(70)은 상기 진성층(60)의 형성과 연속공정으로 형성될 수 있다.
상기 제2 도전형 전도층(70)은 실시예에서 채용하는 N-I-P 다이오드의 P층의 역할을 할 수 있다. 즉, 상기 제2 도전형 전도층(70)은 P 타입 도전형 전도층일 수 있으나 이에 한정되는 것은 아니다. 예를 들어, 상기 제2 도전형 전도층(70)은 실 란가스(SiH4)에 BH3 또는 B2H6 등의 가스를 혼합하여 PECVD에 의해 P 도핑된 비정질 실리콘으로 형성될 수 있다.
따라서, 상기 반도체 기판(10) 상에 형성된 씨모스 회로(15)와 상기 포토다이오드가 수집형 집적을 이루어 상기 포토다이오드의 필팩터를 100%에 근접시킬 수 있다.
도 2를 참조하여, 상기 포토다이오드가 형성된 반도체 기판(10) 상부로 상부전극(80)이 형성된다.
상기 상부전극(80)은 빛의 투과성이 좋고 전도성이 높은 투명전극으로 형성될 수 있다. 예를 들어, 상기 상부전극(80)은 ITO(indium tin oxide), CTO(cardium tin oxide), ZnO2 중 어느 하나로 형성될 수 있다.
도 3을 참조하여, 상기 상부전극(80) 상에 컬러필터(90)가 형성된다.
상기 컬러필터(90)는 염색된 포토레지스트를 사용하며 각각의 단위픽셀마다 하나의 컬러필터(90)가 형성되어 입사하는 빛으로부터 색을 분리해 낸다. 이러한 컬러필터(90)는 각각 다른 색상을 나타내는 것으로 레드(Red), 그린(Green) 및 블루(Blue)의 3가지 색으로 이루어질 수 있다.
상기 컬러필터(90)는 이웃하는 컬러필터와 상호 이격되도록 형성될 수 있다. 즉, 상기 블루 컬러필터는 이웃하는 레드 컬러필터 및 그린 컬러필터와 이격되어 갭 영역(D)을 가질 수 있다. 상기 컬러필터(90)의 갭 영역(D)은 상기 하부전극(40)의 갭에 대응되는 너비로 형성될 수 있다. 물론, 상기 컬러필터(90)의 갭 영역(D) 은 하부전극(40)의 이격거리보다 크거나 작게 형성될 수 있다.
도 4를 참조하여, 상기 컬러필터(90)를 포함하는 반도체 기판(10) 상에 광흡수층(100)이 형성된다. 상기 광흡수층(100)은 광 흡수물질을 상기 컬러필터(90) 및 갭 영역(D) 상에 도포함으로써 형성될 수 있다. 예를 들어, 상기 광흡수층(100)은 블랙(black) 컬러필터일 수 있다.
상기 컬러필터(90)의 갭 영역(D)에 해당하는 상기 광흡수층(100) 상에 포토레지스트 패턴(200)을 형성한다. 상기 포토레지스트 패턴(200)은 상기 갭 영역(D)보다 크게 형성될 수 있다. 물론 상기 포토레지스트 패턴(200)은 상기 갭 영역(D)과 동일한 너비로 형성되거나 또는 작게 형성될 수도 있다.
그리고, 상기 포토레지스트 패턴(200)을 마스크로 노출된 상기 광흡수층(100)을 제거한다.
도 5를 참조하여, 상기 컬러필터(90)의 갭 영역(D)에 광흡수 패턴(110)이 형성된다. 상기 광흡수 패턴(110)은 상기 컬러필터(90)의 갭 영역(D) 및 상기 갭 영역(D)의 주변의 컬러필터(90) 상에 형성될 수 있다. 즉, 상기 광흡수 패턴(110)의 하부 영역은 상기 갭 영역(D)의 내부에 형성되고, 상기 광흡수 패턴(110)의 상부 영역은 상기 하부 영역보다 넓은 너비를 가지도록 형성될 수 있다.
상기 광흡수 패턴(110)은 상기 컬러필터(90)의 갭 영역(D)에 형성되어 상기 포토다이오드를 단위픽셀 별로 분리할 수 있게 된다. 즉, 상기 갭 영역(D)으로 입사되는 빛은 상기 광흡수 패턴(110)으로 흡수되어 하부의 포토다이오드로 입사되는 것을 방지하므로 상기 포토다이오드를 단위픽셀 별로 분리하여 크로스 토크를 방지 할 수 있다.
도 6을 참조하여, 상기 광흡수 패턴(110)의 상부 영역에 광흡수 렌즈(115)가 형성된다. 상기 광흡수 렌즈(115)는 돔 형태로 형성될 수 있다. 예를 들어, 상기 광흡수 렌즈(115)는 상기 광흡수 패턴(110)에 대한 리플로우 공정을 진행하여 형성될 수 있다. 그러면, 상기 광흡수 패턴(110)의 상부 영역이 마이크로 렌즈와 같은 돔 형태로 형성될 수 있다.
상기 광흡수 렌즈(115)가 형성되면 상기 컬러필터(90)의 갭 영역으로 입사되는 빛을 포커싱할 수 있으므로 상기 포토다이오드의 크로스 토크의 발생을 이중으로 차단할 수 있다.
상기 이미지 센서의 제조방법에 의하면, 상기 컬러필터(90)에 대하여 수직으로 입사되는 빛은 상기 포토다이오드를 통해 금속배선(30)으로 전달될 수 있다.
또한, 상기 컬러필터(90) 사이의 갭 영역(D)에 광흡수 패턴(110) 및 광흡수 렌즈(115)가 형성되어 포토다이오드를 단위픽셀 별로 분리할 수 있다. 즉, 상기 컬러필터(90)에 대하여 경사를 가지고 입사되는 빛은 상기 광흡수 렌즈(115)에서 1차로 집광된 후 상기 광흡수 패턴(110)으로 2차로 흡수되어 하부의 포토다이오드로 입사되는 것을 차단하게 된다. 따라서, 상기 포토다이오드가 상기 광흡수 패턴(110)에 의하여 단위픽셀 별로 분리되므로 상기 컬러필터(90)를 통과한 빛은 해당 포토다이오드로 입사되므로 크로스 토크를 발생되는 것을 차단할 수 있다.
실시예에 따른 이미지 센서 및 그 제조방법에 의하면 트랜지스터 회로와 포토 다이오드의 수직형 집적을 제공할 수 있다.
또한, 씨모스 회로와 포토 다이오드의 수직형 집적에 의해 필 팩터(fill factor)를 100%에 근접시킬 수 있다.
또한, 수직형 집적에 의해 종래기술보다 같은 픽셀 사이즈에서 높은 센서티비티(sensitivity)를 제공할 수 있다.
또한, 각 단위 픽셀은 센서티비티(sentivity)의 감소없이 보다 복잡한 회로를 구현할 수 있다.
또한, 포토 다이오드의 단위픽셀을 구현함에 있어 단위 픽셀 내의 포토 다이오드의 표면적을 증가시켜 광감지율을 향상시킬 수 있다.
또한, 컬러필터 사이에 광흡수 패턴 및 광흡수 렌즈가 형성되어 상기 컬러필터를 통과한 빛이 해당 포토 다이오드로 입사될 수 있으므로 이미지 센서의 크로스 토크 및 노이즈 발생을 방지할 수 있다.
이상에서 설명한 실시예는 전술한 실시예 및 도면에 의해 한정되는 것이 아니고, 본 실시예의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경할 수 있다는 것은 본 실시예가 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
도 1 내지 도 6은 실시예에 따른 이미지 센서의 제조공정을 나타내는 단면도이다.

Claims (9)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 반도체 기판 상에 배치된 금속배선을 포함하는 층간 절연막;
    상기 금속배선과 연결되도록 상기 층간 절연막 상에 배치된 하부전극;
    상기 하부전극을 포함하는 층간 절연막 상에 배치된 포토다이오드;
    상기 포토다이오드 상에 배치된 상부전극;
    상기 상부전극 상에 상호 이격되도록 갭 영역을 가지는 컬러필터; 및
    상기 갭 영역에 배치되고 블랙 컬러필터로 형성된 광흡수 패턴을 포함하고,
    상기 광흡수 패턴의 상부 표면은 돔 형태로 형성되고,
    상기 광흡수 패턴은 상기 하부전극의 사이 영역에 대응되도록 배치된 것을 특징으로 하는 이미지 센서.
  5. 반도체 기판 상에 금속배선을 포함하는 층간 절연막을 형성하는 단계;
    상기 금속배선과 연결되도록 상기 층간 절연막 상에 하부전극을 형성하는 단계;
    상기 하부전극을 포함하는 층간 절연막 상에 포토다이오드를 형성하는 단계;
    상기 포토다이오드 상에 상부전극을 형성하는 단계;
    상기 상부전극 상에 상호 이격되도록 갭 영역을 가지는 컬러필터를 형성하는 단계;
    상기 갭 영역에 블랙 컬러필터로 이루어진 광흡수 패턴을 형성하는 단계를 포함하고,
    상기 광흡수 패턴의 표면은 돔형태로 형성된 것을 특징으로 하는 이미지 센서의 제조방법.
  6. 삭제
  7. 제5항에 있어서,
    상기 광흡수 렌즈를 형성하는 단계는,
    상기 갭 영역을 포함하는 컬러필터 상에 광흡수층을 형성하는 단계;
    상기 광흡수층을 패터닝하여 상기 갭 영역 내부에 광흡수 패턴을 형성하는 단계; 및
    상기 광흡수 패턴에 대한 리플로우 공정을 진행하는 단계를 포함하는 이미지 센서의 제조방법.
  8. 삭제
  9. 삭제
KR1020070097792A 2007-09-28 2007-09-28 이미지 센서 및 그 제조방법 KR100906061B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070097792A KR100906061B1 (ko) 2007-09-28 2007-09-28 이미지 센서 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070097792A KR100906061B1 (ko) 2007-09-28 2007-09-28 이미지 센서 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20090032489A KR20090032489A (ko) 2009-04-01
KR100906061B1 true KR100906061B1 (ko) 2009-07-03

Family

ID=40759298

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070097792A KR100906061B1 (ko) 2007-09-28 2007-09-28 이미지 센서 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR100906061B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102192570B1 (ko) * 2014-07-30 2020-12-17 삼성전자주식회사 컬러 필터들 사이에 위치하는 금속 패턴을 포함하는 이미지 센서

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061339A (ko) * 1999-12-28 2001-07-07 박종섭 이미지센서의 제조 방법
KR20050117674A (ko) * 2004-06-11 2005-12-15 이상윤 3차원 구조의 영상센서와 그 제작방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061339A (ko) * 1999-12-28 2001-07-07 박종섭 이미지센서의 제조 방법
KR20050117674A (ko) * 2004-06-11 2005-12-15 이상윤 3차원 구조의 영상센서와 그 제작방법

Also Published As

Publication number Publication date
KR20090032489A (ko) 2009-04-01

Similar Documents

Publication Publication Date Title
KR100894391B1 (ko) 이미지 센서 및 그 제조방법
KR100913019B1 (ko) 이미지 센서 및 그 제조방법
KR100851756B1 (ko) 이미지 센서 및 그 제조방법
KR100935771B1 (ko) 이미지 센서 및 그 제조방법
KR100877293B1 (ko) 이미지 센서 및 그 제조방법
KR100906060B1 (ko) 이미지 센서 및 그 제조방법
KR100872719B1 (ko) 이미지 센서 및 그의 제조방법
KR100881276B1 (ko) 이미지 센서 및 그 제조방법
KR100872990B1 (ko) 이미지 센서 및 그의 제조 방법
KR100884204B1 (ko) 이미지 센서 및 그 제조방법
KR100871973B1 (ko) 이미지 센서 및 그 제조방법
KR100837556B1 (ko) 이미지 센서 및 그의 제조방법
KR100866255B1 (ko) 이미지 센서 및 그 제조방법
KR100906061B1 (ko) 이미지 센서 및 그 제조방법
KR100878696B1 (ko) 이미지 센서 및 그 제조방법
KR100894390B1 (ko) 이미지 센서 및 그 제조방법
KR100904815B1 (ko) 이미지 센서 및 그 제조방법
KR100936101B1 (ko) 이미지 센서 및 그 제조방법
KR100882720B1 (ko) 이미지 센서 및 그 제조방법
KR100915751B1 (ko) 이미지 센서 및 그 제조방법
KR100936106B1 (ko) 이미지 센서의 제조방법
KR100920542B1 (ko) 이미지 센서 및 그 제조방법
KR100935768B1 (ko) 이미지 센서 제조방법
KR100924412B1 (ko) 이미지 센서 및 그 제조방법
KR100898477B1 (ko) 이미지 센서 및 그 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120521

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee