KR100850906B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100850906B1
KR100850906B1 KR1020060125906A KR20060125906A KR100850906B1 KR 100850906 B1 KR100850906 B1 KR 100850906B1 KR 1020060125906 A KR1020060125906 A KR 1020060125906A KR 20060125906 A KR20060125906 A KR 20060125906A KR 100850906 B1 KR100850906 B1 KR 100850906B1
Authority
KR
South Korea
Prior art keywords
electrode
protruding
line
discharge
line portion
Prior art date
Application number
KR1020060125906A
Other languages
English (en)
Other versions
KR20080053865A (ko
Inventor
홍상민
이진한
엄기언
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060125906A priority Critical patent/KR100850906B1/ko
Publication of KR20080053865A publication Critical patent/KR20080053865A/ko
Application granted granted Critical
Publication of KR100850906B1 publication Critical patent/KR100850906B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것으로, 제 1 전극과 제 2 전극이 복수의 라인부와, 복수의 라인부를 연결하는 연결부 및 연결부에서 돌출되는 돌출 라인부를 포함함으로써 방전 셀 내에서 방전이 보다 용이하게 확산되고, 이에 따라 얼룩무늬의 발생이 방지됨으로써 영상의 화질이 향상되는 효과가 있다.
이러한, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 서로 나란한 제 1 전극과 제 2 전극이 배치되는 전면 기판과, 제 1 전극 및 제 2 전극과 교차하는 제 3 전극이 배치되는 후면 기판 및 전면 기판과 후면 기판 사이에서 방전 셀을 구획하는 격벽을 포함하고, 제 1 전극 또는 제 2 전극 중 적어도 하나는 제 3 전극과 교차하는 라인부들과, 라인부들을 연결하는 적어도 하나의 연결부와 라인부들로부터 돌출되는 적어도 하나의 돌출부 및 연결부로부터 라인부와 나란한 방향으로 돌출되는 적어도 하나의 돌출 라인부를 포함한다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 구조를 설명하기 위한 도면.
도 2는 제 1 전극 및 제 2 전극에 대해 설명하기 위한 도면.
도 3a 내지 도 3b는 제 1 전극 및 제 2 전극의 구조에 대해 보다 상세히 설명하기 위한 도면.
도 4a 내지 도 4c는 라인부들 사이 간격과 라인부와 돌출 라인부 사이 간격간의 관계에 대해 설명하기 위한 도면.
도 5는 제 1 전극과 제 2 전극의 다른 구조에 대해 설명하기 위한 도면.
도 6은 제 1 전극과 제 2 전극의 또 다른 구조에 대해 설명하기 위한 도면.
도 7은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면.
도 8은 영상 프레임에 포함되는 서브필드에서의 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 동작의 일례를 설명하기 위한 도면.
<도면의 주요 부분에 대한 부호의 설명>
101 : 전면 기판 102 : 제 1 전극
103 : 제 2 전극 104 : 상부 유전체 층
105 : 보호 층 111 : 후면 기판
112 : 격벽 113 : 제 3 전극
114 : 형광체 층 115 : 하부 유전체 층
112a : 제 2 격벽 112b : 제 1 격벽
본 발명은 플라즈마 디스플레이 패널(Plasma Display Panel)에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널에는 격벽으로 구획된 방전 셀(Cell) 내에 형광체 층이 형성되고, 아울러 복수의 전극(Electrode)이 형성된다.
이러한, 전극을 통해 방전 셀로 구동 신호가 공급된다.
그러면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명의 일실시예는 방전 셀 내에서 방전이 보다 용이하게 확산되는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상술한 목적을 이루기 위한 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 서로 나란한 제 1 전극과 제 2 전극이 배치되는 전면 기판과, 제 1 전극 및 제 2 전극과 교차하는 제 3 전극이 배치되는 후면 기판 및 전면 기판과 후면 기판 사이에서 방전 셀을 구획하는 격벽을 포함하고, 제 1 전극 또는 제 2 전극 중 적어도 하나는 제 3 전극과 교차하는 라인부들과, 라인부들을 연결하는 적어도 하나의 연결부와 라인부들로부터 돌출되는 적어도 하나의 돌출부 및 연결부로부터 라인부와 나란한 방향으로 돌출되는 적어도 하나의 돌출 라인부를 포함한다.
또한, 돌출 라인부의 폭은 라인부들의 폭의 0.5배 이상 1.2배 이하이다.
또한, 돌출 라인부는 제 1 방향으로 돌출되는 제 1 돌출 라인부와, 제 1 방향과 역방향인 제 2 방향으로 돌출되는 제 2 돌출 라인부를 포함한다.
또한, 제 1 돌출 라인부의 끝단과 제 2 돌출 라인부의 끝단 사이의 간격은 두 개의 돌출부들 사이 간격의 0.6배 이상 1.4배 이하이다.
또한, 라인 돌출부와 라인부들 사이의 간격은 라인부들간의 간격의 0.2배 이상 0.45배 이하이다.
또한, 제 1 전극과 제 2 전극은 단일층(One Layer)이다.
이하, 첨부된 도면을 참조하여 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널을 상세히 설명하기로 한다.
도 1은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 구조를 설명하기 위한 도면이다.
도 1을 살펴보면, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 서로 나란한 제 1 전극(102)과 제 2 전극(103)이 배치되는 전면 기판(101)과, 전면 기판(101)에 대항되게 배치되며 제 1 전극(102) 및 제 2 전극(103)과 교차하는 제 3 전극(113)이 배치되는 후면 기판(111)이 합착되어 이루어진다.
제 1 전극(102)과 제 2 전극(103)이 배치된 전면 기판(101)의 상부에는 제 1 전극(102)과 제 2 전극(103)을 덮는 유전체 층, 예컨대 상부 유전체 층(104)이 배치될 수 있다.
이러한, 상부 유전체 층(104)은 제 1 전극(102) 및 제 2 전극(103)의 방전 전류를 제한하며 제 1 전극(102, Y)과 제 2 전극(103, Z) 간을 절연시킬 수 있다.
이러한, 상부 유전체 층(104) 상면에는 방전 조건을 용이하게 하기 위한 보호 층(105)이 배치될 수 있다. 이러한 보호 층(105)은 이차전자 방출 계수가 높은 재질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
한편, 후면 기판(111)에는 전극, 예컨대 제 3 전극(113)이 배치되고, 이러한 제 3 전극(113)이 배치된 후면 기판(111)에는 제 3 전극(113)을 덮는 유전체 층, 예컨대 하부 유전체 층(115)이 배치될 수 있다.
이러한, 하부 유전체 층(115)은 제 3 전극(113)을 절연시킬 수 있다.
아울러, 하부 유전체 층(115)의 상부에는 방전 공간 즉, 방전 셀을 구획하는 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(112)이 배치될 수 있다. 이에 따라, 전면 기판(101)과 후면 기판(111)의 사이에서 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 방전 셀 등이 구비될 수 있다.
또한, 적색(R), 녹색(G), 청색(B) 방전 셀 이외에 백색(White : W) 또는 황색(Yellow : Y) 방전 셀이 더 구비되는 것도 가능하다.
한편, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널에서의 적색(R), 녹색(G) 및 청색(B) 방전 셀의 폭은 실질적으로 동일할 수도 있지만, 적색(R), 녹색(G) 및 청색(B) 방전 셀 중 적어도 하나의 폭이 다른 방전 셀의 폭과 다르게 할 수도 있다.
예컨대, 적색(R) 방전 셀의 폭이 가장 작고, 녹색(G) 및 청색(B) 방전 셀의 폭을 적색(R) 방전 셀의 폭보다 크게 할 수 있다. 여기서, 녹색(G) 방전 셀의 폭은 청색(B) 방전 셀의 폭과 실질적으로 동일하거나 상이할 수 있다.
그러면 방전 셀 내에 배치되는 후술될 형광체 층(114)의 폭도 방전 셀의 폭에 관련하여 변경된다. 예를 들면, 청색(B) 방전 셀에 배치되는 청색(B) 형광체 층의 폭이 적색(R) 방전 셀 내에 배치되는 적색(R) 형광체 층의 폭보다 넓고, 아울러 녹색(G) 방전 셀에 배치되는 녹색(G) 형광체 층의 폭이 적색(R) 방전 셀 내에 배치되는 적색(R) 형광체 층의 폭보다 넓을 수 있다.
그러면, 구현되는 영상의 색온도 특성이 향상될 수 있다.
또한, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 도 1에 도시된 격벽(112)의 구조뿐만 아니라, 다양한 형상의 격벽의 구조도 가능할 것이다. 예컨대, 격벽(112)은 제 1 격벽(112b)과 제 2 격벽(112a)을 포함하고, 여기서, 제 1 격벽(112b)의 높이와 제 2 격벽(112a)의 높이가 서로 다른 차등형 격벽 구조 등이 가능할 것이다.
이러한, 차등형 격벽 구조인 경우에는 제 1 격벽(112b) 또는 제 2 격벽(112a) 중 제 1 격벽(112b)의 높이가 제 2 격벽(112a)의 높이보다 더 낮을 수 있다.
한편, 도 1에서는 적색(R), 녹색(G) 및 청색(B) 방전 셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, 적색(R), 녹색(G) 및 청색(B) 방전 셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전 셀의 형상도 사각형상뿐만 아니라 오각형, 육각형 등의 다양한 다각 형상도 가능할 것이다.
또한, 여기 도 1에서는 후면 기판(111)에 격벽(112)이 형성된 경우만을 도시하고 있지만, 격벽(112)은 전면 기판(101) 또는 후면 기판(111) 중 적어도 어느 하나에 배치될 수 있다.
여기서, 격벽(112)에 의해 구획된 방전 셀 내에는 소정의 방전 가스가 채워질 수 있다.
아울러, 격벽(112)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(114)이 배치될 수 있다. 예를 들면, 적색(Red : R), 녹색(Green : G), 청색(Blue : B) 형광체 층이 배치될 수 있다.
또한, 적색(R), 녹색(G), 청색(B) 형광체 이외에 백색(White : W) 및/또는 황색(Yellow : Y) 형광체 층이 더 배치되는 것도 가능하다.
또한, 적색(R), 녹색(G) 및 청색(B) 방전 셀 중 적어도 어느 하나의 방전 셀에서의 형광체 층(114)의 두께가 다른 방전 셀과 상이할 수 있다. 예를 들면, 녹 색(G) 방전 셀의 형광체 층, 즉 녹색(G) 형광체 층 또는 청색(B) 방전 셀에서의 형광체 층, 즉 청색(B) 형광체 층의 두께가 적색(R) 방전 셀에서의 형광체 층, 즉 적색(R) 형광체 층의 두께보다 더 두꺼울 수 있다. 여기서, 녹색(G) 형광체 층의 두께는 청색(B) 형광체 층의 두께와 실질적으로 동일하거나 상이할 수 있다.
한편, 이상에서는 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 일례만을 도시하고 설명한 것으로써, 본 발명이 이상에서 설명한 구조의 플라즈마 디스플레이 패널에 한정되는 것은 아님을 밝혀둔다. 예를 들면, 이상의 설명에서는 번호 104의 상부 유전체 층 및 번호 115의 하부 유전체 층이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 이러한 상부 유전체 층 또는 하부 유전체 층 중 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
아울러, 번호 112의 격벽으로 인한 외부 광의 반사를 방지하기 위해 격벽(112)의 상부에 외부 광을 흡수할 수 있는 블랙 매트릭스(Black Matrix, 미도시)를 더 배치할 수도 있다. 또한, 블랙 층은 격벽(112)과 대응되는 전면 기판(101) 상의 특정 위치에 형성되는 것도 가능하다.
또한, 후면 기판(111) 상에 배치되는 제 3 전극(113)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
다음, 도 2는 제 1 전극 및 제 2 전극에 대해 설명하기 위한 도면이다.
도 2를 살펴보면, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나는 단 일 층(One Layer)이다. 예를 들면, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나는 투명 전극이 생략된(ITO-Less) 전극일 수 있다.
이러한, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나는 실질적으로 불투명한 전기 전도성의 금속 재질을 포함할 수 있다. 예를 들면, 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 전기 전도성이 우수하고, 투명 재질, 예컨대 인듐-틴-옥사이드(ITO)에 비해 가격이 저렴한 재질을 포함할 수 있다. 이에 따라, 제조 단가가 저감될 수 있다.
아울러, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나가 단일층이면, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나가 복수의 층(Multi-Layer)인 경우에 비해 제조 공정의 수 및 제조 공정에 소요되는 시간이 감소함으로써 제조 단가가 저감될 수 있다.
한편, 제 1 전극(102) 및 제 2 전극(103) 중 적어도 하나와 전면 기판(101)의 사이에는 전면 기판(101)의 변색을 방지하며 제 1 전극(102) 및 제 2 전극(103) 중 적어도 하나의 색보다 더 어두운 색을 갖는 블랙 층(Black Layer : 200a, 200b)이 더 배치될 수 있다.
예를 들어, 전면 기판(101)과 제 1 전극(102) 또는 제 2 전극(103)이 직접 접촉하는 경우에는 제 1 전극(102) 또는 제 2 전극(103)과 직접 접촉하는 전면 기판(101)의 일정 영역이 황색 계열로 변색되는 마이그레이션(Migration) 현상이 발생할 수 있는데, 블랙 층(200a, 200b)은 전면 기판(101)과 제 1 전극(102) 또는 제 2 전극(103)의 직접적인 접촉을 방지하여 마이크레이션 현상을 방지할 수 있다.
이러한 블랙 층(200a, 200b)은 실질적으로 어두운 계열의 색을 갖는 블랙 재질, 예컨대 루테늄(Ru)을 포함할 수 있다.
이와 같이, 전면 기판(101)과 제 1 전극(102) 및 제 2 전극(103)의 사이에 블랙 층(200a, 200b)을 구비하게 되면, 제 1 전극(102)과 제 2 전극(103)이 반사율이 상대적으로 높은 재질로 이루어지더라도 반사광의 발생을 방지할 수 있다.
다음, 도 3a 내지 도 3b는 제 1 전극 및 제 2 전극의 구조에 대해 보다 상세히 설명하기 위한 도면이다.
도 3a 내지 도 3b를 살펴보면 제 1 전극(102)과 제 2 전극(103)은 서로 나란하게 배치되고, 아울러 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나는 제 3 전극(390)과 교차하는 라인부들(310a, 310b, 350a, 350b)과, 이러한 라인부들(310a, 310b, 350a, 350b)로부터 돌출되는 적어도 하나의 돌출부(320a, 320b, 360a 360b)와, 라인부들(310a, 310b, 350a, 350b)을 연결하는 적어도 하나의 연결부(330, 370)와, 연결부(330, 370)로부터 라인부들(310a, 310b, 350a, 350b)과 나란한 방향으로 돌출되는 적어도 하나의 돌출 라인부(340a, 340b, 380a, 380b)를 포함한다.
여기서, 라인부들(310a, 310b, 350a, 350b)은 소정의 폭을 갖는다, 예를 들어, 제 1 전극(102)의 제 1 라인부(310a)는 W1의 폭을 갖고, 제 2 라인부(310b)는 W2의 폭을 가지고, 아울러 제 2 전극(103)의 제 1 라인부(350a)는 W3의 폭을 갖고, 제 2 라인부(350b)는 W4의 폭을 갖는다.
여기서, W1, W2, W3, W4는 실질적으로 동일한 값을 갖는 것도 가능하고, 하 나 이상이 상이한 값을 갖는 것도 가능하다. 예를 들면, 제 1 전극(102)의 제 1 라인부(310a)와 제 2 전극(103)의 제 1 라인부(350a)의 폭(W1, W3)이 제 2 라인부(310b, 350b)의 폭(W2, W4)보다 더 클 수 있다.
돌출부(320a. 320b, 360a, 360b)는 라인부들(310a, 310b, 350a, 350b)로부터 돌출된다. 예를 들면, 제 1 전극(102)의 돌출부(320a, 320b)는 제 1 전극(102)의 제 1 라인부(310a)로부터 방전 셀 중심방향으로 돌출되고, 제 2 전극(103)의 돌출부(360a, 360b)는 제 2 전극(103)의 제 1 라인부(350a)로부터 방전 셀 중심방향으로 돌출될 수 있다.
여기서, 돌출부(320a. 320b, 360a, 360b)들은 서로 소정 거리 이격되어 배치된다. 예를 들면, 제 1 전극(102)의 번호 320a의 돌출부와 번호 320b의 돌출부는 g1 간격을 두고 이격되고, 제 2 전극(103)의 번호 360a의 돌출부와 번호 360b의 돌출부는 g2 간격을 두고 이격된다.
여기서, 돌출부(320a. 320b, 360a, 360b)들 사이 간격(g1, g2)은 방전 효율을 충분히 확보하기 위해 60㎛이상 120㎛이하인 것이 바람직하다.
이러한, 제 1 전극(102)의 제 1 라인부(310a)로부터 돌출되는 돌출부(320a, 320b)와 제 2 전극(103)의 제 1 라인부(350a)로부터 돌출되는 돌출부(360a, 360b)의 사이에서 방전이 발생한다.
연결부(330, 370)는 라인부들(310a, 310b, 350a, 350b)을 연결한다. 예를 들면, 제 1 전극(102)의 연결부(330)는 제 1 전극(102)의 제 1 라인부(310a)와 제 2 라인부(310b)를 연결하고, 제 2 전극(103)의 연결부(370)는 제 2 전극(103)의 제 1 라인부(350a) 제 2 라인부(350b)를 연결한다. 이에 따라, 제 1 전극(102)의 제 1 라인부(310a)와 제 2 라인부(310b)가 전기적으로 연결되고, 제 2 전극(103)의 제 1 라인부(350a, 350b)가 전기적으로 연결된다.
돌출 라인부(340a, 340b, 380a, 380b)는 연결부(330, 370)로부터 라인부들(310a, 310b, 350a, 350b)과 나란한 방향으로 돌출된다. 예를 들면, 돌출 라인부(340a, 340b, 380a, 380b)는 연결부(330, 370)로부터 제 1 방향으로 돌출되는 제 1 돌출 라인부(340a, 380a)와 연결부(330, 370)로부터 제 1 방향과 역방향인 제 2 방향으로 돌출되는 제 2 돌출 라인부(340b, 380b)를 포함한다.
이러한, 돌출 라인부(340a, 340b, 380a, 380b)는 제 1 전극(102)의 제 1 라인부(310a)로부터 돌출되는 돌출부(320a, 320b)와 제 2 전극(103)의 제 1 라인부(350a)로부터 돌출되는 돌출부(360a, 360b)의 사이에서 발생하는 방전이 제 2 라인부(310b, 350b)의 방향, 즉 격벽(300)으로 구획된 방전 셀 후방으로 보다 효과적으로 확산되도록 한다.
예를 들어, 돌출 라인부(340a, 340b, 380a, 380b)가 구비되지 않는다고 가정하면, 연결부(330, 370)만으로는 돌출부(320a, 320b, 360a, 360b)들 간에 발생하는 방전이 제 2 라인부(310b, 350b)의 방향으로 확산하는데 충분하지 않다.
따라서 돌출부(320a, 320b, 360a, 360b)들 간에 발생하는 방전이 제 2 라인부(310b, 350b)의 방향으로 충분히 확산하지 못하여 방전의 세기가 약해지거나, 또는 제 1 전극(102)의 돌출부(320a, 320b)와 제 2 전극(103)의 돌출부(360a, 360b)의 사이와 제 1 전극(102)의 제 2 라인부(310b)와 제 2 전극(103)의 제 2 라인 부(350b)의 사이에서 함께 방전이 발생함으로써 방전의 세기가 순간적으로 급격히 증가한다.
이에 따라, 패널 상에서 구현되는 영상의 일정영역의 밝기가 다른 부분의 밝기에 비해 상대적으로 더 밝게 됨으로써 영상의 밝기 차이에 의한 얼룩무늬가 발생하고, 결과적으로 구현되는 영상의 화질이 악화되는 것이다.
반면에, 본 발명의 일실시예와 같이 돌출 라인부(330, 370)를 구비하게 되면 돌출부(320a, 320b, 360a, 360b)들 간에 발생하는 방전이 제 2 라인부(310b, 350b)의 방향으로 보다 효과적으로 확산되고, 이에 따라 얼룩무늬의 발생을 방지함으로써 구현되는 영상의 화질을 개선한다.
여기서, 돌출 라인부(340a, 340b, 380a, 380b)의 폭(W5, W6, W7, W8)이 과도하게 작은 경우에는 제 1 전극(102)의 돌출부(320a, 320b)와 제 2 전극(360a, 360b)의 사이에서 발생한 방전이 제 2 라인부(310b, 350b)의 방향, 격벽(300)으로 구획된 방전 셀의 후방으로 충분히 확산되지 못한다. 반면에 돌출 라인부(340a, 340b, 380a, 380b)의 폭(W5, W6, W7, W8)이 과도하게 큰 경우에는 개구율이 저하되어 휘도가 감소할 수 있다.
이를 고려할 때, 돌출 라인부(340a, 340b, 380a, 380b) 중 적어도 하나의 폭(W5, W6, W7, W8 중 적어도 하나)은 라인부들(310a, 310b, 350a, 350b 중 적어도 하나) 중 적어도 하나의 폭(W1, W2, W3, W4)의 0.5배 이상 1.2배 이하인 것이 바람직하다.
여기서, W5, W6, W7, W8은 실질적으로 동일한 값을 갖는 것도 가능하고, 하 나 이상이 상이한 값을 갖는 것도 가능하다.
한편, 제 1 돌출 라인부(340a, 340b)의 끝단과 제 2 돌출 라인부(380a, 380b)의 끝단 사이의 간격(g3, g4)이 과도하게 짧은 경우에는 제 1 전극(102)의 돌출부(320a, 320b)와 제 2 전극(360a, 360b)의 사이에서 발생한 방전이 제 2 라인부(310b, 350b)의 방향, 격벽(300)으로 구획된 방전 셀의 후방으로 충분히 확산되지 못하고, 아울러 제조 공정 상의 어려움으로 인해 제 1 돌출 라인부(340a, 340b)와 제 2 돌출 라인부(380a, 380b)의 형상이 일그러질 수 있다.
반면에 제 1 돌출 라인부(340a, 340b)의 끝단과 제 2 돌출 라인부(380a, 380b)의 끝단 사이의 간격(g3, g4)이 과도하게 긴 경우에는 개구율이 저하되어 휘도가 감소할 수 있다.
이를 고려할 때, 제 1 돌출 라인부(340a, 340b)의 끝단과 제 2 돌출 라인부(380a, 380b)의 끝단 사이의 간격(g3, g4)은 두 개의 돌출부들 사이 간격, 예컨대 제 1 전극(102)의 번호 320a의 돌출부와 320b의 돌출부 사이 간격(g1) 또는 제 2 전극(103)의 번호 360a의 돌출부와 번호 360b의 돌출부 사이 간격(g2) 중 적어도 하나의 0.6배 이상 1.4배 이하인 것이 바람직하다.
다음, 도 4a 내지 도 4c는 라인부들 사이 간격과 라인부와 돌출 라인부 사이 간격간의 관계에 대해 설명하기 위한 도면이다. 여기, 도 4a 내지 도 4c에서는 제 1 전극(102)의 제 2 라인부(310b)와 제 1 돌출 라인부(340a) 간의 간격(g6)과 제 1 전극(102)의 제 1 라인부(310a)와 제 2 라인부(310b) 사이의 간격(g5)만을 비교하였지만, 라인부들(310a, 310b, 350a, 350b) 중 적어도 하나와 돌출 라인부(340a, 340b, 380a, 380b)의 사이 간격과 라인부들(310a, 310b, 350a, 350b)간의 사이 간격은 모두 해당된다.
아울러, 여기 도 4a에서 X 표시는 얼룩무늬의 발생이 증가함으로써 불량하다는 표시이고, ○ 표시는 얼룩무늬의 발생이 어느 정도 방지되어 양호하다는 표시이고, ◎ 표시는 얼룩무늬 발생 방지가 최적화되어 매우 양호하다는 표시이다.
먼저, 도 4a에서는 라인부와 돌출 라인부의 사이 간격(g6)과 라인부들 사이 간격(g5)의 비율이 0.05에서 0.6까지 변화할 때, 즉 라인부와 돌출 라인부 사이의 간격(g6)이 라인부들 사이 간격(g5)의 0.05배에서 0.6배까지 변화할 때, 영상에 나타나는 얼룩무늬를 관찰한다.
먼저, 도 4a를 살펴보면 라인부와 돌출 라인부 사이의 간격(g6)이 라인부들 사이 간격(g5)의 0.05배 이상 0.15배 이하의 값을 갖는 경우에는 도 4b의 경우와 같이 돌출 라인부, 예컨대 제 1 돌출 라인부(340a)가 라인부, 예컨대 제 2 라인부(310b)에 과도하게 근접함으로써 방전이 제 2 라인부(310b)방향으로 확산되지 못할 수 있다. 이에 따라, 영상에 얼룩무늬가 두드러지게 나타날 수 있음으로써 불량이다.
아울러, 라인부와 돌출 라인부 사이의 간격(g6)이 라인부들 사이 간격(g5)의 0.5배 이상인 경우에는 도 4c의 경우와 같이 돌출 라인부, 예컨대 제 1 돌출 라인부(340a)가 라인부, 예컨대 제 1 라인부(310a)에 과도하게 근접함으로써 방전이 제 2 라인부(310b)방향으로 확산되지 못할 수 있다. 이에 따라, 영상에 얼룩무늬가 두드러지게 나타날 수 있음으로써 불량이다.
반면에, 라인부와 돌출 라인부 사이의 간격(g6)이 라인부들 사이 간격(g5)의 0.2배 이상 0.25배 이하인 경우 및 0.45배인 경우에는 방전 확산이 원활하여 얼룩무늬가 어느 정도 개선되어 양호하다.
아울러, 라인부와 돌출 라인부 사이의 간격(g6)이 라인부들 사이 간격(g5)의 0.3배 이상 0.4배 이하인 경우에는 방전 확산이 최적화됨으로써 얼룩무늬가 충분히 개선되어 매우 양호하다.
이상의 내용을 고려할 때 라인 돌출부와 라인부들 사이의 간격(g6)은 라인부들간의 간격(g5)의 0.2배 이상 0.45배 이하인 것이 바람직하다.
다음, 도 5는 제 1 전극과 제 2 전극의 다른 구조에 대해 설명하기 위한 도면이다.
도 5를 살펴보면, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나는 꼬리부(500, 510)를 더 포함한다.
이러한 꼬리부(500, 510)는 돌출부(320a, 320b, 360a, 360b)의 돌출방향과 역방향으로 돌출될 수 있다. 예를 들면, 제 1 전극(102)의 꼬리부(500)는 제 2 라인부(310b)로부터 제 1 전극(102)의 돌출부(320a, 320b)의 돌출방향과 역방향인 방전 셀 후방으로 돌출되고, 제 2 전극(103)의 꼬리부(510)는 제 2 라인부(350b)로부터 제 2 전극(103)의 돌출부(360a, 360b)의 돌출방향과 역방향인 방전 셀 후방으로 돌출된다.
이와 같이, 제 1 전극(102) 또는 제 2 전극(103) 중 적어도 하나가 꼬리부(500, 510)를 더 포함하게 되면 방전이 방전 셀의 후방으로 보다 효과적으로 확 산될 수 있다. 이에 따라, 방전이 보다 넓게 확산되어 구동 효율이 개선될 수 있다.
다음, 도 6은 제 1 전극과 제 2 전극의 또 다른 구조에 대해 설명하기 위한 도면이다.
도 6을 살펴보면, 돌출부(320a, 320b, 360a, 360b)는 곡률을 갖는 부분을 포함한다. 이와 같이, 형성하게 되면 제 1 전극(102)과 제 2 전극(103)의 제조 공정이 보다 용이해질 수 있다. 아울러, 구동 시 벽 전하(Wall Charge)가 특정 위치에 과도하게 집중되는 것을 방지할 수 있고, 이에 따라 방전 특성을 안정시켜 구동 안정성을 향상시킬 수 있다.
예를 들어, 돌출부가 사각형 형태로 형성되는 경우에는 구동 시 벽 전하들이 대부분 돌출부의 모서리 부분에 제어할 수 없을 만큼 과도하게 집중될 수 있다. 이에 따라, 돌출부의 모서리 부분이 전기적 손상으로 인해 파괴되거나 또는, 방전의 제어가 상대적으로 어려워질 수 있다.
반면에, 여기 도 6에서와 같이 돌출부(320a, 320b, 360a, 360b)가 곡률을 갖는 부분을 포함하는 경우에는, 구동 시 벽 전하들이 특정 부분에 과도하게 집중되지 않고 돌출부(320a, 320b, 360a, 360b) 전체에 걸쳐 고르게 분포할 수 있다. 이에 따라, 돌출부(320a, 320b, 360a, 360b)를 전기적 손상으로부터 보호하고 아울러, 방전의 발생 시점을 조절할 수 있는 등 방전 제어가 용이해질 수 있다.
아울러, 돌출 라인부(340a, 340b, 380a, 380b)도 곡률을 갖는 것이 가능하다.
아울러, 라인부들(310a, 310b, 350a, 350b)과 연결부(330, 370)의 연결지점 부근도 곡률을 갖는 것이 가능하고, 또한 연결부(330, 370)와 돌출 라인부(340a, 340b, 380a, 380b)의 연결지점 부근도 곡률을 갖는 것이 가능하다.
다음, 도 7은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널에서 영상의 계조를 구현하기 위한 영상 프레임(Frame)에 대해 설명하기 위한 도면이다.
도 7을 살펴보면 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널에서 영상의 계조(Gray Level)를 구현하기 위한 영상 프레임은 발광횟수가 다른 복수의 서브필드로 나누어질 수 있다.
아울러, 도시하지는 않았지만 복수의 서브필드 중 하나 이상의 서브필드는 다시 방전 셀을 초기화시키기 위한 리셋 기간(Reset Period), 방전될 방전 셀을 선택하기 위한 어드레스 기간(Address Period) 및 방전횟수에 따라 계조를 구현하는 서스테인 기간(Sustain Period)으로 나누어 질 수 있다.
예를 들어, 256 계조로 영상을 표시하고자 하는 경우에 예컨대 하나의 영상 프레임은, 도 7과 같이 8개의 서브필드들(SF1 내지 SF8)로 나누어지고, 8개의 서브 필드들(SF1 내지 SF8) 각각은 리셋 기간, 어드레스 기간 및 서스테인 기간으로 다시 나누어질 수 있다.
한편, 서스테인 기간에 공급되는 서스테인 신호의 개수를 조절하여 해당 서브필드의 계조 가중치를 설정할 수 있다. 즉, 서스테인 기간을 이용하여 각각의 서브필드에 소정의 계조 가중치를 부여할 수 있다. 예를 들면, 제 1 서브필드의 계조 가중치를 20 으로 설정하고, 제 2 서브필드의 계조 가중치를 21 으로 설정하는 방법으로 각 서브필드의 계조 가중치가 2n(단, n = 0, 1, 2, 3, 4, 5, 6, 7)의 비율로 증가되도록 각 서브필드의 계조 가중치를 결정할 수 있다. 이와 같이 각 서브필드에서 계조 가중치에 따라 각 서브필드의 서스테인 기간에서 공급되는 서스테인 신호의 개수를 조절함으로써, 다양한 영상의 계조를 구현하게 된다.
본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 영상을 구현하기 위해, 예컨대 1초의 영상을 표시하기 위해 복수의 영상 프레임을 사용한다. 예를 들면, 1초의 영상을 표시하기 위해 60개의 영상 프레임을 사용하는 것이다. 이러한 경우에 하나의 영상 프레임의 길이(T)는 1/60 초, 즉 16.67ms일 수 있다.
여기, 도 7에서는 하나의 영상 프레임이 8개의 서브필드로 이루어진 경우만으로 도시하고 설명하였지만, 이와는 다르게 하나의 영상 프레임을 이루는 서브필드의 개수는 다양하게 변경될 수 있다. 예를 들면, 제 1 서브필드부터 제 12 서브필드까지의 12개의 서브필드로 하나의 영상 프레임을 구성할 수도 있고, 10개의 서브필드로 하나의 영상 프레임을 구성할 수도 있는 것이다.
또한, 여기 도 7에서는 하나의 영상 프레임에서 계조 가중치의 크기가 증가하는 순서에 따라 서브필드들이 배열되었지만, 이와는 다르게 하나의 영상 프레임에서 서브필드들이 계조 가중치가 감소하는 순서에 따라 배열될 수도 있고, 또는 계조 가중치에 관계없이 서브필드들이 배열될 수도 있는 것이다.
다음, 도 8은 영상 프레임에 포함되는 서브필드에서의 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 동작의 일례를 설명하기 위한 도면이다.
도 8을 살펴보면, 초기화를 위한 리셋 기간의 셋업(Set-Up) 기간에서는 제 1 전극으로 제 1 전압(V1)부터 제 2 전압(V2)까지 급격히 상승한 이후 제 2 전압(V2)부터 제 3 전압(V3)까지 전압이 점진적으로 상승하는 상승 램프(Ramp-Up) 신호가 공급된다. 여기서, 제 1 전압(V1)은 그라운드 레벨(GND)의 전압일 수 있다.
이러한 셋업 기간에서는 상승 램프 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 어느 정도의 벽 전하(Wall Charge)가 쌓일 수 있다.
셋업 기간 이후의 셋다운(Set-Down) 기간에서는 상승 램프 신호 이후에 이러한 상승 램프 신호와 반대 극성 방향의 하강 램프(Ramp-Down) 신호가 제 1 전극에 공급된다.
여기서, 하강 램프 신호는 상승 램프 신호의 피크(Peak) 전압, 즉 제 3 전압(V3)보다 낮은 제 4 전압(V4)부터 제 5 전압(V5)까지 점진적으로 하강할 수 있다.
이러한 하강 램프 신호가 공급됨에 따라, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류된다.
리셋 기간 이후의 어드레스 기간에서는 하강 램프 신호의 최저 전압, 즉 제 5 전압(V5)보다는 높은 전압, 예컨대 제 6 전압(V6)을 실질적으로 유지하는 스캔 바이어스 신호가 제 1 전극에 공급된다.
아울러, 스캔 바이어스 신호로부터 스캔 전압(ㅿVy)만큼 하강하는 스캔 신호가 제 1 전극에 공급될 수 있다.
한편, 서브필드 단위로 스캔 신호(Scan)의 폭은 가변적일 수 있다. 즉, 적어도 하나의 서브필드에서 스캔 신호의 폭은 다른 서브필드에서의 스캔 신호의 폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲(마이크로초), 2.1㎲(마이크로초), 1.9㎲(마이크로초) 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲(마이크로초), 2.3㎲(마이크로초), 2.3㎲(마이크로초), 2.1㎲(마이크로초)......1.9㎲(마이크로초), 1.9㎲(마이크로초) 등과 같이 이루어질 수도 있을 것이다.
이와 같이, 스캔 신호가 제 1 전극으로 공급될 때, 스캔 신호에 대응되게 제 3 전극에 데이터 전압의 크기(ㅿVd)만큼 상승하는 데이터 신호가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급됨에 따라, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
여기서, 어드레스 기간에서 제 2 전극의 간섭에 의해 어드레스 방전이 불안정해지는 것을 방지하기 위해 제 2 전극에 서스테인 바이어스 신호가 공급될 수 있다.
여기서, 서스테인 바이어스 신호는 서스테인 기간에서 공급되는 서스테인 신호의 전압보다는 작고 그라운드 레벨(GND)의 전압보다는 큰 서스테인 바이어스 전압(Vz)을 실질적으로 일정하게 유지할 수 있다.
이후, 영상 표시를 위한 서스테인 기간에서는 제 1 전극 및 제 2 전극에 중 적어도 하나에 서스테인 신호가 공급될 수 있다. 예를 들면, 제 1 전극과 제 2 전극에 교호적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 제 1 전극과 제 2 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
이러한 방법을 통해 플라즈마 디스플레이 패널의 화면에 영상이 구현될 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
예를 들면, 이상의 설명에서는 제 1 전극과 제 2 전극이 각각 2개씩의 라인부를 포함하는 것으로 도시하고 설명하였지만, 제 1 전극과 제 2 전극은 3개, 4개씩의 라인부를 포함하는 것도 가능한 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보 다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 상세히 설명한 바와 같이, 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널은 제 1 전극과 제 2 전극이 복수의 라인부와, 복수의 라인부를 연결하는 연결부 및 연결부에서 돌출되는 돌출 라인부를 포함함으로써 방전 셀 내에서 방전이 보다 용이하게 확산되고, 이에 따라 얼룩무늬의 발생이 방지됨으로써 영상의 화질이 향상되는 효과가 있다.

Claims (6)

  1. 서로 나란한 제 1 전극과 제 2 전극이 배치되는 전면 기판;
    상기 제 1 전극 및 제 2 전극과 교차하는 제 3 전극이 배치되는 후면 기판; 및
    상기 전면 기판과 후면 기판 사이에서 방전 셀을 구획하는 격벽;
    을 포함하고,
    상기 제 1 전극 또는 제 2 전극 중 적어도 하나는
    상기 제 3 전극과 교차하는 라인부들;
    상기 라인부들을 연결하는 적어도 하나의 연결부;
    상기 라인부들로부터 돌출되는 적어도 하나의 돌출부; 및
    상기 연결부로부터 상기 라인부와 나란한 방향으로 돌출되는 적어도 하나의 돌출 라인부;
    를 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 돌출 라인부의 폭은 상기 라인부들의 폭의 0.5배 이상 1.2배 이하인 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 돌출 라인부는 제 1 방향으로 돌출되는 제 1 돌출 라인부와,
    상기 제 1 방향과 역방향인 제 2 방향으로 돌출되는 제 2 돌출 라인부를 포함하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 제 1 돌출 라인부의 끝단과 제 2 돌출 라인부의 끝단 사이의 간격은 두 개의 상기 돌출부들 사이 간격의 0.6배 이상 1.4배 이하인 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 돌출 라인부와 상기 라인부들 사이의 간격은 상기 라인부들간의 간격의 0.2배 이상 0.45배 이하인 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 제 1 전극과 제 2 전극 중 적어도 하나는 단일층(One Layer)인 플라즈마 디스플레이 패널.
KR1020060125906A 2006-12-11 2006-12-11 플라즈마 디스플레이 패널 KR100850906B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060125906A KR100850906B1 (ko) 2006-12-11 2006-12-11 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060125906A KR100850906B1 (ko) 2006-12-11 2006-12-11 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20080053865A KR20080053865A (ko) 2008-06-16
KR100850906B1 true KR100850906B1 (ko) 2008-08-07

Family

ID=39801034

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060125906A KR100850906B1 (ko) 2006-12-11 2006-12-11 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100850906B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160361A (ja) 1999-09-21 2001-06-12 Mitsubishi Electric Corp プラズマディスプレイパネル用基板及びプラズマディスプレイパネル
KR20010084784A (ko) * 2000-02-29 2001-09-06 구자홍 Ac 면방전형 플라즈마 디스플레이의 유지전극 및 그제조방법
KR20060113141A (ko) * 2005-04-29 2006-11-02 엘지전자 주식회사 플라즈마 디스플레이 패널

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160361A (ja) 1999-09-21 2001-06-12 Mitsubishi Electric Corp プラズマディスプレイパネル用基板及びプラズマディスプレイパネル
KR20010084784A (ko) * 2000-02-29 2001-09-06 구자홍 Ac 면방전형 플라즈마 디스플레이의 유지전극 및 그제조방법
KR20060113141A (ko) * 2005-04-29 2006-11-02 엘지전자 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
KR20080053865A (ko) 2008-06-16

Similar Documents

Publication Publication Date Title
JP2003203571A (ja) プラズマディスプレイパネル
US20050242724A1 (en) Plasma display panel
US8076849B2 (en) Plasma display panel having a bus electrode
KR100850906B1 (ko) 플라즈마 디스플레이 패널
US7652427B2 (en) Plasma display panel
KR100857070B1 (ko) 플라즈마 디스플레이 패널
KR100811529B1 (ko) 플라즈마 디스플레이 패널
US7576495B2 (en) Plasma display panel
KR100820964B1 (ko) 플라즈마 디스플레이 패널
KR100896047B1 (ko) 플라즈마 디스플레이 패널
KR100872366B1 (ko) 플라즈마 디스플레이 패널
KR100862563B1 (ko) 플라즈마 디스플레이 패널
KR100867585B1 (ko) 플라즈마 디스플레이 패널
US20080100537A1 (en) Plasma display apparatus and method of driving the same
KR100877828B1 (ko) 플라즈마 디스플레이 패널
KR100811485B1 (ko) 플라즈마 디스플레이 패널
KR100850903B1 (ko) 플라즈마 디스플레이 패널
KR100820683B1 (ko) 플라즈마 디스플레이 패널
KR100820977B1 (ko) 플라즈마 디스플레이 패널
KR100820963B1 (ko) 플라즈마 디스플레이 패널
KR100823486B1 (ko) 플라즈마 디스플레이 패널
KR20080057760A (ko) 플라즈마 디스플레이 패널
KR100844833B1 (ko) 플라즈마 디스플레이 장치
KR20090076667A (ko) 플라즈마 디스플레이 패널
KR20080060997A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120727

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130724

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee