KR100826071B1 - 적층 전자부품 - Google Patents

적층 전자부품 Download PDF

Info

Publication number
KR100826071B1
KR100826071B1 KR1020060071790A KR20060071790A KR100826071B1 KR 100826071 B1 KR100826071 B1 KR 100826071B1 KR 1020060071790 A KR1020060071790 A KR 1020060071790A KR 20060071790 A KR20060071790 A KR 20060071790A KR 100826071 B1 KR100826071 B1 KR 100826071B1
Authority
KR
South Korea
Prior art keywords
electrodes
dummy
electrode
outer layer
dummy electrodes
Prior art date
Application number
KR1020060071790A
Other languages
English (en)
Other versions
KR20070015865A (ko
Inventor
도루 도노가이
다쓰야 고지마
쇼고 무로사와
라이타로 마사오카
아키라 야마구치
Original Assignee
티디케이가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 티디케이가부시기가이샤 filed Critical 티디케이가부시기가이샤
Priority to KR1020060071790A priority Critical patent/KR100826071B1/ko
Publication of KR20070015865A publication Critical patent/KR20070015865A/ko
Application granted granted Critical
Publication of KR100826071B1 publication Critical patent/KR100826071B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/02Gas or vapour dielectrics

Abstract

적층 전자부품은, 내층부분 및 그 상하에 설치된 한 쌍의 외층부분을 갖는 세라믹 기체와, 상기 세라믹 기체의 좌우에 설치된 한 쌍의 외부전극을 구비한다. 상기 내층부분에는, 엇갈리게 상기 외부전극에 접속되는 복수의 내부전극이 매설되어 있다. 적어도 한 쪽의 상기 외층부분에는, 각각이 상기 외부전극에 접속되는 2층 이상의 더미전극이 매설되어 있다. 가장 안쪽의 상기 더미전극은, 가장 바깥쪽의 상기 내부전극과 같은 극에 설치되어 있다. 상기 더미전극에는, 다른 극으로서 서로 이웃이 되는 적어도 한 쌍이 포함된다.

Description

적층 전자부품{LAMINATED ELECTRONIC COMPONENT}
도 1은, 본 발명의 실시형태 1에 관한 적층 세라믹 콘덴서를 나타내는 종단면도,
도 2는, 적층 세라믹 콘덴서의 제조방법을 설명하는 도면,
도 3은, 본 발명의 실시형태 2에 관한 적층 세라믹 콘덴서를 나타내는 종단면도,
도 4는, 본 발명의 실시형태 3에 관한 적층 세라믹 콘덴서를 나타내는 종단면도,
도 5는, 본 발명의 실시형태 4에 관한 적층 세라믹 콘덴서를 나타내는 종단면도,
도 6은, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도,
도 7은, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도,
도 8은, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도,
도 9는, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도,
도 10은, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도, 및,
도 11은, 본 발명의 다른 실시형태에 관한 적층 세라믹 콘덴서의 외층부분을 나타내는 종단면도이다.
<도면의 주요부분에 대한 부호의 설명>
1 : 적층 세라믹 콘덴서 3 : 세라믹 기체
5, 7 : 외부전극 9 : 내층부분
11, 13 : 외층부분 15 : 내부전극
17, 23 : 유전체층 19, 21 : 더미전극
31 : PET필름 33 : 세라믹 페이스트
35 : 그린시트 37 : 도전체 페이스트
본 발명은, 적층 전자부품에 관한 것이다.
적층 세라믹 전자부품의 하나인 적층 세라믹 콘덴서는, 세라믹 기체(基體)와, 그 측면에 설치된 외부전극을 구비한다. 세라믹 기체는, 복수의 내부전극이 매설된 내층부분과, 그 내층부분의 상하에 설치되는 한 쌍의 외층부분을 가지고 있다. 내층부분의 내부전극은 각각 외부전극에 접속된다.
종래의 적층 세라믹 콘덴서로서 일본 특허공개공보 평성7-335473호에는, 외층부분에 더미전극을 설치하여, 그것에 의해, 도금 공정시의 도금액의 침투를 억제 방지하여, 특성의 악화를 막는 적층 세라믹 콘덴서가 개시되어 있다.
또한, 일본 특허공개공보 평성10-12475호에는, 내층부분중에서도 바깥쪽의 내부전극의 간격을 중앙의 내부전극의 간격보다 넓힌 적층 세라믹 콘덴서가 개시되어 있다.
그런데, 적층 세라믹 콘덴서에 있어서는, 소성시에, 내부전극을 갖는 내층부분과 내부전극을 갖지 않는 외층부분으로 구성재료의 차이에 기인한 수축률의 차이가 나타나, 크랙이 발생할 우려가 있었다.
이것에 대처하기 위해, 본 출원인은, 외층부분에, 외부전극과 접속하는 복수의 수축률조정을 도모하는 더미전극을 설치하는 것을 검토한 바, 쇼트나, 세라믹 이외의 층의 매설에 의한 층구성 밸런스의 악화 등이 염려되었다.
한편, 일본 특허공개공보 평성7-335473호에 명시된 기술은, 상술한 바와 같이 도금액의 침투 억제를 위한 것으로, 수축률조정은 기대할 수 없다. 또한, 일본 특허공개공보 평성10-12475호 공보에 명시된 기술에서는, 원래 정전용량에 기여하도록 교대로 설치된 내층부분의 내부구성에 관한 것으로, 외층부분의 수축률에 작용하는 효과는 바랄 수 없다.
본 발명은, 이러한 문제에 감안하여 이루어진 것으로, 쇼트 및 층 구성 밸런스의 악화를 억제하면서 크랙의 발생을 방지할 수 있는, 적층 전자부품을 제공하는 것을 목적으로 한다.
상술한 과제를 해결하기 위해, 본 발명의 적층 전자부품은, 내층부분 및 그의 상하에 설치된 한 쌍의 외층부분을 갖는 세라믹 기체와, 상기 세라믹 기체의 좌우에 설치된 한 쌍의 외부전극을 구비하고, 상기 내층부분에는, 엇갈리게 상기 외부전극에 접속되어 정전용량을 확보하는 복수의 내부전극이 매설되어 있고, 적어도 한 쪽의 상기 외층부분에는, 각각 상기 외부전극에 접속되는 2층 이상의 더미전극이 매설되어 있고, 가장 안쪽의 상기 더미전극은 가장 바깥쪽의 상기 내부전극과 같은 극으로 설치되어 있고, 또한, 상기 더미전극에는 다른 극으로서 서로 이웃이 되는 적어도 한 쌍이 포함되는 것을 특징으로 한다.
적합하게는, 상기 더미전극은, 3층 이상 설치되어 있고, 한 층마다 극이 바뀌도록 엇갈리게 상기 외부전극에 접속되고 있어도 좋고, 혹은, 같은 극으로서 서로 이웃이 되는 적어도 한 쌍이 포함되어 있어도 좋다.
또한, 상기 더미전극의 간격은, 상기 내층부분에 먼 위치의 간격이 가까운 위치의 간격보다 넓은 관계를 포함하면 매우 적합하다.
또한, 상기 더미전극은, 상기 내부전극과 같은 재료로 구성되어 있으면 적합하다.
본 발명에 의하면, 쇼트 및 층 구성 밸런스의 악화를 억제하면서 크랙의 발생을 방지할 수 있다.
또한, 더미전극이 3층 이상 설치되어 있고 한 층마다 극이 바뀌는 경우에는, 층 구성의 밸런스가 매우 적합하게 확보되어, 보다 높은 밸런스 악화방지 효과가 얻어지고 있다.
또한, 더미전극이 3층 이상 설치되어 있고 같은 극으로서 서로 이웃이 되는 적어도 한 쌍을 포함한 경우에는, 다른 극으로서 서로 이웃이 되는 더미전극의 쌍을 극히 줄일 수 있어, 보다 높은 쇼트방지 효과를 얻을 수 있다.
더미전극의 간격으로서 내층부분에 먼 위치의 간격이 가까운 위치의 간격보다 넓은 관계를 포함하는 경우에는, 수축률변화에 대한 완화 효과가 급격하게 생기는 일 없이, 보다 높은 크랙방지 효과를 이룰 수 있다.
또한, 더미전극이 내부전극과 같은 재료로 구성되어 있는 경우에는, 수축률변화를 해소하는 효과를 용이하고 확실하게 확보할 수 있다.
한편, 본 발명의 다른 특징 및 그에 따른 작용효과는, 첨부도면을 참조하여, 실시형태에 의해서 더욱 자세하게 설명한다.
[발명의 실시형태]
이하, 본 발명의 실시형태를 첨부도면에 기초하여 설명한다. 한편, 도면 중, 동일 부호는 동일 또는 대응부분을 나타내는 것으로 한다. 또한, 방향의 기재에 대해서는, 적층방향을 상하방향으로 하고, 적층방향과 직교하여 후술하는 한 쌍의 외부전극이 대향하는 방향을 좌우방향으로 한다.
도 1은, 본 발명의 실시형태 1에 관한 적층 세라믹 콘덴서를 나타내는 종단면도이다. 적층 세라믹 콘덴서(1)는, 세라믹 기체(3)와, 외부전극(5,7)을 구비하고 있다. 세라믹 기체(3)는, 내층부분(9)과 그 상하에 설치된 상하 한 쌍의 외층 부분(11,13)을 갖는다. 외부전극(5,7)은, 세라믹 기체(3)의 좌우에 설치되어 있다.
내층부분(9)은, 복수의 내부전극(15) 및 유전체층(17)을 구비한다. 또한, 외층부분(11,13)은 각각, 복수의 더미전극(19,21) 및 유전체층(23)을 구비한다. 내부전극(15)은, 도전부재로 구성되어 있으면 좋고, 일례로서 주로 Ni로 구성되어 있다. 유전체층(17,23)은, 유전체재료로 구성되어 있으면 좋고, 일례로서 주로 세라믹으로 구성되어 있다. 또한, 본 실시형태에서는, 더미전극(19,21)은, 내부전극(15)과 같은 재료에 의해서 구성되어 있다.
다음에, 이러한 구성의 내층부분(9)의 제조 프로세스에 대해서 설명한다. 우선, 도 2에 나타나는 바와 같이, 가요성이 있는 PET필름(31)의 표면에, 세라믹 분말, 바인더 및 용제 등을 적어도 포함하는 세라믹 페이스트(유전체 페이스트)(33)를 도포하여, 이른바 그린시트(35)를 만든다. 세라믹 페이스트(33)의 도포는, 닥터 블레이드 또는 압출헤드 등을 이용하여 도포 후에 건조처리를 실시한다.
계속하여, 그린시트(35)를 건조시킨 후, 그 상면에, 내부전극(15)을 구성하기 위한 도전체 페이스트(37)를 복수, 분리시켜 배치한다. 도전체 페이스트(37)는, 예를 들면 스크린 인쇄법이나 그라비아 인쇄법에 의해 형성할 수 있다. 이와 같이 하여, 내층부분(9)을 구성하기 위한 시트로서 복수의 내부전극(15)이 인쇄된 시트를 제조한다.
또한, 외층부분(11,13)을 구성하기 위한 시트를 제조하기 위해, 마찬가지로, 건조시킨 그린시트의 표면에, 복수의 더미전극(19,21)이 되는 도전체 페이스트를 복수, 분리시켜 인쇄 배치한 시트를 제조한다.
그리고, 내부전극(15)이 인쇄되어 내층부분(9)을 구성하는 시트를 복수매 적층하고, 또한 그러한 상하의 위치에, 더미전극(19,21)이 인쇄되어 외층부분(11,13)을 구성하는 시트를 복수매 적층한 적층체(39)를 만들어, 소정압력으로 프레스 한다. 다음에, 적층체(39)를, 도 2에 2점쇄선으로 나타나도록 콘덴서 1개 분의 크기로 재단하여, 복수의 적층 칩체에 분단한다. 또한, 각 적층 칩체로부터 유기바인더 등을 번 아웃(Burn Out)하는 탈바인더 처리를 실시한 후, 소성을 실시하여, 마지막으로, 적층 칩체의 대향하는 측면에, 외부전극(5,7)을 눌어 붙여, 도 1에 나타낸 적층 세라믹 콘덴서(1)를 얻는다.
다음에, 도 1로 돌아와, 본 실시형태에 관한 적층 세라믹 콘덴서(1)의 전극구성에 대해서 설명한다. 내층부분(9)에 매설되어 있는 복수의 내부전극(15)은, 좌우방향에 엇갈리게 되는 형태로, 외부전극(5,7)의 대응하는 한 쪽에만 접속되어 있다. 또한, 각 내부전극(15)은, 내층부분(9)의 가장 바깥쪽에 배치되어 있는 것[전극(15a)]을 제외하고, 상하에 유전체층(17)을 끼우고 다른 내부전극(15)과 대향하고 있다. 이것에 의해, 서로 다른 외부전극(5,7)에 접속되어 다른 극이 되는 내부전극(15)의 사이에 용량층을 얻을 수 있다.
본 실시형태에서는, 내층부분(9)의 복수의 내부전극(15)의 간격 T는 균일하게 되어 있다. 환언하면, 일정 간격 T를 갖고 대향하는 가장 바깥쪽의 내부전극(15a)의 바깥쪽 근방위치가, 내층부분(9)과 상하 한 쌍의 외층부분(11,13)과의 경계부가 되어 있다고 말할 수 있다. 복수의 내부전극(15)의 적층수는, 요구되는 정전용량에 따라서 결정되는 부분이지만, 본 실시형태에서는 일례로서 400층 전후로 설정되어 있다. 한편, 도면은, 도면의 명료성이나 구성의 이해 용이성을 우선하여 적당한 층수로 솎아내 도시하고 있다.
외층부분(11,13)의 각각에는, 본 실시형태에서는, 4층의 더미전극(19,21)이 매설되어 있다. 또한, 각 더미전극(19,21)은, 유전체층(23)을 끼우고 다른 더미전극(19,21)에 대향하고 있다.
더미전극(19,21)은, 좌우방향에 엇갈리게 되는 형태로, 외부전극(5,7) 의 대응하는 한 쪽에만 접속되어 있다. 즉, 더미전극(19,21)은, 1층마다 극이 바뀌도록 배열되고 있다. 따라서, 외층부분(11,13)에는, 다른 극으로서 서로 이웃이 되는 더미전극(19,21)이 일부 중복관계를 포함하여 3쌍 존재하고 있다. 각 외층부분(11,13)에 있어서의 가장 안쪽의 더미전극(19a,21a)은, 각각 대향하는 가장 바깥쪽의 내부전극(15a)과 같은 극이 되는 관계에서, 대응하는 외부전극(5,7)에 접속되고 있다.
이상과 같이 구성된 적층 세라믹 콘덴서에 있어서는, 외층부분(11,13)에, 더미전극(19,21)이 매설되어 있기 때문에, 내층부분(9)과 외층부분(11,13)과의 사이의 수축률의 급격한 변화를 회피하여, 크랙의 발생을 방지할 수 있다. 게다가, 그와 같이 크랙발생 방지를 위해서 더미전극(19,21)을 설치해도 쇼트를 유발하는 일도 없다. 즉, 가장 안쪽의 더미전극과 가장 바깥쪽의 내부전극이 다른 극이 되는 관계에서는, 예기치 않은 쇼트를 발생할 수도 있지만, 본 실시형태에서는, 가장 안쪽의 더미전극(19a,21a)이 가장 바깥쪽의 내부전극(15a)에 대해서 같은 극이 되기 때문에 쇼트의 발생을 방지할 수 있다.
또한, 더미전극(19,21)은 외부전극(5,7)에 접속되어 있기 때문에, 외부전극(5,7)의 접속강도 향상에 공헌할 수 있다. 덧붙여, 각 더미전극(19,21)이 좌우 방향으로 길게 늘어나, 즉, 층의 것보다 넓은 범위에 더미전극(19,21)을 연장시킬 수 있으므로, 수축률 완충효과를 보다 높여 크랙 방지를 보다 확실하게 할 수 있다. 한편, 가장 안쪽의 더미전극(19a,21a)이 가장 바깥쪽의 내부전극(15a)과 같은 극인 점은, 이와 같이 외부전극(5,7)에 접속하는 정도까지 더미전극(19,21)을 광범위하게 연장시켜도 쇼트의 발생을 억제할 수 있기 때문에 매우 유익하다.
또한, 각 외층부분에 있어서 더미전극이 1층밖에 설치되지 않은 형태이면, 크랙방지 효과를 얻을 수 있는 것은 좌우 어느 한 쪽뿐이고, 또한, 층 구성의 밸런스도 양호하지 않은 문제가 생길 수 있지만, 본 발명에서는, 더미전극(19,21)은, 다른 극으로서 서로 이웃이 되는 것이 적어도 한 쌍은 설치되어 있기 때문에, 층 구성의 좌우의 밸런스상, 매우 적합하고, 또한, 수축률 완충효과를 좌우에 밸런스 좋게 배분할 수 있다. 또한, 이러한 적합한 효과는, 특히 본 실시형태에서는, 1층마다 극이 바뀌어 다른 극으로서 서로 이웃이 되는 더미전극(19,21)이 3쌍 설치되어 있기 때문에, 보다 현저하게 얻을 수 있다.
또한, 각 더미전극(19,21)은 내부전극(15)과 같은 재료로 구성되어 있기 때문에, 수축률변화에 대한 높은 완화효과를 용이하고 확실하게 확보할 수 있다.
다음에, 본 발명의 실시형태 2에 관한 적층 세라믹 콘덴서에 대해서 설명한다. 도 3은, 본 실시형태 2에 관한 적층 세라믹 콘덴서에 관한 도 1과 같은 형태 의 도면이다. 적층 세라믹 콘덴서(101)는, 상하 한 쌍의 외층부분(111,113)의 더미전극의 배치·구성이 상기 실시형태 1과 다르고, 다른 구성은 상기 실시형태 1과 같다.
외층부분(111,113)의 각각은, 4층의 더미전극(19,21)이 매설되어 있고, 각 더미전극(19,21)은, 유전체층(23)을 끼우고 다른 더미전극(19,21)과 대향하고 있다.
외층부분(111)에는, 일부 중복관계를 포함하여, 다른 극으로서 서로 이웃이 되는 더미전극이 한 쌍(「19b」와 「19c」), 같은 극으로서 서로 이웃이 되는 더미전극이 2쌍(「19a」와 「19b」, 「19c」와 「19d」), 설치되어 있다. 마찬가지로, 외층부분(113)에도, 일부 중복관계를 포함하여, 다른 극으로서 서로 이웃이 되는 더미전극이 한 쌍(「21b」와 「21c」), 같은 극으로서 서로 이웃이 되는 더미전극이 2쌍(「21a」와 「21b」, 「21c」와 「21d」), 설치되어 있다.
또한, 더미전극(19,21)은, 한 쪽의 극에 접속되는 것이 복수층 모아 적층되고, 다른 쪽의 극에 접속되는 것도 복수층 모아 적층되고 있다. 또한, 도 3에 있어서는, 상기의 구성에 있어서, 한 쪽의 극만 접속되는 더미전극(19,21)의 층수와, 다른 쪽의 극에 접속되는 더미전극(19,21)의 층수가 같은 수로 설정되어 있다.
이상과 같이 구성된 본 실시형태 2에 관한 적층 세라믹 콘덴서(101)에 있어서는, 실시형태 1의 적층 세라믹 콘덴서(1)에서 이루는 적합한 작용효과에 더하여, 또한 다음과 같은 이점을 갖는다.
즉, 더미전극(19,21)은, 한 쪽의 극에 접속되는 것이 복수층 모아 적층되고, 다른 쪽의 극에 접속되는 것도 복수층 모아 적층되고 있으므로, 다른 극으로서 서로 이웃이 되는 더미전극(19,21)이 한 쌍으로 되어, 각 외층부분(11,13)에 있어서의 더미전극(19,21)끼리의 쇼트의 발생을 보다 억제할 수 있다. 이러한 이점은, 각 외층부분에 있어서 더미전극이 3층 이상 설치되어 있어, 그러한 더미전극에 같은 극으로서 서로 이웃이 되는 더미전극이 적어도 한 쌍 설치되어 있으면, 정도의 차이는 있지만 반드시 얻어지는 이점이다. 따라서, 이러한 개념하에서, 본 실시형태 2를 더미전극이 3층 또는 5층 이상인 형태로 개변하는 것도 가능하다(예를 들면, 후술하는 도 8, 도 9, 도 10 참조).
다음에, 본 발명의 실시형태 3에 관한 적층 세라믹 콘덴서에 대해서 설명한다. 도 4는, 본 실시형태 3에 관한 적층 세라믹 콘덴서에 관한 도 1과 같은 형태의 도면이다. 적층 세라믹 콘덴서(201)는, 상하 한 쌍의 외층부분(211,213)의 더미전극의 배치·구성이 상기 실시형태 1과 다르고, 다른 구성은 상기 실시형태 1과 같다.
외층부분(211,213)의 각각은, 4층의 더미전극(19,21)이 매설되어 있고, 각 더미전극(19,21)은, 유전체층(23)을 끼우고 다른 더미전극(19,21)과 대향하고 있다.
더미전극[19(21)]의 간격은, 내층부분(9)에 먼 위치의 간격이 가까운 위치의 간격보다 차례차례 넓어지도록 설정되어 있다. 즉, 가장 안쪽의 더미전극 [19a(21a)]과 그 바깥쪽의 더미전극[19b(21b)]과의 간격보다, 더미전극[19b(21b)]과 그 바깥쪽의 더미전극[19c(21c)]과의 간격이 넓게 설정되어 있다. 또한, 더미 전극[19b(21b)]과 그 바깥쪽의 더미전극[19c(21c]}과의 간격보다, 더미전극[19c(21c)]과 그 바깥쪽의 더미전극[19d(21d)]과의 간격이 넓게 설정되어 있다.
이상과 같이 구성된 본 실시형태 3에 관한 적층 세라믹 콘덴서(201)에 대해서는, 실시형태 1의 적층 세라믹 콘덴서(1)에서 이루는 적합한 작용효과에 더하여, 또한 다음과 같은 이점을 갖는다.
즉, 더미전극(19,21)의 간격은, 내층부분(9)에 먼 위치의 간격이 가까운 위치의 간격보다 차례차례 넓어지도록 설정되어 있기 때문에, 더미전극(19,21)을 매설한 효과도 내층부분(9)에 가까운 부분에서 먼 부분으로 매끄럽게 변화한다. 따라서, 수축률 변화에 대한 완화 효과가 급격하게 생기는 일 없이, 보다 높은 크랙방지 효과를 이룰 수 있다.
다음에, 본 발명의 실시형태 4에 관한 적층 세라믹 콘덴서에 대해서 설명한다. 도 5는, 본 실시형태 4에 관한 적층 세라믹 콘덴서에 관한 도 3과 같은 형태의 도면이다. 적층 세라믹 콘덴서(301)는, 상하 한 쌍의 외층부분(311,313)의 더미전극의 배치·구성이 상기 실시형태 2와 다르고, 다른 구성은 상기 실시형태 2와 같다.
즉, 이 실시형태 4에 있어서의 더미전극(19,21)은, 같은 극·다른 극의 배치관계에 대해서는 실시형태 2에 따르고, 간격에 대해서는 실시형태 3에 따르는 것이다. 따라서, 본 실시형태 4에 의하면, 실시형태 2에서 서술한 이점에 더하여, 실시형태 3에서 서술한 이점도 얻을 수 있다.
이상, 바람직한 실시형태를 참조하여 본 발명의 내용을 구체적으로 설명했지만, 본 발명의 기본적 기술사상 및 개시내용에 기초하여, 당업자이면, 여러 가지의 변화된 형태를 뽑을 수 있는 것은 자명하다.
예를 들면, 우선, 더미전극은, 상술한 바와 같이 각 외층부분에 있어서 4층 설치되어 있는 것에는 한정되지 않고, 적어도 2층 이상 설치되어 있으면 좋다. 도 6 내지 도 10에, 더미전극이 2층, 3층, 5층 및 6층 설치되어 있는 구성의 외층부분을 예시한다. 한편, 상부의 외층부분에 대해서만 도시하지만, 하부의 외층부분 및 더미전극(21)에 대해서도 마찬가지로 구성될 수 있다.
즉, 각 외층부분에 있어서 더미전극을 4층 미만 설치하고, 또한, 실시형태 1과 같이 1층마다 극을 바꾸는 형태로 실시한다면 도 6 및 도 7과 같이 예시할 수 있다. 이러한 구성에서도, 가장 안쪽의 더미전극(19a)은 가장 바깥쪽의 내부전극과 같은 극에 설치되어 있고, 또한, 더미전극(19)에는 다른 극으로서 서로 이웃이 되는 적어도 한 쌍이 포함되어 있다.
각 외층부분에 있어서 더미전극을 4층 미만 설치하고, 또한, 실시형태 2와 같이 한 쪽의 극에 접속되는 더미전극을 복수층 모아 적층하는 형태로 실시하면 도 8과 같이 예시할 수 있다. 또한, 이 형태를, 더미전극을 5층 이상 설치하여 실시하면 도 9 및 도 10과 같이 예시할 수 있다. 이러한 구성에서도, 가장 안쪽의 더미전극(19a)은 가장 바깥쪽의 내부전극과 같은 극에 설치되어 있고, 또한, 더미전극(19)에는 다른 극으로서 서로 이웃이 되는 적어도 한 쌍과, 같은 극으로서 서로 이웃이 되는 적어도 한 쌍이 포함되어 있다.
또한, 도 11에 나타나는 바와 같이, 더미전극(19) 중 적어도 1층(도시는 2층)을, 좌우 한 쌍의 외부전극(5,7)의 쌍방에 접속되고 또한 도중에 절연작용을 이루는 분단부(51)를 구비한 더미전극(119)으로서 구성할 수도 있다. 또한, 더미전극(119)은, 분단부(51)를 포함함으로써 쇼트를 발생시키지 않고 좌우 한 쌍의 외부전극(5,7)의 쌍방에 접속되는 것이 가능하고, 외부전극의 접속강도 향상에 공헌하는 것에 더하여, 층의 보다 넓은 범위에 더미전극을 연장시킬 수 있으므로, 수축률 완충효과를 보다 높여 크랙 방지를 보다 확실하게 할 수 있다.
또한, 도시는 생략하지만, 도 6 내지 도 11에 예시된 발명사상의 변형된 실시형태에 있어서도, 실시형태 3 및 4에 대해서 설명한 바와 같이, 더미전극의 간격을, 내층부분에 먼 위치의 간격이 가까운 위치의 간격보다 넓은 관계를 포함하도록 설정하는 것이 가능하다.

Claims (5)

  1. 내층부분 및 그 상하에 설치된 한 쌍의 외층부분을 갖는 세라믹 기체(基體)와,
    상기 세라믹 기체의 좌우에 설치된 한 쌍의 외부전극을 구비하고,
    상기 내층부분에는, 엇갈리게 상기 외부전극에 접속되는 복수의 내부전극이 매설되어 있고,
    상기 한 쌍의 외층 부분의 어느 한 쪽 또는 양쪽에는, 더미전극들이 2층 이상으로 적층되며, 상기 더미전극들의 각각은 상기 외부전극에 접속되고,
    상기 외층부분의 가장 안쪽에 위치한 더미전극은, 상기 내층부분의 가장 바깥쪽에 위치한 내부전극과 같은 극으로 설치되어 있고,
    상기 더미전극들 중에는, 이웃하면서 서로 다른 극을 가지는 더미 전극이 한 쌍 이상 존재하는 적층 세라믹 콘덴서.
  2. 제 1 항에 있어서, 상기 더미전극은, 3층 이상 설치되어 있고, 한 층마다 극이 바뀌도록 엇갈리게 상기 외부전극에 접속되어 있는 적층 세라믹 콘덴서.
  3. 제 1 항에 있어서, 상기 더미전극들은, 3층 이상으로 적층되며, 이웃하면서 서로 같은 극을 가지는 더미전극이 한 쌍 이상 존재하는 적층 세라믹 콘덴서.
  4. 제 1 항에 있어서, 상기 더미전극간의 간격은, 상기 외층부분의 안쪽에서 바깥쪽으로 갈수록 그 간격이 넓어지도록 설정되는 적층 세라믹 콘덴서.
  5. 제 1 항에 있어서, 상기 더미전극은, 상기 내부전극과 같은 재료로 구성되어 있는 적층 세라믹 콘덴서.
KR1020060071790A 2005-08-01 2006-07-29 적층 전자부품 KR100826071B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060071790A KR100826071B1 (ko) 2005-08-01 2006-07-29 적층 전자부품

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00223016 2005-08-01
KR1020060071790A KR100826071B1 (ko) 2005-08-01 2006-07-29 적층 전자부품

Publications (2)

Publication Number Publication Date
KR20070015865A KR20070015865A (ko) 2007-02-06
KR100826071B1 true KR100826071B1 (ko) 2008-04-29

Family

ID=41641292

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060071790A KR100826071B1 (ko) 2005-08-01 2006-07-29 적층 전자부품

Country Status (1)

Country Link
KR (1) KR100826071B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101399386B1 (ko) * 2011-08-02 2014-05-27 가부시키가이샤 무라타 세이사쿠쇼 적층 세라믹 전자부품
KR101407250B1 (ko) 2011-06-16 2014-06-13 가부시키가이샤 무라타 세이사쿠쇼 적층 세라믹 전자부품

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100935994B1 (ko) * 2008-04-01 2010-01-08 삼성전기주식회사 적층형 칩 커패시터
JP5884653B2 (ja) * 2011-09-01 2016-03-15 株式会社村田製作所 実装構造
KR102067172B1 (ko) 2013-01-03 2020-01-15 삼성전기주식회사 적층 세라믹 전자부품 및 그 제조방법
KR102029529B1 (ko) * 2016-12-19 2019-10-07 삼성전기주식회사 적층 세라믹 커패시터

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07335473A (ja) * 1994-06-10 1995-12-22 Murata Mfg Co Ltd 積層セラミックコンデンサ
JPH1012475A (ja) 1996-06-27 1998-01-16 Murata Mfg Co Ltd 積層型セラミック電子部品
JP2005340663A (ja) * 2004-05-28 2005-12-08 Kyocera Corp コンデンサ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07335473A (ja) * 1994-06-10 1995-12-22 Murata Mfg Co Ltd 積層セラミックコンデンサ
JPH1012475A (ja) 1996-06-27 1998-01-16 Murata Mfg Co Ltd 積層型セラミック電子部品
JP2005340663A (ja) * 2004-05-28 2005-12-08 Kyocera Corp コンデンサ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101407250B1 (ko) 2011-06-16 2014-06-13 가부시키가이샤 무라타 세이사쿠쇼 적층 세라믹 전자부품
KR101399386B1 (ko) * 2011-08-02 2014-05-27 가부시키가이샤 무라타 세이사쿠쇼 적층 세라믹 전자부품

Also Published As

Publication number Publication date
KR20070015865A (ko) 2007-02-06

Similar Documents

Publication Publication Date Title
TWI313881B (en) Laminated electronic component
KR102067173B1 (ko) 적층 세라믹 커패시터 및 그 제조 방법
US8488296B2 (en) Multilayer capacitor
KR100826071B1 (ko) 적층 전자부품
US8056199B2 (en) Methods of producing multilayer capacitor
KR20070092657A (ko) 적층 세라믹 전자 부품
JP2012216874A (ja) 電気的な多層構成部材及び層スタック
KR20000076875A (ko) 적층 세라믹 캐패시터
JP5852321B2 (ja) 積層セラミックコンデンサ
JP4209879B2 (ja) 積層コンデンサの製造方法
KR20210081668A (ko) 적층 세라믹 커패시터 및 그 제조 방법
KR101496815B1 (ko) 적층 세라믹 전자 부품 및 그 실장 기판
US10916691B2 (en) Mother piezoelectric element, laminated piezoelectric element, and manufacturing method for laminated piezoelectric element
KR20140125111A (ko) 적층 세라믹 전자 부품, 그 제조 방법 및 그 실장 기판
CN104284531A (zh) 多层布线基板的制造方法、及具备利用该方法制造出的多层布线基板的探针卡、以及多层布线基板
KR20150096909A (ko) 적층 세라믹 전자부품 및 그 제조방법
KR101630034B1 (ko) 내장형 적층 세라믹 커패시터 및 내장형 적층 세라믹 커패시터가 실장된 회로 기판
JP2017120876A (ja) 積層電子部品及びその製造方法
JP6110927B2 (ja) 積層セラミックコンデンサ
JP2005340388A (ja) 積層型電子部品
US11029791B2 (en) Touch panel including a layered structure with first and second mesh terminal layers directly overlaid on each other and touch panel production method
CN105702454A (zh) 层叠陶瓷电容器
JP5527048B2 (ja) セラミック多層基板
KR102078011B1 (ko) 적층 세라믹 전자 부품
KR102571586B1 (ko) 기판 내장용 적층 세라믹 전자 부품, 그 제조 방법 및 적층 세라믹 전자 부품 내장형 인쇄회로기판

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120418

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee