KR100754959B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR100754959B1
KR100754959B1 KR1020060004797A KR20060004797A KR100754959B1 KR 100754959 B1 KR100754959 B1 KR 100754959B1 KR 1020060004797 A KR1020060004797 A KR 1020060004797A KR 20060004797 A KR20060004797 A KR 20060004797A KR 100754959 B1 KR100754959 B1 KR 100754959B1
Authority
KR
South Korea
Prior art keywords
voltage
circuit
node
output
switch
Prior art date
Application number
KR1020060004797A
Other languages
English (en)
Other versions
KR20060086851A (ko
Inventor
유이치 도비타
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20060086851A publication Critical patent/KR20060086851A/ko
Application granted granted Critical
Publication of KR100754959B1 publication Critical patent/KR100754959B1/ko

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01DHARVESTING; MOWING
    • A01D34/00Mowers; Mowing apparatus of harvesters
    • A01D34/01Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus
    • A01D34/412Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters
    • A01D34/42Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters having cutters rotating about a horizontal axis, e.g. cutting-cylinders
    • A01D34/54Cutting-height adjustment
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01DHARVESTING; MOWING
    • A01D34/00Mowers; Mowing apparatus of harvesters
    • A01D34/01Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus
    • A01D34/412Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters
    • A01D34/42Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters having cutters rotating about a horizontal axis, e.g. cutting-cylinders
    • A01D34/46Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters having cutters rotating about a horizontal axis, e.g. cutting-cylinders hand-guided by a walking operator
    • A01D34/47Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters having cutters rotating about a horizontal axis, e.g. cutting-cylinders hand-guided by a walking operator with motor driven cutters or wheels
    • AHUMAN NECESSITIES
    • A01AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
    • A01DHARVESTING; MOWING
    • A01D34/00Mowers; Mowing apparatus of harvesters
    • A01D34/01Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus
    • A01D34/412Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters
    • A01D34/42Mowers; Mowing apparatus of harvesters characterised by features relating to the type of cutting apparatus having rotating cutters having cutters rotating about a horizontal axis, e.g. cutting-cylinders
    • A01D34/62Other details
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Environmental Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

데이터 선의 충방전에 의한 소비전력 및 비교 회로에 의한 소비전력을 저감하고, 비교 회로의 지연시간에 기인하는 오프셋 전압을 저감할 수 있는 표시장치를 얻는다. 콤퍼레이터(10a)는, 현 기입 사이클에 있어서 입력된 입력 전압VIN과, 직전의 기입 사이클에 있어서 설정되어 있는 데이터 선DL의 전압(출력 전압VOUT)을 비교한다. 그리고, 콤퍼레이터(10a)에 의한 비교 결과에 의거하여 스위치SW5, SW7의 한쪽이 온 됨으로써, 정전류원(15)을 가지는 충전 회로 및 정전류원(16)을 가지는 방전 회로의 한쪽이 노드N12에 접속된다. 그 때문에 직전의 기입 사이클에 있어서 데이터 선DL에 기록되고 있는 전압을, 현 기입 사이클에 있어서 유효하게 이용할 수 있으므로, 데이터 선DL의 충방전에 기인하는 소비전력을 저감하는 것이 가능해 진다.
콤퍼레이터, 노드, 정전류원, 데이터선, 소비전력, 오프셋 전압

Description

표시장치{DISPLAY APPARATUS}
도 1은 본 발명의 실시예 1에 따른 액정표시장치의 전체 구성을 나타내는 블럭도,
도 2는 본 발명의 실시예 1에 따른 액정구동회로의 구성을 나타내는 회로도,
도 3은 본 발명의 실시예 1에 따른 액정구동회로의 동작을 설명하기 위한 타이밍 차트,
도 4는 본 발명의 실시예 1에 따른 액정구동회로의 동작을 설명하기 위한 타이밍 차트,
도 5는 본 발명의 실시예 2에 따른 액정구동회로의 구성을 나타내는 회로도,
도 6은 본 발명의 실시예 3에 따른 액정구동회로의 구성을 나타내는 회로도,
도 7은 본 발명의 실시예 4에 따른 액정구동회로의 구성을 나타내는 회로도,
도 8은 본 발명의 실시예 4의 변형예에 따른 액정구동회로의 일부의 구성을 나타내는 회로도,
도 9는 본 발명의 실시예 4에 따른 액정구동회로의 동작을 설명하기 위한 타이밍 차트,
도 10은 본 발명의 실시예 5에 따른 액정구동회로의 구성을 나타내는 회로 도,
도 11은 본 발명의 실시예 6에 따른 액정구동회로의 구성을 나타내는 회로도,
도 12는 본 발명의 실시예 7에 따른 액정구동회로의 구성을 나타내는 회로도,
도 13은 본 발명의 실시예 7에 따른 액정구동회로의 동작을 설명하기 위한 타이밍 차트,
도 14는 본 발명의 실시예 8에 따른 액정구동회로의 구성을 나타내는 회로도,
도 15는 본 발명의 실시예 9에 따른 액정구동회로의 구성을 나타내는 회로도,
도 16은 본 발명의 실시예 10에 따른 액정구동회로의 구성을 나타내는 회로도,
도 17은 본 발명의 실시예 11에 따른 액정표시장치의 전체구성을 나타내는 블럭도,
도 18은 본 발명의 실시예 11에 따른 디코더 회로의 구성의 일부를 나타내는 회로도이다.
[도면의 주요부분에 대한 부호의 설명]
10a, 10b : 콤퍼레이터 11, 12 : 래치회로
15,16,40,70 : 정전류원 20 : 차동증폭회로
102 : 화소 108 : 디코더 회로
109 : 액정구동회로 1091~10964 : 구동회로
110 : 계조전압 생성회로
SW5, SW6, SW10, SW23, SW30, SW31, SW50, SW51, SW60 ; 스위치
본 발명은, 표시장치에 관한 것으로서, 특히, 전압구동형의 표시 소자를 가지는 화소를 구동하기 위한 구동회로의 구성에 관한 것이다.
액정표시장치를 구동하기 위한 종래의 구동회로가, 예를 들면 하기 특허문헌 1에 개시되어 있다. 하기 특허문헌 1의 도 2에 개시된 구동회로는, 입력 전압VIN에 의거하여 용량소자(데이터 선의 부하용량)CL를 구동하는 용량소자 구동회로에 있어서, 제1의 전원VDD로부터 용량소자CL에 전류를 공급하는 제1의 정전류원Q2과, 용량소자CL로부터 제2의 전원VSS에 전류를 인입하는 제2의 정전류원Q1과, 입력 전압VIN과 용량소자CL로 공급되는 출력 전압VOUT을 비교하는 제1의 비교 회로(10)와, 입력 전압VIN과 소정의 참조 전압Vth12을 비교하는 제2의 비교 회로(11)를 구비하고, 제2의 비교 회로(11)에 의한 비교 결과에 의거하여 용량소자CL를 제1의 전원VDD에 의해 충전 또는 제2의 전원VSS에 의해 방전한 후에, 제1의 비교 회로(10)에 의한 비교 결과에 의거하여 용량소자CL를 제1의 정전류원Q2을 거쳐서 충전 또는 제2의 정전류원Q1을 거쳐서 방전시킴으로써, 용량소자CL의 전압이 입력 전압VIN에 달한 시점에서 용량소자CL의 전압을 유지하는 것을 특징으로 한다.
[특허문헌 1] 일본국 공개특허공보 특개2004-166039호 공보(도 2)
그러나, 상기 특허문헌 1에 개시된 종래의 구동회로에는, 이하에 서술하는 문제가 있다.
제1의 문제로서, 제2의 비교 회로(11)에 의한 비교 결과에 근거하여, 용량소자CL가 미리 제1의 전원VDD에 의해 충전 또는 제2의 전원VSS에 의해 방전되므로, 이러한 데이터 선의 충방전에 의해 소비전력이 증대한다는 문제가 있다.
제2의 문제로서, 제1의 비교 회로(10) 및 제2의 비교 회로(11)에 의한 소비전력이 크다는 문제가 있다.
제3의 문제로서, 제1의 비교 회로(10) 및 제2의 비교 회로(11)의 비교 동작에 기인하는 지연시간에 의해, 입력 전압VIN과 출력 전압VOUT과의 사이에 전압차(오프셋 전압)가 발생한다는 문제가 있다.
본 발명은 이들의 문제를 해결하기 위해 이뤄진 것이며, 데이터 선의 충방전에 의한 소비전력 및 비교 회로에 의한 소비전력을 저감하고, 비교 회로의 지연시간에 기인하는 오프셋 전압을 저감할 수 있는 표시장치를 얻는 것을 목적으로 한 다.
제1의 발명에 따른 표시장치는, 전압구동형의 표시 소자를 가지는 화소와, 상기 화소에 접속된 데이터 선인 신호선과, 표시 데이터에 따른 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 상기 신호선에 기록하는 구동회로를 구비하고, 상기 구동회로는, 상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와, 현 기입 사이클에 있어서 입력된 상기 입력 전압과, 직전 기입 사이클에 있어서 설정되어 있는 상기 신호선의 전압을 비교하는 비교 회로를 가지고, 상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압이 상기 입력 전압으로 설정되는 것을 특징으로 한다.
제2의 발명에 따른 표시장치는, 전압구동형의 표시 소자를 가지는 화소와, 상기 화소에 접속된 데이터 선인 신호선과, 표시 데이터에 따른 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 상기 신호선에 기록하는 구동회로를 구비하고, 상기 구동회로는, 상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와, 상기 신호선의 전압을, 최고계조에 따른 전압과 최저계조에 따른 전압의 중간전압으로 설정하는 프리차지 회로와, 상기 입력 전압과, 상기 중간전압으로 설정된 상기 신호선의 전압을 비교하는 비교 회로를 가지고, 상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압 이 상기 입력 전압으로 설정되는 것을 특징으로 한다.
제3의 발명에 따른 표시장치는, 전압구동형의 표시 소자를 가지는 화소와, 상기 화소에 접속된 데이터 선과, 계조전압을 생성하는 계조전압 생성회로와, 상기 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 출력하는 구동회로와, 상기 데이터 선과 상기 구동회로를 접속하는 신호선과, 표시 데이터에 따른 상기 출력 전압을 선택하여 상기 데이터 선에 기록하는 디코더 회로를 구비하고, 상기 구동회로는, 상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와, 현 기입 사이클에 있어서 입력된 상기 입력 전압과, 직전 기입 사이클에 있어서 설정되어 있는 상기 신호선의 전압을 비교하는 비교 회로를 가지고, 상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압이 상기 입력 전압으로 설정되는 것을 특징으로 한다.
제4의 발명에 따른 표시장치는, 전압구동형의 표시 소자를 가지는 화소와, 상기 화소에 접속된 데이터 선과, 계조전압을 생성하는 계조전압 생성회로와, 상기 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 출력하는 구동회로와, 상기 데이터 선과 상기 구동회로를 접속하는 신호선과, 표시 데이터에 따른 상기 출력 전압을 선택하여 상기 데이터 선에 기록하는 디코더 회로를 구비하고, 상기 구동회로는, 상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와, 상기 신호선의 전압을, 최고계조에 따른 전압과 최저계조에 따른 전압의 중간전압으로 설정하는 프리차지 회로와, 상기 입력 전압과, 상기 중간전압으로 설정된 상기 신호선의 전압을 비교하는 비교 회로를 가지고, 상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압이 상기 입력 전압으로 설정되는 것을 특징으로 한다.
이하, 본 발명의 실시예에 대해서, 도면을 참조하면서 상세하게 설명한다. 또, 도면에 있어서 동일 부호를 붙인 요소는, 동일 또는 유사한 요소를 나타내는 것으로 한다.
실시예 1
도 1은, 본 발명의 실시예 1에 따른 액정표시장치(100)의 전체구성을 나타내는 블럭도이다. 액정표시장치(100)는, 액정 어레이부(101)와, 게이트 선 구동회로(103)와, 소스 드라이버(104)를 구비하고 있다.
액정 어레이부(101)는, 행렬 모양으로 배치된 복수의 화소(102)를 가지고 있다. 또한 액정 어레이부(101)의 각 행마다 게이트 선GL이 배치되고 있고, 각 열 마다 데이터 선DL이 배치되어 있다. 단, 도 1에는, 제1행의 제1열 및 제2열의 화소(102)와, 이에 대응하는 게이트 선GL1 및 데이터 선DL1, DL2이 대표적으로 나타나고 있다.
소스 드라이버(104)는, N비트의 디지털 데이터인 표시 데이터SIG에 의해 단계적으로 설정되는 표시 전압을, 데이터 선DL에 출력한다. 도 1에서는 일례로서, 표시 데이터SIG는, 6비트의 데이터인 표시 데이터 비트DO∼D5로 구성되어 있는 것 으로 한다.
6비트의 표시 데이터SIG에 의거하여 각 화소(102)에 있어서, 26=64단계의 계조표시가 가능하게 된다. 또한, R(Red), G(Green),및 B(Blue)의 각 하나의 화소(102)에 의해 하나의 컬러 표시 단위를 형성하면, 약 26만 색의 컬러 표시가 가능해 진다.
소스 드라이버(104)는, 시프트 레지스터(105)와, 데이터 래치회로(106,107)와, 계조전압 생성회로(110)와, 디코더 회로(108)와, 액정구동회로(109)를 구비하고 있다.
표시 데이터SIG는, 화소(102)마다의 표시 휘도에 대응하여 시리얼하게 생성된다. 즉, 각 타이밍에 있어서의 표시 데이터 비트DO∼D5는, 액정 어레이부(101) 안의 하나의 화소(102)에 있어서의 표시 휘도를 나타내고 있다.
시프트 레지스터(105)는, 데이터 선 선택신호SH1, SH2, ··를 생성하고, 표시 데이터SIG의 설정을 바꿀 수 있는 소정 주기에 동기한 타이밍에서, 데이터 래치회로(106)에 대하여 표시 데이터 비트DO∼D5의 저장을 지시한다. 데이터 래치회로(106)는, 시리얼하게 생성되는 1행분의 표시 데이터SIG를 순차적으로 저장하여 유지한다.
데이터 래치회로(106)에 래치된 1군의 표시 데이터SIG는, 1행분의 표시 데이터SIG가 데이터 래치회로(106)에 저장된 타이밍으로, 래치신호LT의 활성화에 응답하여 데이터 래치회로(107)에 전달된다.
계조전압 생성회로(110)는, 고전위VDH와 저전위VDL와의 사이에서 직렬로 접속된 63개의 분압 저항R1∼R63을 구비하고 있고, 64단계의 계조전압V1∼V64이 계조전압 노드N1∼N64에 각각 주어진다.
디코더 회로(108)는, 데이터 래치회로(107)에 래치된 표시 데이터SIG를 디코드 하고, 표시 데이터SIG에 의거하여 계조전압V1∼V64로부터 표시 전압(V1∼V64중 하나)을 선택하고, 디코더 출력 노드Nd에 출력한다. 본 실시예 1에 있어서, 디코더 회로(108)는, 데이터 래치회로(107)에 래치된 표시 데이터SIG에 의거하여 1행 분의 표시 전압을 병렬로 출력한다. 또, 도 1에 있어서는, 제1열째 및 제2열째의 데이터 선DL1, DL2에 대응하는 디코더 출력노드Nd1, Nd2가 대표적으로 나타나 있다.
액정구동회로(109)는, 디코드 출력 노드Nd1, Nd2, ‥·에 출력된 각 표시 전압에 대응한 아날로그 전압을, 데이터 선DL1, DL2, ‥·에 각각 출력한다.
도 2는, 본 실시예 1에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 도 2에 나타나 있는 바와 같이 본 실시예 1에 따른 액정구동회로(109)는, 콤퍼레이터(비교 회로)(10a)와, 래치회로(11,12)와, AND회로(13)와, NOR회로(14)와, 트랜지스터 등으로 구성되는 정전류원(15,16)과, 스위칭소자(이하 「스위치」라고 칭한다) SW4∼SW8를 구비하고 있다.
콤퍼레이터(스위치 콤퍼레이터)(10a)는, 용량소자C1와, 인버터INV1와, 스위치SW1∼SW3를 가지고 있다. 스위치SW1는, 입력 전압VIN이 입력되는 단자와, 노드N2 와의 사이에 접속되어 있다. 스위치SW2는, 노드N2와 출력 노드N13와의 사이에 접속되어 있다. 용량소자C1는, 노드N2와 노드N1와의 사이에 접속되어 있다. 인버터INV1의 입력 단자는 노드N1에 접속되고 있고, 출력 단자는 노드N3에 접속되어 있다. 스위치SW3는, 노드N1와 노드N3와의 사이에 접속되어 있다.
스위치SW4는, 노드N3와 노드N4와의 사이에 접속되어 있다.
래치회로(11)는, PMOS트랜지스터Q1∼Q3와, NMOS트랜지스터Q4와, 인버터INV2∼INV4를 가지고 있다. PMOS 트랜지스터Q1의 게이트는 리셋 신호/RESET가 입력되는 단자에 접속되고 있고, 소스는 전원전위VDD에 접속되고 있으며, 드레인은 노드N4에 접속되고 있다. PMOS 트랜지스터Q2의 게이트는 노드N4에 접속되고 있고, 소스는 전원전위VDD에 접속되고 있으며, 드레인은 노드N6에 접속되고 있다. PMOS 트랜지스터Q3의 게이트는 리셋 신호/RESET가 입력되는 단자에 접속되고 있고, 소스는 전원전위VDD에 접속되고 있으며, 드레인은 노드N7에 접속되고 있다. NMOS 트랜지스터Q4의 게이트는 인버터INV2의 출력 단자에 접속되고 있고, 소스는 접지전위에 접속되고 있으며, 드레인은 노드N7에 접속되고 있다. 인버터INV2의 입력 단자는 노드N4에 접속되고 있고, 출력 단자는 NMOS트랜지스터Q4의 게이트에 접속되고 있다. 인버터INV3의 입력 단자는 노드N7에 접속되고 있고, 출력 단자는 노드N6에 접속되고 있다. 인버터INV4의 입력 단자는 노드N6에 접속되고 있고, 출력 단자는 노드N7에 접속되고 있다. 인버터INV3, INV4에 의해 플립플롭회로가 구성되어 있다.
스위치SW8는, 노드N3와 노드N8와의 사이에 접속되어 있다.
래치회로(12)는, PMOS트랜지스터Q5와, NMOS트랜지스터Q6∼Q8와, 인버터INV5 ∼INV8를 가지고 있다. PMOS트랜지스터Q5의 게이트는 인버터INV5의 출력 단자에 접속되고 있고, 소스는 전원전위VDD에 접속되고 있으며, 드레인은 노드N9에 접속되고 있다. NMOS트랜지스터Q6의 게이트는 노드N8에 접속되고 있고, 소스는 접지전위에 접속되고 있으며, 드레인은 노드N1O에 접속되고 있다. NMOS트랜지스터Q7의 게이트는 노드N11에 접속되고 있고, 소스는 접지전위에 접속되고 있으며, 드레인은 노드N9에 접속되고 있다. NMOS트랜지스터Q8의 게이트는 노드N11에 접속되고 있고, 소스는 접지전위에 접속되고 있으며, 드레인은 노드N8에 접속되고 있다. 인버터INV5의 입력 단자는 노드N8에 접속되고 있고, 출력 단자는 PMOS트랜지스터Q5의 게이트에 접속되고 있다. 인버터INV6의 입력 단자는 노드N9에 접속되고 있고, 출력 단자는 노드N1O에 접속되고 있다. 인버터INV7의 입력 단자는 노드N1O에 접속되고 있고, 출력 단자는 노드N9에 접속되고 있다. 인버터INV8의 입력 단자는 리셋 신호/RESET가 입력되는 단자에 접속되고 있고, 출력 단자는 노드N11에 접속되고 있다. 인버터INV6, INV7에 의해 플립플롭회로가 구성되고 있다.
AND회로(13)의 제1입력 단자는 노드N7에 접속되고 있고, 제2입력 단자는 노드N8에 접속되고 있으며, 출력 단자는 스위치SW5에 접속되고 있다. AND회로(13)로부터 「H(high)」의 신호가 출력되면 스위치SW5는 온이 되고, 「L(Low)」의 신호가 출력되면 스위치SW5는 오프가 된다.
NOR회로(14)의 제1입력 단자는 노드N4에 접속되고 있고, 제2입력 단자는 노드N9에 접속되고 있으며, 출력 단자는 스위치SW7에 접속되고 있다. NOR회로(14)로부터 「H」의 신호가 출력되면 스위치SW7는 온이 되고, 「L」의 신호가 출력되면 스위치SW7는 오프가 된다.
정전류원(15)은, 전원전위VDD와 스위치SW5와의 사이에 접속되고 있다. 스위치SW5는, 정전류원(15)과 노드N12와의 사이에 접속되어 있다. 스위치SW7는, 노드N12와 정전류원(16)과의 사이에 접속되어 있다. 정전류원(16)은, 스위치SW7와 접지전위와의 사이에 접속되어 있다. 스위치SW6는, 노드N12와 출력 노드N13와의 사이에 접속되어 있다. 용량소자C2는, 도 1에 나타낸 데이터 선DL의 기생 용량이며, 등가적으로 출력 노드N13와 접지전위와의 사이의 용량소자로서 나타나고 있다.
도 3, 4는, 도 2에 나타낸 액정구동회로(109)의 동작을 설명하기 위한 타이밍 차트이다. 도 2, 3을 참조하여, 시각t0에 있어서, 「L」의 리셋 신호/RESET를 인가함으로써 래치회로(11,12)를 리셋한다. 그 결과, 노드N4, N7의 각 전위가 「H」가 되고, 노드N8, N9의 각 전위가 「L」이 된다. 따라서, AND회로(13) 및 NOR회로(14)의 각 출력이 「L」이 되고, 스위치SW5, SW7는 오프된다. 또한 시각t0에 있어서 스위치SW1, SW3가 온 되고, 그 결과, 노드N2의 전위는 입력 전압VIN이 되며, 노드N1, N3의 각 전위는, 인버터INV1의 임계값 전압VT이 된다.
다음에 시각t1에 있어서, 스위치SW1, SW3가 오프되는 동시에, 리셋 신호/RESET가 「H」가 된다. 또, 노드N4, N7, N8, N9, N1, N3의 각 전위가 상기와 같이 설정가능하면, 리셋 신호/RESET를 인가하는 타이밍과 스위치SW1, SW3을 전환하는 타이밍과는 동시가 아니어도 좋다.
다음에 시각t2에 있어서, 스위치SW2가 온 된다. 그러면, 노드N2의 전위가, 현 기입 사이클에 있어서 입력된 입력 전압VIN으로부터, 직전의 기입 사이클에 있어서 설정되어 있는 출력 전압VOUT으로 변화된다. VOUT > VIN일 경우(도 3에는 이 경우의 파형도를 나타내고 있다), 용량소자C1에 의한 용량결합에 기인하여, 노드N1의 전위가 VOUT -VIN만큼 상승한다. 그 결과, 인버터INV1의 입력 전압이 임계값 전압VT보다도 높아지기 때문에, 노드N3의 전위가 「L」이 된다.
다음에 시각t3에 있어서, 스위치SW4, SW8이 온 된다. 그러면, 노드N4의 전위가 「L」이 되고, 노드N5의 전위가 「H」가 된다. 그 결과, 래치회로(11)의 출력이 반전하고, 노드N7의 전위는「L」이 된다. 한편 노드N8의 전위가 「L」이 되어도, 래치회로(12)의 출력은 반전하지 않고, 노드N9의 전위는 「L」을 유지한다.
이상으로부터, AND회로(13)의 출력은 「L」을 유지하므로, 스위치SW5는 오프상태이다. 즉, 정전류원(15)과 노드N12는 차단된 상태이며, 충전 패스는 형성되지 않는다. 한편, 노드N4의 전위가 「L」이 되므로 NOR회로(14)의 출력은 「H」가 되고, 스위치SW7는 온 된다. 즉, 정전류원(16)과 노드N12가 접속됨으로써, 방전 패스가 형성된다.
다음에 시각t4에 있어서, 스위치SW6가 온 된다. 그러면, 출력 노드N13가 정전류원(16)을 거쳐서 방전하므로, 출력 노드N13의 전위(출력 전압VOUT)가 점차 저하한다.
시각t5에 있어서, 출력 전압VOUT이 입력 전압VIN까지 저하하면(즉, 현 기입 사 이클에 있어서의 출력 전압VOUT이 입력 전압VIN과 같아지면), 인버터INV1의 출력이 반전하고, 노드N4의 전위가 「H」가 된다. 그러면, 래치회로(11)의 출력은 반전하지 않지만, 래치회로(12)의 출력은 반전하고, 노드N8, N9의 각 전위가 「H」가 된다. 또, 래치회로(11)의 출력은, 입력 전위(노드N4의 전위)가 「H」에서 「L」로 변화되었을 때에만 반전하고, 래치회로(12)의 출력은, 입력 전위(노드N8의 전위)가 「L」에서 「H」로 변화되었을 때에만 반전한다.
그 결과, NOR회로(14)의 출력은 「L」이 되고, 스위치SW7가 오프되므로, 출력 노드N13의 방전이 정지된다. 이때, 래치회로(11)의 출력에 의해 AND회로(13)의 출력은 「L」로 유지되고 있기 때문에, 스위치SW5는 오프된 상태이다. 따라서, 충전 패스 및 방전 패스의 쌍방이 차단되고 있기 때문에, 출력 전압VOUT이 입력 전압VIN과 마찬가지로 설정된 상태는 유지된다.
이상의 설명에서는, 현 기입 사이클에 있어서 입력된 입력 전압VIN이, 직전의 기입 사이클에 있어서 설정되어 있는 출력 전압VOUT보다도 낮을 경우(즉 VIN <VOUT일 경우)의 동작에 대해서 서술했지만, 역일 경우(즉 VIN>VOUT일 경우)도, 이하에 설명한 바와 같이 동일한 방법의 동작을 행하는 것이 가능하다.
도 2, 4를 참조하여, 시각tO, t1의 동작은, 상기에서 설명한 동작과 동일하다.
다음에 시각t2에 있어서, 스위치SW2가 온 된다. 그러면, 노드N2의 전위가, 현 기입 사이클에 있어서 입력된 입력 전압VIN으로부터, 직전의 기입 사이클에 있어서 설정되어 있는 출력 전압VOUT으로 변화된다. VOUT <VIN일 경우, 용량소자C1에 의한 용량결합에 기인하여, 노드N1의 전위가 VIN-VOUT만큼 저하한다. 그 결과, 인버터INV1의 입력 전압이 임계값 전압VT보다도 낮아지므로, 노드N3의 전위가 「H」가 된다.
다음에 시각t3에 있어서, 스위치SW4, SW8가 온 된다. 그러면, 노드N8의 전위가 「H」가 된다. 그 결과, 래치회로(12)의 출력이 반전하고, 노드N9의 전위는 「H」가 된다. 한편 노드N4, N5의 각 전위는 변화되지 않기 때문에, 래치회로(11)의 출력은 반전하지 않고, 노드N7의 전위는 「H」를 유지한다.
이상으로부터, NOR회로(14)의 출력은 「L」을 유지하므로, 스위치SW7은 오프상태이다. 즉, 정전류원(16)과 노드N12와는 차단된 상태이며, 방전 패스는 형성되지 않는다. 한편, AND회로(13)의 출력은 「H」가 되고, 스위치SW5는 온 된다. 즉, 정전류원(15)과 노드N12가 접속됨으로써, 충전 패스가 형성된다.
다음에 시각t4에 있어서, 스위치SW6이 온 된다. 그러면, 출력 노드N13가 정전류원(15)을 거쳐서 충전되므로, 출력 노드N13의 전위(출력 전압VOUT)가 점차로 상승한다.
시각t5에 있어서, 출력 전압VOUT이 입력 전압VIN까지 상승하면(즉, 현 기입 사이클에 있어서의 출력 전압VOUT이 입력 전압VIN과 같아지면), 인버터INV1의 출력이 반전하고, 노드N4의 전위가 「L」이 된다. 그러면, 래치회로(12)의 출력은 반전하지 않지만, 래치회로(11)의 출력은 반전하고, 노드N7의 전위가 「L」이 된다.
그 결과, AND회로(13)의 출력은 「L」이 되고, 스위치SW5가 오프되므로, 출력 노드N13의 충전이 정지된다. 이때, 노드N8의 전위는 「L」이 되지만, 래치회로(12)의 출력은 반전하지 않고, 노드N9의 전위는 「H」로 유지되므로, NOR회로(14)의 출력은 「L」을 유지하고, 스위치SW7는 오프된 상태이다. 따라서, 충전 패스 및 방전 패스의 쌍방이 차단되고 있기 때문에, 출력 전압VOUT이 입력 전압VIN에 동일하게 설정된 상태는 유지된다.
이상의 설명에서는, 데이터 선DL(용량소자C2)을 충방전하기 위한 수단으로서, 트랜지스터로 구성된 정전류원(15,16)을 이용하는 예에 대해서 서술했지만, 이에 한정하지 않고, 출력 노드N13에 전류를 충방전할 수 있는 소자나 회로이면, 어떤 수단을 이용하여도 좋다. 예를 들면 트랜지스터로 구성된 정전류원(15,16) 대신에, 저항소자 또는 챠지 펌프 회로를 이용하여도 좋다. 저항소자를 이용했을 경우에는, 정전류원(15,16)을 사용할 경우와 비교하면, 회로구성이 간단해진다. 또한 챠지 펌프 회로를 사용했을 경우에는, 변동이 적은 용량소자에 의해 충방전을 위한 전류값이 결정되므로, 트랜지스터를 사용한 정전류원(15,16)에 비해, 전류값의 변동을 작게 할 수 있다.
본 실시예 1에 따른 액정표시장치(100)에 의하면, 액정구동회로(109)가 가지는 콤퍼레이터(10a)는, 현 기입 사이클에 있어서 입력된 입력 전압VIN과, 직전의 기입 사이클에 있어서 설정되어 있는 데이터 선DL의 전압(출력 전압VOUT)을 비교한다. 그리고, 콤퍼레이터(10a)에 의한 비교 결과에 의거하여 스위치SW5, SW7의 한쪽이 온 됨으로써, 정전류원(15)을 가지는 충전 회로 및 정전류원(16)을 가지는 방전 회로의 한쪽이 노드N12에 접속된다. 그 때문에 직전의 기입 사이클에 있어서 데이터 선DL에 기록되어 있는 전압을, 현 기입 사이클에 있어서 유효하게 이용할 수 있으므로, 현 기입 사이클에 있어서 출력 전압VOUT이 일단 「H」또는 「L」로 설정되는 상기 특허문헌 1에 기재된 액정표시장치와 비교하면, 데이터 선DL의 충방전에 기인하는 소비전력을 저감하는 것이 가능해 진다.
또한 액정구동회로(109)는, 래치회로(11,12), AND회로(13) 및 NOR회로(14)에 의해, 콤퍼레이터(10a)에 의한 비교 결과에 근거하여, 스위치SW5, SW7의 온/오프를 제어한다. 따라서, 외부로부터 입력된 제어신호에 의거하여 스위치의 온/오프를 제어할 경우(예를 들면 상기 특허문헌 1에서는, 외부의 스위치 제어회로에 의해 스위치의 온/오프가 제어된다)와 비교하면, 스위치의 전환 타이밍의 제어가 용이함과 동시에, 스위칭 동작의 고속화를 도모하는 것이 가능해 진다.
실시예 2
도 5는, 본 발명의 실시예 2에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 도 5에 나타나 있는 바와 같이 본 실시예 2에 따른 액정구동회로(109)는, 콤퍼레이터(1Ob)와, 상기 실시예 1과 동일한 래치회로(11,12), AND회로(13), NOR회로(14), 정전류원(15,16) 및 스위치SW4∼SW8를 구비하고 있다.
콤퍼레이터(10b)는, 차동증폭회로(20)를 가지고 있다. 차동증폭회로(20)의 제1입력 단자(+측)는 입력 전압VIN이 입력되는 단자에 접속되고 있고, 제2입력 단자(-측)는 출력 노드N13에 접속되고 있으며, 출력 단자는 노드N3에 접속되고 있다.
본 실시예 2에 따른 콤퍼레이터(10b)의 기능은, 상기 실시예 1에 따른 콤퍼레이터(10a)의 기능과 동일하다.
본 실시예 2에 따른 액정표시장치(100)에 의하면, 차동증폭회로(20)를 이용하여 콤퍼레이터(10b)가 구성되고 있기 때문에, 스위치 콤퍼레이터(10a)를 사용하는 상기 실시예 1과 비교하면, 스위치의 수를 삭감 할 수 있다. 그 때문에 스위치를 제어하는 제어회로의 구성을 간략화하는 것이 가능하게 된다.
실시예 3
도 6은, 본 발명의 실시예 3에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 도 6에 나타나 있는 바와 같이 본 실시예 3에 따른 액정구동회로(109)는, 스위치SW1O와, 상기 실시예 2와 같은 콤퍼레이터(10b), 래치회로(11,12), AND회로(13), NOR회로(14), 정전류원(15,16) 및 스위치SW4∼SW8를 구비하고 있다. 스위치SW1O는, 노드N13와, 중간전위VM와의 사이에 접속되어 있다. 중간전위VM는, 최고계조의 표시 데이터SIG에 의해 주어지는 출력 전압VOUT(이하 「출력 전압VOUTH」이라고 칭한다)과, 최저계조의 표시 데이터SIG에 의해 주어지는 출력 전압VOUT(이하 「출력 전압VOUTL」이라고 칭한다)과의 중간의 전위이다. 스위치SW1O를 온 함으로 써, 데이터 선DL의 전압이, 출력 전압VOUTH과 출력 전압VOUTL과의 중간의 전압으로 설정된다. 즉, 스위치SW1O는, 데이터 선DL의 전압을, 최고계조에 따른 전압과 최저계조에 따른 전압과의 중간전압으로 설정하기 위한 프리차지 회로로서 기능한다.
이하, 본 실시예 3에 따른 액정구동회로(109)의 동작에 관하여 설명한다. 우선, 「L」의 리셋 신호/RESET의 인가에 의해 래치회로(11,12)를 리셋함으로써, 스위치SW5, SW7가 오프된다.
다음에 스위치SW1O가 온 됨으로써, 데이터 선DL의 전압(출력 노드N13의 전위)이 중간전위VM에 프리차지된다. 콤퍼레이터(10b)는, 입력 전압VIN과 중간전위VM를 비교한다. 그리고, VM>VIN인 경우에는 「L」의 신호를 출력하고, VM <VIN인 경우에는 「H」의 신호를 출력한다.
다음에 스위치SW4, SW8가 온 된다. 콤퍼레이터(10b)로부터 「L」의 신호가 출력되고 있을 경우(즉 VM>VIN일 경우)는, 스위치SW5는 오프, 스위치SW7는 온이 되고, 방전 패스가 형성된다. 한편, 콤퍼레이터(10b)로부터 「H」의 신호가 출력되고 있을 경우(즉 VM <VIN일 경우)는, 스위치SW5는 온, 스위치SW7는 오프가 되고, 충전 패스가 형성된다.
다음에 스위치SW1O가 오프된 후에, 스위치SW6가 온 된다. 그러면, 방전 패스가 형성되고 있을 경우에는 출력 노드N13의 전위가 점차 저하하고, 한편, 충전 패스가 형성되고 있을 경우에는 출력 노드N13의 전위가 점차 상승한다.
출력 전압VOUT가 입력 전압VIN과 같아지면, 콤퍼레이터(10b)의 출력이 반전하고, 그 결과, 온 되고 있던 스위치SW5 또는 스위치SW7가 오프된다.
또 이상의 설명에서는, 상기 실시예 2를 기초로서 본 실시예 3에 따른 발명을 적용하는 예에 대해서 서술했지만, 본 실시예 3에 따른 발명은, 상기 실시예 1에 적용하는 것도 가능하다.
본 실시예 3에 따른 액정표시장치(100)에 의하면, 데이터 선DL의 전압이 중간전위VM에 프리차지되어, 콤퍼레이터(10b)는, 입력 전압VIN과 중간전위VM를 비교한다. 그리고, 콤퍼레이터(10b)에 의한 비교 결과에 의거하여 스위치SW5, SW7의 한쪽이 온 됨으로써, 충전 회로 및 방전 회로의 한쪽이 노드N12에 접속된다. 그 때문에 현 기입 사이클에 있어서 출력 전압VOUT이 일단 「H」또는 「L」 로 설정되는 상기 특허문헌 1에 기재된 액정표시장치와 비교하면, 데이터 선DL의 충방전에 기인하는 소비전력을 저감하는 것이 가능해 진다.
더군다나, 데이터 선DL의 전압이, 최고계조에 따른 전압과 최저계조에 따른 전압과의 중간전위VM에 프리차지되므로, 모든 입력 계조전압을 종합적으로 보면, 토털의 기입 전압의 진폭을 최소로 할 수 있다. 그 결과, 상기 실시예 1, 2와 비교하여, 데이터 선DL으로의 기록 시간을 전체적으로 단축하는 것이 가능해 진다.
실시예 4
도 7은, 본 발명의 실시예 4에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 설명을 간략화하기 위해, 도 7에서는, 출력 노드N13의 전위(출력 전 압VOUT)를, 접지전위(예를 들면 VSS)로부터 입력 전압VIN까지 충전할 경우에 관하여 설명한다.
도 7에 나타나 있는 바와 같이 본 실시예 4에 따른 액정구동회로(109)는, 스위치SW21∼SW23와, 지연회로(31)와, 인버터INV(30)와, 상기 실시예 1과 같은 콤퍼레이터(10a), 래치회로(11), 정전류원(15) 및 스위치SW4, SW5를 구비하고 있다. 또, 도 7에서는, 출력 노드N13의 전위를 접지전위로부터 입력 전압VIN까지 충전하는 경우를 상정하고 있기 때문에, 도 2에 나타낸 래치회로(12), AND회로(13), NOR회로(14), 정전류원(16) 및 스위치SW6∼SW8는 불필요하게 된다.
스위치SW21는, 스위치SW5와 출력 노드N13와의 사이에 접속되고 있다. 스위치SW21는, 제어신호S1에 의해 온/오프가 제어된다. 스위치SW22는, 출력 노드N13와 접지전위와의 사이에 접속되고 있다. 지연회로(31)는, 노드N7에 접속되고 있다. 인버터INV(30)의 입력 단자는 지연회로(31)에 접속되고 있고, 출력 단자는 스위치SW23에 접속되고 있다. 스위치SW2는, 노드N1와 접지전위와의 사이에 접속되고 있다.
도 8은, 본 실시예 4의 변형예에 따른 액정구동회로(109)의 일부의 구성을 나타내는 회로도이다. 도 7에 나타낸 스위치SW21 대신에, 도 8에 나타나 있는 바와 같이 노드N7에 접속된 제1입력 단자와, 제어신호S1가 입력되는 제2입력 단자와, 스위치SW5에 접속된 출력 단자를 가지는 AND회로를 설치해도 된다.
도 9는, 도 7에 나타낸 액정구동회로(109)의 동작을 설명하기 위한 타이밍 차트이다. 도 7, 9를 참조하여, 시각tO에 있어서, 스위치SW21이 오프되고, 스위치SW22가 온 된다. 예를 들면 도 1에 나타낸 6비트 디지털 데이터인 표시 데이터SIG의 최상위 비트D5의 논리 레벨을 검출하여, 최상위 비트D5의 논리 레벨이 「L」일 경우에, 스위치SW21이 오프되고, 스위치SW22가 온 된다. 그 결과, 출력 노드N13의 전위가 「L」이 된다.
또 시각t0에 있어서, 「L」의 리셋 신호/RESET를 인가함으로써 래치회로(11)를 리셋한다. 그 결과, 노드N4, N7의 각 전위가 「H」가 되고, 노드N5의 전위가 「L」이 된다. 또한 PMOS트랜지스터Q3가 온 되고,NMOS트랜지스터Q4가 오프되므로, 노드N7의 전위는 「H」가 되고, 스위치SW5는 온 된다. 노드N7의 「H」의 전위는, 지연회로(31)를 거쳐 인버터INV(30)에 전해지고, 인버터INV(30)에 의해 「L」로 반전된다. 그 결과, 시각t1에 있어서, 스위치SW23는 오프된다.
또한, 시각t0에 있어서 스위치SW1, SW3이 온 되고, 그 결과, 노드N2의 전위는 입력 전압VIN이 되며, 노드N1, N3의 각 전위는, 인버터INV1의 임계값 전압VT가 된다.
다음에 시각t2에 있어서, 스위치SW1, SW3, SW22가 오프되는 동시에, 리셋 신호/RESET가 「H」가 된다. 또, 래치회로(11)를 확실하게 리셋할 수 있으면, 리셋 신호/RESET는, 시각t2보다도 앞에 「H」가 되어도 된다.
다음에 시각t3에 있어서, 스위치SW2가 온 된다. 그러면, 노드N2의 전위가, 입력 전압VIN으로부터 출력 노드N13의 전위 「L」로 변화된다. 그 결과, 용량소자 C1에 의한 용량결합에 기인하여, 노드N1의 전위가 VIN-VOUT만큼 저하하므로, 인버터INV1의 입력 전압이 임계값 전압VT보다도 낮아져, 노드N3의 전위가 「H」가 된다.
다음에 시각t4에 있어서, 스위치SW4, SW21가 온 된다. 스위치SW21가 온 됨으로써, 정전류원(15)과 출력 노드N13가, 스위치SW5, SW21를 거쳐서 접속된다. 따라서, 출력 노드N13가 정전류원(15)을 거쳐서 충전되고, 출력 노드N13의 전위(출력 전압VOUT)가 점차로 상승한다. 또, 스위치SW4가 온 되어도, 노드N4의 전위는 「H」상태로 변화되지 않는다.
시각t5에 있어서, 출력 전압VOUT이 입력 전압VIN까지 상승하면, 노드N1의 전위가 임계값 전압VT이 되고, 인버터INV1의 출력이 반전하고, 노드N3, N4의 전위가 「L」이 된다. 그러면, 노드N5의 전위는 「H」이 되므로, 래치회로(11)의 출력은 반전하고, 노드N7의 전위가 「L」이 된다. 그 결과, 스위치SW5가 오프되므로, 출력 노드N13의 충전이 정지된다.
이때, 노드N1의 전위는 임계값 전압VT이기 때문에, 인버터INV1에는 관통 전류가 흐르고 있다. 즉, 인버터INV1에 있어서 전력이 소비되고 있다.
노드N7의 「L」의 전위는, 지연회로(31)를 거쳐서 인버터INV(30)에 전해지고, 인버터INV(30)에 의해 「H」로 반전된다. 그 결과, 시각t6에 있어서, 스위치SW23는 온 된다. 스위치SW23가 온 됨으로써, 노드N1의 전위는 「L」이 되고, 인버터INV1에는 관통 전류가 흐르지 않게 된다. 즉, 인버터INV1에 있어서의 전력소비가 정지된다.
노드N1의 전위가 「L」이 되는 것에 의해, 노드N3, N4의 각 전위는 「H」가 되고, 노드N5의 전위는 「L」이 되지만, 래치회로(11)의 출력은 반전하지 않고, 노드N7의 전위는 「L」을 유지한다. 따라서, 스위치SW5는 오프 상태이기 때문에, 출력 전압VOUT은 변화되지 않는다.
또, 지연회로(31)를 설치하고 있는 이유는, 노드N7의 전위가 「L」이 된 후, 스위치SW5가 확실하게 오프되고나서, 노드N1의 전위를 「L」로 하기 위함이다. 노드N7의 전위가 「L」이 된 후에 스위치SW5가 신속하게 오프될 경우에는, 지연회로(31)를 설치할 필요는 없다.
또한 이상의 설명에서는, 출력 노드N13의 전위를 접지전위로부터 입력 전압VIN까지 충전할 경우의 예에 대해서 서술했지만, 출력 노드N13에 방전 회로를 접속함으로써, 출력 노드N13의 전위를 전원전위VDD로부터 입력 전압VIN까지 방전하는 것도 가능하다. 물론, 본 실시예 4에 따른 발명을, 상기 실시예 1∼3에 적용하는 것도 가능하다.
본 실시예 4에 따른 액정표시장치(100)에 의하면, 데이터 선DL의 전압(출력 전압VOUT)이 입력 전압VIN과 같아지도록 설정된 직후에 노드N1의 전위를 「L」로 설정함으로써, 인버터INV1에는 관통 전류가 흐르지 않게 되고, 콤퍼레이터(10a)에 있어서의 전력소비가 정지된다. 따라서, 데이터 선DL으로의 기입이 종료한 후도 인버터INV1에 관통 전류가 계속해서 흐를 경우(예를 들면 상기 특허문헌 1)와 비교하면, 소비전력의 저감을 도모하는 것이 가능해 진다.
실시예 5
도 10은, 본 발명의 실시예 5에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 도 10에 나타나 있는 바와 같이 본 실시예 5에 따른 액정구동회로(109)는, 콤퍼레이터(10b)와, 상기 실시예 4와 같은 지연회로(31), 인버터INV(30), 래치회로(11), 정전류원(15) 및 스위치SW4, SW5, SW21∼SW23를 구비하고 있다. 본 실시예 5에 따른 콤퍼레이터(10b)의 기능은, 상기 실시예 4에 따른 콤퍼레이터(10a)의 기능과 같다.
콤퍼레이터(10b)는, 차동증폭회로(20)을 가지고 있다. 차동증폭회로(20)의 제1입력 단자(+측)은 입력 전압VIN이 입력되는 단자에 접속되고 있고, 제2입력 단자(-측)은 출력 노드N13에 접속되고 있으며, 출력 단자는 스위치SW4에 접속되고 있다.
스위치SW23는, 차동증폭회로(20)에 있어서의 고전위원V과 저전위원과의 사이의 전원 패스의 임의의 장소에 설치된다. 도 10에 나타낸 예에서는, 스위치SW23는, 차동증폭회로(20)와 저전위원과의 사이에 접속되어 있다. 데이터 선DL의 전압이 입력 전압VIN과 같게 설정된 직후에 스위치SW23가 오프됨으로써, 차동증폭회로(20)의 전원 패스가 차단되고, 콤퍼레이터(10b)에 있어서의 전력소비가 정지된다.
본 실시예 5에 따른 액정표시장치(100)에 의하면, 차동증폭회로(20)를 이용하여 콤퍼레이터(10b)가 구성되고 있기 때문에, 스위치 콤퍼레이터(10a)를 사용하는 상기 실시예 4와 비교하면, 스위치의 수를 삭감할 수 있다. 그 때문에 스위치 를 제어하는 제어회로의 구성을 간략화하는 것이 가능해 진다.
실시예 6
도 11은, 본 발명의 실시예 6에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 설명을 간략하게 하기 위해, 도 11에서는, 출력 노드N13의 전위(출력 전압VOUT)를 접지전위(예를 들면 VSS)로부터 입력 전압VIN까지 충전할 경우에 관하여 설명한다.
도 11에 나타나 있는 바와 같이 본 실시예 6에 따른 액정구동회로(109)는, 스위치SW21, SW22, SW30, SW31과, 인버터INV40, INV41와, 정전류원(40)과, 상기 실시예 2와 같은 콤퍼레이터(10b), 래치회로(11), 정전류원(15) 및 스위치SW4, SW5를 구비하고 있다. 또 도 11에서는, 출력 노드N13의 전위를 접지전위로부터 입력 전압VIN까지 충전하는 경우를 상정하고 있기 때문에, 도 5에 나타낸 래치회로(12), AND회로(13), NOR회로(14), 정전류원(16) 및 스위치SW6∼SW8은 불필요하다.
스위치SW21는, 스위치SW5와 출력 노드N13와의 사이에 접속되어 있다. 스위치SW21는, 제어신호S1에 의해 온/오프가 제어된다. 스위치SW22는, 출력 노드N13와 접지전위와의 사이에 접속되어 있다. 스위치SW30는, 출력 노드N13에 접속되어 있다. 스위치SW31는, 스위치SW30와 정전류원(40)과의 사이에 접속되어 있다. 정전류원(40)은, 스위치SW31와 접지전위와의 사이에 접속되어 있다. 인버터INV40의 입력 단자는 노드N7에 접속되고 있고, 출력 단자는 스위치SW30에 접속되어 있다. 인버터INV41의 입력 단자는 노드N4에 접속되고 있고, 출력 단자는 스위치SW31에 접속 되어 있다. 정전류원(40)의 전류값은, 정전류원(15)의 전류값의 예를 들면 1/10정도로 설정되고 있다.
이하, 본 실시예 6에 따른 액정구동회로(109)의 동작에 관하여 설명한다. 우선, 상기 실시예 4와 같이, 스위치SW21가 오프되고, 스위치SW22가 온 된다. 그 결과, 출력 노드N13의 전위(출력 전압VOUT)가 「L」이 된다. 다음에 스위치SW4, SW21가 온 된다. 콤퍼레이터(10b)는, 입력 전압VIN과 출력 전압VOUT을 비교한다. 출력 전압VOUT은 「L」이 되므로, VOUT <VIN이고, 콤퍼레이터(10b)는 「H」의 신호를 출력한다. 스위치SW4가 온 되고 있기 때문에, 노드N4의 전위는 「H」가 된다.
여기에서, 「L」의 리셋 신호/RESET를 인가함으로써 래치회로(11)는 미리 리셋되고, 그 결과, 노드N7의 전위는 「H」가 되어 스위치SW5는 온 되고 있다. 따라서, 스위치SW5, SW21가 모두 온 되므로, 출력 노드N13가 정전류원(15)을 거쳐서 충전되고, 출력 전압VOUT이 점차로 상승한다. 이때, 스위치SW30, SW31는 모두 오프되고 있기 때문에, 노드N13는 정전류원(40)에 의해 방전되지 않는다.
출력 전압VOUT이 입력 전압VIN까지 상승하면, 콤퍼레이터(10b)의 출력이 「L」이 되어, 래치회로(11)의 출력이 반전하고, 노드N7의 전위가 「L」이 된다. 그 결과, 스위치SW5가 오프되므로, 출력 노드N13의 충전이 정지된다. 콤퍼레이터(10b)에 의한 비교 동작에 기인하여, 출력 전압VOUT이 입력 전압VIN까지 상승하고나서 스위치SW5가 오프될 때까지는, 약간의 지연시간이 생긴다. 즉, 콤퍼레이터(10b)의 지연시간에 의해, 출력 전압VOUT은 과잉으로 충전된다.
노드N7의 「L」의 전위는 인버터INV40, INV41에 의해 반전되어 「H」가 되므로, 스위치SW30, SW31가 온 된다. 그 결과, 과잉으로 충전된 출력 전압VOUT은, 정전류원(40)을 거쳐서 서서히 방전된다. 출력 전압VOUT이 입력 전압VIN까지 저하하면, 콤퍼레이터(10b)의 출력이 「H」가 되고, 그 결과, 스위치SW31가 오프되므로, 출력 노드N13의 방전이 정지된다. 또, 콤퍼레이터(10b)의 출력이 「H」가 되어도 래치회로(11)의 출력은 반전되지 않기 때문에, 스위치SW5는 오프된 상태이고, 스위치SW30는 온 된 상태이다.
상기와 같이, 출력 전압VOUT이 입력 전압VIN까지 저하하고나서 스위치SW31가 오프될 때까지는, 약간의 지연시간이 생긴다. 즉, 콤퍼레이터(10b)의 지연시간에 의해, 출력 전압VOUT은 과잉으로 방전된다. 그러나, 정전류원(40)의 전류값은 정전류원(15)의 전류값의 1/10정도로 설정되고 있기 때문에, 정전류원(40)의 과잉방전에 기인하는 입력 전압VIN과 출력 전압VOUT과의 차이는, 정전류원(15)의 과잉충전에 기인하는 입력 전압VIN과 출력 전압VOUT과의 차이에 대하여, 전류값의 비(1/10)정도로 저감되고 있다.
정전류원(40)의 과잉방전에 기인하는 전압차를 보상하고 싶을 경우에는, 정전류원(40)의 1/10정도의 전류값을 가지는 새로운 정전류원을 사용한 충전 회로(도시하지 않음)를 추가하여, 정전류원(40)에 의한 과잉방전분을, 이 충전 회로에 의 해 재충전하면 된다. 이에 따라 입력 전압VIN과 출력 전압VOUT과의 차이를 더욱 작게 할 수 있다.
또, 이상의 설명에서는, 출력 노드N13의 전위를 접지전위로부터 충전한 후에 과잉충전분을 방전하는 예에 대해서 서술했지만, 이와는 역으로, 출력 노드N13의 전위를 방전 회로에 의해 전원전위VDD로부터 방전한 후에, 과잉방전분을 충전 회로에 의해 충전 하는 것도 가능하다. 물론, 본 실시예 6에 따른 발명을, 상기 실시예 1∼5에 적용 하는 것도 가능하다.
본 실시예 6에 따른 액정표시장치(100)에 의하면, 충전용의 정전류원(15)과 출력 노드N13와의 접속이, 스위치SW5의 오프에 의해 해제된 후에, 방전용의 정전류원(40)과 출력 노드N13가, 스위치SW30, SW31의 온에 의해 접속된다. 이에 따라 정전류원(15)에 의해 과잉충전된 전압을, 정전류원(40)에 의해 방전 할 수 있다.
또한, 정전류원(40)의 전류값은 정전류원(15)의 전류값보다도 작게 설정되어 있기 때문에, 상기한 바와 같이, 정전류원(40)의 과잉방전에 기인하는 입력 전압VIN과 출력 전압VOUT과의 오프셋 전압을, 정전류원(15)의 과잉충전에 기인하는 오프셋 전압보다도 저감할 수 있다.
실시예 7
본 실시예 7에서는, 상기 실시예 5와 상기 실시예 6과의 조합에 대하여 설명한다. 도 12는, 본 발명의 실시예 7에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. NAND회로(50)의 제1입력 단자는 노드N4에 접속되고 있고, 제2입력 단 자는 인버터INV40의 출력 단자인 노드N40에 접속되고 있다. 래치회로(30)는, 노드N42와, NAND회로(50)의 출력 단자인 노드N41와의 사이에 접속되고 있다. 지연회로(31)는, 노드N42와 스위치SW23와의 사이에 접속되고 있다. 본 실시예 7에 따른 액정구동회로(109)의 그 밖의 구성은, 상기 실시예 5, 6과 동일하다.
도 13은, 도 12에 나타낸 액정구동회로(109)의 동작을 설명하기 위한 타이밍 차트이다. 도 12, 13을 참조하여, 미리, 스위치SW21가 오프되고, 스위치SW22가 온 됨으로써, 출력 노드N13의 전위(출력 전압VOUT)가 「L」 로 설정되고 있다. 시각tO에 있어서, 스위치SW4, SW21가 온 됨으로써, 노드N4의 전위는 「H」가 된다. 또한 「L」의 리셋 신호/RESET의 인가에 의해 래치회로(11)를 리셋함으로써, 노드N7의 전위는 「H」가 된다. 따라서, 출력 노드N13가 정전류원(15)을 거쳐 충전되고, 출력 전압VOUT이 점차 상승한다. 이때, 노드N40의 전위는 「L」이 되고, 노드N41, N42의 전위는 「H」가 된다. 노드N40의 「L」의 전위에 의해 스위치SW30가 오프되고 있기 때문에, 노드N13는 정전류원(40)에 의해 방전되지 않는다.
다음에 시각t1에 있어서, 출력 전압VOUT이 입력 전압VIN까지 상승하면, 콤퍼레이터(10b)의 출력이 「L」이 되고, 래치회로(11)의 출력이 반전하여, 노드N7의 전위가 「L」이 된다. 그 결과, 스위치SW5가 오프되므로, 출력 노드N13의 충전이 정지된다. 단, 상기 실시예 6에서 설명한 대로, 콤퍼레이터(10b)의 지연시간에 의해 출력 전압VOUT은 과잉으로 충전된다. 또한 노드N40의 전위가 「H」가 되므로, 스위치SW30가 온 된다. 그 결과, 과잉으로 충전된 출력 전압VOUT은, 정전류원(40)을 거쳐서 서서히 방전된다.
다음에 시각t3에 있어서, 출력 전압VOUT이 입력 전압VIN까지 저하하면, 콤퍼레이터(10b)의 출력이 「H」가 되고, 그 결과, 노드N41의 전위가 「H」에서 「L」로 변화한다. 그 때문에 래치회로(30)의 출력이 반전하여 노드N42의 전위가 「L」이 되고, 스위치SW31가 오프되므로, 출력 노드N13의 방전이 정지된다.
노드N42의 「L」의 전위는, 지연회로(31)를 거쳐서 스위치SW23에 전해지고, 그 결과, 스위치SW23가 오프됨으로써, 차동증폭회로(20)의 전원 패스가 차단되어, 콤퍼레이터(10b)에 있어서의 전력소비가 정지된다.
콤퍼레이터(10b)가 비활성화되어서 그 출력이 부정(不定)상태가 되어도, 래치회로(11,30)에 의해 노드N7, N40, N42의 전위는 유지되므로, 스위치SW5, SW30, SW31의 상태는 변화되지 않는다.
실시예 8
본 실시예 8에서는, 상기 실시예 2와 상기 실시예 6과의 조합에 관하여 설명한다. 도 14는, 본 발명의 실시예 8에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 도 14에 나타나 있는 바와 같이 본 실시예 8에 따른 액정구동회로(109)는, 도 5에 나타낸 액정구동회로에 상당하는 상측 구동회로(109a)와, 상측 구동회로(109a)와 동일한 구성의 하측 구동회로(109b)를 가지고 있다.
상측 구동회로(109a)에 관한 것으로서, 스위치SW4, SW8의 온/오프는, 제어신 호S2에 의해 제어된다. 스위치SW6의 온/오프는, 지연회로(61)에 의해 지연된 제어신호S2에 의해 제어된다.
하측 구동회로(109b)는, 래치회로(11b,12b)와, AND회로(13b)와, NOR회로(14b)와, 정전류원(15b,16b)과, 스위치SW4b∼SW8b를 가지고 있다. 하측 구동회로(109b)내에 있어서의 각 소자의 접속 관계는, 상측 구동회로(109a)와 동일하므로, 상세한 설명은 생략한다.
또한 본 실시예 8에 따른 액정구동회로(109)는, 인버터INV50와 AND회로(60)를 가지고 있다. 인버터INV50의 입력 단자는, 노드N7에 접속되어 있다. AND회로(60)의 제1입력 단자는 인버터INV50의 출력 단자에 접속되고 있고, 제2입력 단자는 노드N9에 접속되고 있으며, 출력 단자는 스위치SW4b, SW8b 및 지연회로(61b)에 접속되어 있다. 지연회로(61b)는, 스위치SW6b에 접속되어 있다.
정전류원(15)의 전류값은 정전류원(16b)의 전류값보다도 크게 설정되어 있다. 마찬가지로, 정전류원(16)의 전류값은 정전류원(15b)의 전류값보다도 크게 설정되어 있다. 또한 정전류원(15)의 전류값과 정전류원(16)의 전류값은 거의 같게 설정되고 있고, 정전류원(15b)의 전류값과 정전류원(16b)의 전류값은 거의 같게 설정되고 있다.
본 실시예 8에 따른 액정구동회로(109)에서는, 직전의 기입 사이클에 있어서 데이터 선DL에 기록되고 있는 전압을 이용하면서, 상측 구동회로(109a)에 의해 데이터 선DL의 충전 또는 방전이 행해지고, 그 후에 상측 구동회로(109a)에 의한 과잉충전 또는 과잉방전이, 하측 구동회로(109b)에 의해 방전 또는 충전된다. 구체 적으로는, 정전류원(15)에 의한 과잉충전이 정전류원(16b)에 의해 방전되고, 정전류원(16)에 의한 과잉방전이 정전류원(15b)에 의해 충전된다. 이에 따라 과잉충전 또는 과잉방전에 기인하는 입력 전압VIN과 출력 전압VOUT과의 오프셋 전압이 저감된다.
상측 구동회로(109a)의 동작은, 래치회로(11,12)의 각 출력이 쌍방 모두 반전함으로써 종료한다. 따라서, 인버터INV50로 반전된 노드N7(래치회로(11)의 출력)의 전위와, 노드N9(래치회로(12)의 출력)의 전위와의 논리곱을 AND회로(60)로 취하는 것으로 하측 구동회로(109b)의 활성화를 제어하도록 하고 있다.
또, 하측 구동회로(109b)에 의한 과잉충전 또는 과잉방전을 보상하기 위한 회로(하측 구동회로(109b)와 동일한 구성)를 또한 추가해서 설치함으로써, 입력 전압VIN과 출력 전압VOUT과의 오프셋 전압을 더욱 저감할 수 있다.
실시예 9
도 15는, 본 발명의 실시예 9에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 설명의 간락화를 위해, 도 15에서는, 출력 노드N13의 전위(출력 전압VOUT)를, 접지전위(예를 들면 VSS)로부터 입력 전압VIN까지 충전할 경우에 관하여 설명한다.
도 15에 나타나 있는 바와 같이 본 실시예 9에 따른 액정구동회로(109)는, 콤퍼레이터(10b)와, 래치회로(11)와, 정전류원(15,70)과, 인버터INV60와, 스위치SW5, SW21, SW22, SW50∼SW52를 구비하고 있다.
정전류원(70)은, 전원전위VDD에 접속되어 있다. 스위치SW50는, 정전류원(70)과 스위치SW51와의 사이에 접속되어 있다. 스위치SW51는, 스위치SW50와 출력 노드N13와의 사이에 접속되어 있다. 인버터INV60의 입력 단자는 노드N7에 접속되고 있고, 출력 단자는 스위치SW50에 접속되고 있다. 스위치SW52는, 입력 전압VIN과 입력 전압VIN’을 바꾼다. 입력 전압VIN’은, 입력 전압VIN보다도 예를 들면 1계조분 낮은 전압이다. 단, 1계조분 낮은 전압에 한하지 않고, 콤퍼레이터(10b)의 지연시간에 따라 적절한 전압을 설정하면 좋다. 또한 정전류원(70)의 전류값은, 정전류원(15)의 전류값의 예를 들면 1/10정도로 설정되고 있다.
이하, 본 실시예 9에 따른 액정구동회로(109)의 동작에 관하여 설명한다. 우선, 스위치SW21가 오프되고, 스위치SW22가 온 됨으로써, 출력 노드N13의 전위(출력 전압VOUT)가 「L」 로 설정된다. 또한 래치회로(11)를 리셋함으로써, 노드N7의 전위는 「H」가 되고, 스위치SW5는 온 되며, 스위치SW50는 오프되고 있다. 또한 스위치SW52는, 입력 전압VIN’측으로 전환된다.
다음에 스위치SW22가 오프된 후에 스위치SW4, SW21가 온 됨으로써, 출력 노드N13가 정전류원(15)을 거쳐서 충전되고, 출력 전압VOUT이 점차 상승한다. 출력 전압VOUT이 입력 전압VIN’까지 상승하면, 콤퍼레이터(10b)의 출력이 「L」이 되고, 래치회로(11)의 출력이 반전하며, 노드N7의 전위가 「L」이 된다. 그 결과, 스위치SW5가 오프되므로, 정전류원(15)에 의한 출력 노드N13의 충전이 정지된다. 또한 노드N7의 「L」의 전위가 인버터INV60로 반전됨으로써, 스위치SW50가 온 된다.
또한 노드N7의 전위가 「L」이 된 것을 받아, 스위치SW52가 입력 전압VIN측으로 전환된다. 이 시점에서는 VIN>VOUT이기 때문에, 콤퍼레이터(10b)의 출력은 「L」에서 「H」로 변화된다. 그 결과, 스위치SW51가 온 된다. 한편, 콤퍼레이터(10b)의 출력이 「L」에서 「H」로 변화되어도, 래치회로(11)의 출력은 반전하지 않고, 스위치SW50는 온 된 상태이다.
스위치SW50, SW51가 모두 온 되므로, 정전류원(70)에 의한 출력 노드N13의 충전이 개시되고, 출력 노드N13의 전위는 VIN' + △(△는 콤퍼레이터(10b)의 지연시간에 기인하는 오프셋 전압)의 전위로부터 VIN으로 서서히 상승한다.
출력 전압VOUT이 입력 전압VIN까지 상승하면 콤퍼레이터(10b)의 출력이 「L」이 된다. 그 결과, 스위치SW51가 오프되므로, 정전류원(70)에 의한 출력 노드N13의 충전이 정지된다.
오프셋 전압을 더욱 저감하고 싶을 경우에는, 정전류원(70) 보다도 더욱 전류값이 작은 정전류원을 추가하여, 최종적인 입력 전압VIN까지의 데이터 선DL의 충전을, 이 추가한 정전류원에 의해 행하면 좋다.
또, 이상의 설명에서는, 출력 노드N13의 전위를 접지전위로부터 입력 전압VIN까지 충전할 경우의 예에 대해서 서술했지만, 출력 노드N13에 방전 회로를 접속함으로써, 출력 노드N13의 전위를 전원전위VDD로부터 입력 전압VIN까지 방전하는 것 도 가능하다. 물론, 본 실시예 9에 따른 발명을, 상기 실시예 1∼8에 적용하는 것도 가능하다.
본 실시예 9에 따른 액정표시장치(100)에 의하면, 정전류원(15)에 의한 충전은, 출력 전압VOUT이 입력 전압VIN’(<VIN)에 달한 시점에서 정지되고, 그 후에 출력 전압VOUT이 입력 전압VIN에 달할 때까지는, 정전류원(70)에 의한 충전이 행해진다. 정전류원(70)의 전류값은 정전류원(15)의 전류값보다도 작게 설정되고 있기 때문에, 정전류원(70)에 의한 저속의 충전으로 생기는 오프셋 전압은, 정전류원(15)에 의한 고속의 충전으로 생기는 오프셋 전압보다도 작다. 따라서, 출력 전압VOUT이 입력 전압VIN에 달할 때까지 정전류원(15)에 의한 충전을 행할 경우와 비교하면, 콤퍼레이터(10b)의 지연시간에 기인하는 오프셋 전압을 저감하는 것이 가능해 진다.
실시예 10
도 16은, 본 발명의 실시예 10에 따른 액정구동회로(109)의 구성을 나타내는 회로도이다. 설명의 간략화를 위해, 도 16에서는, 출력 노드N13의 전위(출력 전압VOUT)ㄹ를, 접지전위(예를 들면 VSS)로부터 입력 전압VIN까지 충전할 경우에 관하여 설명한다.
도 16에 나타나 있는 바와 같이 본 실시예 10에 따른 액정구동회로(109)는, 콤퍼레이터(10b)와, 래치회로(11)와, 정전류원(15)과, 인버터INV70와, 스위치SW5, SW21, SW22, SW60를 구비하고 있다.
인버터INV70의 입력 단자는 노드N7에 접속되고 있고, 출력 단자는 스위치SW60에 접속되어 있다. 스위치SW60는, 입력 전압VIN이 입력되는 단자와, 출력 노드N13와의 사이에 접속되어 있다.
이하, 본 실시예 10에 따른 액정구동회로(109)의 동작에 관하여 설명한다. 우선, 스위치SW21가 오프되고, 스위치SW22가 온 됨으로써, 출력 노드N13의 전위(출력 전압VOUT)이 「L」 로 설정된다. 또한 래치회로(11)를 리셋함으로써, 노드N7의 전위는 「H」가 되고, 스위치SW5는 온 되며, 스위치SW60는 오프된다.
다음에 스위치SW22가 오프된 후에 스위치SW4, SW21가 온 됨으로써, 출력 노드N13가 정전류원(15)을 거쳐 충전되고, 출력 전압VOUT이 점차로 상승한다. 출력 전압VOUT이 입력 전압VIN까지 상승하면, 콤퍼레이터(10b)의 출력이 「L」이 되어, 래치회로(11)의 출력이 반전하고, 노드N7의 전위가 「L」이 된다. 그 결과, 스위치SW5가 오프되므로, 정전류원(15)에 의한 출력 노드N13의 충전이 정지된다.
또한 노드N7의 「L」의 전위가 인버터INV70로 반전됨으로써, 스위치SW60가 온 된다. 스위치SW60가 온 됨으로써, 출력 노드N13는 입력 전압VIN에 단락된다. 그 결과 콤퍼레이터(10b)의 지연시간에 기인하여 과잉충전되고 있던 출력 전압VOUT은, 입력 전압VIN을 향해서 저하한다. 통상은, 입력 전압VIN을 생성하는 계조전압 생성회로(110)(도 1참조)의 출력 임피던스는 높기 때문에, 출력 노드N13에 입력 전압VIN을 인가해도, 소정 시간 내에 입력 전압VIN에 의해 출력 노드N13를 충전하는 것 은 곤란하다. 그러나, 본 실시예 10에 있어서는, 입력 전압VIN에 의해 출력 전압VOUT을 오프셋 전압분 만큼 변화시키면 되므로, 입력 전압VIN에 의한 출력 노드N13의 충전이 가능해 진다.
또, 도 16에 나타낸 예에서는, 래치회로(11)의 출력에 의해 스위치SW60의 전환이 제어되고 있지만, 래치회로(11)의 입력 (즉 콤퍼레이터(10b)의 출력)에 의해 제어해도 좋다. 이 경우에는, 콤퍼레이터(10b)의 출력이 「L」로 변화된 시점에서, 스위치SW60를 바로 온 할 수 있다. 그 때문에 래치회로(11)에 의한 처리를 개재시키지 않은 분 만큼 오프셋 전압이 작아지므로, 입력 전압VIN에 의해 출력 전압VOUT을 저하시키는데 필요한 시간을 단축할 수 있다.
또, 이상의 설명에서는, 출력 노드N13의 전위를 접지전위로부터 입력 전압VIN까지 충전할 경우의 예에 대해서 서술했지만, 출력 노드N13에 방전 회로를 접속함으로써, 출력 노드N13의 전위를 전원전위VDD로부터 입력 전압VIN까지 방전하는 것도 가능하다. 물론, 본 실시예 10에 따른 발명을, 상기 실시예 1∼9에 적용하는 것도 가능하다.
본 실시예 10에 따른 액정표시장치(100)에 의하면, 정전류원(15)에 의한 충전이 정지된 직후에 스위치SW60가 온 됨으로써, 출력 노드N13가 입력 전압VIN에 단락된다. 그 때문에 입력 전압VIN에 의해 출력 노드N13가 직접 충전되므로, 콤퍼레이터(10b)의 지연시간에 기인하는 오프셋 전압을 저감하는 것이 가능해 진다.
실시예 11
도 17은, 본 발명의 실시예 11에 따른 액정표시장치(100)의 전체구성을 나타내는 블럭도이다. 본 실시예 11에 따른 소스 드라이버(104)는, 시프트 레지스터(105)와, 데이터 래치회로(106,107)와, 계조전압 생성회로(110)와, 디코더 회로(108)와, 구동회로1091∼10964를 구비하고 있다. 구동회로1091∼10964는, 계조전압 노드N1∼N64 마다 각각 설치된다. 구동회로1091∼10964의 구성은, 상기 실시예 1∼10에서 설명한 액정구동회로(109)의 구성과 동일하다. 즉, 본 실시예 11은, 상기 실시예 1∼10에 따른 발명을 계조전압 생성회로(110)에 적용하고, 데이터 선DL마다의 액정구동회로(109)를 생략한 것이다. 또, 계조전압원에는 출력 전류를 유출 및 유입시키는 기능이 필요하기 때문에, 구동회로1091∼10964로서는, 도 12에 나타낸 상기 실시예 7의 회로가 가장 적합하다.
도 18은 데이터 선DL1에 관해서, 도 17에 나타낸 디코더 회로(108)의 구성의 일부를 나타내는 회로도이다. 다른 데이터 선DL에 대해서도 도 18과 동일한 회로가 이용된다. 도 18에서는, 6비트의 표시데이터 비트D0∼D5에 의해 64종류의 계조전압V1∼V64을 디코드하는 예가 나타나고 있다. 각 계조 전압은, 직렬 접속된 6개의 NMOS트랜지스터가 모두 온 되었을 때 선택된다. 각 NMOS트랜지스터는 스위칭 소자로서 기능하고, 표시데이터 비트D0∼D5에 의해 선택된 계조 전압과 동일한 전압이, 데이터 선DL1에 출력된다.
본 실시예 11에 따른 액정표시장치(100)에 의하면, 상기 실시예 1∼10에 의 해 얻어지는 효과에 더해서, 이하의 효과를 얻을 수 있다. 요컨대, 데이터 선DL 마다 액정구동회로(109)를 개별적으로 설치한 경우에는, 가령 모든 데이터 선DL에 동일 계조의 전압을 기록했다고 해도, 각 액정구동회로(109)마다의 특성의 변동에 기인하여, 각 데이터 선DL의 전압에 편차가 생기고, 표시 화면에 색얼룩이 발생할 경우가 있다. 이에 대하여 본 실시예 11과 같이 계조전압원을 구성했을 경우에는, 각 데이터 선DL에 출력되는 전압은, 동일한 계조전압원으로부터 공급되므로, 데이터 선DL마다의 전압편차가 없어지고, 그 결과, 표시 화면의 색얼룩을 개선할 수 있다.
이상에서는, 액정표시장치(100)를 예로 들어서 본 발명의 실시예 1∼11에 관하여 설명했지만, 본 발명은, 액정표시장치에 한하지 않고, 유기EL표시장치와 같은, 전계발광형의 표시 소자를 가지는 표시장치에도 적용가능하다.
제1의 발명에 따른 표시장치에 의하면, 신호선의 충방전에 기인하는 소비전력을 저감할 수 있다.
제2의 발명에 따른 표시장치에 의하면, 신호선의 충방전에 기인하는 소비전력을 저감할 수 있다.
제3의 발명에 따른 표시장치에 의하면, 신호선의 충방전에 기인하는 소비전력을 저감할 수 있다.
제4의 발명에 따른 표시장치에 의하면, 신호선의 충방전에 기인하는 소비전 력을 저감할 수 있다.

Claims (3)

  1. 전압구동형의 표시 소자를 가지는 화소와,
    상기 화소에 접속된 데이터선인 신호선과,
    표시 데이터에 따른 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 상기 신호선에 기록하는 구동회로를 구비하고,
    상기 구동회로는,
    상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와,
    현 기입 사이클에 있어서 입력된 상기 입력 전압과, 직전 기입 사이클에 있어서 설정되어 있는 상기 신호선의 전압을 비교하는 비교 회로를 가지고,
    상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압이 상기 입력 전압으로 설정되는 것을 특징으로 하는 표시장치.
  2. 전압구동형의 표시 소자를 가지는 화소와,
    상기 화소에 접속된 데이터 선인 신호선과,
    표시 데이터에 따른 계조전압을 입력 전압으로서 입력하고, 상기 입력 전압에 근거하는 출력 전압을 상기 신호선에 기록하는 구동회로를 구비하고,
    상기 구동회로는,
    상기 신호선에 각각 선택적으로 접속된 제1의 충전 회로 및 제1의 방전 회로와,
    상기 신호선의 전압을, 최고계조에 따른 전압과 최저계조에 따른 전압의 중간전압으로 설정하는 프리차지 회로와,
    상기 입력 전압과, 상기 중간전압으로 설정된 상기 신호선의 전압을 비교하는 비교 회로를 가지고,
    상기 비교 회로에 의한 비교 결과에 의거하여 상기 제1의 충전 회로 및 상기 제1의 방전 회로의 한쪽이 상기 신호선에 접속됨으로써, 상기 신호선의 전압이 상기 입력 전압으로 설정되는 것을 특징으로 하는 표시장치.
  3. 제 1항 또는 제 2항에 있어서,
    상기 신호선의 전압이 상기 입력 전압과 같게 설정된 후에 상기 비교 회로에 있어서의 전력 소비를 저감하는 회로를 더 구비하는 것을 특징으로 하는 표시장치.
KR1020060004797A 2005-01-27 2006-01-17 표시장치 KR100754959B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005019469A JP2006208653A (ja) 2005-01-27 2005-01-27 表示装置
JPJP-P-2005-00019469 2005-01-27

Publications (2)

Publication Number Publication Date
KR20060086851A KR20060086851A (ko) 2006-08-01
KR100754959B1 true KR100754959B1 (ko) 2007-09-04

Family

ID=36696256

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060004797A KR100754959B1 (ko) 2005-01-27 2006-01-17 표시장치

Country Status (5)

Country Link
US (1) US20060164368A1 (ko)
JP (1) JP2006208653A (ko)
KR (1) KR100754959B1 (ko)
CN (1) CN1811874A (ko)
TW (1) TW200627340A (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4927712B2 (ja) * 2005-03-29 2012-05-09 パナソニック株式会社 ディスプレイ駆動回路
KR100810597B1 (ko) * 2006-06-12 2008-03-06 디스플레이칩스 주식회사 유기전계발광장치의 구동방법 및 이에 사용되는 데이터구동 장치
JP2008175861A (ja) * 2007-01-16 2008-07-31 Seiko Instruments Inc 液晶表示装置
CN101388186B (zh) * 2007-09-14 2011-11-30 奇美电子股份有限公司 影像显示系统、液晶显示器及液晶显示器的放电电路
TWI457897B (zh) 2012-06-22 2014-10-21 Novatek Microelectronics Corp 平面顯示器的驅動電路
CN103531142B (zh) * 2012-07-03 2016-08-31 联咏科技股份有限公司 平面显示器的驱动电路
JP7356866B2 (ja) * 2019-10-31 2023-10-05 ローム株式会社 電圧コンパレータ
CN113744703B (zh) * 2021-11-08 2022-02-22 惠科股份有限公司 像素驱动方法、驱动电路及显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000231365A (ja) * 1999-02-10 2000-08-22 Hitachi Ltd 液晶表示パネル用駆動回路及び液晶表示装置
US6160533A (en) 1995-06-19 2000-12-12 Sharp Kabushiki Kaishi Method and apparatus for driving display panel
JP2002229525A (ja) * 2001-02-02 2002-08-16 Nec Corp 液晶表示装置の信号線駆動回路及び信号線駆動方法
JP2003173175A (ja) * 2001-09-25 2003-06-20 Sharp Corp 画像表示装置および表示駆動方法
US20050012762A1 (en) * 2003-07-16 2005-01-20 Mitsubishi Denki Kabushiki Kaisha Image display apparatus having gradation potential generating circuit

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11338427A (ja) * 1998-05-22 1999-12-10 Fujitsu Ltd 表示装置
JP3777913B2 (ja) * 1999-10-28 2006-05-24 株式会社日立製作所 液晶駆動回路及び液晶表示装置
TWI282957B (en) * 2000-05-09 2007-06-21 Sharp Kk Drive circuit, and image display device incorporating the same
JP3916986B2 (ja) * 2001-05-18 2007-05-23 シャープ株式会社 信号処理回路、低電圧信号発生器およびそれを備えた画像表示装置
JP3951687B2 (ja) * 2001-08-02 2007-08-01 セイコーエプソン株式会社 単位回路の制御に使用されるデータ線の駆動
US20050030264A1 (en) * 2001-09-07 2005-02-10 Hitoshi Tsuge El display, el display driving circuit and image display
TWI237729B (en) * 2001-12-24 2005-08-11 Chi Mei Optoelectronics Corp Energy recycling device for liquid crystal display device
JP4225777B2 (ja) * 2002-02-08 2009-02-18 シャープ株式会社 表示装置ならびにその駆動回路および駆動方法
JP2003323160A (ja) * 2002-04-30 2003-11-14 Sony Corp 液晶表示装置およびその駆動方法、ならびに携帯端末
JP4103468B2 (ja) * 2002-06-28 2008-06-18 日本電気株式会社 差動回路と増幅回路及び該増幅回路を用いた表示装置
KR100796298B1 (ko) * 2002-08-30 2008-01-21 삼성전자주식회사 액정표시장치
JP3889691B2 (ja) * 2002-09-27 2007-03-07 三洋電機株式会社 信号伝搬回路および表示装置
JP2004166039A (ja) * 2002-11-14 2004-06-10 Alps Electric Co Ltd 容量素子駆動回路
JP3687648B2 (ja) * 2002-12-05 2005-08-24 セイコーエプソン株式会社 電源供給方法及び電源回路
JP2004246202A (ja) * 2003-02-14 2004-09-02 Koninkl Philips Electronics Nv 静電放電保護回路を有する電子装置
JP3832439B2 (ja) * 2003-02-19 2006-10-11 ソニー株式会社 表示装置およびその駆動方法
KR20070024733A (ko) * 2003-05-07 2007-03-02 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 El 표시 장치 및 el 표시 장치의 구동 방법
JP4462844B2 (ja) * 2003-05-13 2010-05-12 日本電気株式会社 電源回路
JP4448910B2 (ja) * 2003-06-05 2010-04-14 株式会社ルネサステクノロジ 液晶駆動方法、液晶表示システム及び液晶駆動制御装置
JP3942583B2 (ja) * 2003-11-21 2007-07-11 松下電器産業株式会社 ドライバ回路
US7274350B2 (en) * 2004-01-22 2007-09-25 Au Optronics Corp. Analog buffer for LTPS amLCD

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6160533A (en) 1995-06-19 2000-12-12 Sharp Kabushiki Kaishi Method and apparatus for driving display panel
JP2000231365A (ja) * 1999-02-10 2000-08-22 Hitachi Ltd 液晶表示パネル用駆動回路及び液晶表示装置
JP2002229525A (ja) * 2001-02-02 2002-08-16 Nec Corp 液晶表示装置の信号線駆動回路及び信号線駆動方法
JP2003173175A (ja) * 2001-09-25 2003-06-20 Sharp Corp 画像表示装置および表示駆動方法
US20050012762A1 (en) * 2003-07-16 2005-01-20 Mitsubishi Denki Kabushiki Kaisha Image display apparatus having gradation potential generating circuit

Also Published As

Publication number Publication date
KR20060086851A (ko) 2006-08-01
US20060164368A1 (en) 2006-07-27
CN1811874A (zh) 2006-08-02
TW200627340A (en) 2006-08-01
JP2006208653A (ja) 2006-08-10

Similar Documents

Publication Publication Date Title
KR100754959B1 (ko) 표시장치
US7831010B2 (en) Shift register circuit
US8111230B2 (en) Drive circuit of display apparatus
US6300928B1 (en) Scanning circuit for driving liquid crystal display
JP5132884B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
KR100709280B1 (ko) 시프트 레지스터 회로
JP3730886B2 (ja) 駆動回路及び液晶表示装置
US5528256A (en) Power-saving circuit and method for driving liquid crystal display
KR100750975B1 (ko) 디지털/아날로그 변환기 회로를 포함하는 액정 표시 장치
US10650770B2 (en) Output circuit and data driver of liquid crystal display device
JP2008276267A (ja) 電流負荷デバイス駆動用半導体装置及びそれを備えた電流負荷デバイス
JP2006127751A (ja) 同じ極性を有するmisトランジスタを用いるシフトレジスタの改良
US20100123693A1 (en) Data line driver
US7307605B2 (en) Driving circuit of current-driven device, current-driven apparatus, and method of driving the same
US7920118B2 (en) Scan driving circuit comprising a plurality of stages, each stage configured to receive multiple clocks
JP2004226597A (ja) 液晶表示装置
KR20060042401A (ko) 부하용량 구동회로 및 액정 구동회로
US10777112B2 (en) Display driver IC and display apparatus including the same
JP5207865B2 (ja) シフトレジスタ
US20030151575A1 (en) Driver circuit for liquid crystal display panel
US7193403B2 (en) Current driver
US20200295775A1 (en) Digital-to-analog conversion circuit and data driver
US6281890B1 (en) Liquid crystal drive circuit and liquid crystal display system
JP2005037746A (ja) 画像表示装置
JP4958407B2 (ja) 有機el駆動回路および有機el表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee