KR100701948B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100701948B1
KR100701948B1 KR1020050005563A KR20050005563A KR100701948B1 KR 100701948 B1 KR100701948 B1 KR 100701948B1 KR 1020050005563 A KR1020050005563 A KR 1020050005563A KR 20050005563 A KR20050005563 A KR 20050005563A KR 100701948 B1 KR100701948 B1 KR 100701948B1
Authority
KR
South Korea
Prior art keywords
display area
electrodes
electrode
discharge
gap
Prior art date
Application number
KR1020050005563A
Other languages
English (en)
Other versions
KR20060084756A (ko
Inventor
강석동
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050005563A priority Critical patent/KR100701948B1/ko
Priority to EP06001120A priority patent/EP1684324B1/en
Priority to DE602006019653T priority patent/DE602006019653D1/de
Priority to US11/334,736 priority patent/US7482752B2/en
Priority to JP2006011932A priority patent/JP2006202755A/ja
Priority to CN2006100064615A priority patent/CN1808672B/zh
Publication of KR20060084756A publication Critical patent/KR20060084756A/ko
Application granted granted Critical
Publication of KR100701948B1 publication Critical patent/KR100701948B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B09DISPOSAL OF SOLID WASTE; RECLAMATION OF CONTAMINATED SOIL
    • B09BDISPOSAL OF SOLID WASTE NOT OTHERWISE PROVIDED FOR
    • B09B3/00Destroying solid waste or transforming solid waste into something useful or harmless
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12MAPPARATUS FOR ENZYMOLOGY OR MICROBIOLOGY; APPARATUS FOR CULTURING MICROORGANISMS FOR PRODUCING BIOMASS, FOR GROWING CELLS OR FOR OBTAINING FERMENTATION OR METABOLIC PRODUCTS, i.e. BIOREACTORS OR FERMENTERS
    • C12M23/00Constructional details, e.g. recesses, hinges
    • C12M23/38Caps; Covers; Plugs; Pouring means
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12MAPPARATUS FOR ENZYMOLOGY OR MICROBIOLOGY; APPARATUS FOR CULTURING MICROORGANISMS FOR PRODUCING BIOMASS, FOR GROWING CELLS OR FOR OBTAINING FERMENTATION OR METABOLIC PRODUCTS, i.e. BIOREACTORS OR FERMENTERS
    • C12M27/00Means for mixing, agitating or circulating fluids in the vessel
    • C12M27/02Stirrer or mobile mixing elements
    • C12M27/06Stirrer or mobile mixing elements with horizontal or inclined stirrer shaft or axis
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12MAPPARATUS FOR ENZYMOLOGY OR MICROBIOLOGY; APPARATUS FOR CULTURING MICROORGANISMS FOR PRODUCING BIOMASS, FOR GROWING CELLS OR FOR OBTAINING FERMENTATION OR METABOLIC PRODUCTS, i.e. BIOREACTORS OR FERMENTERS
    • C12M29/00Means for introduction, extraction or recirculation of materials, e.g. pumps
    • C12M29/20Degassing; Venting; Bubble traps
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12MAPPARATUS FOR ENZYMOLOGY OR MICROBIOLOGY; APPARATUS FOR CULTURING MICROORGANISMS FOR PRODUCING BIOMASS, FOR GROWING CELLS OR FOR OBTAINING FERMENTATION OR METABOLIC PRODUCTS, i.e. BIOREACTORS OR FERMENTERS
    • C12M37/00Means for sterilizing, maintaining sterile conditions or avoiding chemical or biological contamination
    • C12M37/04Seals
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02WCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO WASTEWATER TREATMENT OR WASTE MANAGEMENT
    • Y02W30/00Technologies for solid waste management
    • Y02W30/40Bio-organic fraction processing; Production of fertilisers from the organic fraction of waste or refuse

Landscapes

  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • Wood Science & Technology (AREA)
  • Bioinformatics & Cheminformatics (AREA)
  • Chemical & Material Sciences (AREA)
  • Zoology (AREA)
  • General Engineering & Computer Science (AREA)
  • Sustainable Development (AREA)
  • Microbiology (AREA)
  • Biochemistry (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Genetics & Genomics (AREA)
  • Biotechnology (AREA)
  • Clinical Laboratory Science (AREA)
  • Environmental & Geological Engineering (AREA)
  • Molecular Biology (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 화상이 표시되는 표시 영역과 상기 표시 영역의 바깥쪽에 위치하는 비표시영역이 형성되며, 패널의 비표시 영역 상에 표시 영역의 서스테인전극쌍의 전극간 간격보다 넓은 간격으로 배열되는 전극쌍으로 형성되는 더미전극을 구비하는 플라즈마 디스플레이 패널을 개시함으로써, 파티클의 잔존에 따라 패널에 발생하는 오방전을 방지하는 것이다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 256 계조를 구현하기 위한 8 비트 디폴트 코드의 프레임 구성을 나타내는 도면.
도 3 내지 도 4는 종래의 플라즈마 디스플레이 패널의 더미 전극을 설명하기 위한 도면.
도 5는 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 설명하기 위한 도면.
도 6 내지 도 8은 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널의 전극을 개략적으로 설명하기 위한 도면.
도 9은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 표시 영역 상의 서스테인전극쌍을 설명하기 위한 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
1 : 상부기판 2 : 하부기판
3 : 격벽 4,6 : 유전체층
5 : 형광체 7 : 보호층
X : 어드레스전극 Y : 스캔전극
Z : 서스테인전극 200 : 배기구
400a, 410a, 500a, 510a : 버스전극
400b, 410b, 500b, 510b : 투명전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는, 패널의 방전공간내 공기를 배출하는 배기구가 형성되는 비표시 영역 상에 전극간 갭이 표시 영역 상의 전극간 갭보다 넓게 형성되는 더미전극들을 형성하여, 패널의 오동작을 방지하는 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다)은 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 방전할 때 발생하는 자외선을 이용하여 형광체를 여기 발광시킴으로써 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근 업체의 상업적 생산이 개시되어 평판대형디스플레이 시장의 점유율을 높여가고 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구 조를 나타내는 사시도이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(1) 상에 형성되어진 스캔전극(Y) 및 서스테인전극(Z)을 포함한 서스테인전극쌍과, 서스테인전극쌍과 직교되도록 하부기판(2) 상에 형성되어진 어드레스전극(X)을 구비한다. 스캔전극(Y)과 서스테인전극(Z) 각각은 투명전극과, 그 위에 형성된 금속버스전극으로 이루어진다. 스캔전극(Y)과 서스테인전극(Z)이 형성된 상부기판(1)에는 상부 유전체층(6)과 MgO 보호층(7)이 적층된다. 어드레스전극(X)이 형성된 하부기판(2) 상에는 어드레스전극(X)을 덮도록 하부 유전체층(4)이 형성된다.
하부 유전체층(4) 위에는 수직으로 격벽(3)이 형성된다. 하부 유전체층(4)과 격벽(3)의 표면에는 형광체(5)가 형성된다. 상부기판(1)과 하부기판(2) 및 격벽(3) 사이에 마련된 방전공간에는 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다.
도 2는 256 계조를 구현하기 위한 8 비트 디폴트 코드의 프레임 구성을 나타내는 도면이다.
플라즈마 디스플레이 패널은, 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간(또는 리셋기간)과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.
초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 다수 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3 내지 도 4는 종래의 플라즈마 디스플레이 패널의 더미 전극을 설명하기 위한 도면이다.
도 3 내지 도 4를 참조하면, 화상이 표시되는 표시 영역(31)의 상측 외곽에 위치하는 상단 비표시 영역(32)과 하측 외곽에 위치하는 하단 비표시영역(33) 각각에 표시 영역(31)의 방전셀과 동일한 구조의 방전공간이 형성된다. 즉, 더미전극들(UDE,BDE)은 표시 영역(31) 내의 서스테인전극쌍(Y,Z)와 같은 패턴으로 형성된다.
따라서, 상단 비표시영역(32)과 하단 비표시영역(33) 각각에는 어드레스전극(X)과 더미전극들(UDE,BDE)이 형성되고 그 전극들(X,UDE,BDE)을 덮도록 유전체층(4,6)이 형성된다.
상단 비표시영역(32)과 하단 비표시영역(33) 각각에 형성된 더미전극들(UDE,BDE)은 에이징공정(Aging process) 시 비표시영역에서 방전을 일으킴으로써 표시 영역(31)의 다른 방전셀들과 동일한 조건으로 표시 영역(31)의 첫번째 수평라인과 n 번째 수평라인의 방전셀들의 방전특성을 안정화시키게 된다.
이를 위하여, 더미전극(UDE,BDE)에는 에이징 공정시 방전을 일으킬 수 있는 전압이 인가되고, 에이징 공정 후에 전압이 인가되지 않는다.
이때, 더미전극(UDE, BDE)은 금속으로 이루어져 에이징 공정시 전압이 인가되는 버스전극쌍과, 버스전극쌍에 인가되는 전압의 전위차에 따라 방전이 쉽게 일어나도록 하는 투명금속으로 이루어지는 투명전극쌍으로 형성된다.
그런데, 종래의 PDP는 상단 비표시영역(32)과 하단 비표시영역(33)에 형성된 더미 전극들(UDE,BDE)이 표시 영역(31) 상에 형성된 서스테인전극쌍(Y,Z)과 동일하게 형성되어 있음으로 표시 영역(31)에서 화상을 표시하기 위한 스캔 신호를 주사하는 기간동안에 더미 전극들(UDE,BDE)간에 방전이 일어나게 된다.
즉, 에이징 공정이 완료된 이후에 패널에 주사되는 스캔 신호의 전압에 따라 비표시 영역(32, 33) 상의 더미 전극들(UDE,BDE)에서도 오방전이 일어나게 되어, 표시되는 화상의 품질을 저하시키는 문제가 발생된다.
이를 상세히 하면, PDP의 구동시 초기화방전, 어드레스방전 및 서스테인방전 등의 방전이 일어나면, 그 방전에 의해 발생되는 공간전하가 상단 비표시영역(32)과 하단 비표시영역(33)의 유전체상에 축적된다.
예컨데, 어드레스방전시 부극성의 스캔펄스(scan)가 스캔전극들(Y1 내지 Yn)에 순차적으로 쉬프트되면서 정극성의 공간전하(52)는 하단 비표시영역(33) 쪽으로 이동하게 되고, 이와 동시에 부극성의 공간전하(51)는 상단 비표시영역(32) 쪽으로 이동하게 된다.
이렇게 비표시영역(32,33)으로 이동된 공간전하(51,52)는 비표시영역(32,33) 내에 그리고 비표시영역(32,33)과 인접한 표시 영역의 전극을 덮고 있는 유전체층(4,6) 상에 축적된다.
그리고, 비표시영역(32,33)과 이에 인접한 표시 영역(31) 상에 축적된 벽전하에 의해 상승하는 방전공간의 벽전압(61)이 방전을 일으킬 수 있는 정도의 전압(Vf) 이상이 되면, 비표시영역(32,33)과 이에 인접한 표시 영역(31) 내에서 이상방전이 우발적으로 일어나게 된다.
이러한, 이상방전에 의해 비표시영역(32,33)이나 이에 인접한 표시 영역(31)의 상/하단 가장자리로부터 발생되는 가시광(71)이 관찰자에게 보여지게 됨으로, 플라즈마 디스플레이 패널의 신뢰성을 떨어뜨리는 문제점이 있다. 이러한 이상방전은 플라즈마 디스플레이 패널의 휘도가 높아질수록 그리고 해상도가 높아질수록 더 심하게 나타난다.
따라서, 본 발명의 목적은 패널의 방전공간내 공기를 배출하는 배기구가 형성되는 비표시 영역 상에 전극간 갭이 표시 영역 상의 전극간 갭보다 넓게 형성되는 더미전극들을 형성하여, 패널의 오동작을 방지하는 플라즈마 디스플레이 패널을 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은, 화상이 표시되는 표시 영역과 상기 표시 영역의 바깥쪽에 위치하는 비표시영역이 형성되며, 패널의 비표시 영역 상에 표시 영역의 서스테인전극쌍의 전극간 간격보다 넓은 간격으로 배열되는 전극쌍으로 형성되는 더미전극을 구비하는 것을 특징으로 한다.
그리고, 본 발명에 따른 더미전극들은, 금속버스전극 및 투명전극을 구비하는 것을 특징으로 하며, 표시 영역 상의 서스테인전극쌍 투명전극간 갭보다 투명전극간 갭이 넓은 것을 특징으로 한다.
또한, 본 발명에 따른 더미전극들은, 투명전극간 갭이 상기 표시 영역 상의 서스테인전극쌍 투명전극간 갭보다 1.2 내지 4 배 넓은 것을 특징으로 하고, 투명전극간 갭이 120 내지 180 마이크로미터(μm)인 것을 특징으로 한다.
아울러, 본 발명에 따른 더미전극들은, 패널의 일측 비표시 영역 상에 형성되며, 패널의 형성되는 방전 공간 상의 공기가 배출되는 배기구가 형성되는 비표시 영역 상에 형성되는 것을 특징으로 한다.
또한, 본 발명에 따른 더미전극들은, 패널에 화상을 표시하기 위한 스캔 신호가 인가되기 시작하는 영역에 상응하는 비표시 영역 상에 형성되는 것을 특징으로 한다.
이하, 도 5 내지 도 9을 참조하여 본 발명의 바람직한 실시예들에 대하여 설명하기로 한다.
도 5는 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 설명하기 위한 도면이고, 도 6 내지 도 8은 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널의 전극을 개략적으로 설명하기 위한 도면이다.
도 5 내지 도 8을 참조하면, 본 발명에 따른 플라즈마 디스플레이 패널 상에는 입력되는 구동 신호, 예를 들면, 스캔 신호에 따라 화상이 표시되는 표시 영역(310)과 화상이 표시되지 않는 비표시 영역(320)이 형성된다.
그리고, 표시 영역(310)에 인접한 일측면 비표시 영역(320) 상에는 더미전극들(UDE)이 형성된다. 즉, 표시 영역(310) 상에 형성된 방전 공간과 동일한 방전 공간이 비표시 영역(320)의 일측면 상에 형성된다.
그리고, 표시 영역(310) 상의 형성된 각 방전셀에는 적색(R), 녹색(G) 및 청색(B)의 가시광을 발광시키는 형광체가 도포되어, 인가되는 스캔 신호에 따라 가시광을 발광시킨다.
이러한, 적색(R), 녹색(G) 및 청색(B)의 방전셀로부터 발광되는 가시광으로 화상이 표시되며, 서로 다른 3가지 색으로 가시광을 발광시키는 방전셀이 화상을 표시하는 기본 단위인 화소의 서브픽셀이 된다.
플라즈마 디스플레이 패널은 상부기판과 하부기판이 별도로 제작된 이후에 합착하여 상부 기판과, 하부 기판과, 하부기판 상에 신장된 격벽 사이에 방전 공간이 형성된다.
그리고, 방전 공간 상에 He+Xe, Ne+Xe, He+Xe+Ne 등의 불활성 혼합가스가 주입된다. 즉, 패널의 일측에는 불활성 혼합가스가 주입되는 주입구(100)가 형성되 고, 타측에는 방전 공간내의 공기가 배기되는 배기구(200)가 형성된다.
즉, 배기구(200)가 형성되는 비표시 영역(320) 상의 더미전극들(UDE)에는 방전 공간내의 공기가 외부로 배기되면서 파티클이 전극에 잔존하게 되어, 에이징 공정에서 배기구(200)가 형성된 비표시 영역(320) 상의 더미전극들(UDE)에서 방전이 일어나지 않게 된다.
따라서, 비표시 영역(320) 상에 형성되는 더미전극들(UDE)은 금속으로 이루어지는 버스 전극과, 투명전도성 금속, 예를 들면, ITO(Indium-Tin-Oxide : ITO)로 이루어지는 투명전극으로 형성되는 것이 바람직하다.
이때, 더미전극들(UDE)에 투명전극을 형성하는 것은, 에이징 공정시 인가되는 전압에 따라 더미전극들(UDE)에 형성되는 방전공간에 방전이 쉽게 일어나도록 하기 위한 것이다.
도 6 내지 도 7에 도시된 바와 같이, 화상이 표시되는 표시 영역(310)의 상측 외곽에 위치하는 비표시 영역(320)에 표시 영역(310)의 방전셀과 동일한 구조의 방전공간이 형성된다. 즉, 더미전극들(UDE)은 표시 영역(310) 내의 서스테인전극쌍(Y,Z)와 같은 패턴으로 비표시 영역(320) 상에 방전공간이 형성된다.
이때, 상측 외곽의 비표시 영역(320)은 배기구(200)가 형성된 비표시 영역(320)이 해당 될 수 있다. 즉, 배기구(200)가 형성된 비표시 영역(320)에 인접한 표시 영역(310) 상에 형성되는 방전셀에 파티클이 잔존하게 됨으로, 배기구(200)가 형성되는 비표시 영역(320) 상에 더미전극들(UDE)을 통해 방전공간을 형성하여, 에이징 공정시 인접한 표시 영역(310) 상에 형성되는 방전셀의 방전특성을 안정화시 킨다.
따라서, 상단 비표시 영역(320))에는 어드레스전극(X)과 더미전극들(UDE)이 형성되고 그 전극들(X,UDE)을 덮도록 유전체층이 형성된다.
비표시 영역(320)에 형성된 더미전극들(UDE)은 에이징공정(Aging process) 시 비표시 영역(320)에서 방전을 일으킴으로써 인접한 표시 영역(310) 상에 형성된 방전셀들의 방전특성을 안정화시키게 된다.
그리고, 더미전극들(UDE)은 방전공간내의 공기가 배출되는 배기구(200)가 형성되는 비표시 영역(320) 상에만 형성되는 것이 바람직하다. 즉, 배기구(200)가 형성되는 비표시 영역(320) 상에만 에이징 공정시 필요한 더미전극들(UDE)을 형성하는 것이 바람직하다.
한편, 더미전극들(UDE)는 서스테인전극쌍(Y,Z)에서 스캔 신호가 주사되는 시작하는 방향의 비표시 영역(320)에 형성되는 것이 바람직하다.
일반적으로 패널상에 배기구(200)가 형성되는 비표시 영역(320)은 서스테인전극쌍(Y, Z)에 스캔 신호가 인가되기 시작하는 영역에 해당된다.
또한, 배기구(200)가 형성되는 비표시 영역(320) 상에 10 내지 20 개의 방전셀이 상응하는 더미전극들(UDE)이 형성되는 것이 바람직하다. 즉, 일반적으로 배기구(200)는 10 내지 20 개의 방전셀이 상응하는 영역에 형성됨으로, 더미전극들(UDE)은 비표시 영역(320) 상에 10 내지 20 개의 방전셀에 상응하도록 형성되는 것이 바람직하다.
그리고, 더미전극들(UDE)에 형성되는 투명전극간 갭(g3)은 표시 영역(310) 내의 방전셀에 형성된 투명전극간 갭(g4)보다 넓게 형성되어, 화상을 표시하기 위한 스캔 신호가 더미전극들(UDE)에 인가되는 경우라도 더미전극들(UDE)에서는 방전이 발생하지 않도록 하는 것이 바람직하다.
즉, 더미전극들(UDE)의 투명전극간 갭(g3)은 표시 영역(310) 내의 방전셀의 투명전극간 갭(g4)보다 크게 형성하여, 에이징 공정시에만 방전이 발생하고, 화상을 표시하기 위한 스캔 신호가 주사되는 경우에는 방전이 발생하지 않도록 하는 것이 바람직하다.
이때, 표시 영역(310) 상에 형성되는 방전셀의 투명전극간 갭(g4)은 60 내지 65 마이크로미터(μm) 정도로 형성되고, 더미전극들(UDE)의 투명전극(500b, 510b)간 갭(g3)은 120 내지 180 마이크로미터 정도로 형성될 수 있다.
또한, 표시 영역(310) 상에 형성되는 방전셀의 투명전극간 갭(g4)은 가변적으로 형성될 수 있음으로, 더미전극들(UDE)의 서스테인전극쌍(Y, Z)의 투명전극(500b, 510b)의 두께(w3)를 표시 영역(310) 상에 형성된 방전셀의 투명전극 두께(w4)보다 소정 비율만큼 작게 형성하여, 더미전극들(UDE)의 투명전극(500b, 510b)간 갭(g3)이 표시 영역(310) 상에 형성된 방전셀의 투명전극간 갭(g4)보다 1.2 배 내지 4 배 정도 넓게 형성할 수 있다.
즉, 방전셀 투명전극(400b, 410b)의 두께(w4)를 더미전극들(UDE)의 서스테인전극쌍(Y, Z)의 투명전극(500b, 510b)의 두께(w3)보다 1.2 내지 4 배 정도 넓게 형성할 수 있다.
그리고, 도 8에 도시된 바와 같이, 더미전극들(UDE)의 서스테인전극쌍(Y, Z) 의 투명전극(500b, 510b)의 두께(w5)를 방전셀 투명전극(400b, 410b)의 두께(w4)와 동일하게 형성하고, 서스테인전극쌍(Y, Z)의 전극간 넓이를 방전셀내 서스테인전극쌍(Y, Z)의 전극간 넓이보다 1.2 내지 4 배 정도 넓게 형성할 수 있다.
한편, 플라즈마 디스플레이 패널의 측면 외곽 상의 비표시 영역(320)에 더미전극들(UDE)이 형성될 수 있다.
도 9은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 표시 영역 상의 서스테인전극쌍을 설명하기 위한 도면이다.
도 9에 도시된 바와 같이, 표시 영역(310) 상의 서스테인전극쌍(Y, Z) 및 비표시 영역(320) 상의 더미전극들(UDE)은 버스 전극(400a, 410a, 500a, 510a)과 투명전극(400b, 410b, 500b, 510b)으로 구성된다. 즉, 표시 영역(310)과, 표시 영역(310)의 측면에 인접한 비표시 영역(320)에 동일한 서스테인전극쌍(Y, Z)이 형성되어 표시 영역(310)과 비표시 영역(320) 상에 방전 공간이 형성된다.
이때, 표시 영역(310)상에 형성되는 방전 공간내의 공기가 배출되는 배기구(200)가 형성되는 비표시 영역(320) 또는 스캔 신호가 주사되기 시작하는 비표시 영역(320) 상에 더미전극들(UDE)가 형성되는 것이 바람직하다.
표시 영역(310) 상의 방전셀의 투명전극(400b, 410b)간 갭(g4)은 일반적으로 60 내지 65 마이크로미터 정도로 형성됨으로, 비표시 영역(320) 상에 형성되는 더미전극들(UDE)의 투명전극(500b, 510b)간의 갭(g3)은 표시 영역(310) 내의 방전셀 투명전극(400b, 410b)간의 갭(g4)보다 넓은 120 내지 180 마이크로미터(μm) 정도로 형성한다.
이때, 표시 영역(310) 내의 방전셀 투명전극(400b, 410b)간 갭(g4)은 가변적으로 설정될 수 있음으로, 더미전극들(UDE)의 투명전극(500b, 510b)간 갭(g3)은 방전셀 투명전극(400b, 410b)간 갭(g4)보다 1.2 내지 4 배 정도 넓게 형성하는 것이 바람직하다.
즉, 표시 영역(310) 상에 형성되는 방전셀의 투명전극(400b, 410b)의 두께(w4)보다 소정 비율만큼 작도록 더미전극들(UDE)의 투명전극(500b, 510b)의 두께(w3)를 설정하여, 더미전극들(UDE)의 투명전극(500b, 510b)간 갭(g3)은 방전셀 투명전극(400b, 410b)간 갭(g4)보다 1.2 내지 4 배 정도 넓게 형성할 수 있다.
한편, 투명전극간 갭(g3)이 표시 영역(310) 내의 방전셀의 투명전극간 갭(g4)보다 크게 형성되는 더미전극들(UDE)은 패널 상의 일측 비표시 영역(320) 상에 형성되며, 화상을 표시하는 기본 화소를 이루는 적색(R), 녹색(G) 및 청색(B)의 가시광을 발광시키는 3개의 서브픽셀이 10 내지 20 개 배열되는 영역에 상응하는 비표시 영역(320) 상에 형성되는 것이 바람직하다.
즉, 화상을 표시하는 기본 단위인 화소를 이루는 3개의 서브픽셀이 10 내지 20 개 배열되는 영역에 상응하는 비표시 영역(320) 상에 더미전극들(UED)이 형성되는 것이 바람직하다.
이와 같이, 비표시 영역(320)의 배기구(200)가 형성되는 일측 비표시 영역(320) 상에 더미전극들(UDE)을 통해 방전공간을 형성하여, 에이징 공정시 더미전극들(UDE)에 의해 형성되는 방전공간에 방전이 일어나도록 함으로써, 인접한 표시 영역(310) 상의 방전셀의 방전특성이 안정화되도록 한다.
또한, 더미전극들(UDE)에 형성된 투명전극(500b, 510b)간 갭(g3)을 표시 영역(310) 상의 방전셀 투명전극(400B, 410b)간 갭(g4) 보다 1.2 내지 4배 정도 크게 형성하여, 화상을 표시하기 위한 스캔 신호가 주사되는 경우에 더미전극들(UDE)에 의해 형성되는 방전공간에서 방전이 일어나지 않도록 하여, 비표시 영역(320) 상에서 이상 방전이 발생되지 않도록 한다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은, 배기구가 형성되어 파티클이 잔존하는 비표시 영역 상에 전극간 갭이 표시 영역 상의 서스테인전극쌍의 전극간 갭보다 넓은 더미전극들을 형성함으로 오동작을 방지할 수 있는 효과가 있다.

Claims (9)

  1. 화상이 표시되는 표시 영역과 상기 표시 영역의 바깥쪽에 위치하는 비표시영역이 형성되는 플라즈마 디스플레이 패널에 있어서,
    상기 패널의 비표시 영역 상에 상기 표시 영역의 서스테인전극쌍의 전극간 간격보다 넓은 간격으로 배열되는 전극쌍으로 형성되는 더미전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 더미전극들은,
    금속버스전극 및 투명전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 더미전극들은,
    상기 표시 영역 상의 서스테인전극쌍 투명전극간 갭보다 상기 투명전극간 갭이 넓은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 더미전극들은,
    상기 투명전극간 갭이 상기 표시 영역 상의 서스테인전극쌍 투명전극간 갭보다 1.2 내지 4 배 넓은 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 2 항에 있어서,
    상기 더미전극들은,
    상기 투명전극간 갭이 120 내지 180 마이크로미터(μm)인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 삭제
  7. 제 1 항에 있어서,
    상기 더미전극들은,
    상기 패널에 형성되는 방전 공간 상의 공기가 배출되는 배기구가 형성되는 비표시 영역 상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 삭제
  9. 삭제
KR1020050005563A 2005-01-20 2005-01-20 플라즈마 디스플레이 패널 KR100701948B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020050005563A KR100701948B1 (ko) 2005-01-20 2005-01-20 플라즈마 디스플레이 패널
EP06001120A EP1684324B1 (en) 2005-01-20 2006-01-19 Plasma display panel
DE602006019653T DE602006019653D1 (de) 2005-01-20 2006-01-19 Plasmaanzeigetafel
US11/334,736 US7482752B2 (en) 2005-01-20 2006-01-19 Plasma display panel with electrode pairs at display and non-display regions, each pair having a different separation gap on each region
JP2006011932A JP2006202755A (ja) 2005-01-20 2006-01-20 プラズマディスプレイパネル
CN2006100064615A CN1808672B (zh) 2005-01-20 2006-01-20 等离子显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050005563A KR100701948B1 (ko) 2005-01-20 2005-01-20 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060084756A KR20060084756A (ko) 2006-07-25
KR100701948B1 true KR100701948B1 (ko) 2007-04-02

Family

ID=36840493

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050005563A KR100701948B1 (ko) 2005-01-20 2005-01-20 플라즈마 디스플레이 패널

Country Status (2)

Country Link
KR (1) KR100701948B1 (ko)
CN (1) CN1808672B (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6825606B2 (en) * 1999-08-17 2004-11-30 Lg Electronics Inc. Flat plasma display panel with independent trigger and controlled sustaining electrodes
JP3706012B2 (ja) * 1999-11-24 2005-10-12 三菱電機株式会社 面放電ac型プラズマディスプレイパネル用基板、面放電ac型プラズマディスプレイパネル及び面放電ac型プラズマディスプレイ装置
US7061178B2 (en) * 2002-03-14 2006-06-13 Matsushita Electric Industrial Co., Ltd. Plasma display
US7329990B2 (en) * 2002-12-27 2008-02-12 Lg Electronics Inc. Plasma display panel having different sized electrodes and/or gaps between electrodes
US7538491B2 (en) * 2002-12-27 2009-05-26 Lg Electronics Inc. Plasma display panel having differently shaped transparent electrodes

Also Published As

Publication number Publication date
KR20060084756A (ko) 2006-07-25
CN1808672A (zh) 2006-07-26
CN1808672B (zh) 2010-09-29

Similar Documents

Publication Publication Date Title
KR100657384B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488449B1 (ko) 플라즈마 디스플레이 패널
KR100389025B1 (ko) 플라즈마 디스플레이 패널
KR100285620B1 (ko) 플라즈마 디스플레이 패널 및 그의 어드레스 방법
KR100701948B1 (ko) 플라즈마 디스플레이 패널
KR20030027436A (ko) 플라즈마 디스플레이 패널
KR100453165B1 (ko) 플라즈마 디스플레이 패널
KR100581921B1 (ko) 플라즈마 디스플레이 패널
KR100392955B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100884801B1 (ko) 디스플레이 패널의 구동장치 및 그 구동방법
KR20030026777A (ko) 플라즈마 디스플레이 패널
KR100696545B1 (ko) 플라즈마 디스플레이 패널
KR100647679B1 (ko) 플라즈마 디스플레이 패널 구동방법
US20060113920A1 (en) Plasma display panel and drive method thereof
KR100482331B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100308047B1 (ko) 플라즈마 디스플레이의 격벽 형성방법
KR100499059B1 (ko) 플라즈마 디스플레이 패널
KR100592306B1 (ko) 플라즈마 디스플레이 패널구동방법
KR100421488B1 (ko) 플라즈마 디스플레이 패널
KR100684833B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법
KR100563074B1 (ko) 플라즈마 디스플레이 패널 및 이를 구동하기 위한 구동방법
KR100573162B1 (ko) 플라즈마 디스플레이 패널구동방법
KR100599603B1 (ko) 플라즈마 디스플레이 패널
KR20050102389A (ko) 플라즈마 디스플레이 패널
JP2007133207A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111220

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130226

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee