KR100308047B1 - 플라즈마 디스플레이의 격벽 형성방법 - Google Patents

플라즈마 디스플레이의 격벽 형성방법 Download PDF

Info

Publication number
KR100308047B1
KR100308047B1 KR1019990001974A KR19990001974A KR100308047B1 KR 100308047 B1 KR100308047 B1 KR 100308047B1 KR 1019990001974 A KR1019990001974 A KR 1019990001974A KR 19990001974 A KR19990001974 A KR 19990001974A KR 100308047 B1 KR100308047 B1 KR 100308047B1
Authority
KR
South Korea
Prior art keywords
plasma
driving block
display panel
lower electrode
boundary
Prior art date
Application number
KR1019990001974A
Other languages
English (en)
Other versions
KR20000051481A (ko
Inventor
김영환
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019990001974A priority Critical patent/KR100308047B1/ko
Publication of KR20000051481A publication Critical patent/KR20000051481A/ko
Application granted granted Critical
Publication of KR100308047B1 publication Critical patent/KR100308047B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/54Means for exhausting the gas

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 행방향으로 연속하여 형성된 복수개의 하부전극 일부분과 하부전극에 직교하도록 열방향으로 연속하여 형성된 복수개의 제 1 상부전극과 각각의 하부전극 사이에 하부전극에 평행한 방향으로 형성된 복수개의 격벽의 일부분을 포함하여 구성된 제 1 플라즈마 구동블록과, 제 1 플라즈마 구동블록에 포함된 하부전극 일부분을 제외한 다른 일부분과 하부전극에 직교하도록 열방향으로 연속하여 형성된 복수개의 제 2 상부전극과 제 1 플라즈마 구동블록에 포함된 복수개의 격벽의 일부분을 제외한 다른 일부분을 포함하여 구성된 제 2 플라즈마 구동블록 그리고, 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록 사이의 경계 부분의 각각의 격벽 사이에 소정의 폭과 높이로 형성된 경계격벽을 포함하여 구성되어 종래의 플라즈마 디스플레이 패널에 비해 플리커가 줄어 화질이 개선되는 효과가 있다.

Description

플라즈마 디스플레이의 격벽 형성방법{Method for manufacturing barrier rib of Plasma Display Panel}
본 발명은 평판형 표시장치 중의 하나인 플라즈마 디스플레이 패널(이하 피디피 : Plasma Display Panel)에 관한 것으로, 특히 피디피의 격벽을 형성하는 방법에 관한 것이다.
피디피와 액정표시장치(LCD)는 평판형 표시장치 중에서 가장 실용성이 높은 차세대 표시장치로 각광받고 있다. 특히 피디피는 액정표시장치보다 휘도가 높고 시야각이 넓어 옥외 광고탑 또는, 벽걸이 티브이, 극장용 디스플레이와 같이 박형의 대형 디스플레이로서 응용성이 넓다.
피디피는 가스방전을 이용하여 표시발광시키는 방식을 이용하고 있으며, 그 구성에 있어서 전극표면에 유전층을 구성시킨 AC형 피디피와 전극의 표면이 방전공간에 노출되어 있는 DC형 피디피로 구분된다. AC형 피디피는 유전층 위에 형광체구 구성되어 있고, DC형 피디피는 전극 위에 형광체가 구성되어 있다. 피디피는 가스방전에 의해 발생된 자외선을 형광체에 조사하여 형광체를 발광시킨다.
일반적인 AC형 대향방전방식의 피디피의 구조는 도 1에 도시된 것과 같이 복수개의 매트릭스전극으로 구성되어 있다. 대향방전방식의 피디피는 전면기판(10) 위에 구성된 Y 전극(11)과, 그 위에 형성된 유전층(12)과, 유전층의 표면을 이온충격으로 토호하기 위해 산화마그네슘(MgO) 등으로 구성된 보호층(13)과, 배면기판(20) 위에 구성된 X 전극(21), 그 위에 형성된 유전층(22)과, 유전층 위에 구성된 격벽(23) 및, 격벽 사이에 도포된 형광체(24)로 구성되어 있다.
도 1에 도시된 일반적인 피디피의 구동을 위해 각 전극에 인가되는 펄스는 도 2에 도시된 것과 같다. 일반적인 피디피의 구동펄스는 피디피의 방전셀을 선택하고 발광을 지속시키기 위해 리셋방전기간과, 어드레스방전기간, 그리고 유지방전기간으로 구분된다.
리셋방전기간은 X 전극과 Y 전극에 방전을 일으켜 방전셀 내의 벽전하를 소거하여 셀을 초기화한다.
어드레스방전기간은 Y 전극에 스캔펄스(30)를 인가하고, X 전극에 데이터펄스(40)를 인가하여 방전시킬 셀을 선택하여 그 셀에 벽전하를 형성시킨다. 도 2는 X 전극에 정전압(positive voltage)의 데이터펄스(40)가 인가되고, Y 전극에 부전압(negative voltage)의 스캔펄스(30)가 인가되는 것을 도시한 파형도이다. 그 결과, X 전극에 정전하(positive electron)가 발생되고 Y 전극에 부전하(negative electron)가 발생된다. 이 때, 발생된 정전하와 부전하는 모두 벽전하(wall charge)이다.
유지방전기간은 대향하고 있는 모든 X 전극과 모든 Y 전극에 서로 위상이 반대인 서스테인펄스(31, 41)를 지속적으로 인가한다. 이 때, 상술한 어드레스방전기간에 벽전하가 발생된 방전셀은 일정 수준의 벽전압(Wall Voltage)이 유지되고 있어 이 벽전압(Vw)과 서스테인펄스에 의한 방전유지전압(Vs)이 중첩되어 방전셀 내에 방전임계전압(Vb) 이상의 전위차가 발생된다. 결국, 모든 X 전극과 모든 Y 전극에 동시에 서스테인펄스를 인가하더라도 모든 방전셀에 방전이 유지되는 것이 아니라, 어드레스방전기간에 벽전하가 발생된 방전셀에만 방전이 유지되는 것이다. 이러한 원리에 의하여 AC형 피디피에서 화면의 각 셀이 선택적으로 발광되는 것이다.
도 3은 일반적인 3전극 면방전 방식의 AC형 피디피의 단면구조를 도시한 것으로, 전면 유리기판(10)의 동일면 상에 Y 전극(25)과 Z 전극(26)을 형성하고, 그 Y 전극과 Z 전극 위에 유전층(27)을 인쇄기법으로 형성하며, 유전층(27) 위에 보호층을 증착방식으로 형성한 상부구조와, 그 상부구조의 배면 유리기판(20) 위에 X 전극(21)을 형성하고, X 전극(21) 간에 인접한 셀(cell)과의 누화(crosstalk) 현상을 방지하기 위해 격벽(23)을 형성하며, 격벽(23)과 X 전극(21) 주위에 형광체(24)를 형성한 하부 구조로 구성되어 상부구조와 하부구조의 사이 공간에 불활성 가스를 봉입하여 방전영역을 가지도록 구성된다. 3전극 면방전 방식의 AC형 피디피는 대향방전 방식의 피디피에 비해 전극 위의 형광체가 열화되지 않아 동작수명이 연장되는 장점이 있다.
이러한 3전극 면방전 방식의 AC형 피디피는 먼저, X 전극(21)과 Y 전극(25) 사이에 구동전압이 인가되면, X 전극(21)과 Y 전극(25) 사이에 대향방전이 일어나서 상부구조의 보호층(28) 표면에 벽전하가 발생한다. 그리고, Y 전극(25)과 Z 전극(26)에 서로 극성이 반대인 방전전압이 지속적으로 인가되고 X 전극(21)에 인가되던 구동전압이 차단되면, 벽전하에 의해 Y 전극(25)과 Z 전극(26) 상호간에 소정의 전위차가 유지되어 유전층(27)과 보호층(28) 표면의 방전영역에서 면방전이 일어난다. 그 결과, 방전영역의 불활성 가스로부터 자외선이 발생된다. 이 자외선에 의해 형광체(24)를 여기시키고, 발광된 형광체(24)에 의해 칼라(color) 표시가 이루어진다.
즉, 방전셀(cell) 내부에 존재하는 전자들이 인가된 구동전압에 의해 음극(-)으로 가속하면서, 상기 방전셀 안에 400∼500 torr 정도의 압력으로 채워진 불활성 혼합가스 즉, 헬륨(He)을 주성분으로 하여 크세논(Xe), 네온(Ne) 가스 등을 첨가한 페닝(Penning) 혼합가스와 충돌하여 불활성 가스가 여기되면서 147nm의 파장을 갖는 자외선이 발생한다. 이러한 자외선이 X 전극(21)과 격벽(23) 주위를 둘러싸고 있는 형광체(24)와 충돌하여 가시광선 영역에 발광이 된다.
종래의 피디피에 설치된 격벽은 방전가스 주입구부터 모든 방전셀까지 가스통로를 형성하기 위해 X 전극에 평행한 방향으로 형성되어 있고, 밀봉재(sealing region)로부터 소정의 거리를 두고 설치된다. 그리고, 방전가스 주입구를 통해 주입된 방전가스는 가스통로를 통해 모든 방전셀에 고르게 분포된다.
이러한 피디피는 X 전극과 Y 전극 그리고, Z 전극에 전압의 인가를 제어하여 화소(pixel)를 구성하는 셀(cell)을 방전시키며, 이 방전에 의해 발광된 빛의 양은 셀의 방전시간을 변화시켜 조절한다. 즉, 영상표시를 위해 필요한 계조(grey scale)는 전체영상을 표시하기 위해 필요한 시간(NTSC TV 신호의 경우, 1/30초) 내에서 개개의 셀이 방전되는 시간의 길이를 서로 다르게 하여 구현시킨다. 이 때, 화면의 휘도는 각각의 셀을 최대로 방전되었을 때의 밝기에 의해 결정된다. 또, 피디피 화면의 휘도를 최대로 높이려면, 한 화면을 구성시키기 위해 필요한 시간 내에서 셀의 방전시간을 최대로 길게 유지되어야 한다.
도 4는 구동회로부가 포함된 피디피의 개략적인 구조를 도시한 블록도로서, 패널과 X 전극 드라이버(60)와 Y 전극 드라이버(70) 그리고, Z 전극 드라이버(80)를 도시한 것이다. 도 3에 도시된 피디피의 각 셀에 형성된 X 전극(21)은 X 전극 드라이버(60)에 연결되어 어드레스전압(address voltage)을 인가받고, Y 전극(25)은 Y 전극 드라이버(70)에 연결되어 스캔전압(scan voltage)을 인가받으며, Z 전극(26)은 Z 전극 드라이버(80)에 연결되어 서스테인전압(sustain voltage)을 인가받는다.
도면에는 도시되지 않았지만, 피디피 구동회로부의 콘트롤러(90)는 외부로부터 클럭신호와, RGB 데이터, 수직동기신호 및, 수평동기신호 등, 각종 제어신호들을 입력받아 스캔데이터를 생성하여 Y 전극 드라이버에 인가하고, 어드레스데이터를 생성하여 X 전극 드라이버에 인가한다. 따라서, 각각의 드라이버에 인가된 신호에 따라 X 전극과 Y 전극 및 Z 전극이 구동되어 피디피에 화상이 표시된다.
피디피를 구동하여 영상을 표시하는 방식은 여러 가지가 있으나, 일반적으로 많이 사용되는 방식은 서브필드방식이다.
서브필드방식은 셀의 방전에 의해 표시되는 화면을 하나의 부화면으로 설정하고, Y 전극 드라이버와 Z 전극 드라이버를 제어하여 여러 장의 부화면을 겹침으로써, 하나의 화면을 구현하는 방식이다. 이와 같은 서브필드방식은 여러 장의 부화면이 순차적으로 모여야 하나의 영상이 이루어지는데, 이 때 부화면의 개수는 영상의 계조비트의 수와 같다. 즉, 화면에 구현되는 영상의 계조가 8비트라면, 서브필드방식으로 구현되는 부화면의 개수도 8 장이다. 도 5a는 피디피의 각 전극에 인가되는 파형을 도시한 것이고, 도 5b는 도 5a의 파형에 따른 피디피 각 셀의 스캔순서를 도시한 서브필드방식 피디피 구동방법을 도시한 것이다.
먼저, 서브필드방식은 8비트의 디지털 영상신호를 MSB(Most Signal Bit) 부터 LSB(Least Signal Bit) 까지 동일한 가중치의 비트끼리 모은 후에 MSB 데이터는 소정의 T 시간동안 피디피에 주사시키고, 나머지 하위 비트들은 MSB에 가까운 비트 순으로 각각 T/2 시간, T/4 시간, T/8 시간동안 주사시키며, LSB 데이터는 T/128시간동안 주사시켜 부화면을 구성하는 것이다. 그리고, 서브필드방식은 각각의 부화면에서 방출되는 빛에 대한 눈의 잔상효과를 이용하여 256 계조를 구현한다.
이 때, 고해상도의 AC형 피디피를 효율적으로 구동하기 위하여 서브필드방식은 도 6에 도시된 것과 같이 피디피 화면을 8구역으로 나눈 후에 임의의 시간동안, 어드레스 펄스의 인가동작이 두 번 이하가 되도록 각 구역에 부화면들을 배치한다. 각 부화면은 어드레스 펄스의 인가구간과 서스테인 펄스의 인가구간을 구분하여 인가하는 에이디에스(ADS : Separate Address-Sustain)방식을 따르며, 각 구역의 부화면 배치는 어드레스 펄스와 서스테인 펄스가 동시에 인가되는 것을 허용하는 씨에이에스(CAS : Concurrent Address-Sustain)방식을 따른다. 일반적으로 하나의 필드는 45개의 기본블록으로 나뉘어진다.
종래의 피디피는 각각의 방전셀이 매트릭스 방식으로 구동되어야 하므로, X 전극 하나에 대하여 Y 전극들은 서로 다른 시간에 구동되어야 한다. 그런데, 종래의 피디피는 하나의 피디피 화면을 여러 개의 구역으로 나누고, 부화면을 각각의 구역에 배치하여 어드레스 펄스와 서스테인 펄스가 동시에 인가되는 것을 허용했으므로, 간혹 서로 인접한 별개의 구역이 서로 다른 상태를 나타낼 수도 있다.
도 6은 서브필드 방식으로 피디피를 구동하여 영상을 구현하는 방법을 도시한 것으로서, 기본구역 11 은 제 4 구역에 서스테인펄스가 인가되고, 제 5 구역과 제 6 구역에 어드레스펄스가 인가되며, 제 7 구역에 서스테인펄스가 인가되는 것을 나타내고 있다. 이 때, 제 4 구역과 제 5 구역의 경계부분 및, 제 6 구역과 제 7구역의 경계부분은 인접한 구역의 상태에 따라 펄스의 인가동작이 불안정해진다. 즉, 제 4 구역과 제 5 구역 사이의 경계부분은 제 4 구역의 서스테인 펄스의 인가동작이 제 5 구역의 어드레스 펄스의 인가동작에 영향을 미쳐 어드레스 펄스가 불안정해질 수 있다. 그 결과, 화면에 심한 플리커가 발생되어 피디피 화질이 저하되는 문제점이 있다.
본 발명은 이러한 문제점을 해결하기 위한 것으로, 인접한 기본구역의 경계부분에 어드레스 펄스의 인가동작과 서스테인 펄스의 인가동작을 안정화시키는 데에 그 목적이 있다.
도 1은 일반적인 대향방전방식의 AC형 플라즈마 디스플레이 패널의 개략적인 구조를 도시한 도면
도 2는 상기 도 1에 도시된 플라즈마 디스플레이 패널을 구동시키기 위해 각 전극에 인가하는 파형을 도시한 파형도
도 3은 일반적인 3전극 면방전 방식의 AC형 플라즈마 디스플레이 패널의 단면구조를 도시한 도면
도 4는 상기 도 3에 도시된 플라즈마 디스플레이 패널에 구동회로부가 포함된 것을 도시한 블록도
도 5a는 플라즈마 디스플레이 패널의 각 전극에 인가되는 파형을 도시한 도면
도 5b는 상기 도 5a의 파형에 따른 플라즈마 디스플레이 패널의 각 셀의 스캔순서를 도시한 서브필드방식 피디피 구동방법을 도시한 도면
도 6은 서브필드방식의 피디피 구동방법의 일례를 도시한 것으로, 서브필드방식에서 잘못된 어드레스 펄스가 인가될 수 있는 상태를 도시한 도면
도 7은 본 발명의 플라즈마 디스플레이 패널의 구조를 개략적으로 도시한도면
도 8는 상기 도 7의 플라즈마 디스플레이 패널에서 경계격벽의 구조를 도시한 도면
도 9은 본 발명의 플라즈마 디스플레이 패널의 경계격벽의 여러 형태를 도시한 도면
도 10은 본 발명의 플라즈마 디스플레이 패널에서 창살 형태의 경계격벽을 도시한 도면
도면의 주요부분에 대한 부호의 설명
100 : 제 1 플라즈마 구동블록 100' : 제 2 플라즈마 구동블록
101 : 제 1 플라즈마 방전영역 101' : 제 2 플라즈마 방전영역
110 : 하부전극 120, 121 : 제 1 상부전극
120', 121' : 제 2 상부전극 130 : 격벽
140 : 경계격벽 141 : 광차단부
142 : 가스통로부
본 발명은 고해상도의 AC형 피디피를 효율적으로 구동시키기 위해 각 기본구역들의 경계부분에 경계 격벽을 형성함으로써, 인접한 기본구역의 경계부분에서 발생되는 상호작용을 최소화하는 것이 특징이다.
본 발명은 도 7에 도시된 것과 같이 복수개의 하부전극(110) 일부분과 하부전극(110)에 직교하도록 형성된 복수개의 제 1 상부전극(120, 121)과 하부전극(110) 사이에 형성된 복수개의 격벽(130) 일부분으로 구성된 제 1 플라즈마 구동블록(100)과, 제 2 플라즈마 구동블록(100'), 그리고 제 1 플라즈마 구동블록(100)과 제 2 플라즈마 구동블록(100') 사이의 경계부분의 격벽(130) 사이에 형성된 경계격벽(140)을 포함하여 구성되어 있다. 즉, 본 발명은 하나의 피디피 표시영역을 여러 개의 구동블록으로 구분하고, 각 구동블록 사이의 경계부분에 별도로 경계격벽을 설치하여 그 경계격벽에 의해 각 구동블록이 인접한 구동블록의 상태에거의 무관하게 동작하는 피디피이다.
제 1 플라즈마 구동블록(100)은 복수개의 하부전극(110) 일부분과, 하부전극(110)에 직교하는 복수개의 제 1 상부전극(120, 121), 그리고 각 하부전극(110) 사이에 하부전극(110)에 평행한 방향으로 형성된 복수개의 격벽(130)을 포함하여 이루어진다. 하부전극(110)은 하판 위에 행방향으로 연속하여 형성되고, 제 1 상부전극(120, 121)은 하판(도면미도시)에 대향하여 설치된 상판(도면미도시) 위에 열방향으로 연속하여 형성된다. 그리고, 격벽(130)은 각 하부전극(110) 사이에 하나씩 하부전극에 평행한 방향으로 형성된다.
제 2 플라즈마 구동블록(100')은 제 1 플라즈마 구동블록(100)와 동일한 구조로 되어 있다. 다만, 제 2 플라즈마 구동블록(100')은 제 1 플라즈마 구동블록(100)에 인접하여 형성되고, 별도의 구동회로에 의해 별개로 동작한다. 즉, 제 2 플라즈마 구동블록(100')은 복수개의 하부전극(110) 중에서 제 1 플라즈마 구동블록(100)에 포함된 부분을 제외한 다른 부분의 일부분과 하부전극에 직교하는 복수개의 제 2 상부전극(120', 121'), 그리고 복수개의 격벽(130) 중에서 제 1 플라즈마 구동블록(100)에 포함된 부분을 제외한 다른 부분의 일부분을 포함하여 이루어진다.
이 때, 제 1 플라즈마 구동블록(100)에 포함된 격벽(130) 부분과 제 2 플라즈마 구동블록(100')에 포함된 격벽(130)은 일체로 연결되어 있다. 즉, 하나의 격벽(130)은 일부분이 제 1 플라즈마 구동블록(100)에 포함되어 있고, 다른 일부분은 제 2 플라즈마 구동블록(100')에 포함되어 있다.
그리고, 제 1 플라즈마 구동블록(100)에 포함된 하부전극(110)과 제 2 플라즈마 구동블록(100')에 포함된 하부전극(110)도 격벽(130)과 마찬가지로 일체로 연결되어 있다. 즉, 하나의 하부전극(110)은 일부분이 제 1 플라즈마 구동블록(100)에 포함되어 있고, 다른 일부분은 제 2 플라즈마 구동블록(100')에 포함되어 있다.
경계격벽(140)은 제 1 플라즈마 구동블록(100)과 제 2 플라즈마 구동블록(100') 사이의 경계부분에 형성되어 있다. 특히, 경계격벽(140)은 각각의 격벽(130)에서 제 1 플라즈마 구동블록(100)과 제 2 플라즈마 구동블록(100') 사이의 경계부분에 소정의 폭과 높이로 형성되어 있다. 이 때, 경계격벽(140)의 높이는 주위의 격벽(130)과 동일하도록 형성되는 것이 바람직하고, 경계격벽의 폭은 주위 격벽 사이의 이격거리 이하로 형성되는 것이 바람직하다.
특히, 경계격벽(140)은 제 1 플라즈마 구동블록의 방전영역(101)과 제 2 플라즈마 구동블록의 방전영역(101')을 완전히 차단하도록 형성될 수도 있으나, 도 8에 도시된 것과 같이 제조공정 중에 방전가스를 방전영역 전체에 고루 분포시킬 수 있는 가스통로(150)를 형성하는 것이 바람직하다.
즉, 경계격벽(140)은 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록 사이의 방전영역(101, 101')을 구분하도록 형성되지만, 방전가스가 피디피의 모든 방전영역에 골고루 분포되도록 가스통로(150)가 형성되어 있다. 따라서, 도 8에 도시된 것과 같이 경계격벽은 방전영역을 구분하는 광차단부(141)와, 방전가스가 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록 사이에 자유로이 흐를 수 있는 가스통로부(142)로 구성되어 있다. 도 8에 도시된 가스통로부(142)는 l1의 폭을 갖는 제 1 통로와, l2의 폭을 갖는 제 2 통로와 l3의 폭을 갖는 제 3 통로로 구성되어 있다. 즉, 가스통로부(142)는 하나 이상으로 구성될 수도 있다.
이 때, 광차단부(141)와 가스통로부(142)는 도 9a 내지 도 9c에 도시된 것과 같이 여러 형태로 구성될 수 있다. 때로, 본 발명의 경계격벽(140)은 도 9d에 도시된 것과 같이 가스통로부가 형성되지 않고 광차단부(141)만으로 구성될 수도 있다. 즉, 광차단부(141)는 격벽(130)의 일측에 형성되어 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록의 방전영역(101, 101')을 구분하고, 가스통로부(142)는 광차단부(141) 일부에 형성되어 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록의 방전가스를 왕래시킨다. 그리고, 경계격벽(140)은 도 10에 도시된 것과 같이 복수개의 광차단부(141)와 복수개의 가스통로부(142)로 구성되어 일종의 창살 형태로 형성될 수 있다.
본 발명은 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록의 두 개의 구동블록으로 한정되지 않고, 복수개의 구동블록으로 구성될 수도 있다. 그리고, 각 구동블록 사이의 모든 영역에 경계격벽이 형성될 수도 있으나, 동작의 효율성과 제조의 편의성을 이유로 하여 일부 구동블록 사이의 영역에 경계격벽이 형성되지 않을 수도 있다.
본 발명은 종래의 피디피와 달리 분할구동 시, 인접한 방전영역 경계 부분에 발생하는 플리커를 줄일 수 있는 장점이 있다. 그리고, 본 발명의 피디피는 방전영역 사이의 경계부분에서 혼재된 방전셀의 발광이 구분되면서도, 각 방전영역이 완전히 차단되어 있지 않아 제조공정시에 각 방전영역에 방전가스를 골고루 분포시킬 수 있는 효과가 있다. 따라서, 본 발명의 피디피는 종래의 피디피에 비해 화질이 개선된다.

Claims (8)

  1. 영상을 구현하는 표시영역이 복수개의 구동블록으로 구분되어 동작하는 플라즈마 디스플레이 패널에서,
    행방향으로 연속하여 형성된 복수개의 하부전극 일부분과, 상기 하부전극에 직교하도록 열방향으로 연속하여 형성된 복수개의 제 1 상부전극과, 상기 각각의 하부전극 사이에 상기 하부전극에 평행한 방향으로 형성된 복수개의 격벽의 일부분을 포함하여 구성된 제 1 플라즈마 구동블록;
    상기 제 1 플라즈마 구동블록에 포함된 하부전극 일부분을 제외한 다른 일부분과 상기 하부전극에 직교하도록 열방향으로 연속하여 형성된 복수개의 제 2 상부전극과, 상기 제 1 플라즈마 구동블록에 포함된 복수개의 격벽의 일부분을 제외한 다른 일부분을 포함하여 구성된 제 2 플라즈마 구동블록; 그리고,
    상기 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록 사이의 방전영역을 구분하도록 형성된 광차단부와, 상기 1 플라즈마 구동블록에 주입된 방전가스와 상기 제 2 플라즈마 구동블록에 주입된 방전가스를 통관시키는 가스통로부로 구성되어 상기 제 1 플라즈마 구동블록 및 제 2 플라즈마 구동블록 사이의 경계 부분의 상기 각각의 격벽 사이에 소정의 폭과 높이로 형성된 경계 격벽을 포함하여 구성된 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서, 상기 제 1 플라즈마 구동블록에 포함된 격벽과 제 2 플라즈마 구동블록에 포함된 격벽은 일체로 구성됨을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서, 상기 제 1 플라즈마 구동블록에 포함된 하부전극과 제 2 플라즈마 구동블록에 포함된 하부전극은 일체로 구성됨을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서, 상기 경계격벽의 높이는 상기 격벽의 높이와 동일한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서, 상기 경계격벽의 폭은 상기 각각의 격벽 사이의 이격거리 이하의 범위인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서, 상기 플라즈마 디스플레이 패널은
    상기 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록에 포함된 하부전극 일부분을 제외한 다른 일부분과 상기 하부전극에 직교하도록 열방향으로 연속하여형성된 복수개의 제 3 상부전극과, 상기 제 1 플라즈마 구동블록과 제 2 플라즈마 구동블록에 포함된 복수개의 격벽의 일부분을 제외한 다른 일부분을 포함하여 구성된 별개의 제 3 플라즈마 구동블록이 부가적으로 포함된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 7 항에 있어서, 상기 플라즈마 디스플레이 패널은
    상기 제 3 플라즈마 구동블록이 복수개의 구동블록으로 구성됨을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 8 항에 있어서, 상기 플라즈마 디스플레이 패널은
    상기 복수개의 구동블록 사이 영역 중, 적어도 하나의 영역에 경계격벽이 형성됨을 특징으로 하는 플라즈마 디스플레이 패널.
KR1019990001974A 1999-01-22 1999-01-22 플라즈마 디스플레이의 격벽 형성방법 KR100308047B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990001974A KR100308047B1 (ko) 1999-01-22 1999-01-22 플라즈마 디스플레이의 격벽 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990001974A KR100308047B1 (ko) 1999-01-22 1999-01-22 플라즈마 디스플레이의 격벽 형성방법

Publications (2)

Publication Number Publication Date
KR20000051481A KR20000051481A (ko) 2000-08-16
KR100308047B1 true KR100308047B1 (ko) 2001-09-26

Family

ID=19572074

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990001974A KR100308047B1 (ko) 1999-01-22 1999-01-22 플라즈마 디스플레이의 격벽 형성방법

Country Status (1)

Country Link
KR (1) KR100308047B1 (ko)

Also Published As

Publication number Publication date
KR20000051481A (ko) 2000-08-16

Similar Documents

Publication Publication Date Title
US8044888B2 (en) Surface discharge type plasma display panel divided into a plurality of sub-screens
JP4076367B2 (ja) プラズマディスプレイパネル、プラズマ表示装置及びプラズマディスプレイパネルの駆動方法
US7106278B2 (en) Plasma display panel and driving method thereof
US7129912B2 (en) Display device, and display panel driving method
US20070030214A1 (en) Plasma display apparatus and driving method thereof
US7456808B1 (en) Images on a display
JP4089759B2 (ja) Ac型pdpの駆動方法
US20070085766A1 (en) Method of driving plasma display apparatus
KR100348918B1 (ko) 플라즈마 디스플레이 및 이의 구동 방법
JP2003066897A (ja) プラズマディスプレイパネル表示装置とその駆動方法
EP0923066B1 (en) Driving a plasma display panel
KR100291992B1 (ko) 플라즈마 표시 패널의 구동방법
KR100308047B1 (ko) 플라즈마 디스플레이의 격벽 형성방법
KR100327352B1 (ko) 플라즈마디스플레이패널
JP4498597B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR19990008956A (ko) 피디피의 구동방법
KR100472352B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100546582B1 (ko) 플라즈마 디스플레이 패널의 어드레스방법
KR100351463B1 (ko) 고주파 플라즈마 디스플레이 패널의 구동방법
US20060113920A1 (en) Plasma display panel and drive method thereof
US20060262042A1 (en) Method of driving plasma display panel (PDP)
KR20000051585A (ko) 엘지에스이 방식 피디피 및 그 구동방법
KR100647679B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR100701948B1 (ko) 플라즈마 디스플레이 패널
KR20000051586A (ko) 엘지에스이방식 피디피 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090729

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee