KR100453165B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100453165B1
KR100453165B1 KR10-2002-0003194A KR20020003194A KR100453165B1 KR 100453165 B1 KR100453165 B1 KR 100453165B1 KR 20020003194 A KR20020003194 A KR 20020003194A KR 100453165 B1 KR100453165 B1 KR 100453165B1
Authority
KR
South Korea
Prior art keywords
address
electrodes
electrode
upper half
display panel
Prior art date
Application number
KR10-2002-0003194A
Other languages
English (en)
Other versions
KR20030062798A (ko
Inventor
박헌건
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0003194A priority Critical patent/KR100453165B1/ko
Publication of KR20030062798A publication Critical patent/KR20030062798A/ko
Application granted granted Critical
Publication of KR100453165B1 publication Critical patent/KR100453165B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화질을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널은 플라즈마 디스플레이 패널의 상반부에 형성되는 제 1 어드레스전극들과; 상기 플라즈마 디스플레이 패널의 하반부에 형성되는 제 2 어드레스전극들을 구비한다. 상기 플라즈마 디스플레이 패널의 상반부와 하반부 사이의 경계부에서 상기 제 1 어드레스전극들과 상기 제 2 어드레스전극들 각각은 지그재그 형태로 형성되며 서로의 일측이 대향한다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 화질을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판표시장치는 액정표시장치(Liquid Crystal Display : LCD), 전계 방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : PDP) 및 일렉트로 루미네센스(Electro-Luminescence : EL) 표시장치 등이 있다.
이중 PDP는 기체방전을 이용한 표시소자로서 대형패널의 제작이 용이하다는 장점이 있다. PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 제 1 전극(12Y) 및 제 2 전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다.
제 1 전극(12Y)과 제 2 전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전층(14)과 보호막(16)이 적층된다. 상부 유전층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전층(22) 및 격벽(24)이 형성되며, 하부 유전층(22)과 격벽(24) 표면에는 형광체(26)가 도포된다. 어드레스전극(20X)은 제 1 전극(12Y) 및 제 2 전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18) 및 격벽(24) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 3전극 교류 면방전형 PDP는 다수개의 서브필드로 분리되어 구동되고, 각 서브필드기간에는 비디오 데이터의 가중치에 비례시킨 횟수의 발광이 진행됨으로써 계조표시가 행해지게 된다.
실례로, 8비트의 비디오 데이터를 이용하여 256 계조로 화상이 표시되는 경우 도 2와 같이 1 프레임 표시기간(예를 들면, 1/60초=약 16.7msec)은 8개의 서브필드(SF1 내지 SF8)로 분할된다. 각 서브필드(SF1 내지 SF8)는 다시 리셋 기간(RP), 어드레스 기간(AP) 및 서스테인 기간(SP)으로 분할되고, 서스테인기간(SP)에 1:2:4:8:…:128의 비율로 가중치가 부여된다.
여기서, 리셋기간(RP)은 방전셀을 초기화하는 기간이고, 어드레스기간(AP)은 비디오데이터의 논리값에 따라 선택적인 어드레스방전이 발생하게 하는 기간이며, 서스테인 기간(SP)은 상기 어드레스방전이 발생된 방전셀에서 방전이 유지되게 하는 기간이다. 리셋 기간(RP)과 어드레스기간(AP)은 각 서브필드 기간에 동일하게 할당된다.
이러한 서브필드 구동방법에서 서스테인 기간(SP)은 화상을 표시하는 기간으로 적절한 휘도를 내기 위해서는 서스테인 기간(SP)을 충분히 확보하여야 한다. 그런데, 고해상화 되거나 화면의 크기가 증가하게 되면 PDP의 제 1 전극(Y) 및 제 2 전극(Z)의 수가 증가하게 된다. 이에 따라, 어드레스 기간(AP)이 증가하게 되어 서스테인 기간을 충분히 확보하지 못하는 문제점이 있다.
또한, 종래의 서브필드 구동방법에서는 빛의 적분방향과 사람의 눈이 인식하는 시각특성의 불일치에 의해서 의사윤곽 노이즈(False Contour noise)가 발생한다. 예를 들어, 의사윤곽 노이즈는 127-128, 63-64, 31-32 등과 같이 발광패턴이 크게 나는 계조 레벨이 연속적으로 표시되는 경우 발생된다. 이와 같은 의사윤곽 노이즈는 통상 흰띠 또는 검은띠 행태로 나타난다.
의사윤곽 노이즈를 줄이기 위하여 한프레임 내에서 서브필드를 10개 이상으로 늘리는 방법들이 제안되었다. 하지만, 서브필드가 10개 이상으로 늘어나면 어드레스기간(AP) 및 리셋기간(RP)이 늘어나게 되어 서스테인 기간(SP)에 충분한 시간이 할당되지 못화는 문제점이 있다.
이와 같은 문제점을 해결하기 위하여 도 3과 같은 분할구동방법이 제안되었다. 분할구동 PDP에서는 패널(30)이 상반부(42)와 하반부(44)로 나뉘어 구동된다.
도 3을 참조하면, 제 1 전극(Y)을 구동하기 위한 제 1 및 제 2 서스테인 구동부(32,34)와, 제 2 전극(Z)을 구동하기 위한 제 3 서스테인 구동부(36)와, 어드레스전극(X)을 구동하기 위한 어드레스 구동부(38,40)를 구비한다.
제 1 서스테인 구동부(32)는 상반부(42)에 형성된 제 1 전극(Y1 내지 Ym/2)을 구동한다. 제 2 서스테인 구동부(34)는 하반부(44)에 형성된 제 1 전극(Ym/2+1 내지 Ym)을 구동한다. 제 3 서스테인 구동부(36)는 패널(30)에 형성된 제 2 전극(Z1 내지 Zm)을 구동한다.
제 1 어드레스 구동부(38)는 상반부(42)에 형성된 제 1 어드레스전극(X11 내지 X1n)을 구동한다. 제 2 어드레스 구동부(40)는 하반부(44)에 형성된 제 2 어드레스전극(X21 내지 X2n)을 구동한다.
이와 같은 분할구동 PDP에서 상반부(42) 및 하반부(44)에 형성된 제 1 전극(Y)들은 동시에 스캐닝된다. 다시 말하여, 상반부(42)에 형성된 첫번째 제 1 전극(Y1)에 스캔펄스가 공급될 때 하반부(44)에 형성된 제 m/2+1 번째 제 1 전극(Ym/2+1)에 스캔펄스가 공급된다.
이와 같이 분할구동 PDP에서는 상반부(42) 및 하반부(44)를 동시에 구동함으로써 어드레싱 타임을 절반으로 단축할 수 있다. 하지만, 이와 같은 종래의 분할구동 PDP에서는 상반부(42) 및 하반부(44)의 경계부에 위치된 방전셀들에서 방전이 불균일하게 발생된다.
상세히 설명하면, 특정 방전셀(46)의 어드레스 방전 또는 서스테인 방전에 의해 생성된 공간전하들은 어드레스전극(X11)을 따라 다음 방전셀(48)로 공급된다. 또한, 다음 방전셀(48)의 어드레스 방전에 의해 생성된 공간전하들도 어드레스전극(X11)을 따라 그 다음 방전셀로 공급된다.
다시 말하여, 방전셀들에서 생성된 공간전하들은 어드레스 전극(X)을 따라 인접한 다음 방전셀로 이동된다. 즉, 어드레스전극(X)은 공간전하들이 이동할 수 있는 경로를 제공한다. 하지만, 상반부(42) 및 하반부(44)의 경계부에는 도 4와 같이 제 1 어드레스 전극(X11 내지 X1n) 및 제 2 어드레스 전극(X21 내지 X2n)이 소정거리를 두고 이격되게 설치된다. 따라서, 제 1 어드레스 전극(X11 내지 X1n)을 따라 이동되는 상반부(42)의 공간전하들은 하반부(44)로 공급되지 못한다.
다시 말하여, 제 m/2 번째 제 1 전극(Ym/2)을 따라 형성된 방전셀들은 제 m/2+1 번째 제 1 전극(Ym/2+1)을 따라 형성된 방전셀들로 공간전하를 공급하지 못한다. 따라서, 제 m/2 번째 제 1 전극(Ym/2)을 따라 형성된 방전셀들에는 소정의 공간전하가 축적된다. 또한, 제 m/2+1 번째 제 1 전극(Ym/2+1)을 따라 형성된 방전셀들은 제 m/2 번째 제 1 전극(Ym/2)을 따라 형성된 방전셀들로부터 공간전하를 공급받지 못한다.
따라서, 종래의 분할구동방법에서는 상반부(42) 및 하반부(44)의 경계부에 형성된 방전셀들의 방전조건이 불균일해지고, 이에 따라 화질이 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 화질을 향상시킬 수 있도록 한 PDP를 제공하는데 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2는 종래의 플라즈마 디스플레이 패널의 구동방법을 나타내는 도면.
도 3은 종래의 분할형 플라즈마 디스플레이 패널을 나타내는 도면.
도 4는 도 3의 경계부에 형성된 어드레스전극을 나타내는 도면.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널을 나타내는 도면.
도 6은 도 5의 경계부에 형성된 어드레스전극을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y : 제 1 전극
12Z : 제 2 전극 14,22 : 유전체층
16 : 보호막 18 : 하부기판
20X : 어드레스전극 24 : 격벽
26 : 형광체층 30,50 : 패널
32,34,36,52,54,56 : 서스테인 구동부 38,40,58,60 : 어드레스 구동부
42,62 : 상반부 44,64 : 하반부
46,48 : 방전셀
상기 목적을 달성하기 위하여, 본 발명의 PDP는 PDP의 상반부에 형성되는 제 1 어드레스전극들과; 상기 PDP의 하반부에 형성되는 제 2 어드레스전극들을 구비한다.상기 PDP의 상반부와 하반부 사이의 경계부에서 상기 제 1 어드레스전극들과 상기 제 2 어드레스전극들 각각은 지그재그 형태로 형성되며 서로의 일측이 대향한다.상기 PDP는 상기 상반부에 상기 제 1 어드레스전극과 교차되는 상반부의 제 1 전극들과; 상기 상반부의 제 1 전극들을 구동하기 위한 제 1 구동부와; 상기 하반부에 상기 제 2 어드레스전극과 교차되는 하반부의 제 1 전극들과; 상기 하반부의 제 1 전극들을 구동하기 위한 제 2 구동부와; 상기 상반부 및 하반부에서 상기 제 1 전극들과 나란하게 형성된 제 2 전극들과; 상기 제 2 전극들을 구동하기 위한 제 3 구동부를 더 구비한다.상기 PDP는 상기 제 1 어드레스전극들을 구동하기 위한 제 1 어드레스 구동부와; 상기 제 2 어드레스전극들을 구동하기 위한 제 2 어드레스 구동부를 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 5 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5는 본 발명의 실시예에 의한 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5를 참조하면, 본 발명의 실시예에 의한 PDP는 제 1 전극(Y)을 구동하기 위한 제 1 및 제 2 서스테인 구동부(52,54)와, 제 2 전극(Z)을 구동하기 위한 제 3 서스테인 구동부(56)와, 어드레스전극(X)들을 구동하기 위한 제 1 및 제 2 어드레스 구동부(58,60)를 구비한다.
제 1 서스테인 구동부(52)는 상반부(62)에 형성된 제 1 전극(Y1 내지 Ym/2)을 구동한다. 제 2 서스테인 구동부(54)는 하반부(64)에 형성된 제 1 전극(Ym/2+1 내지 Ym)을 구동한다. 제 3 서스테인 구동부(56)는 패널(50)에 형성된 제 2 전극(Z1 내지 Zm)을 구동한다. 한편, 제 3 서스테인 구동부(56)는 상반부(62)에 형성된 제 2 전극(Z1 내지 Zm/2) 및 하반부(64)에 형성된 제 2 전극(Zm/2+1 내지 Zm)을 각각 구동하도록 분할될 수 있다.
제 1 어드레스 구동부(58)는 상반부(62)에 형성된 제 1 어드레스전극(X11 내지 X1n)을 구동한다. 제 2 어드레스 구동부(60)는 하반부(64)에 형성된 제 2 어드레스전극(X21 내지 X2n)을 구동한다.
이와 같은 본 발명의 실시예에 의한 PDP에서 상반부(62) 및 하반부(64)에 형성된 제 1 전극(Y)들은 동시에 스캐닝된다. 다시 말하여, 상반부(62)에 형성된 첫번째 제 1 전극(Y1)에 스캔펄스가 공급될 때 하반부(64)에 형성된 제 m/2+1 번째 제 1 전극(Ym/2+1)에 스캔펄스가 공급된다.
이와 같은 본 발명의 PDP의 제 1 및 제 2 어드레스전극(X)들은 도 6과 같이 상반부(62) 및 하반부(64)의 경계부에서 지그재그 형태로 형성되며 서로의 측변이 대향한다. 상세히 설명하면, 상반부(62)에 형성된 제 1 어드레스전극(X11 내지 X1n)들은 상반부(62)와 하반부(64)의 경계부까지 형성된다. 이때, 오방전을 방지하기 위하여 제 1 어드레스전극(X11 내지 X1n)들은 하반부(64)에 형성된 제 m/2+1번째 제 1 전극(Ym/2+1)과 중첩되지 않는다.
또한, 하반부(64)에 형성된 제 2 어드레스전극(X21 내지 X2n)들은 상반부(62)와 하반부(64)의 경계부까지 형성된다. 이때, 오방전을 방지하기 위하여 제 2 어드레스전극(X21 내지 X2n)들은 상반부(62)에 형성된 제 m/2번째 제 1 전극(Ym/2)과 중첩되지 않는다.
이와 같이 제 1 및 제 2 어드레스전극(X)들이 상반부(62)와 하반부(64)의 경계부에서 지그재그 형태로 형성되며 서로의 측변이 대향되면 상반부(62)에서 발생된 방전에 의해 생성된 공간전하들이 하반부(64)로 이동될 수 있다. 따라서, 패널(50)의 경계부에서도 균일한 방전을 일으킬 수 있다.
다시 말하여, 제 m/2번째 제 1 전극(Ym/2)을 따라 형성된 방전셀들에서 생성된 공간전하는 지그재그 형태로 교차되도록 형성된 어드레스전극(X)들에 의해 제 m/2+1번째 제 1 전극(Ym/2+1)으로 공급된다. 따라서, 본 발명에서는 상반부(62) 및 하반부(64)의 경계부에서 방전조건이 균일해지고, 이에 따라 화질을 향상시킬 수 있다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면 상반부에 형성된 어드레스전극들과 하반부에 형성된 어드레스전극들이 상반부와 하반부의 경계부에서 지그재그로 교차되도록 배치된다. 이와 같이 상반부와 하반부의 경계부에서 어드레스전극들이 지그재그로 교차되도록 배치되면 스캔방향을 따라 상반부에 생성된 공간전하들이 하반부 또는 하반부에 형성된 공간전하들이 상반부로 이동될 수 있다. 따라서, 상반부와 하반부의 경계부에 형성된 방전셀들의 방전조건이 균일해지고, 이에 따라 화질을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (5)

  1. 삭제
  2. 삭제
  3. 상반부와 하반부로 분할 구동되는 플라즈마 디스플레이 패널에 있어서,
    상기 플라즈마 디스플레이 패널의 상반부에 형성되는 제 1 어드레스전극들과;
    상기 플라즈마 디스플레이 패널의 하반부에 형성되는 제 2 어드레스전극들을 구비하며;
    상기 플라즈마 디스플레이 패널의 상반부와 하반부 사이의 경계부에서 상기 제 1 어드레스전극들과 상기 제 2 어드레스전극들 각각은 지그재그 형태로 형성되며 서로의 일측이 대향하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 상반부에 상기 제 1 어드레스전극과 교차되는 상반부의 제 1 전극들과;
    상기 상반부의 제 1 전극들을 구동하기 위한 제 1 구동부와;
    상기 하반부에 상기 제 2 어드레스전극과 교차되는 하반부의 제 1 전극들과;
    상기 하반부의 제 1 전극들을 구동하기 위한 제 2 구동부와;
    상기 상반부 및 하반부에서 상기 제 1 전극들과 나란하게 형성된 제 2 전극들과;
    상기 제 2 전극들을 구동하기 위한 제 3 구동부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 3 항에 있어서,
    상기 제 1 어드레스전극들을 구동하기 위한 제 1 어드레스 구동부와;
    상기 제 2 어드레스전극들을 구동하기 위한 제 2 어드레스 구동부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR10-2002-0003194A 2002-01-19 2002-01-19 플라즈마 디스플레이 패널 KR100453165B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0003194A KR100453165B1 (ko) 2002-01-19 2002-01-19 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0003194A KR100453165B1 (ko) 2002-01-19 2002-01-19 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20030062798A KR20030062798A (ko) 2003-07-28
KR100453165B1 true KR100453165B1 (ko) 2004-10-15

Family

ID=32218628

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0003194A KR100453165B1 (ko) 2002-01-19 2002-01-19 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100453165B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100468413B1 (ko) * 2002-06-26 2005-01-27 엘지전자 주식회사 플라즈마 디스플레이 패널과 그 제조방법 및 그 구동장치
US7019460B2 (en) * 2004-02-05 2006-03-28 Au Optronics Corporation Plasma display panel and method of driving thereof
KR20070112550A (ko) * 2006-05-22 2007-11-27 엘지전자 주식회사 플라즈마 디스플레이 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990011601A (ko) * 1997-07-21 1999-02-18 김윤 항균성 폴리에스테르 직물의 제조방법
JPH1165486A (ja) * 1997-08-18 1999-03-05 Nec Corp プラズマディスプレイパネルおよびその駆動方法
KR19990076410A (ko) * 1998-03-31 1999-10-15 손욱 플라즈마 표시장치
KR20010001877A (ko) * 1999-06-09 2001-01-05 김순택 분할 구동형 플라즈마 표시 패널
JP2001210228A (ja) * 2000-01-31 2001-08-03 Toray Ind Inc プラズマディスプレイ用部材の製造方法およびプラズマディスプレイ用部材ならびにそれを用いたプラズマディスプレイ。

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990011601A (ko) * 1997-07-21 1999-02-18 김윤 항균성 폴리에스테르 직물의 제조방법
JPH1165486A (ja) * 1997-08-18 1999-03-05 Nec Corp プラズマディスプレイパネルおよびその駆動方法
KR19990076410A (ko) * 1998-03-31 1999-10-15 손욱 플라즈마 표시장치
KR20010001877A (ko) * 1999-06-09 2001-01-05 김순택 분할 구동형 플라즈마 표시 패널
JP2001210228A (ja) * 2000-01-31 2001-08-03 Toray Ind Inc プラズマディスプレイ用部材の製造方法およびプラズマディスプレイ用部材ならびにそれを用いたプラズマディスプレイ。

Also Published As

Publication number Publication date
KR20030062798A (ko) 2003-07-28

Similar Documents

Publication Publication Date Title
KR100452688B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100381270B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100421487B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP3594953B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR100751931B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100453165B1 (ko) 플라즈마 디스플레이 패널
JP4719463B2 (ja) プラズマディスプレイパネルの駆動方法
KR100352979B1 (ko) 플라즈마 디스플레이 패널의 고속 구동방법
KR100456146B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100333417B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100421678B1 (ko) 플라즈마 디스플레이 패널
KR20060086775A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100472352B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100482339B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100499059B1 (ko) 플라즈마 디스플레이 패널
KR100373534B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100336608B1 (ko) 플라즈마 디스플레이 패널과 그 구동장치 및 방법
KR100472370B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100482331B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20030015781A (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
US20060113920A1 (en) Plasma display panel and drive method thereof
KR100701948B1 (ko) 플라즈마 디스플레이 패널
KR100511794B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030014884A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090929

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee