KR100472370B1 - 플라즈마 디스플레이 패널 및 그 구동방법 - Google Patents
플라즈마 디스플레이 패널 및 그 구동방법 Download PDFInfo
- Publication number
- KR100472370B1 KR100472370B1 KR10-2002-0044287A KR20020044287A KR100472370B1 KR 100472370 B1 KR100472370 B1 KR 100472370B1 KR 20020044287 A KR20020044287 A KR 20020044287A KR 100472370 B1 KR100472370 B1 KR 100472370B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- sustain
- auxiliary
- period
- discharge
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/293—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/28—Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0228—Increasing the driving margin in plasma displays
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 안정적으로 어드레스방전을 구동할 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 어드레스기간동안 스캔전극과 나란한 방향으로 형성되는 보조전극에 직류전압을 공급함과 동시에 어드레스전극에 인가되는 데이터펄스보다 스캔전극에 인가되는 스캔펄스를 먼저 공급하여 방전셀의 비선택기간에 보조전극과 다음 라인의 스캔전극 간에 보조방전을 일으키는 단계와; 상기 서스테인기간 동안에 상기 스캔전극 및 서스테인전극에 교번적으로 제1 및 제2 서스테인펄스를 인가함과 아울러 상기 보조전극에 상기 제1 및 제2 서스테인펄스의 중간전위를 가지는 보조직류전압을 공급하는 단계를 포함한다.
Description
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 안정적으로 어드레스방전을 구동할 수 있는 플라즈마 디스플레이 패널 및 그 구동방법에 관한 것이다.
최근들어, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(Plasma Display Panel; 이하, "PDP"라 한다)이 주목받고 있다. PDP
는 통상 디지털 비디오데이터에 따라 화소들 각각의 방전기간을 조절함으로써 화상을 표시하게 된다. 이러한 PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 교류형 PDP가 대표적이다.
도 1은 통상적으로 교류형 PDP에 매트릭스 형태로 배열되어진 셀 구조를 나타내는 사시도이며, 도 2는 도 1에 도시된 PDP의 단면도를 나타낸다.
도 1 및 도 2를 참조하면, PDP 셀은 상부기판(10) 상에 순차적으로 형성된 서스테인전극쌍(14, 16), 상부 유전체층(18) 및 보호막(20)을 가지는 상판과, 하부기판(12) 상에 순차적으로 형성된 어드레스전극(22), 하부 유전체층(24), 격벽(26) 및 형광체층(28)을 가지는 하판을 구비한다. 상부기판(10)과 하부기판(12)은 격벽(26)에 의해 평행하게 이격된다. 서스테인전극쌍(14, 16) 각각은 상대적으로 넓은 폭을 가지며 90% 이상의 광투과율이 좋은 투명전극물질(ITO)로 이루어진 투명전극(14A, 16A)과, 상대적으로 좁은 폭을 가지는 버스전극(14B, 16B)으로 이루어진다. 여기서, 투명전극물질(ITO)은 저항값이 크므로 전력을 효율적으로 전달하지 못한다. 따라서, 투명전극(14A, 16A) 상에 도전성이 좋은 물질, 예를 들면 은(Ag)나 구리(Cu)로 이루어진 버스전극(14B, 16B)을 형성시킴으로써 투명전극(14A, 16A)의 저항성분을 보상한다. 이러한 서스테인전극쌍(14, 16)은 스캔전극 및 서스테인전극으로 구성된다. 스캔전극(14)에는 패널 주사를 위한 주사신호와 방전유지를 위한 유지신호가 주로 공급되고, 서스테인전극(16)에는 유지신호가 주로 공급된다. 상부 유전체층(18)과 하부 유전체층(24)에는 전하가 축적된다. 보호막(20)은 스퍼터링에 의한 상부 유전체층(18)의 손상을 방지하여 PDP의 수명을 늘릴 뿐만 아니라
2차 전자의 방출 효율을 높이게 된다. 보호막(20)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(22)은 서스테인전극쌍(14, 16)과 교차하게 형성된다. 이 어드레스전극(22)에는 디스플레이될 셀들을 선택하기 위한 데이터신호가 공급된다. 격벽(26)은 어드레스전극(22)과 나란하게 형성되어 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 형광체층(28)은 하부 유전체층(24) 및 격벽(26)의 표면에 도포되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 그리고, 가스방전을 위한 불활성 가스가 내부의 방전공간에 주입되어진다.
이러한 PDP 셀은 어드레스전극(22)과 스캔전극(14) 사이의 대향방전에 의해 선택된 후 서스테인전극쌍(14, 16) 사이의 면방전에 의해 방전을 유지하게 된다. PDP 셀에서는 유지방전시 발생되는 자외선에 의해 형광체(28)가 발광함으로써 가시광이 셀 외부로 방출되게 된다. 이 결과, 셀들을 가지는 PDP는 화상을 표시하게 된다. 이 경우, PDP는 비디오데이터에 따라 셀의 방전유지기간, 즉 유지방전 횟수를 조절하여 영상 표시에 필요한 계조(Gray Scale)를 구현하게 된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 3에 도시된 바와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1 내지 SF8)로 나
누어지게 된다. 8개의 서브 필드들(SF1 내지 SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간 및 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간과 그에 할당되는 서스테인펄스의 수는 각 서브필드에서 2
n
(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 4는 종래 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 4를 참조하면, PDP는 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간 및 서스테인기간에 형성된 벽전하를 제거하기 위한 소거기간으로 나누어 구동된다.
리셋기간에는 모든 스캔전극들(Y)에 리셋펄스(RP)가 동시에 인가된다. 이 리셋펄스(RP)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 방전에 의해 어드레스전극(X)과 서스테인전극(Z) 상에는 정극성 벽전하가 쌓이게 되며, 스캔전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다.
어드레스기간에는 부극성 스캔펄스(SP)가 스캔전극들(Y)에 순차적으로 인가됨과 동시에 스캔펄스(SP)에 동기되어 어드레스전극들(X)에 정극성의 데이터펄스(DP)가 인가된다. 이 스캔펄스(SP)와 데이터펄스(DP)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(DP)가 인가되는 셀 내에는 어드레스방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다.
서스테인전극(Z)에는 셋다운기간과 어드레스 기간 동안에 정극성 직류전압(Zdc)이 공급된다.
서스테인기간에는 스캔전극들(Y)과 서스테인전극들(Z)에 교번적으로 서스테인펄스(SUS1,SUS2)가 인가된다. 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(SUS1,SUS2)가 더해지면서 매 서스테인펄스(SUS1,SUS2)가 인가될 때마다 스캔전극(Y)과 서스테인전극(Z) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
소거기간에는 소거펄스(EP)가 서스테인전극(Z)에 공급되어 전화면의 셀들 내에 잔류하는 벽전하를 소거시키게 된다.
그러나, 스캔전극라인 수가 늘어나는 고해상도의 PDP에서는 어드레스기간의 증가로 인해 방전유지기간이 더욱 부족하게 되어 디스플레이 자체가 불가능하게 된다. 또한, PDP의 방전효율을 높이기 위해 방전가스 중 Xe첨가량을 늘리는 경우 어드레스기간이 길어지고 화면을 표시할 때 수평방향으로 불안정하게 요동되는 지터(Jitter)가 발생하게 된다. 따라서, 어드레스기간을 줄이고 균일한 어드레스 방전을 형성시켜 안정적인 화상을 구현할 수 있는 PDP가 요구되고 있는 실정이다.
따라서, 본 발명의 목적은 안정적으로 어드레스방전을 구동할 수 있는 플라즈마 디스플레이 패널 및 그 구동방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널은 상부기판 상에 형성되고 스캔전극과 서스테인전극으로 이루어진 서스테인전극쌍과; 상기 상부기판과 대면되게 형성되는 하부기판 상에 상기 서스테인전극쌍과 교차되게 형성되는 어드레스전극과; 상기 서스테인전극에 인접하도록 나란하게 형성하여 보조방전을 일으키며, 상기 스캔전극 및 서스테인전극에 교번적으로 제1 및 제2 서스테인펄스가 인가되어 서스테인방전이 일어날 때 상기 제1 및 제2 서스테인펄스의 중간전위를 가지는 보조직류전압이 공급되는 보조전극을 구비한다.
상기 목적을 달성하기 위하여, 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법은 스캔전극 및 서스테인전극을 가지는 서스테인전극쌍과, 상기 서스테인전극쌍과 교차하는 어드레스전극을 구비하고, 상기 유지전극쌍과 어드레스전극과의 교차점에 방전셀이 배치되며, 상기 방전셀을 선택하기 위한 어드레스기간 및 상기 선택된 방전셀들을 표시하기 위한 서스테인기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서, 상기 어드레스기간동안 상기 스캔전극과 나란한 방향으로 형성되는 보조전극에 직류전압을 공급함과 동시에 상기 어드레스전극에 인가되는 데이터펄스보다 상기 스캔전극에 인가되는 스캔펄스를 먼저 공급하여 상기 방전셀의 비선택기간에 상기 보조전극과 다음 라인의 스캔전극 간에 보조방전을 일으키는 단계와; 상기 서스테인기간 동안에 상기 스캔전극 및 서스테인전극에 교번적으로 제1 및 제2 서스테인펄스를 인가함과 아울러 상기 보조전극에 상기 제1 및 제2 서스테인펄스의 중간전위를 가지는 보조직류전압을 공급하는 단계를 포함한다.
상기 어드레스기간동안 보조전극에 인가되는 직류전압은 서스테인전극 상에 인가되는 전압보다 상대적으로 높은 것을 특징으로 한다.
상기 플라즈마 디스플레이 패널의 리셋기간과 소거기간 동안에 보조전극의 전위는 서스테인전극의 전위와 동일하도록 형성되는 것을 특징으로 한다.
상기 플라즈마 디스플레이 패널의 서스테인기간 동안에 보조전극의 전위는 서스테인전극과 스캔전극의 중간전위를 유지하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 5 내지 도 10을 참조하여 상세하게 설명하기로 한다.
도 5는 본 발명에 따른 PDP를 나타내는 사시도이며, 도 6은 도 5에 도시된 PDP를 나타내는 평면도이다.
도 5 및 도 6을 참조하면, 본 발명에 따른 PDP는 상부기판(40) 상에 순차적으로 형성된 서스테인전극쌍(Y,Z), 보조전극(P), 상부 유전체층(48) 및 보호막(50)을 가지는 상판과, 하부기판(42) 상에 순차적으로 형성된 어드레스전극(X), 하부 유전체층(54), 격벽(56) 및 형광체층(58)을 가지는 하판을 구비한다. 상부기판(40)과 하부기판(42)은 격벽(56)에 의해 평행하게 이격된다.
상부기판 상에 형성되는 서스테인전극쌍 각각은 투명전극(44A,46A)과, 버스전극(44B,46B)으로 이루어진다. 이러한 투명전극(44A,46A)은 90% 이상의 광투과율이 좋은 투명전극물질(ITO)로 이루어진다. 버스전극(44B,46B)은 격벽(56)과 교차하는 방향으로 투명전극(44A,46A) 상에 형성된다. 이 버스전극(44B,46B)은 투명전극(44A,46A)이 저항값이 커 전력을 효율적으로 전달하지 못하므로 도전성이 좋은 물질, 예를 들면 은(Ag)나 구리(Cu)로 이루어져 투명전극(44A,46A)의 저항성분을 보상한다.
이러한 투명전극(44A,46A)과 버스전극(44B,46B)으로 이루어지는 서스테인전극쌍(Y,Z)은 스캔전극(Y) 및 서스테인전극(Z)으로 구성된다. 스캔전극(Y)에는 패
널 주사를 위한 주사신호와 방전유지를 위한 유지신호가 주로 공급되고, 서스테인전극(Z)에는 유지신호가 주로 공급된다.
보조전극(P)은 투명전극(44A,46A) 및 버스전극(44B,46B) 중 적어도 어느 하나와 동일물질로 단층 또는 이층구조로 형성된다.
보조전극(P)은 인접한 방전셀과 소정간격을 사이에 두고 서스테인전극(Z)과 인접하게 형성된다. 이러한 보조전극(P)은 방전셀이 선택되지 않은 경우에 인접한 방전셀의 스캔전극(Y)과 미약한 방전을 일으키며, 방전셀이 선택된 경우에 하전입자를 인접한 방전셀쪽으로 이동시켜 어드레스방전을 안정화시키게 된다.
서스테인전극쌍(Y,Z) 및 보조전극(P)이 형성된 상부기판(40) 상에는 상부 유전체층(48)과 보호막(50)이 적층된다. 상부 유전체층(48)과 하부 유전체층(54)에는 전하가 축적된다. 보호막(50)은 스퍼터링에 의한 상부 유전체층(48)의 손상을 방지하여 PDP의 수명을 늘릴 뿐만 아니라 2차 전자의 방출 효율을 높이게 된다. 보호막(50)으로는 통상 산화마그네슘(MgO)이 이용된다.
하부기판(42) 상에 형성되는 어드레스전극(X)은 서스테인전극쌍(Y,Z)과 교차하도록 형성된다. 격벽(56)은 어드레스전극(X)과 나란하게 형성되어 방전에 의해 생성된 자외선이 인접한 셀에 누설되는 것을 방지한다. 형광체층(58)은 하부 유전체층(54) 및 격벽(56)의 표면에 도포되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발하게 된다. 그리고, 가스방전을 위한 불활성 가스가 내부의 방전공간에 주입된다.
도 7은 본 발명에 따른 PDP의 선택적 소거(Selective Erase ; SE)방식에 따
른 구동방법을 나타내는 파형도이다.
도 7을 참조하면, 본 발명에 따른 PDP는 한 프레임기간에 전화면을 초기화시키기 위한 리셋기간, 셀을 선택하기 위한 어드레스 기간, 선택된 셀의 방전을 유지시키기 위한 서스테인기간 및 서스테인기간에 생성된 벽전하 및 공간전하를 재결합시키기 위한 소거기간으로 나누어 시분할 구동하게 된다.
리셋기간에 있어서, 모든 스캔전극들(Y)에 리셋펄스(RP)가 동시에 인가된다. 이 리셋펄스(RP)에 의해 전화면의 셀들 내에는 방전이 일어난다. 이 방전에 의해 어드레스전극(X)과 서스테인전극(Z) 및 보조전극(P) 상에는 도 8에 도시된 바와 같이 정극성 벽전하가 쌓이게 되면, 스캔전극(Y) 상에는 부극성의 벽전하가 쌓이게 된다. 이와 반대로 스캔전극(Y)상에는 정극성의 벽전하가 쌓이게 되면, 어드레스전극(X)과 서스테인전극(Z) 및 보조전극(P) 상에는 부극성 벽전하가 쌓이게 된다. 이 경우, 보조전극(P)과 서스테인전극(Z)의 전위를 동일하게 하여 보조전극(P)과 서스테인전극(Z) 상에 동일극성의 벽전하가 쌓이도록 한다.
어드레스기간에는 부극성 스캔펄스(SP)가 스캔전극들(Y)에 순차적으로 인가된 후 어드레스전극들(X)에 정극성의 데이터펄스(DP)가 순차적으로 인가된다. 스캔펄스(SP)는 데이터펄스(DP)와 도 9에 도시된 바와 같이 소정기간(t) 중첩되도록 데이터펄스(DP)보다 먼저 형성된다. 이에 따라, 제k 번째 스캔펄스(SP)는 도 10에 도시된 바와 같이 제(k+1) 번째 스캔펄스(SP)와 소정기간(t) 중첩되도록 형성된다.
또한, 어드레스기간에는 직류전압(Zdc)을 모든 서스테인전극들(Z)에 동시에 인가함과 동시에 보조전극들(P)에 제1 보조직류전압(Pdc1)를 인가하게 된다. 이
때, 서스테인전극(Z)에 정극성의 벽전하가 형성된 경우에는 제1 보조직류전압(Pdc1)의 전위(V2)를 직류전압(Zdc1)의 전위(V1)보다 높게 유지하며, 서스테인전극(Z)에 부극성의 벽전하가 형성된 경우에는 제1 보조직류전압(Pdc1)의 전위를 직류전압(Zdc)의 전위보다 낮게 유지한다.
어드레스기간에는 스캔펄스(SP)와 데이터펄스(DP)의 전압차와 리셋기간에 생성된 벽전압이 더해지면서 데이터펄스(DP)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 서스테인전압이 인가될 때 방전이 일어날 수 있게 하는 정도의 벽전하가 형성된다. 이 때, 보조전극(P)에 인가되는 제1 보조직류전압(Pdc1)은 서스테인전극(Z)에 인가되는 직류전압(Zdc)보다 높게 형성된다. 이에 따라, 어드레스방전시 형성된 하전입자들이 다음 방전셀로 이동하기 쉽기 때문에 다음 방전셀의 어드레스 방전이 보다 안정적으로 발생된다.
선택되지 않은 셀들 내에는 벽전하의 수가 상대적으로 작기 때문에 다음 방전셀의 어드레스방전이 상당적으로 불안정해지고 방전형성은 늦은 점을 해결하기 위해 다음 라인의 스캔전극(Y)이 선택되는 순간 보조전극(Z)과 미약한 방전이 일으키게 된다. 즉, 리셋기간 이후에 보조전극(P)에는 정극성의 벽전하가 형성되고 서스테인전극(Z)에는 부극성의 벽전하가 형성되어 스캔펄스(SP)가 데이터펄스(DP)보다 먼저 형성되기 때문에 보조전극(P)과 다음라인의 스캔전극(Y) 간에 미약한 방전이 일어나게 된다. 이에 따라, 프라이밍효과에 의해 어드레스방전이 안정화되게 된다. 이 때, 이전 라인의 스캔전극(Y)이 선택된 경우에는 보조전극(P) 상에 형성된 전하가 정극성을 유지하지 못하기 때문에 미약한 방전은 일어나지 않는다.
이러한 선택되지 않은 셀에서 발생되는 미약한 방전은 상당히 약하여 스캔전극(Y)과 서스테인전극(Z) 사이에 형성된 벽전하의 분포를 벽화시키지는 못하기 때문에 온되어야 할 셀을 오프시키지는 않는다.
서스테인기간에는 스캔전극들(Y)과 서스테인전극들(Z)에 교번적으로 제1 및 제2 서스테인펄스(SUS1,SUS2)가 인가된다. 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 제1 및 제2 서스테인펄스(SUS1,SUS2)가 더해지면서 매 서스테인펄스(SUS1,SUS2)가 인가될 때 마다 스캔전극(Y)과 서스테인전극(Z) 사이에 서스테인방전 즉, 표시방전이 일어나게 된다.
또한, 보조전극들(P)에는 서스테인펄스(SUS1,SUS2)의 전위(V3)보다 낮은 전위(V4)를 갖는 제2 보조직류전압(Pdc2)이 공급하거나 플로팅(Floating)하게 된다. 이에 따라, 인접한 방전셀간의 간섭을 완전히 배제하게 된다. 여기서 제2 보조직류전압(Pdc2)은 스캔전극(Y)에 인가되는 제1 서스테인펄스(SUS1)와 서스테인전극(Z)에 인가되는 제2 서스테인펄스(SUS2) 사이의 전위를 유지하게 된다.
소거기간에는 서스테인전극들(Z)과 보조전극(P)에 소거펄스(EP)가 공급되어 서스테인기간에 생성된 벽전하 및 공간전하를 소거시킨다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널 및 그 구동방법은 서스테인전극에 인접하게 보조전극을 형성한다. 이 보조전극은 어드레스구간
에서 셀이 선택된 경우에는 다음 셀로의 벽전하의 이동을 도우며, 셀이 선택되지 않은 경우에는 다음 라인의 스캔전극과 보조방전을 일으켜 하전입자를 형성하여 어드레스방전을 안정적으로 형성한다. 어드레스방전이 안정화되어 오방전이 줄어들어 마진이 증가한다. 또한, 보조방전으로 인해 어드레스방전시간을 줄일 수 있어 유지기간이 늘어나 휘도 및 콘트라스트가 증대됨과 동시에 상대적으로 많은 서브필드를 사용할 수 있어 화질이 향상된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전 플라즈마 디스플레이 패널의 방전셀을 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 평면도.
도 3은 도 1에 도시된 플라즈마 디스플레이 패널에서 한 프레임의 계조를 표현하기 위한 ADS(Addressing Display Separated) 구동방법을 나타내는 도면.
도 4는 종래 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 방전셀을 나타내는 사시도.
도 6은 도 5에 도시된 플라즈마 디스플레이 패널의 평면도.
도 7은 도 5에 도시된 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도.
도 8은 도 7에 도시된 리셋 기간 이후의 전극 상에 형성되는 벽전하를 나타내는 도면.
도 9는 도 7에 도시된 어드레스기간 동안의 스캔펄스와 데이터펄스를 상세히
나타내는 파형도.
도 10은 도 7에 도시된 어드레스기간 동안의 스캔펄스를 상세히 나타내는 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10,40 : 상부기판 12,42 : 하부기판
18,48 : 상부 유전체층 20,50 : 보호막
22,52 : 어드레스전극 24,54 : 하부 유전체층
26,56 : 격벽 28,58 : 형광체층
Y : 스캔전극 Z : 서스테인전극
P : 보조전극
Claims (5)
- 상부기판 상에 형성되고 스캔전극과 서스테인전극으로 이루어진 서스테인전극쌍과;상기 상부기판과 대면되게 형성되는 하부기판 상에 상기 서스테인전극쌍과 교차되게 형성되는 어드레스전극과;상기 서스테인전극에 인접하도록 나란하게 형성하여 보조방전을 일으키며, 상기 스캔전극 및 서스테인전극에 교번적으로 제1 및 제2 서스테인펄스가 인가되어 서스테인방전이 일어날 때 상기 제1 및 제2 서스테인펄스의 중간전위를 가지는 보조직류전압이 공급되는 보조전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 스캔전극 및 서스테인전극을 가지는 서스테인전극쌍과, 상기 서스테인전극쌍과 교차하는 어드레스전극을 구비하고, 상기 유지전극쌍과 어드레스전극과의 교차점에 방전셀이 배치되며, 상기 방전셀을 선택하기 위한 어드레스기간 및 상기 선택된 방전셀들을 표시하기 위한 서스테인기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,상기 어드레스기간동안 상기 스캔전극과 나란한 방향으로 형성되는 보조전극에 직류전압을 공급함과 동시에 상기 어드레스전극에 인가되는 데이터펄스보다 상기 스캔전극에 인가되는 스캔펄스를 먼저 공급하여 상기 방전셀의 비선택기간에 상기 보조전극과 다음 라인의 스캔전극 간에 보조방전을 일으키는 단계와;상기 서스테인기간 동안에 상기 스캔전극 및 서스테인전극에 교번적으로 제1 및 제2 서스테인펄스를 인가함과 아울러 상기 보조전극에 상기 제1 및 제2 서스테인펄스의 중간전위를 가지는 보조직류전압을 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
- 제 2 항에 있어서,상기 어드레스기간동안 상기 보조전극에 인가되는 직류전압은 상기 서스테인전극 상에 인가되는 전압보다 상대적으로 높은 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
- 제 2 항에 있어서,상기 플라즈마 디스플레이 패널의 리셋기간과 소거기간 동안에 상기 보조전극의 전위는 상기 서스테인전극의 전위와 동일하도록 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
- 삭제
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0044287A KR100472370B1 (ko) | 2002-07-26 | 2002-07-26 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0044287A KR100472370B1 (ko) | 2002-07-26 | 2002-07-26 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040009915A KR20040009915A (ko) | 2004-01-31 |
KR100472370B1 true KR100472370B1 (ko) | 2005-02-21 |
Family
ID=37318770
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2002-0044287A KR100472370B1 (ko) | 2002-07-26 | 2002-07-26 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100472370B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100627292B1 (ko) * | 2004-11-16 | 2006-09-25 | 삼성에스디아이 주식회사 | 플라즈마 표시 장치 및 그 구동 방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010029355A (ko) * | 1999-09-30 | 2001-04-06 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동방법 및 장치 |
KR20010055810A (ko) * | 1999-12-13 | 2001-07-04 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동방법 |
KR20010097042A (ko) * | 2000-04-19 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동장치 및 방법 |
KR20010097039A (ko) * | 2000-04-19 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널 및 그 구동방법 |
KR20020058982A (ko) * | 2000-12-30 | 2002-07-12 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그 구동방법 |
-
2002
- 2002-07-26 KR KR10-2002-0044287A patent/KR100472370B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010029355A (ko) * | 1999-09-30 | 2001-04-06 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동방법 및 장치 |
KR20010055810A (ko) * | 1999-12-13 | 2001-07-04 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동방법 |
KR20010097042A (ko) * | 2000-04-19 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널의 고속 구동장치 및 방법 |
KR20010097039A (ko) * | 2000-04-19 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널 및 그 구동방법 |
KR20020058982A (ko) * | 2000-12-30 | 2002-07-12 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그 구동방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20040009915A (ko) | 2004-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3429438B2 (ja) | Ac型pdpの駆動方法 | |
KR100769787B1 (ko) | 플라즈마 디스플레이 장치 | |
JP2005141257A (ja) | プラズマディスプレーパネルの駆動方法 | |
KR100330030B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100751931B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100472370B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100493614B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100482331B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR19980046358A (ko) | 플라즈마 디스플레이 패널 구조 및 그 구동방법 | |
KR100547977B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100553934B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100421678B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100482349B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 및 장치 | |
KR100453161B1 (ko) | 플라즈마 디스플레이 패널 및 그의 구동방법과 그의 하판 제조방법 | |
JP2001143624A (ja) | プラズマディスプレイパネル | |
JP2005148594A (ja) | プラズマディスプレイパネルの駆動方法 | |
KR100511794B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100735737B1 (ko) | 교류형 플라즈마 디스플레이의 명암비 향상방법 및 장치 | |
KR100553931B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100515339B1 (ko) | 플라즈마 표시 패널 및 그의 구동방법 | |
KR100775352B1 (ko) | 플라즈마 디스플레이 장치 | |
KR20100045779A (ko) | 플라즈마 디스플레이 장치 | |
KR20080008915A (ko) | 플라즈마 디스플레이 장치 | |
JP2004302480A (ja) | プラズマディスプレイの駆動方法及び駆動装置 | |
KR19990065831A (ko) | 3전극 면방전 플라즈마 디스플레이 패널의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080102 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |