KR100336608B1 - 플라즈마 디스플레이 패널과 그 구동장치 및 방법 - Google Patents

플라즈마 디스플레이 패널과 그 구동장치 및 방법 Download PDF

Info

Publication number
KR100336608B1
KR100336608B1 KR1020000020786A KR20000020786A KR100336608B1 KR 100336608 B1 KR100336608 B1 KR 100336608B1 KR 1020000020786 A KR1020000020786 A KR 1020000020786A KR 20000020786 A KR20000020786 A KR 20000020786A KR 100336608 B1 KR100336608 B1 KR 100336608B1
Authority
KR
South Korea
Prior art keywords
sustain
scan
discharge
electrode
common
Prior art date
Application number
KR1020000020786A
Other languages
English (en)
Other versions
KR20010097043A (ko
Inventor
김갑식
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000020786A priority Critical patent/KR100336608B1/ko
Publication of KR20010097043A publication Critical patent/KR20010097043A/ko
Application granted granted Critical
Publication of KR100336608B1 publication Critical patent/KR100336608B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 고속 구동에 적합하도록 한 플라즈마 디스프레이 패널과 그 구동장치 및 방법에 관한 것이다.
본 발명은 방전셀 내에 서로 다른 크기의 서브 방전공간이 적어도 두 개 이상 형성되는 플라즈마 디스플레이 패널을 한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 구동시키게 된다.
본 발명에 의하면, 하나의 프레임 내에 포함된 서브필드수를 줄임으로써 리셋기간과 어드레스기간에 할당되는 시간을 제거함으로써 고속 구동에 적합하게 되고 리셋기간에 발생되는 리셋방전이 생략되므로 콘트라스트를 향상시키게 된다.

Description

플라즈마 디스플레이 패널과 그 구동장치 및 방법{Plasma Display Panel and Apparatus and Method Of Driving the same}
본 발명은 플라즈마 디스플레이 패널의 구동방법에 관한 것으로, 특히 고속 구동에 적합하도록 한 플라즈마 디스프레이 패널과 그 구동장치 및 방법에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 'PDP'라 함)이 주목받고 있다. PDP로는 도 1에 도시된 바와 같이3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/서스테인전극(12Y)과 공통서스테인전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
도 2를 참조하면, 3전극 교류 면방전형 PDP의 구동장치는 m×n 개의 방전셀들(1)이 주사/서스테인전극라인들(Y1내지Ym), 공통서스테인전극라인들(Z1내지Zm)및 어드레스전극라인들(X1내지Xn)과 접속되게끔 매트릭스 형태로 배치된 PDP(30)와, 주사/서스테인전극라인들(Y1내지Ym)을 구동하기 위한 주사/서스테인 구동부(32)와, 공통서스테인전극라인들(Z1내지Zm)을 구동하기 위한 공통서스테인 구동부(34)와, 기수번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)과 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)을 분할 구동하기 위한 제1 및 제2 어드레스 구동부(36A,36B)를 구비한다. 주사/서스테인 구동부(32)는 주사/서스테인전극라인들(Y1내지Ym)에 스캔펄스와 서스테인펄스를 순차적으로 공급하여 방전셀들(1)이 라인 단위로 순차적으로 주사되게 함과 아울러 m×n 개의 방전셀들(1) 각각에서의 방전이 지속되게 한다. 공통서스테인 구동부(34)는 공통서스테인전극라인들(Z1내지Zm) 모두에 서스테인펄스를 공급하게 된다. 제1 및 제2 어드레스 구동부(36A,36B)는 스캔펄스에 동기되게끔 영상 데이터를 어드레스전극라인들(X1내지Xn)에 공급하게 된다. 제1 어드레스 구동부(36A)는 기수 번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)에 영상 데이터를 공급하고 제2 어드레스 구동부(36B)는 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)에 영상 데이터를 공급한다.
이러한 3전극 교류 면방전형 PDP는 화상의 계조(Gray Level)를 표현하기 위하여 한 프레임을 방전횟수가 다른 여러 서브필드로 나누어 구동하고 있다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는프레임 기간(16.67ms)은 도 3과 같이 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 아울러, 8개의 서브 필드들(SF1내지SF8) 각각은 어드레스 기간과 서스테인 기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 화상의 계조를 표현할 수 있게 된다. 결과적으로, 서스테인 기간을 제외한 나머지 리셋 기간과 어드레스 기간은 실제 계조표현에는 관계없는 보조방전으로 볼 수 있다. 하지만 PDP를 구동함에 있어서 리셋 방전이 발생되는 리셋 기간과 어드레스 방전에 의해 표시 또는 비표시 방전셀들(1)이 선택되는 어드레스 기간이 차지하는 시간에 의해 서스테인 기간이 그 만큼 줄어들게 되므로 만족할 만한 휘도를 얻는데 한계가 있고 구동시간의 제약에 의해 고해상도에 적절히 대응할 수 없는 문제점들이 있다. 또한, 비표시기간에 해당하는 리셋기간에 전화면의 방전셀들(1)을 초기화시키기 위한 리셋방전이 매 프레임마다 적어도 8 번씩 일어나게 되므로 콘트라스트가 저하되는 문제점이 있다.
따라서, 본 발명의 목적은 고속구동에 적합하도록 한 플라즈마 디스플레이 패널을 제공함에 있다.
본 발명의 다른 목적은 고속 구동에 적합하게 함과 아울러 콘트라스트를 향상시키도록 한 PDP의 구동장치 및 방법을 제공함에 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 도 1에 도시된 방전셀들이 매트릭스 형태로 배치된 플라즈마 디스플레이 패널 및 그 구동부를 나타내는 블럭도.
도 3은 종래의 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 사시도.
도 5는 도 4에 도시된 방전셀 내에 포함된 서로 다른 크기의 방전공간을 나타내는 도면.
도 6은 도 5에 도시된 방전셀들이 매트릭스 형태로 배치된 플라즈마 디스플레이 패널 및 그 구동부를 나타내는 블럭도.
도 7은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 8은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법을 설명하기 위한 구동 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10,40 : 상부기판 12Y,42Y1,42Y2 : 주사/서스테인전극
12Z,42Z : 공통서스테인전극 14,44 : 유전체층
16,46 : 보호막 18,48 : 하부기판
20X,50X : 어드레스전극 24,54 : 격벽
26,56 : 형광체 30,60 : PDP
32,62A,62B : 주사/서스테인 구동부 34,64 : 공통 서스테인 구동부
36A,36B,66A,66B : 어드레스 구동부 101,102,103 : 서브 방전셀
1,61 : 방전셀
상기 목적들을 달성하기 위하여, 본 발명에 따른 PDP는 방전셀들 모두에 공통으로 형성되는 공통전극라인과, 공통전극라인들과 인접되게 형성되어 공통전극라인들과 함께 서스테인 방전을 일으키는 제1 주사/서스테인전극과, 공통전극라인들과 제1 주사/서스테인전극들 사이의 방전공간과 크기가 다른 방전공간이 마련되도록 공통전극라인들과 제1 주사/서스테인전극들 사이의 간격보다 다른 간격으로 상기 공통전극라인들과 인접되게 형성되는 제2 주사/서스테인전극을 구비한다.
본 발명에 따른 PDP의 구동장치는 방전셀 내에 서로 다른 간격으로 공통서스테인전극과 대향되는 제1 및 제2 주사/서스테인전극이 형성되고 공통서스테인전극 및 주사/서스테인전극들에 교차되게 어드레스전극이 형성된 표시패널과, 한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 표시패널을 구동시키는 전극구동수단을 구비한다.
본 발명에 따른 PDP의 구동방법은 방전셀 내에 서로 다른 크기의 서브 방전공간이 적어도 두 개 이상 형성되는 표시패널을 한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 구동시키게 된다.
상기 목적들 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예들에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 4 내지 도 8을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4를 참조하면, 본 발명에 따른 PDP의 방전셀은 공통서스테인전극(42Z)을 사이에 두고 상부기판(40) 상에 형성되는 제1 및 제2 주사/서스테인전극(42Y1,42Y2)과, 하부기판(48) 상에 형성되어진 어드레스전극(50X)을 구비한다. 주사/서스테인전극들(42Y1,42Y2)과 공통서스테인전극(42Z)이 형성된 상부기판(40)에는 상부 유전체층(44)과 보호막(46)이 적층된다. 방전셀 내에서 공통서스테인전극(42Z)과 주사/서스테인전극들(42Y1,42Y2) 간의 전극 간격은 방전면적과 공간이 다르도록 서로 다르게 설정된다. 공통서스테인전극(42Z)과 제1 주사/서스테인전극(42Y1) 간의 간격(W1)은 공통서스테인전극(42Z)과 제2 주사/서스테인전극(42Y2) 간의 간격(W2) 보다 작게 설정된다. 어드레스전극(50X)이 형성된 하부기판(48) 상에는 하부 유전체층(52), 격벽(54)이 형성되며, 하부 유전체층(52)과 격벽(54) 표면에는 형광체층(56)이 도포된다. 어드레스전극(50X)은 주사/서스테인전극들(42Y1,42Y2) 및 공통서스테인전극(42Z)과 교차되는 방향으로 형성된다.
하나의 방전셀 내에는 도 6에서 나타낸 바와 같이 표현하는 계조값이 다르게 되도록 서로 다른 크기의 제1 내지 제3 서브 방전셀들(101,102,103)이 존재하게 된다. 제1 주사/서스테인전극(42Y1)과 공통서스테인전극(42Z) 사이의 제1 서브 방전셀(101)은 계조값 '1'을 표현하도록 작게 설정되며, 제2 주사/서스테인전극(42Y2)과 공통서스테인전극(42Z) 사이의 제2 서브 방전셀(102)은 계조값 '2'를 표현하도록 제1 방전공간(101) 보다 크게 설정된다. 이들 제1 및 제2 서브방전셀들(101,102)의 합 즉, 제1 주사/서스테인전극(42Y1)과 제2 주사/서스테인전극(42Y2) 사이의 제3 서브 방전셀(103)은 계조값 '3'을 표시하게 된다. 즉, 발광휘도는 방전공간의 크기에 비례하게 되므로 하나의 방전셀 내에 존재하는 제1 내지 제3 서브 방전셀들(101,102,103)은 서로 다른 계조값을 표현하게 된다.
이와 같은 방전셀은 도 6과 같이 PDP(60) 상에 매트릭스 형태로 배치된다.
도 6을 참조하면, 본 발명에 따른 PDP의 구동장치는 m×n 개의 방전셀들(61)이 주사/서스테인전극라인들(Y11내지Y1m,Y21내지Y2m), 공통서스테인전극라인들(Z1내지Zm) 및 어드레스전극라인들(X1내지Xn)과 접속되게끔 매트릭스 형태로 배치된 PDP(60)와, 제1 주사/서스테인전극라인들(Y11내지Y1m)을 구동하기 위한 제1 주사/서스테인 구동부(62A)와, 제2 주사/서스테인전극라인들(Y21내지Y2m)을 구동하기 위한 제2 주사/서스테인 구동부(62A)와, 공통서스테인전극라인들(Z1내지Zm)을 구동하기 위한 공통서스테인 구동부(64)와, 기수번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)과 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)을 분할 구동하기 위한 제1 및 제2 어드레스 구동부(66A,66B)를 구비한다. 제1 주사/서스테인 구동부(62A)는 제1 주사/서스테인전극라인들(Y11내지Y1m)에 스캔펄스와 서스테인펄스를 순차적으로 공급하게 된다. 제2 주사/서스테인 구동부(62B)는 제2 주사/서스테인전극라인들(Y21내지Y2m)에 스캔펄스와 서스테인펄스를 순차적으로 공급하게 된다. 공통서스테인 구동부(64)는 공통서스테인전극라인들(Z1내지Zm) 모두에 서스테인펄스를 공급하게 된다. 제1 및 제2 어드레스 구동부(66A,66B)는 스캔펄스에 동기되게끔 영상 데이터를 어드레스전극라인들(X1내지Xn)에 공급하게 된다.
이와 같은 본 발명에 따른 PDP의 구동장치는 화상의 계조(Gray Level)를 표현함에 있어서, 도 7과 같이 한 프레임을 방전횟수가 다른 4 개의 서브필드들(SF1내지SF4)로 나누어 구동하게 된다. 각 서브필드는 다시 방전을 균일하게 일으키기 위한 리셋 기간, 방전셀을 선택하기 위한 어드레스 기간 및 방전횟수에 따라 계조를 표현하는 서스테인 기간으로 나뉘어진다.
각 서브필드들(SF1내지SF4)에 공급되는 서스테인 펄스수는 제1 내지 제4 서브필드(SF1내지SF4)에서 20, 22, 24, 26의 비율로 증가된다. 즉, 서스테인 펄스는 제1 서브필드(SF1)에 1개, 제2 서브필드(SF2)에 4개, 제3 서브필드(SF3)에 16개 그리고 제4 서브필드(SF4)에 32개가 할당된다. 이와 같은 서스테인펄스 수의 할당으로 방전셀 내의 제1 내지 제3 서브 방전셀들(101,102,103)에서 표현되는 계조값은 다음의 표 1과 같게 되고 총 256 계조로 화상 또는 영상을 표시하게 된다.
제1 방전셀 제2 방전셀 제3 방전셀
제1 서브필드 1 2 3
제2 서브필드 4 8 12
제3 서브필드 16 32 48
제4 서브필드 64 128 192
예를 들어, 115 계조값으로 화상을 표시하고자 하는 경우에 계조값 '3'을 표현하기 위하여 제1 서브필드(SF1)에서 제3 서브 방전셀(103)을 턴-온시키고 계조값 '48'을 표현하기 위하여 제3 서브필드(SF3)에서 제3 서브 방전셀(103)을 턴-온시킨 다음, 계조값 '64'을 표현하기 위하여 제4 서브필드(SF4)에서 제1 서브 방전셀(101)을 턴-온시키게 된다.
도 8은 본 발명의 실시예에 따른 PDP의 구동방법을 설명하기 위한 구동파형이다.
도 8을 참조하면, 본 발명에 따른 PDP의 구동방법은 제1 및 제2 주사/서스테인전극라인들(Y11내지Y1m,Y21내지Y2m)에 부극성의 스캔펄스(-SCP1,-SCP2)를 순차적으로 공급하고 서스테인펄스(SUSP)를 동시에 공급하게 된다. 공통서스테인전극라인(Z1내지Zm)에는 리셋펄스(RSP)와 서스테인펄스(SUSP)가 순차적으로 공급된다. 그리고 어드레스전극라인(X1내지Xn)에는 스캔펄스(-SCP1,-SCP2)에 동기되게끔 2 비트의 데이터펄스가 공급된다.
먼저, 리셋기간의 초기에 공통서스테인전극라인들(Z1내지Zm)에 정극성의 리셋펄스(RSP)가 공통으로 공급된다. 이 때, 제1 주사/서스테인전극라인들(Y11내지Y1m)과 공통서스테인전극라인들(Z) 사이의 전압차(2WP)에 의해 제1 주사/서스테인전극라인들(Y11내지Y1m)과 공통서스테인전극라인들(Z) 사이에 리셋방전이 일어남으로써 전화면이 초기화된다. 이 때, 부극성의 제1 주사/서스테인전극라인들(Y11내지Y1m)에는 정극성의 벽전하가 축적되는 반면, 공통서스테인전극라인들(Z1내지Zm)에는 부극성의 벽전하가 축적된다. 한편, 어드레스전극라인들(X1내지Xn)에는 어드레스전극라인들(X1내지Xn)과 공통서스테인전극라인들(Z1내지Zm) 사이에 오방전이 일어나지 않도록 소정레벨을 가지는 정극성의 펄스가 리셋펄스(RSP)에 동기되게끔 공급된다.
이어서, 어드레스기간에는 2 비트의 정극성 데이터펄스(DP)가 어드레스전극라인들(X1내지Xn)에 공급된다. 그리고 제1 주사/서스테인전극라인들(Y11내지Y1m)에 데이터펄스(DP)의 첫 번째 비트에 동기되는 부극성의 제1 스캔펄스(-SCP1)가 공급되며, 제2 주사/서스테인전극라인들(Y21내지Y2m)에 데이터펄스(DP)의 두 번째 비트에 동기되는 부극성의 제2 스캔펄스(-SCP1)가 공급된다. 이 때, 두 비트의 데이터펄스(DP)의 논리값에 따라 제1 내지 제3 서브 방전셀(101,102,103) 중 어느 하나가 선택된다. 예를 들어, 데이터펄스(DP)의 논리값이 '10'이면 제1 서브 방전셀(101)이 선택되어 어드레스 방전되며, 데이터펄스(DP)의 논리값이 '01'이면 제2 서브 방전셀(102)이 선택되어 어드레스 방전된다. 그리고 데이터펄스(DP)의 논리값이 '11'이면 제3 서브 방전셀(103)이 선택되어 어드레스 방전된다. 어드레스 방전이 일어난 방전셀들(61)의 주사/서스테인전극라인들(Y11내지Y1m, Y21내지Y2m)에는 정극성의 벽전하가 축적되는 반면, 어드레스전극라인들(Z)에는 부극성의 벽전하가 축적된다. 이 때 선택된 방전셀들(61)의 벽전압레벨은 서스테인 펄스가 공급되면 서스테인 방전이 일어날 수 있는 서스테인전압레벨로 상승된다.
서스테인기간에는 제1 및 제2 주사/서스테인전극라인들(Y11내지Y1m,Y21내지Y2m)과 공통서스테인전극라인들(Z1내지Zm)에 교번적으로 정극성의 서스테인펄스(SUSP)가 공급된다. 서스테인펄스(SUSP)는 전술한 바와 같이 제1 내지 제4 서브필드들(SF1내지SF4) 각각에서 방전횟수가 다르도록 다른 수로 공급된다. 한편, 어드레스전극라인들(X1내지Xn)에는 서스테인기간에 어드레스전극라인들(X1내지Xn)과 주사/서스테인전극라인들(Y11내지Y1m,Y21내지Y2m) 또는 공통서스테인전극라인들(Z1내지Zm) 사이에 오방전이 일어나지 않도록 소정레벨을 가지는 정극성의 직류전압이 공급된다.
상술한 바와 같이, 본 발명에 따른 PDP는 하나의 방전셀에 공통서스테인전극과 간격이 다르게 두 개의 주사/서스테인전극을 형성하여 서로 다른 계조값을 표현하도록 다른 크기의 방전공간을 포함하는 방전셀들로 구성되어 한 프레임 내에 포함되는 서브필드 수가 줄어들게 되므로 고속구동에 적합하게 된다. 본 발명에 따른 PDP의 구동장치 및 방법은 하나의 프레임 내에 포함된 서브필드수를 줄임으로써 리셋기간과 어드레스기간에 할당되는 시간을 제거함으로써 고속 구동에 적합하게 되고 리셋기간에 발생되는 리셋방전이 생략되므로 콘트라스트를 향상시키게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (11)

  1. 방전에 의해 화상을 표시하기 위한 방전셀들을 포함하는 플라즈마 디스플레이 패널에 있어서,
    상기 방전셀들 모두에 공통으로 형성되는 공통전극라인과,
    상기 공통전극라인들과 인접되게 형성되어 상기 공통전극라인들과 함께 서스테인 방전을 일으키는 제1 주사/서스테인전극과,
    상기 공통전극라인들과 제1 주사/서스테인전극들 사이의 방전공간과 크기가 다른 방전공간이 마련되도록 상기 공통전극라인들과 제1 주사/서스테인전극들 사이의 간격보다 다른 간격으로 상기 공통전극라인들과 인접되게 형성되는 제2 주사/서스테인전극을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제1 및 제2 주사스테인전극은 상기 공통서스테인전극을 사이에 두고 상부기판 상에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 방전에 의해 화상을 표시하기 위한 방전셀들을 포함하여 한 프레임을 각각 전화면을 초기화시키는 리셋기간, 방전셀을 선택하는 어드레스기간 및 방전을 유지시키기 위한 서스테인기간으로 나누어 구동하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    상기 방전셀 내에 서로 다른 간격으로 공통서스테인전극과 대향되는 제1 및 제2 주사/서스테인전극이 형성되고 상기 공통서스테인전극 및 주사/서스테인전극들에 교차되게 어드레스전극이 형성된 표시패널과,
    한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 상기 표시패널을 구동시키는 전극구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  4. 제 3 항에 있어서,
    상기 전극구동수단은 상기 어드레스전극에 적어도 두 비트 이상의 데이터펄스를 공급하기 위한 어드레스전극 구동부와,
    상기 비디오 데이터의 서로 다른 비트 데이터에 동기되도록 상기 제1 및 제2 주사/서스테인전극 각각에 스캔펄스를 공급함과 아울러 서스테인 방전을 일으키기 위한 서스테인 펄스를 공급하기 위한 주사/서스테인 구동부와,
    상기 공통서스테인전극에 서스테인 방전을 일으키기 위한 서스테인펄스를 공급하기 위한 공통서스테인 구동부를 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  5. 제 4 항에 있어서,
    상기 어드레스 구동부는 상기 데이터펄스를 두 비트로 구성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  6. 제 3 항에 있어서,
    상기 전극구동수단은 한 프레임을 4 개의 서브필드로 나누어 상기 전극들을 구동시키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  7. 방전에 의해 화상을 표시하기 위한 방전셀들을 포함하여 한 프레임을 각각 전화면을 초기화시키는 리셋기간, 방전셀을 선택하는 어드레스기간 및 방전을 유지시키기 위한 서스테인기간으로 나누어 구동하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 방전셀 내에 서로 다른 크기의 서브 방전공간이 적어도 두 개 이상 형성되는 표시패널을 한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 구동시키는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 6 항에 있어서,
    상기 표시패널에는 서로 다른 간격으로 공통서스테인전극과 대향되는 제1 및 제2 주사/서스테인전극이 형성되고 상기 공통서스테인전극 및 주사/서스테인전극들에 교차되게 어드레스전극이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  9. 제 7 항에 있어서,
    한 프레임 내에 8 개 이하로 나뉘어진 서브필드로 구동시키는 단계는 각 서브필드에서 상기 어드렛스전극에 적어도 두 비트 이상의 데이터펄스를 공급하는 단계와,
    상기 비디오 데이터의 서로 다른 비트 데이터에 동기되도록 상기 공통서스테인전극과 서로 다른 간격으로 대향되는 제1 및 제2 주사/서스테인전극 각각에 스캔펄스를 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  10. 제 7 항에 있어서,
    상기 서브 방전공간은 상기 제1 주사/서스테인전극과 상기 공통전극 사이의 제1 방전공간과,
    상기 상기 제2 주사/서스테인전극과 상기 공통전극 사이에 마련되어 상기 제1 방전공간보다 큰 제2 방전공간과,
    상기 제1 주사/서스테인전극과 제2 주사/서스테인전극 사이에 마련되어 상기 제2 방전공간보다 큰 제3 방전공간을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  11. 제 6 항에 있어서,
    상기 한 프레임은 4 개의 서브필드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
KR1020000020786A 2000-04-19 2000-04-19 플라즈마 디스플레이 패널과 그 구동장치 및 방법 KR100336608B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000020786A KR100336608B1 (ko) 2000-04-19 2000-04-19 플라즈마 디스플레이 패널과 그 구동장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000020786A KR100336608B1 (ko) 2000-04-19 2000-04-19 플라즈마 디스플레이 패널과 그 구동장치 및 방법

Publications (2)

Publication Number Publication Date
KR20010097043A KR20010097043A (ko) 2001-11-08
KR100336608B1 true KR100336608B1 (ko) 2002-05-16

Family

ID=19665637

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000020786A KR100336608B1 (ko) 2000-04-19 2000-04-19 플라즈마 디스플레이 패널과 그 구동장치 및 방법

Country Status (1)

Country Link
KR (1) KR100336608B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030008689A (ko) * 2001-07-19 2003-01-29 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법

Also Published As

Publication number Publication date
KR20010097043A (ko) 2001-11-08

Similar Documents

Publication Publication Date Title
KR100452688B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100381270B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20010038580A (ko) 플라즈마 표시 패널의 구동방법
KR100421487B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100472367B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100482322B1 (ko) 플라즈마 디스플레이 패널의 고속 스캐닝 방법 및 장치
KR100336608B1 (ko) 플라즈마 디스플레이 패널과 그 구동장치 및 방법
KR100330031B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100456146B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100579332B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100359016B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100481215B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100359017B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100324263B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100323972B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100359570B1 (ko) 플라즈마 디스플레이 패널
KR100482349B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100667109B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100373534B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100364398B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100472352B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100764760B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20030014884A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20030062798A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100331

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee