KR100658747B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100658747B1
KR100658747B1 KR1020040102269A KR20040102269A KR100658747B1 KR 100658747 B1 KR100658747 B1 KR 100658747B1 KR 1020040102269 A KR1020040102269 A KR 1020040102269A KR 20040102269 A KR20040102269 A KR 20040102269A KR 100658747 B1 KR100658747 B1 KR 100658747B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge cell
dielectric layer
substrate
discharge
Prior art date
Application number
KR1020040102269A
Other languages
English (en)
Other versions
KR20060063171A (ko
Inventor
최훈영
미즈다타카히사
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040102269A priority Critical patent/KR100658747B1/ko
Publication of KR20060063171A publication Critical patent/KR20060063171A/ko
Application granted granted Critical
Publication of KR100658747B1 publication Critical patent/KR100658747B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은, 방전효율과 관련된 소비전력을 저감시키고, 방전셀 내의 전계를 조절하여 방전효율을 향상시키는 것으로서, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판에 일 방향으로 신장 형성되는 어드레스전극, 상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되어 상기 방전셀의 양측에 배치되는 표시전극, 및 상기 표시전극을 덮는 유전층을 포함하며, 상기 유전층은 상기 표시전극에 대응하여 형성되는 대응부와, 상기 대응부에 연속되고 상기 표시전극의 선단이 형성하는 형상과 닮은꼴로 상기 표시전극의 선단 밖에까지 형성되는 외곽부를 포함한다.
버스전극, 투명전극, 전극 패턴, 유전층, 유전층 패턴, 대응부, 외곽부

Description

플라즈마 디스플레이 패널 {A PLASMA DISPLAY PANEL}
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 2는 도 1에서 격벽과 전극의 배치 관계를 도시한 부분 평면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A 선에 따라 절단한 상태의 단면도이다.
도 4 내지 도 6은 본 발명의 제2 실시예 내지 제4 실시예에 따른 플라즈마 디스플레이 패널에서 전극과 유전층의 관계를 개략적으로 도시한 부분 평면도이다.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 방전셀 내부의 전극을 패터닝하고 이 전극을 덮는 유전층을 전극 패턴에 상응하게 패터닝한 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 'PDP'라 한다)은 가스방전현상을 이용하여 화상을 표시하는 것으로서, 표시용량, 휘도, 콘트라스트, 잔상, 시야각 등의 우수한 표시능력을 가지고 있다.
이 PDP는 격벽을 사이에 두고 유지전극과 주사전극을 구비한 전면기판과, 어드레스전극을 구비한 배면기판을 봉착함으로써, 이 격벽에 의하여 방전셀을 구획 형성하고, 이 방전셀 내에 불활성가스(일례로서 네온(Ne)과 제논(Xe)의 혼합 가스)를 충전하여 형성된다.
이 PDP는 어드레스전극에 어드레스 전압을 인가하고 주사전극에 스캔 펄스를 인가하면, 두 전극 사이에서 벽전하를 형성하면서 어드레스 방전으로 켜질 방전셀을 선택하고, 이 상태에서 유지전극과 주사전극에 유지펄스를 인가하면 유지전극과 주사전극에 형성된 전자와 이온이 유지전극과 주사전극 사이에서 이동되면서 어드레스 방전시 형성된 상기 벽전하에 의한 벽전압에 더하여 방전개시전압을 넘어서게 되면서 선택된 방전셀 내에서 유지방전을 일으킨다.
이 유지방전에 의하여 상기 방전셀 내에는 진공자외선이 발생되고, 이 진공자외선은 형광체를 여기시키고, 이 형광체는 안정화되면서 가시광을 발생시킨다. 결국, 이 가시광이 화상을 구현한다.
상기와 같은 PDP는 유지전극과 주사전극에 고전압의 유지펄스를 인가하여 유지방전을 일으키기 때문에 방전효율과 관련하여 소비전력을 증대시키는 문제점을 가진다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 방전효율과 관련된 소비전력을 저감시키고, 방전셀 내의 전계를 조절하여 방전효율을 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판에 일 방향으로 신장 형성되는 어드레스전극, 상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되어 상기 방전셀의 양측에 배치되는 표시전극, 및 상기 표시전극을 덮는 유전층을 포함하며, 상기 유전층은 상기 표시전극에 대응하여 형성되는 대응부와, 상기 대응부에 연속되고 상기 표시전극의 선단이 형성하는 형상과 닮은꼴로 상기 표시전극의 선단 밖에까지 형성되는 외곽부를 포함한다.
상기 표시전극은 상기 방전셀 내에 대응하여 패터닝 홀을 구비하며, 상기 유전층은 상기 패터닝 홀의 내측면을 덮는 패터닝 홈을 구비할 수 있다.
상기 표시전극은 상기 방전셀의 내부로 돌출 형성되는 투명전극과, 상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함한다. 이 투명전극은 패터닝 홀을 구비하고, 상기 유전층은 상기 투명전극의 패터닝 홀의 내측면을 덮는 패터닝 홈을 구비한다. 또한, 투명전극은 다수의 패터닝 홀을 구비하고, 상기 유전층은 상기 투명전극의 각 패터닝 홀의 내측면을 덮는 다수의 패터닝 홈을 구비할 수도 있다.
상기 표시전극은 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 Y자 형상으로 분지(分枝)하여 형성되는 투명전극과, 상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함할 수 있다. 이 경우, 유전층은 투명전극과 같이 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 분지하여 형성된다.
또한, 표시전극은 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 그 선단에 교차하여 T자 형상으로 형성되는 투명전극과, 상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함할 수 있다. 이 경우, 상기 유전층은 상기 투명전극과 같이 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 그 선단에 교차하여 형성된다.
상기에서 유전층은 MgO 보호막으로 덮여지는 것이 바람직하다.
상기에서 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함할 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조부호를 붙였다.
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 2는 도 1에서 격벽과 전극의 배치 관계를 도시한 부분 평면도이며, 도 3은 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A 선에 따라 절단한 상태의 단면도이다.
이 도면을 참조하여 PDP를 설명하면, 본 실시예에 따른 PDP는 소정의 간격을 두고 상호 대향 배치되어 봉착되는 제1 기판(1, 이하, '배면기판'이라 한다)과 제2 기판(3, 이하, '전면기판'이라 한다)을 구비한다. 어드레스전극(5)은 배면기판(1) 상에 일 방향(y 축 방향)으로 신장 형성된다. 다수의 어드레스전극(5)들은 x 축 방향을 따라 일정한 간격으로 배치된다. 표시전극(7, 9, 이하, 각각 '유지전극' 및 '주사전극'이라 한다)은 어드레스전극(5)과 교차하는 방향(x 축 방향)을 따라 전면기판(3) 상에 형성되고, 이 유지전극(7) 및 주사전극(9) 각각은 y 축 방향을 따라 일정한 간격으로 배치된다. 격벽(13)은 전면기판(1)과 배면기판(3) 사이에 구비되어, 어드레스전극(5)과 유지전극(7) 및 주사전극(9)에 대응하는 다수의 방전셀(15)들을 구획하여 형성한다.
상기에서, 격벽(13)은 어드레스전극(5)의 신장 방향(y 축 방향)으로 형성되는 제1 격벽부재(13a)와 서로 인접하는 제1 격벽부재(13a) 사이에서 이 제1 격벽부재(13b)와 교차하는 방향(x 축 방향)으로 배치되는 제2 격벽부재(13b)를 포함하여, 인접한 방전셀(15) 간의 크로스 토크(cross talk)를 효과적으로 방지한다. 이 제1 격벽부재(13a)는 서로 이웃하는 어드레스전극(5) 사이에 대응하여 각각 배치되어, 이 어드레스전극(5)과 서로 나란한 방향을 따라 형성된다. 그리고 제2 격벽부재(13b)는 쌍으로 배치되는 주사전극(7)과 유지전극(9)에 각각 대응하며, 어드레스전극(5)들과 서로 교차하는 방향을 따라 형성된다. 이 제1 격벽부재(13a)와 제2 격벽부재(13b)가 배면기판(1)과 전면기판(3) 사이에서 상호 교차 형성됨에 따라, 제1, 제2 격벽부재(13a, 13b)와 이에 인접하는 다른 제1, 제2 격벽부재(13a, 13b)에 의 하여 폐쇄형 격벽 구조가 형성된다. 이 폐쇄형 격벽 구조는 도시된 바와 같이 사각형에 한정되지 않고, 육각형 또는 팔각형 등으로 변형될 수도 있다. 또한, 격벽(13)은 제1 격벽부재(13a)들로만 형성되는 스트라이프형 격벽 구조를 형성할 수도 있다.
형광체층(17)은 상기와 같이 구획되어 방전셀(15)을 형성하는 격벽(13)의 내측면과 격벽(13)으로 둘러싸인 유전층(14) 상의 형광체로 형성된다. 이 형광체층(17)은 플라즈마 방전에 의하여 발생되는 진공 자외선에 의하여 여기되어 안정화되면서 가시광을 발생시킨다. 또한 방전셀(15) 내에는 플라즈마 방전시 진공 자외선을 발생시키는 불활성 가스(일례로서, 네온(Ne) 및 제논(Xe)의 혼합 가스)가 충전되어 있다.
한편, 어드레스전극(5)은 유지전극(7) 및 주사전극(9)과 교차하는 방향으로 배면기판(1) 상에 y 축 방향으로 신장 형성되어 상기한 유전층(14)으로 덮여있다. 이 유전층(14)은 플라즈마 방전시 어드레스전극(5)을 보호하며, 어드레스방전시 벽전하를 축적한다. 이 어드레스전극(5)에 어드레스전압이 인가되고, 상기 주사전극(9)에 스캔 펄스가 인가되면, 이 두 전극(5, 9) 사이의 방전셀(15) 내에서 어드레스방전이 일어나며, 이 어드레스방전에 의하여 켜질 방전셀(15)이 선택되고, 이렇게 선택된 방전셀(15) 내에 벽전하가 형성된다.
유지전극(7)과 주사전극(9)은 이 방전셀(15)을 사이에 두고 전면기판(3)에 형성된다. 리셋 기간에서는 주사전극(9)에 인가되는 리셋 상승 파형과 리셋 하강 파형에 의하여 리셋방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간에서는 주 사전극(9)에 인가되는 스캔 펄스 파형과 어드레스전극(5)에 인가되는 펄스 파형에 의하여 어드레스방전이 일어나며, 그 후, 유지 기간에서는 유지전극(7)과 주사전극(9)에 인가되는 유지 전압에 의하여 유지방전이 일어난다.
이와 같이 유지전극(7)과 주사전극(9)은 유지방전에 필요한 유지 펄스를 인가하기 위한 전극 역할을 하고, 주사전극(9)은 리셋 펄스 및 스캔 펄스 파형을 인가하기 위한 전극 역할을 한다. 그러나 이 전극(5, 7, 9)들은 각각의 전극에 인가되는 전압의 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 작용에 국한되는 것은 아니다.
이 유지전극(7) 및 주사전극(9)은 상기 어드레스전극(5)들과 교차하면서 방전셀(15)의 양측에 대응하여 배치되고, x 축 방향으로 신장되는 구조로 전면기판(3)에 나란히 형성된다.
유전층(21)은 이 유지전극(7)과 주사전극(9) 상에 형성되어, 이 전극(7, 9)들을 플라즈마 방전으로부터 보호하고, 전기적으로 컨덴서 역할을 하여 벽전하를 형성케 한다.
MgO 보호막(23)은 이 유전층(21) 상에 형성되어, 내구성이 약한 유전층(21)을 보호하여 PDP가 장시간동안 안정된 구동을 가능하게 하며, 플라즈마 방전시 2차 전자를 방출시켜 방전전압을 낮출 수 있게 한다.
한편, 유지전극(7)과 주사전극(9)은 다양한 패턴으로 형성되어 소비전력을 저감시켜 방전효율을 증가시키고, 유전층(21)은 방전셀(15) 내부의 유지전극(7)과 주사전극(9) 사이에 형성되는 전계를 조절하여 방전효율을 증가시킬 수 있는 구조 로 형성되는 것이 바람직하다.
전계를 조절하는 일례로서, 유전층(21)은 유지전극(7) 및 주사전극(9)에 대응하여 형성되는 대응부(21a)와 이 대응부(21a) 밖에 형성되는 외곽부(21b)를 포함하여 형성될 수 있다. 대응부(21a)는 x-y 평면에 투영되는 유지전극(7) 및 주사전극(9)의 형상과 동일하게 형성되는 유전층(21) 부분이다. 외곽부(21b)는 이 대응부(21a)에 연속적으로 형성되고, 유지전극(7) 및 주사전극(9)의 선단이 형성하는 형상과 닮은꼴로 이 선단에까지 연장 형성되는 유전층(21) 부분이다. 즉 유전층(21)은 유지전극(7)과 주사전극(9)이 형성되는 전면기판(3)의 전 영역에 걸쳐 형성되는 것이 아니라, 이 전극(7, 9)들의 형상에 대응하여 이 전극(7, 9)들이 있는 부분에만 부분적으로 형성된다. 따라서 대응부(21a) 및 외곽부(21b)로 덮인 유지전극(7)과 주사전극(9) 사이에는 통상의 전계가 형성되고, 이 외곽부(21b) 밖의 유지전극(7)과 주사전극(9) 사이에는 강한 전계가 형성된다.
이에 더하여, 유지전극(7)과 주사전극(9)은 방전셀(15)에 대응하는 부분에 패터닝 홀(7h, 9h)을 각각 구비할 수 있다. 이 경우, 유전층(21)은 이 패터닝 홀(7h, 9h)의 내측면을 덮어 형성되는 패터닝 홈(7g, 9g)을 각각 구비할 수 있다. 상기 패터닝 홀(7h, 9h)은 다양하게 형성될 수 있으며, 유지전극(7)과 주사전극(9) 사이에서 유지방전 시, 소비되는 전력을 저감시킨다. 또 패터닝 홈(7g, 9g)은 이 패터닝 홀(7h, 9h)에 대응하여 형성되어, 유지전극(7)과 주사전극(9) 사이에서 유지방전 시, 방전셀(15) 내의 전계를 강하게 유도하여 방전효율을 증가시킨다.
이 패터닝 홀(7h, 9h)과 패터닝 홈(7g, 9g)은 유지전극(7)과 주사전극(9)의 형상에 따라 다양하게 형성될 수 있다. 이하는 유지전극(7)과 주사전극(9)을 투명전극(7a, 9a)과 버스전극(7b, 9b)으로 형성되고, 패터닝 홀(7h, 9h)을 투명전극(7a, 9a)에 형성한 것을 예시한다.
이 경우, 투명전극(7a, 9a)은 방전셀(15) 내부에서 면방전을 일으키는 역할을 하는 것으로서, 개구율 확보를 위하여 투명한 소재로 형성되는 바, ITO(Indium Tin Oxide)로 형성될 수 있으며, 버스전극(7b, 9b)은 이 투명전극(7a, 9a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위한 것으로서, 알루미늄(Al)과 같은 금속으로 형성될 수 있다.
상기 투명전극(7a, 9a)은 x 축 방향으로 연속되는 방전셀(15)에 대하여 x 축 방향으로 길게 형성될 수도 있으나, 각 방전셀(15)의 일측, 즉 제2 격벽부재(13b) 측에서 각 방전셀(15)의 중심을 향하여 각각 돌출 형성되어, 방전셀(15)의 일측을 구획하는 제1 격벽부재(13a)를 통한 크로스 토크(cross talk)를 효과적으로 방지할 수 있다. 상기 버스전극(7b, 9b)은 투명전극(7a, 9a)의 제2 격벽부재(13b) 대향 측에 어드레스전극(5)과 교차하는 방향(x 축 방향)으로 신장 형성되어 있다.
이 경우, 상기 패터닝 홀(7h, 9h)은 상기한 바와 같이, 투명전극(7a, 9a)에 형성되고, 패터닝 홈(7g, 9g)은 이 투명전극(7a, 9a)의 패터닝 홀(7h, 9h) 내측면을 덮는 구조로 형성된다.
도 4 내지 도 6은 본 발명의 제2 실시예 내지 제4 실시예로서, 그 전체적인 구성 및 작용은 상기 제1 실시예와 동일 내지 유사하므로 여기서는 제1 실시예와 비교되는 부분에 대해서만 설명한다.
도 4는 본 발명의 제2 실시예로서, 투명전극(7a, 9a)에 패터닝 홀(7h, 9h)을 다수로 구비하고, 유전층(21)에 의한 패터닝 홈(7g, 9g)을 이 패터닝 홀(7h, 9h)에 상응하게 형성한다. 따라서 제2 실시예의 투명전극(7a, 9a)은 제1 실시예의 투명전극(7a, 9a)에 비하여, 보다 많은 패터닝 홀(7h, 9h)을 가지므로 전극의 면적이 축소되어 소비전력을 더 저감시키게 되고, 보다 많은 패터닝 홈(7g, 9g)를 가짐으로서 방전셀(15) 내에서 보다 강한 전계를 형성하여 방전효율을 더 향상시킬 수 있다.
도 5는 본 발명의 제3 실시예로서, 투명전극(7a, 9a)을 방전셀(15)의 내부로 돌출 형성하고, 그 방전셀(15) 내부에서 Y자 형상으로 분지(分枝)하여 형성한다. 따라서 제2 실시예는 제1 실시예에 비하여 투명전극(7a, 9a)의 면적이 축소되면서 소비전력을 저감시키게 되고, 유지방전 초기에 숏 갭 방전으로 방전개시전압을 낮추고 본격적인 유지방전을 롱 갭 방전으로 유도하여 방전효율을 향상시킨다. 이 경우, 투명전극(7a, 9a)이 Y자 형상으로 분지 형성됨에 따라 유전층(21) 또한 Y자 형상으로 분지 형성된다. 또한, 유전층(21)은 상기한 바와 같이 투명전극(7a, 9a)에 대응하는 대응부(21a)와 외곽부(21b)를 가진다.
도 6은 본 발명의 제4 실시예로서, 투명전극(7a, 9a)을 방전셀(15)의 내부로 돌출 형성하고, 그 방전셀(15) 내부에서 그 선단에 교차하여 T자 형상으로 형성한다. 따라서 제3 실시예는 제2 실시예와 같이 투명전극(7a, 9a)의 면적이 축소되면서 소비전력을 저감시키게 된다. 이 경우, 투명전극(7a, 9a)이 T자 형상으로 교차 형성됨에 따라 유전층(21) 또한 T자 형상으로 교차 형성된다. 또한, 유전층(21)은 상기한 바와 같이 투명전극(7a, 9a)에 대응하는 대응부(21a)와 외곽부(21b)를 가진다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 표시전극을 덮는 유전층을 표시전극에 대응하는 대응부와, 이 대응부에서 연장되어 이 대응부 밖에까지 표시전극의 닮은꼴로 형성함으로써, 방전셀 내의 전계를 조절 및 상승시켜 방전효율을 향상시키고, 표시전극의 투명전극 면적을 축소함에 따라 소비전력을 저감시키는 효과가 있다.

Claims (11)

  1. 서로 대향 배치되는 제1 기판 및 제2 기판;
    상기 제1 기판에 일 방향으로 신장 형성되는 어드레스전극;
    상기 제1 기판과 제2 기판 사이에 배치되어 방전셀을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되어 상기 방전셀의 양측에 배치되는 표시전극; 및
    상기 표시전극을 덮는 유전층을 포함하며,
    상기 유전층은,
    상기 표시전극에 대응하여 형성되는 대응부와,
    상기 대응부에 연속되고 상기 표시전극의 선단이 형성하는 형상과 닮은꼴로 상기 표시전극의 선단 밖에까지 형성되는 외곽부를 포함하고,
    상기 표시전극은 상기 방전셀 내에 대응하여 패터닝 홀을 구비하며,
    상기 유전층은 상기 패터닝 홀의 내측면을 덮는 패터닝 홈을 구비하는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 표시전극은 상기 방전셀의 내부로 돌출 형성되는 투명전극과,
    상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 투명전극은 패터닝 홀을 구비하고,
    상기 유전층은 상기 투명전극의 패터닝 홀의 내측면을 덮는 패터닝 홈을 구비하는 플라즈마 디스플레이 패널.
  5. 제 3 항에 있어서,
    상기 투명전극은 다수의 패터닝 홀을 구비하고,
    상기 유전층은 상기 투명전극의 각 패터닝 홀의 내측면을 덮는 다수의 패터닝 홈을 구비하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 표시전극은 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 Y자 형상으로 분지(分枝)하여 형성되는 투명전극과,
    상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 유전층은 상기 투명전극과 같이 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 분지하여 형성되는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 표시전극은 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 그 선단에 교차하여 T자 형상으로 형성되는 투명전극과,
    상기 투명전극의 일측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 유전층은 상기 투명전극과 같이 상기 방전셀의 내부로 돌출 형성되고 그 방전셀 내부에서 그 선단에 교차하여 형성되는 플라즈마 디스플레이 패널.
  10. 제 1 항에 있어서,
    상기 유전층은 MgO 보호막으로 덮여지는 플라즈마 디스플레이 패널.
  11. 제 1 항에 있어서,
    상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하는 플라즈마 디 스플레이 패널.
KR1020040102269A 2004-12-07 2004-12-07 플라즈마 디스플레이 패널 KR100658747B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040102269A KR100658747B1 (ko) 2004-12-07 2004-12-07 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040102269A KR100658747B1 (ko) 2004-12-07 2004-12-07 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060063171A KR20060063171A (ko) 2006-06-12
KR100658747B1 true KR100658747B1 (ko) 2006-12-15

Family

ID=37159220

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040102269A KR100658747B1 (ko) 2004-12-07 2004-12-07 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100658747B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100795807B1 (ko) * 2006-08-24 2008-01-21 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0822772A (ja) * 1994-07-08 1996-01-23 Pioneer Electron Corp 面放電型プラズマディスプレイ装置
JP2000123746A (ja) 1998-10-20 2000-04-28 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル及びその製造方法、並びにそれを用いたディスプレイ装置
JP2001015038A (ja) 1999-06-30 2001-01-19 Fujitsu Ltd プラズマディスプレィパネル
JP2001052623A (ja) 1999-06-04 2001-02-23 Matsushita Electric Ind Co Ltd ガス放電表示装置とその製造方法
JP2002190253A (ja) * 2000-12-19 2002-07-05 Gendai Plasma Kk 発光効率の良いac型pdp

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0822772A (ja) * 1994-07-08 1996-01-23 Pioneer Electron Corp 面放電型プラズマディスプレイ装置
JP2000123746A (ja) 1998-10-20 2000-04-28 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル及びその製造方法、並びにそれを用いたディスプレイ装置
JP2001052623A (ja) 1999-06-04 2001-02-23 Matsushita Electric Ind Co Ltd ガス放電表示装置とその製造方法
JP2001015038A (ja) 1999-06-30 2001-01-19 Fujitsu Ltd プラズマディスプレィパネル
JP2002190253A (ja) * 2000-12-19 2002-07-05 Gendai Plasma Kk 発光効率の良いac型pdp

Also Published As

Publication number Publication date
KR20060063171A (ko) 2006-06-12

Similar Documents

Publication Publication Date Title
JP3698856B2 (ja) プラズマディスプレイパネル
US7449836B2 (en) Plasma display panel (pdp) having first, second, third and address electrodes
KR100709254B1 (ko) 플라즈마 디스플레이 패널
KR100658747B1 (ko) 플라즈마 디스플레이 패널
US20050029946A1 (en) Plasma display panel having igniter electrodes
KR100648727B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100971032B1 (ko) 플라즈마 디스플레이 패널
JP2006253133A (ja) プラズマディスプレイパネル
KR100648728B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100612369B1 (ko) 플라즈마 디스플레이 패널
KR20080002077A (ko) 플라즈마 디스플레이 패널 및 이의 제조 방법
KR100551056B1 (ko) 플라즈마 디스플레이 패널
KR100536256B1 (ko) 플라즈마 디스플레이 패널
KR100684746B1 (ko) 플라즈마 디스플레이 패널
KR100649231B1 (ko) 플라즈마 디스플레이 패널
KR100669379B1 (ko) 플라즈마 디스플레이 패널
KR100684749B1 (ko) 플라즈마 디스플레이 패널
KR20050119775A (ko) 플라즈마 디스플레이 패널 및 그 구동회로장치
KR100599692B1 (ko) 플라즈마 디스플레이 패널
KR100747252B1 (ko) 플라즈마 디스플레이 패널
KR100589348B1 (ko) 플라즈마 디스플레이 패널
KR100717786B1 (ko) 플라즈마 디스플레이 패널
KR100684745B1 (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee