KR100648727B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100648727B1
KR100648727B1 KR1020040098975A KR20040098975A KR100648727B1 KR 100648727 B1 KR100648727 B1 KR 100648727B1 KR 1020040098975 A KR1020040098975 A KR 1020040098975A KR 20040098975 A KR20040098975 A KR 20040098975A KR 100648727 B1 KR100648727 B1 KR 100648727B1
Authority
KR
South Korea
Prior art keywords
electrode
substrate
address
discharge
discharge cell
Prior art date
Application number
KR1020040098975A
Other languages
English (en)
Other versions
KR20060060100A (ko
Inventor
이태호
유민선
황의정
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040098975A priority Critical patent/KR100648727B1/ko
Priority to US11/288,581 priority patent/US7429824B2/en
Publication of KR20060060100A publication Critical patent/KR20060060100A/ko
Application granted granted Critical
Publication of KR100648727B1 publication Critical patent/KR100648727B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명의 플라즈마 디스플레이 패널은 방전을 일으키는 유지전극과 주사전극에서 전압 강하를 방지하여, 저전압에 의한 유지방전을 구현하고, 어드레스방전 광의 발생 시간을 단축하기 위하여, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판에 형성되는 어드레스전극, 상기 제1 기판과 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 및 상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되면서 방전셀에 대응되는 제1 전극과 제2 전극을 포함하며, 상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극, 상기 투명전극의 상기 격벽에 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 메인 버스전극, 및 상기 투명전극의 상기 방전셀 중심 측에 상기 메인 버스전극과 나란하게 형성되는 서브 버스전극을 포함한다.
중간전극, 버스전극, 투명전극, 전압강하, 메인 버스전극, 서브 버스전극

Description

플라즈마 디스플레이 패널 {A PLASMA DISPLAY PANEL}
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 2는 도 1에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A선에 따라 절단한 상태의 단면도이다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 5는 도 4에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
도 6은 도 4의 플라즈마 디스플레이 패널을 조립하여 B-B선에 따라 절단한 상태의 단면도이다.
도 7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 8은 도 7에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이다.
도 9는 도 7의 플라즈마 디스플레이 패널을 조립하여 C-C선에 따라 절단한 상태의 단면도이다.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 방전을 일으키는 유지전극과 주사전극의 끝단에서 전압의 강하를 방지하는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널(Plasma Display Panel, 이하 'PDP'라 한다)은 가스방전현상을 이용하여 화상을 표시하는 것으로서, 표시용량, 휘도, 콘트라스트, 잔상, 시야각 등의 우수한 표시능력을 가지고 있다. 이 PDP는 격벽을 사이에 두고 유지전극과 주사전극을 구비한 전면기판과, 어드레스전극을 구비한 배면기판을 봉착함으로써, 이 격벽에 의하여 방전셀을 구획 형성하고, 이 방전셀 내에 불활성가스(일례로서 네온(Ne)과 제논(Xe)의 혼합 가스)를 충전하여 형성된다.
이 PDP는 어드레스전극에 어드레스 전압을 인가하고 주사전극에 스캔 펄스를 인가하면, 두 전극 사이에서 벽전하를 형성하면서 어드레스 방전으로 켜질 방전셀을 선택하고, 이 상태에서 유지전극과 주사전극에 유지펄스를 인가하면 유지전극과 주사전극에 형성된 전자와 이온이 유지전극과 주사전극 사이에서 이동되면서 어드레스 방전시 형성된 상기 벽전하에 의한 벽전압에 더하여 방전개시전압을 넘어서게 되면서 선택된 방전셀 내에서 유지방전을 일으킨다. 이 유지방전에 의하여 방전셀 내에 발생되는 진공자외선은 형광체를 여기시키고, 이 형광체는 안정화되면서 가시광을 발생시키며, 결국, 이 가시광은 화상을 구현한다.
상기와 같은 유지전극 및 주사전극 각각은 방전셀 내에서 유지방전을 일으키 는 투명전극과, 이 투명전극에 전압을 인가하는 버스전극을 구비하고 있다. 이 버스전극은 도전성이 우수한 금속, 즉 불투명 재질로 형성되므로 방전셀 내에서 발생된 가시광의 차단을 최소화하기 위하여, 비방전 영역인 격벽 상에 배치되어 투명전극에 접촉된다.
그러나, 이와 같은 유지전극 및 주사전극은 전기적 저항 값의 차이가 큰 투명전극과 버스전극으로 형성되므로 버스전극으로부터 멀어지는 투명전극 끝단에서 상당한 전압 강하를 발생시키고, 어드레스방전 광이 발생하는 시간을 연장시킨다. 이 유지전극 및 주사전극에서, 상기한 전압 강하는 PDP가 대형화되어 각 버스전극의 길이가 증대됨에 따라, 전압이 인가되는 버스전극의 다른 측으로 갈수록 이 버스전극 상에 구비되는 투명전극의 끝단에서 더 심화된다. 이러한 전압 강하를 극복하면서 유지방전을 달성하고, 어드레스방전 광의 발생 시간을 단축시키기 위해서는 보다 높은 전압을 인가하여야 하는 문제점이 있다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 방전을 일으키는 유지전극과 주사전극에서 전압 강하를 방지하여, 저전압에 의한 유지방전을 구현하고, 어드레스방전 광의 발생 시간을 단축하는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기의 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판, 상기 제1 기판에 형성되는 어드레 스전극, 상기 제1 기판과 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽, 상기 방전셀 내에 형성되는 형광체층, 및 상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되면서 방전셀에 대응되는 제1 전극과 제2 전극을 포함하며, 상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극, 상기 투명전극의 상기 격벽에 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 메인 버스전극, 및 상기 투명전극의 상기 방전셀 중심 측에 상기 메인 버스전극과 나란하게 형성되는 서브 버스전극을 포함한다.
상기에서 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하는 구조로 형성되어, 인접한 방전셀 간의 크로스 토크(cross talk)를 방지하는 것이 바람직하다.
상기 메인 버스전극은 상기 제2 격벽부재와 이웃하여 나란하면서 상기 방전셀의 내측에 형성될 수 있다. 이 서브 버스전극의 폭은 메인 버스전극의 폭 이하의 크기로 형성되어, 투명전극의 전압 강하를 방지하면서 방전셀의 중심에서 가시광의 차단을 최소화하는 것이 바람직하다.
상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제2 전극의 배열로 반복 배치될 수 있다.
상기 메인 버스전극은 상기 제2 격벽부재 상에 형성되어, 가시광의 차단을 최소화하는 것이 바람직하다. 이 경우에도 서브 버스전극의 폭은 메인 버스전극의 폭 이하의 크기로 형성되어, 가시광의 차단을 최소화할 수 있다.
상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제2 전극, 제2 전극-제1 전극의 배열로 반복 배치될 수 있다. 이 경우, 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 인접하는 방전셀에 공유된다.
또한, 본 발명은 상기 제2 기판의 제1 전극과 제2 전극 사이에 이들과 나란하게 형성되는 제3 전극을 더 포함할 수 있다. 이 제3 전극은 상제1 전극과 제2 전극 사이의 상기 방전셀의 중심에서 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 투명전극, 및 상기 투명전극의 상기 방전셀 중심 측에 형성되는 버스전극을 포함할 수 있다.
상기 제1 전극과 제2 전극 및 제3 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제3 전극-제2 전극, 제2 전극-제3 전극-제1 전극의 배열로 반복 배치될 수 있다. 이 경우에도, 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 인접하는 방전셀에 공유될 수 있다.
상기 제1 전극 및 제2 전극 각각의 투명전극과 메인 버스전극 및 서브 버스전극은 유전층과 MgO 보호막의 적층 구조로 덮여지는 것이 바람직하다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요 소에 대해서는 동일한 참조부호를 붙였다.
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 2는 도 1에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이며, 도 3은 도 1의 플라즈마 디스플레이 패널을 조립하여 A-A선에 따라 절단한 상태의 단면도이다.
이 도면을 참조하여 PDP를 설명하면, 본 실시예에 따른 PDP는 소정의 간격을 두고 상호 대향 배치되어 봉착되는 제1 기판(1, 이하, '배면기판'이라 한다)과 제2 기판(3, 이하, '전면기판'이라 한다)을 구비한다. 어드레스전극(5)은 배면기판(1) 상에 일 방향(y 축 방향)으로 신장 형성된다. 다수의 어드레스전극(5)들은 x 축 방향을 따라 일정한 간격으로 배치된다. 제1 전극(7, 이하, '유지전극'이라 한다)과 제2 전극(9, 이하, '주사전극'이라 한다)은 어드레스전극(5)과 교차하는 방향(x 축 방향)을 따라 전면기판(3) 상에 형성되고, 이 유지전극(7) 및 주사전극(9) 각각은 y 축 방향을 따라 일정한 간격으로 배치된다. 격벽(13)은 전면기판(1)과 배면기판(3) 사이에 구비되어, 어드레스전극(5)과 유지전극(7)과 주사전극(9)에 대응하는 다수의 방전셀(15)들을 구획하여 형성한다.
상기에서, 격벽(13)은 어드레스전극(5)의 신장 방향(y 축 방향)으로 형성되는 제1 격벽부재(13a)와 서로 인접하는 제1 격벽부재(13a) 사이에서 이 제1 격벽부재(13b)와 교차하는 방향(x 축 방향)으로 배치되는 제2 격벽부재(13b)를 포함하여, 인접한 방전셀(15) 간의 크로스 토크(cross talk)를 효과적으로 방지한다. 이 제1 격벽부재(13a)는 서로 이웃하는 어드레스전극(5) 사이에 대응하여 각각 배치되어, 이 어드레스전극(5)과 서로 나란한 방향을 따라 형성된다. 그리고 제2 격벽부재(13b)는 쌍으로 배치되는 주사전극(7)과 유지전극(9)에 대응하여 각각 배치되어 어드레스전극(5)들과 서로 교차하는 방향을 따라 형성된다. 이 제1 격벽부재(13a)와 제2 격벽부재(13b)가 배면기판(1)과 전면기판(3) 사이에서, 상호 교차 형성됨에 따라 제1, 제2 격벽부재(13a, 13b)와 이에 인접하는 다른 제1, 제2 격벽부재(13a, 13b)에 의하여 폐쇄형 격벽 구조를 형성하게 된다. 이 폐쇄형 격벽 구조는 도시된 바와 같이 사각형에 한정되지 않고, 육각형 또는 팔각형 등으로 변형될 수도 있다.
형광체층(17)은 상기와 같이 구획되어 방전셀(15)을 형성하는 격벽(13)의 내측면과 격벽(13)으로 둘러싸인 유전층(14) 상에 구비되는 형광체로 형성된다. 이 형광체층(17)은 플라즈마 방전에 의하여 발생되는 진공 자외선에 의하여 여기되어 안정화되면서 가시광을 발생시킨다. 또한 방전셀(15) 내에는 플라즈마 방전시 진공 자외선을 발생시키는 불활성 가스(일례로서, 네온(Ne) 및 제논(Xe)의 혼합 가스)가 충전되어 있다.
한편, 어드레스전극(5)은 유지전극(7) 및 주사전극(9)과 교차하는 방향으로 배면기판(1) 상에 y 축 방향으로 신장 형성되어 상기한 유전층(14)으로 매립되어 있다. 이 유전층(14)은 플라즈마 방전시 어드레스전극(5)을 보호하며, 어드레스방전시 벽전하를 축적한다. 이 어드레스전극(5)에 어드레스전압이 인가되고, 상기 주사전극(9)에 스캔 펄스가 인가되면, 이 두 전극(5, 9) 사이의 방전셀(15) 내에서 어드레스방전이 일어나며, 이 어드레스방전에 의하여 켜질 방전셀(15)이 선택되고, 이렇게 선택된 방전셀(15) 내에 벽전하가 형성된다.
유지전극(7)과 주사전극(9)은 이 방전셀(15)을 사이에 두고 전면기판(3)에 형성된다. 리셋 기간에서는 주사전극(9)에 인가되는 리셋 상승 파형과 리셋 하강 파형에 의하여 리셋방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간에서는 주사전극(9)에 인가되는 스캔 펄스 파형과 어드레스전극(5)에 인가되는 펄스 파형에 의하여 어드레스방전이 일어나며, 그 후, 유지 기간에서는 유지전극(7)과 주사전극(9)에 인가되는 유지 전압에 의하여 유지방전이 일어난다.
이와 같이 유지전극(7)과 주사전극(9)은 유지방전에 필요한 유지 펄스를 인가하기 위한 전극 역할을 하고, 주사전극(9)은 리셋 펄스 및 스캔 펄스 파형을 인가하기 위한 전극 역할을 한다. 그러나 이 전극(7, 9)들은 각각의 전극에 인가되는 전압의 파형에 따라 그 역할을 달리할 수 있으므로 반드시 이 작용에 국한되는 것은 아니다.
이 유지전극(7) 및 주사전극(9)은 상기 어드레스전극(5)들과 교차하면서 방전셀(15)에 대응하도록 전면기판(3)에 x 축 방향으로 이어지는 구조로 형성되어 유전층(21)과 MgO 보호막(23)의 적층 구조로 매립되는 것이 바람직하다.
한편, 상기 유지전극(7)과 주사전극(9)은 각각 투명전극(7a, 9a)과 메인 버스전극(7b, 9b) 및 서브 버스전극(7c, 9c)을 포함하여 형성된다. 이 경우, 투명전극(7a, 9a)은 방전셀(15) 내부에서 면방전을 일으키는 역할을 하는 것으로서, 개구율 확보를 위하여 투명한 소재로 형성되는 바, ITO(Indium Tin Oxide)로 형성될 수 있으며, 메인 버스전극(7b, 9b)과 서브 버스전극(7c, 9c)은 이 투명전극(7a, 9a)의 높은 전기적 저항을 보상하여 통전성을 확보하기 위한 것으로서, 알루미늄(Al)과 같은 금속으로 형성될 수 있다.
상기 투명전극(7a, 9a)은 x 축 방향으로 연속되는 방전셀(15)에 대하여 x 축 방향으로 길게 형성될 수도 있으나, 각 방전셀(15)의 일측, 즉 제2 격벽부재(13b) 측에서 각 방전셀(15)의 중심을 향하여 각각 돌출 형성되어, x 축 방향으로 연속되는 방전셀(15)을 구획하는 제1 격벽부재(13a)를 통하여 크로스 토크되는 것을 효과적으로 방지할 수 있다.
상기 메인 버스전극(7b, 9b)은 투명전극(7a, 9a)의 제2 격벽부재(13b) 대향 측에 어드레스전극(5)과 교차하는 방향(x 축 방향)으로 신장 형성되어 있다. 이 메인 버스전극(7b, 9b)은 방전셀(15)의 내측에 형성되어, 방전셀(15)의 중심으로 돌출되는 투명전극(7a, 9a) 끝단과의 거리를 짧게 형성하여, 방전셀(15) 내의 가시광을 다소 차단하더라도 투명전극(7a, 9a) 끝단에서의 전압 강하를 보다 저감시킬 수 있게 한다.
또한, 서브 버스전극(7c, 9c)은 상기 메인 버스전극(7b, 9b)과 나란한 상태로 상기 투명전극(7a, 9a)의 방전셀(15) 중심 측에 신장 형성되어 있다. 이 서브 버스전극(7c, 9c)은 상기 메인 버스전극(7b, 9b)을 통하여 인가되는 전압이 투명전극(7a, 9a)의 끝단에서 강하되는 것을 보강하도록 투명전극(7a, 9a) 끝단에 또 상기 메인 버스전극(7b, 9b)에 인가되는 동일 전압을 인가하여 투명전극(7a, 9a) 전체에 걸쳐 대체로 균일한 전압이 인가되게 한다.
이 서브 버스전극(7c, 9c)은 방전셀(15)의 중심에 위치되므로 가시광의 차단을 최소화하기 위하여, 메인 버스전극(7b, 9b)의 폭(Wb) 이하 크기의 폭(Wc)으로 형성되는 것이 바람직하다.
상기 메인 버스전극(7b, 9b)에 비하여 상대적으로 좁은 폭(Wc)으로 형성되는 서브 버스전극(7c, 9c)은 방전셀(15)에서 발생되는 일부 가시광을 차단하지만, 투명전극(7a, 9a)에 인가되는 전압을 더 보강해 줌으로써, 보다 낮은 전압으로 유지방전을 가능하게 하고, 또한 어드레스방전 광의 발생시간을 단축시킬 수 있다.
상기와 같이 투명전극(7a, 9a)과 메인 버스전극(7b, 9b) 및 서브 버스전극(7c, 9c)을 포함하는 유지전극(7)과 주사전극(9)은 어드레스전극(5) 신장 방향(y 축 방향)으로 유지전극-주사전극의 배열로 반복 배치된다. 즉 각 방전셀(15)에는 독립적으로 유지전극(7)과 주사전극(9)이 배치된다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 5는 도 4에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이며, 도 6은 도 4의 플라즈마 디스플레이 패널을 조립하여 B-B선에 따라 절단한 상태의 단면도이다. 이 제2 실시예는 상기한 제1 실시예와 비교할 때, 그 전체적인 구성 및 작용이 유사 내지 동일하므로 여기서는 서로 다른 부분에 대하여 설명한다.
제1 실시예에서는 유지전극(7) 및 주사전극(9)이 어드레스전극(5) 신장 방향(y 축 방향)을 따라 유지전극-주사전극의 배열로 반복 배치되는 데 비하여, 제2 실시예에서는 유지전극(7) 및 주사전극(9)이 유지전극-주사전극, 주사전극-유지전극의 배열로 반복 배치된다. 이 제2 실시예의 전극의 배치는 제1 실시예의 전극 배치에 비하여, 비방전 영역을 더욱 제거하여 발광효율을 더 향상시킬 수 있다.
즉, 유지전극(7)과 주사전극(9)은 어드레스전극(5) 신장 방향(y 축 방향)으로 인접하는 방전셀(15)에 공유되어 양 방전셀(15)의 방전에 같이 작용한다. 따라서, 메인 버스전극(7b, 9b)은 제2 격벽부재(13b) 상에 형성되며, y 축 방향으로 인접하는 두 방전셀(15)에 공유되는 구조로 형성되는 것이 바람직하다. 투명전극(7a, 9a)은 이 메인 버스전극(7b, 9b)을 제2 격벽부재(13b) 상에 두고 인접하는 방전셀(15)의 중심을 향하여 동일한 크기로 돌출 형성되는 것이 바람직하다.
도 7은 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이고, 도 8은 도 7에서 격벽과 전극과의 배치 관계를 도시한 부분 평면도이며, 도 9는 도 7의 플라즈마 디스플레이 패널을 조립하여 C-C선에 따라 절단한 상태의 단면도이다. 이 제3 실시예는 상기한 제2 실시예와 비교할 때, 그 전체적인 구성 및 작용이 유사 내지 동일하므로 여기서는 서로 다른 부분에 대하여 설명한다.
이 제3 실시예는 제2 실시예에 비하여, 유지전극(7)과 주사전극(9) 사이에 이들과 나란한 중간전극(11)을 더 구비하고 있다. 이 중간전극(11)은 y 축 방향을 따라 유지전극(7)과 주사전극(9) 사이의 방전셀(15)의 중심에 x 축 방향으로 신장 형성되어 있다.
이 중간전극(11)이 구비되는 경우, 이 어드레스전극(5)에 어드레스전압이 인가되고, 상기 중간전극(11)에 스캔 펄스가 인가되면, 이 두 전극(5, 11) 사이의 방전셀(15) 내에서 어드레스방전이 일어나며, 이 어드레스방전에 의하여 켜질 방전셀(15)이 선택되고, 이렇게 선택된 방전셀(15) 내에 벽전하가 형성된다. 리셋 기간에 서는 중간전극(11)에 인가되는 리셋 상승 파형과 리셋 하강 파형에 의하여 리셋방전이 일어나고, 이 리셋 기간에 이어지는 스캔 기간에서는 중간전극(11)에 인가되는 스캔 펄스 파형과 어드레스전극(5)에 인가되는 펄스 파형에 의하여 어드레스방전이 일어나며, 그 후, 유지 기간에서는 유지전극(7)과 주사전극(9)에 인가되는 유지 전압에 의하여 유지방전이 일어난다. 이 중간전극(11)은 주사전극(9)과 숏 갭을 형성하여 유지구간의 초기에 저전압에 의한 유지방전을 가능하게 한다. 그리고 중간전극(11)은 본격 유지방전시 유지전극(7)과 주사전극(9) 사이에 롱 갭을 형성하여 발광효율을 향상시킬 수 있게 한다.
이 중간전극(11)은 투명전극(11a)과 버스전극(11b)으로 형성될 수 있다. 투명전극(11a)은 유지전극(7)과 주사전극(9) 사이의 방전셀(15)의 중심에서 어드레스전극(5)과 교차하는 방향(x 축 방향)으로 신장 형성되고 상기와 같이 ITO로 형성될 수 있다. 이 버스전극(11b)은 투명전극(11)의 전도성을 보완하여 투명전극(11a) 상에서의 전압 강하를 방지하기 위하여 전도성이 우수한 알루미늄(Al) 같은 금속 전극으로 형성되어 투명전극(11a)의 방전셀(15) 중심 측에 형성되는 것이 바람직하다.
이 유지전극(7)과 주사전극(9)은 제2 실시예에서와 같이 y 축 방향으로 인접하는 방전셀(15)에 공유되는 구조로 형성되어 인접하는 방전셀(15)의 유지 방전에 공통적으로 작용한다. 그리고 이 유지전극(7)과 주사전극(9) 사이에 중간전극(11)이 배치됨에 따라, 이들 전극(7, 9, 11)은 y 축 방향을 따라 유지전극-중간전극-주사전극, 주사전극-중간전극-유지전극의 배열로 반복 배치된다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 유지전극과 주사전극 각각의 투명전극에 메인 버스전극과 서브 버스전극을 나란히 구비하여, 이 메인 및 서브 버스전극을 통하여 유지방전 전압을 인가함으로써, 투명전극의 선단에서 전압 강하를 방지하여 저전압에 의한 유지방전을 가능하게 하고 아울러 어드레스방전 광이 발생하는 기간을 단축시키는 효과가 있다.

Claims (14)

  1. 서로 대향 배치되는 제1 기판 및 제2 기판;
    상기 제1 기판에 형성되는 어드레스전극;
    상기 제1 기판과 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층; 및
    상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되면서 방전셀에 대응되는 제1 전극과 제2 전극을 포함하며,
    상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극,
    상기 투명전극의 상기 격벽에 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 메인 버스전극, 및
    상기 투명전극의 상기 방전셀 중심 측에 상기 메인 버스전극과 나란하게 형성되는 서브 버스전극을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 격벽은 상기 어드레스전극과 나란한 방향으로 형성되는 제1 격벽부재와, 이 제1 격벽부재와 교차하도록 형성되는 제2 격벽부재를 포함하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 메인 버스전극은 상기 제2 격벽부재와 이웃하여 나란하면서 상기 방전셀의 내측에 형성되는 플라즈마 디스플레이 패널.
  4. 제 3 항에 있어서,
    상기 서브 버스전극의 폭은 메인 버스전극의 폭 이하의 크기로 형성되는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제2 전극의 배열로 반복 배치되는 플라즈마 디스플레이 패널.
  6. 제 2 항에 있어서,
    상기 메인 버스전극은 상기 제2 격벽부재 상에 형성되는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 서브 버스전극의 폭은 메인 버스전극의 폭 이하의 크기로 형성되는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제2 전극, 제2 전극-제1 전극의 배열로 반복 배치되는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 인접하는 방전셀에 공유되는 플라즈마 디스플레이 패널.
  10. 서로 대향 배치되는 제1 기판 및 제2 기판;
    상기 제1 기판에 형성되는 어드레스전극;
    상기 제1 기판과 제2 기판의 사이에 배치되어 방전셀을 구획하는 격벽;
    상기 방전셀 내에 형성되는 형광체층;
    상기 제2 기판에 상기 어드레스전극과 교차하는 방향으로 신장되면서 방전셀에 대응되는 제1 전극과 제2 전극; 및
    상기 제2 기판에 상기 제1 전극과 제2 전극 사이에 이들과 나란하게 형성되는 제3 전극을 포함하며,
    상기 제1 전극 및 제2 전극 각각은 상기 각 방전셀의 일측에서 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극,
    상기 투명전극의 상기 격벽에 대향 측에 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 메인 버스전극, 및
    상기 투명전극의 상기 방전셀 중심 측에 상기 메인 버스전극과 나란하게 형성되는 서브 버스전극을 포함하는 플라즈마 디스플레이 패널.
  11. 제 10 항에 있어서,
    상기 제3 전극은 상제1 전극과 제2 전극 사이의 상기 방전셀의 중심에서 상기 어드레스전극과 교차하는 방향으로 신장 형성되는 투명전극, 및
    상기 투명전극의 상기 방전셀 중심 측에 형성되는 버스전극을 포함하는 플라즈마 디스플레이 패널.
  12. 제 10 항에 있어서,
    상기 제1 전극과 제2 전극 및 제3 전극은 상기 어드레스전극 신장 방향으로 제1 전극-제3 전극-제2 전극, 제2 전극-제3 전극-제1 전극의 배열로 반복 배치되는 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    상기 제1 전극 및 제2 전극은 상기 어드레스전극 신장 방향으로 인접하는 방전셀에 공유되는 플라즈마 디스플레이 패널.
  14. 제 10 항 내지 제 13 항 중 어느 한 항에 있어서,
    상기 제1 전극 및 제2 전극 각각의 투명 전극, 메인 버스전극 그리고 서브 버스 전극을 덮은 유전층과, 상기 유전층 상에 형성되는 MgO 보호막을 포함하는 플라즈마 디스플레이 패널.
KR1020040098975A 2004-11-30 2004-11-30 플라즈마 디스플레이 패널 KR100648727B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020040098975A KR100648727B1 (ko) 2004-11-30 2004-11-30 플라즈마 디스플레이 패널
US11/288,581 US7429824B2 (en) 2004-11-30 2005-11-29 Plasma display panel electrode system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040098975A KR100648727B1 (ko) 2004-11-30 2004-11-30 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060060100A KR20060060100A (ko) 2006-06-05
KR100648727B1 true KR100648727B1 (ko) 2006-11-23

Family

ID=36566740

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040098975A KR100648727B1 (ko) 2004-11-30 2004-11-30 플라즈마 디스플레이 패널

Country Status (2)

Country Link
US (1) US7429824B2 (ko)
KR (1) KR100648727B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050069763A (ko) * 2003-12-31 2005-07-05 엘지전자 주식회사 플라즈마 디스플레이 패널
US20090200942A1 (en) * 2005-07-26 2009-08-13 Takashi Sasaki Plasma display panel and plasma display apparatus
KR101073317B1 (ko) * 2009-08-17 2011-10-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10333636A (ja) * 1997-03-31 1998-12-18 Mitsubishi Electric Corp プラズマディスプレイパネル
JP3470629B2 (ja) * 1999-02-24 2003-11-25 富士通株式会社 面放電型プラズマディスプレイパネル
JP2000285814A (ja) * 1999-03-31 2000-10-13 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイパネル
KR100339352B1 (ko) * 1999-09-28 2002-06-03 구자홍 플라즈마 디스플레이 패널
KR100324262B1 (ko) * 2000-02-03 2002-02-21 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
JP3958918B2 (ja) * 2000-07-24 2007-08-15 パイオニア株式会社 プラズマディスプレイパネル及びその製造方法
TW480517B (en) * 2000-12-29 2002-03-21 Acer Display Tech Inc Electrode structure of plasma display panel
JP2003208848A (ja) * 2002-01-16 2003-07-25 Mitsubishi Electric Corp 表示装置
US7135819B2 (en) * 2003-03-25 2006-11-14 Lg Electronics Inc. Plasma display panel
KR100599678B1 (ko) * 2003-10-16 2006-07-13 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
US20060113913A1 (en) 2006-06-01
US7429824B2 (en) 2008-09-30
KR20060060100A (ko) 2006-06-05

Similar Documents

Publication Publication Date Title
KR100637456B1 (ko) 플라즈마 디스플레이 패널
US20060158113A1 (en) Plasma display panel and method of driving the same
KR100648727B1 (ko) 플라즈마 디스플레이 패널
KR100709254B1 (ko) 플라즈마 디스플레이 패널
KR20050105412A (ko) 플라즈마 디스플레이 패널
KR100648728B1 (ko) 플라즈마 디스플레이 패널
KR100971032B1 (ko) 플라즈마 디스플레이 패널
KR100658747B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100684749B1 (ko) 플라즈마 디스플레이 패널
KR100578986B1 (ko) 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100536256B1 (ko) 플라즈마 디스플레이 패널
KR100669379B1 (ko) 플라즈마 디스플레이 패널
KR100768206B1 (ko) 플라즈마 디스플레이 패널
KR100626067B1 (ko) 플라즈마 디스플레이 패널
KR100647650B1 (ko) 플라즈마 디스플레이 패널
KR100684844B1 (ko) 플라즈마 디스플레이 패널
KR100648716B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법
KR100615319B1 (ko) 플라즈마 디스플레이 패널
KR100670292B1 (ko) 플라즈마 디스플레이 패널
KR100581955B1 (ko) 플라즈마 디스플레이 패널
KR100766948B1 (ko) 플라즈마 디스플레이 패널
KR100649234B1 (ko) 플라즈마 디스플레이 패널
KR20050105703A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091026

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee