KR100642275B1 - 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법 - Google Patents

선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법 Download PDF

Info

Publication number
KR100642275B1
KR100642275B1 KR1020050021278A KR20050021278A KR100642275B1 KR 100642275 B1 KR100642275 B1 KR 100642275B1 KR 1020050021278 A KR1020050021278 A KR 1020050021278A KR 20050021278 A KR20050021278 A KR 20050021278A KR 100642275 B1 KR100642275 B1 KR 100642275B1
Authority
KR
South Korea
Prior art keywords
signal
counter
asynchronous serial
clock signal
recovery
Prior art date
Application number
KR1020050021278A
Other languages
English (en)
Other versions
KR20060099813A (ko
Inventor
김진목
이용호
권혁찬
김기웅
Original Assignee
한국표준과학연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국표준과학연구원 filed Critical 한국표준과학연구원
Priority to KR1020050021278A priority Critical patent/KR100642275B1/ko
Publication of KR20060099813A publication Critical patent/KR20060099813A/ko
Application granted granted Critical
Publication of KR100642275B1 publication Critical patent/KR100642275B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • H03K5/15013Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs
    • H03K5/15026Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with more than two outputs with asynchronously driven series connected output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
    • H04L7/0338Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/035Measuring direction or magnitude of magnetic fields or magnetic flux using superconductive devices
    • G01R33/0354SQUIDS

Abstract

본 발명은 3개의 직렬 신호(데이타 신호, 클럭 신호 및 선택 신호)에 의해 동작하는 디지털/아날로그 변환기 또는 스위치 장치 등을 작동하기 위한 데이타 전송 장치 및 이와 관련된 방법에 관한 것으로서, 보다 상세하게는 3개의 직렬 신호를 발진기가 필요 없는 1개의 비동기 직렬 신호로 합성하는 장치, 이렇게 합성된 신호를 광케이블 등으로 전송하여 수신한 후, 다시 3개의 직렬신호로 복원하는 장치 및 상기 장치들로 구성된 전송 시스템, 그리고 이와 관련된 방법에 관한 것이며, 펄스폭이 상이한 2종류의 펄스들의 조합에 의해 비동기 직렬신호를 합성하고, 수신된 비동기 직렬신호를 버퍼, 펄스발생기, 시간지연기, 카운터 등을 이용하여 다시 3개의 직렬신호로 복원하는 것을 기술적인 특징으로 함으로써, 컴퓨터와 제어 또는 조절 장치 사이에서 발생되는 디지컬 피크 잡음이 SQUID 센서 시스템 등과 같은 제어 대상이 되는 장치로 유입되는 것을 줄이고, 접지선 루프를 제거한 결과 컴퓨터 잡음으로 인한 장치의 센서가 오동작하는 것을 방지하는 효과가 있다.
비동기 데이타 전송 장치, 비동기 직렬 신호 발생기 및 복원기, 단일펄스 발생기, 카운터, 3선 직렬 장치, 3선 직렬기

Description

선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법{Generation, restoration and transmission devices of asynchronous serial data signal and methods for same}
도 1은 본 발명의 실시예에 따른, 비동기 직렬신호 발생기 및 복원기를 포함하는 비동기 데이타 전송장치의 개략도.
도 2는 도 1의 전송장치의 1구성요소인 선택신호 발생기의 개략도.
도 3은 도 1의 전송장치에 있어서, 제신호들의 상태를 나타내는 동작 타이밍도.
도 4는 본 발명에 따른, 비동기 직렬신호를 합성하는 방법을 개략적으로 나타내는 흐름도.
도 5는 본 발명에 따른, 선택신호를 발생시키는 방법을 개략적으로 나타내는 흐름도.
도 6은 본 발명에 따른, 비동기 직렬신호를 데이타 신호, 클럭신호 및 선택신호로 복원하는 방법을 개략적으로 보여주는 흐름도.
* 도면의 주요부분에 대한 부호의 설명 *
100: 비동기 직렬신호 발생기
111, 112: 입력포트
120: 발생기 스위치
121: 하이 연결단자
122: 로우 연결단자
130: 하이 단일펄스 발생기
140: 로우 단일펄스 발생기
150: 발생기 출력포트
200: 비동기 직렬신호 복원기
210: 입력포트
220: 버퍼
221: 버퍼 출력포트
230: 단일펄스 발생기
240: 시간 지연기
241: 시간 지연기 출력포트
260: 선택신호 발생기
261: 선택신호 발생기 출력포트
270: 카운터 스위치
271: N 연결단자
272: M 연결단자
281: N 카운터
282: M 카운터
290: 리셋 단일펄스 발생기
300: 광케이블
HS: 비동기 하이신호
LS: 비동기 로우신호
S-DT: 비동기 직렬신호
DATA: 입력 데이타신호
CLK: 입력 클럭신호
DT: 복원 데이타신호
CK: 복원 클럭신호
CS: 선택신호
본 발명은 전자산업분야의 전자부품과 관련된 것으로서, 특히, 3개의 직렬 신호(데이타 신호, 클럭 신호 및 선택 신호)에 의해 동작하는 디지털/아날로그 변환기 또는 스위치 장치 등을 작동하기 위한 데이타 전송 장치 및 이와 관련된 방법등에 관한 것이다.
종래에는 독립된 3개의 직렬 신호를 각각 전송하는 방식을 채택하여, 컴퓨터와 조절장치 사이에 연결선이 3개가 필요하였다. 이 경우 각 연결선에서 발생하는 디지털 피크 잡음이 조절장치 또는 조절장치 부근의 전자 소자에 영향을 미친다.
그 후, 이러한 문제점을 해결하기 위해 3개의 연결선을 하나로 줄여 직렬기(serializer)를 이용하여 3개의 신호를 순차적으로 전송하고 수신기에서 역직렬기(deserializer)를 이용하여 순차적으로 3개의 신호를 복원하는 방법이 개발되었다.이렇게 3개의 연결선을 하나로 줄일 수 있는 직렬기를 이용한 방식에 있어서도, 직렬기 동작을 위한 고주파의 발진기 클럭 신호를 이용하기 때문에, 이 신호는 수신기의 역직렬기에서 일정한 클럭으로 계속 발생하여 부근의 다른 장치에 영향을 미치게 된다.
특히, 미세한 자장을 측정하는 SQUID(Superconducting QUantum Interference Device) 센서 시스템에서 사용하는 3선 직렬 장치를 동작하기 위해 데이터 신호를 전송할 경우 일정한 디지털 클럭이 계속 발생하면 SQUID 센서가 동작하지 않거나 측정이 불안정하게 된다. 또한 직렬신호 연결선과 SQUID 센서 시스템의 출력선이 함께 컴퓨터에 연결되면 접지선에 의한 루프 형성으로 SQUID 센서에서 컴퓨터 잡음이 쉽게 발생하여 잘못된 측정 결과를 가져오는 단점을 가지고 있었다.
본 발명은 상기와 같은 종래기술의 문제점을 해결하기 위하여, 3개의 직렬신호를 발진기가 필요 없는 하나의 비동기 직렬신호로 합성하고, 이렇게 합성된 신호를 광케이블 등으로 전송하여 수신한 후, 다시 3개의 직렬신호로 복원하는 방식을 채용한다. 이러한 방식 및 장치에 의하여 컴퓨터와 SQUID 센서 시스템 등의 제어장치 사이에서 발생되는 디지털 피크 잡음이 SQUID 센서 시스템 등의 장치로 유입되는 것을 줄이고, 접지선 루프를 제거함으로써 컴퓨터 잡음으로 인해 장치의 센서가 오동작하는 것을 방지할 수 있다.
상기한 목적을 달성하기 위하여 본 발명은, 3개의 신호 정보를 1개의 비동기 직렬신호로 합성하는 것, 그리고 합성된 비동기 직렬신호를 수신한 후 다시 3개의 독립된 직렬신호로 복원하는 것을 기술적인 특징으로 한다.
이하에서는, 첨부된 도면을 참조하여 본 발명의 구성 및 바람직한 실시예들을 상세하게 설명한다.
먼저, 본 발명을 장치의 측면에서 설명하기로 한다. 도 1은 본 발명의 실시예에 의한 비동기 직렬신호 전송장치의 구성을 보여주는 개략도이고, 도 2는 도 1의 전송 장치의 1구성요소인 선택신호 발생기를 설명하기 위한 개략도이며, 도 3은 도 1의 전송장치의 제신호들에 대한 동작 타이밍도이다. 도 3의 신호 파형을 참조하면서 도 1의 전송 장치 및 도 3의 선택신호 발생기의 구성 및 기능,작용을 설명한다.
도 1에 나타난 바와 같이, 본 발명의 실시예에 따른 비동기 데이타 전송장치는 비동기 직렬신호 발생기(100), 비동기 직렬신호 복원기(200) 및 양자를 연결하는 광케이블(300)로 구성된다.
비동기 직렬신호 발생기(100)는 입력 데이타 신호(DATA) 및 입력 클럭신호(CLK)에 의해 발생기 스위치(120)가 선택적으로 하이 단일펄스 발생기(130) 또는 로우 단일펄스 발생기(130)를 동작시킴으로써 비동기 하이신호(HS)와 비동기 로우신호(LS)로 구성되는 비동기 직렬신호(S-DT)를 합성한다.
비동기 하이신호(HS)와 비동기 로우신호(LS)는 주기 T 동안 하이 부분의 지속시간(즉, 펄스폭)의 장단으로 구별되는데, 비동기 로우신호(LS)의 경우에 펄스폭이 t라면 비동기 하이신호(HS)의 경우는 펄스폭이 3t 내지 4t를 가지나 주기 T보다는 짧은 시간을 갖는다. 도 3의 신호들 (HS) 및 (LS) 는 이러한 비동기 신호들의 파형을 나타낸다.
발생기 스위치(120)는 입력 클럭신호(CLK) 및 입력 데이타신호(DATA)에 따라 동작하며, 이러한 입력 신호들은 소프트웨어를 사용하여 도 3에 나타난 파형과 같이 발생시킨다. 입력 데이타신호(DATA)가 하이값을 가질 때 클럭이 들어오면 발생기 스위치(120)는 하이 연결 단자(121)에 연결되어 하이 단일펄스 발생기(130)가 3t 내지 4t의 펄스폭을 갖는 비동기 하이신호(HS)를 출력하고, 반대로 입력 데이타신호(DATA)가 로우값을 가질 때 클럭이 들어오면 발생기 스위치(120)는 로우 연결 단자(122)에 연결되어 로우 단일펄스 발생기(140)가 펄스폭 t를 갖는 비동기 로우신호(HS)를 출력한다.
즉, 각각의 클럭이 입력될 때 입력 데이타신호(DATA)의 하이 또는 로우 상태에 따라 비동기 하이신호(HS) 또는 비동기 로우신호(LS)가 선택적으로 발생되고, 입력 데이타신호(DATA)의 신호 파형에 따라서, 상이한 펄스폭을 갖는 2종류의 펄스의 조합으로 된 비동기 직렬신호(S-DT)가 합성되어 발생기 출력포트(150)를 통하여 출력된다. 이러한 방식으로 합성된 비동기 직렬신호(S-DT)는, 입력 데이타신호(DATA)의 하이 상태 시간이 일정하지 않아도 2종류의 일정한 펄스폭으로 된 펄스로만 구성된다.
도 1의 실시예에서는 두 개의 입력 포트(111,112)를 사용하는 비동기 직렬신호 합성기(100)를 보여주고 있으나 비동기 하이신호(HS) 및 비동기 로우신호(LS)는 하나의 디지털 입출력 포트를 써서 발생시키는 것도 가능하며, 이 경우에는 직접 소프트웨어를 이용하여 신호를 발생시킨다. 소프트웨어를 사용하여 비동기 직렬신호(S-DT) 신호를 직접 구성하여 광케이블로 전송하는 것도 가능하지만, 이렇게 만든 비동기 직렬신호의 경우에는 도 3의 신호들 (HS) 및 (LS) 과 같이 한 주기 안에서 정확한 하이 시간을 조절하기 곤란하므로, 도 1의 실시예에서와 같이 두개의 디지털 입력 포트(111,112)를 써서 비동기 신호(HS,LS)를 만드는 것이 용이하다.
입력 데이타신호(DATA)는 비동기 직렬신호 발생기(100)에서 비동기 직렬신호(S-DT)로 변환된 후 발생기 출력포트(150)로 출력되고, 광케이블(300)을 통해 비동기 직렬신호 복원기(200)로 전송된다. 다른 전송수단을 채용하는 것도 가능하지만 광케이블을 사용함으로써 원거리에 있는 조절장치로 데이터를 외부 간섭없이 용이하게 전송할 수 있다.
비동기 직렬신호 복원기(200)의 입력포트(210)를 통하여 비동기 직렬신호(S-DT)가 들어오면, 버퍼(220)를 거쳐 복원 데이타신호(DT)가 버퍼 출력포드(221)를 통하여 출력되고, 이는 3선 직렬신호 중 하나이다. 또한 단일펄스 발생기(230)는 비동기 직렬신호(S-DT)를 입력으로 하여 펄스폭 t를 갖는 클럭신호를 발생한다. 이 때, 단일펄스 발생기(230)의 출력은 비동기 직렬신호(S-DT)의 포지티브 에지(positive edge)에서 동작되고, 상기 클럭신호는 복원 데이타신호(DT)와 일정한 시간 간격을 갖도록 시간 지연기(240)를 통과하여 복원 클럭신호(CK)가 시간 지연기 출력포트(261)을 통하여 출력된다. 단일펄스 발생기(230)와 시간 지연기(240)를 지난 복원 클럭신호(CK)는 도 3의 (CK)에 나타나 있으며, 이는 3선 직렬신호 중 하나를 구성한다.
시간 지연기(240)를 지난 복원 클럭신호(CK)는 또한 선택신호 발생기(260)로 입력되어 선택신호 발생기 출력포트(261)을 통하여 선택신호를 출력하는데 이용된다.
도 2에 나타난 바와 같이, 선택신호 발생기(260)로 입력된 복원 클럭신호(CK)는 카운터 스위치(270)의 입력단으로 연결되고, 카운터(281,282)에 의해 3선 직렬신호 중 하나인 선택신호(CS)가 발생된다.
초기에는 N 카운터(281)의 출력신호가 로우값을 갖도록 설정되어, 선택신호(CS)는 로우값을 갖고, 카운터 스위치(270)는 N 연결단자(271)를 거쳐 N 카운터(281)의 입력단과 연결되도록 설정된다. N 카운터(281)는 클럭의 네거티브 에지(negative edge)에서 동작하며 N개의 클럭이 들어온 뒤 출력이 하이값으로 변하도록 설정되고, 따라서 이 때 선택신호(CS)는 하이값으로 변경된다. 선택신호(CS)가 하이값일 때, 카운터 스위치(270)는 M 연결단자(272)를 거쳐 M 카운터(282)와 연결되고 M 카운터(282)는 그 후 입력되는 클럭신호를 카운트한다. 초기 상태에서 M 카운터(282)의 출력은 로우값이지만, M 개의 클럭이 들어온 뒤 출력은 하이로 변하며, 이 출력은 동작신호가 되어 리셋 단일펄스 발생기(290)를 동작시켜 하나의 펄스를 발생시키고, 이것에 의해 N 카운터(281)와 M 카운터(282)를 재설정시켜 초기 상태로 만든다. 따라서, N 카운터의 출력인 선택신호(CS)는 N 개의 클럭이 들어올 때까지는 로우값을, 다음 M 개의 클럭이 들어올 때까지는 하이값을 유지하며, N+M 개의 클럭 뒤에는 다시 초기 상태로 돌아간다.
비동기 직렬신호(S-DT) N개를 전송하면 비동기 클럭신호 복원기(200)에서 각각 N 개의 복원 데이타신호(DT)와 복원 클럭신호(CK)를 만들고, 이 때 선택신호(CS)는 로우에서 하이로 변환된다. 계속해서 비동기 직렬신호(S-DT) M 개를 전송하면 각각 M 개의 복원 데이타신호(DT)와 복원 클럭신호(CK)를 만들고 선택신호(CS)는 하이에서 로우인 원래상태로 돌아간다. 그러므로 N+M개의 데이타를 주기로 반복하여 전송한다.
3선 직렬신호 동작은 한 주기에서 복원 데이타신호(DT)가 하이 부분에서 복원 클럭신호(CK)를 동작시킬 경우 복원 데이타신호(DT)가 "1"로 제어 장치에 입력되고, 복원 데이타신호(DT)가 로우 부분에서 복원 클럭신호(CK)를 동작시킬 경우 "0"으로 장치에 입력되며, 선택신호(CS)는 입력되는 데이타 개수로 결정되어 3선 직렬장치를 제어한다. 한 편, 비동기 직렬신호 발생기(100)에서 신호를 보내지 않을 경우에는 비동기 직렬신호 복원기(200)에서 디지털 신호를 발생시키지 않아 3선 직렬장치에 아무런 신호가 전송되지 않으므로, 정밀측정을 할 때 디지털 신호 잡음에 의한 영향을 받지 않는다.
미세 자기장을 측정하는 다채널 SQUID 시스템은 디지털 신호 잡음과 접지선 루프에 의한 잡음에 쉽게 영향을 받는다. 종래에는 세 개의 전송선에 의해 3선 직렬신호로 직접 SQUID 시스템을 제어하였으나 본 발명으로 전송선을 하나로 줄여 제어 방법을 간단히 하여 디지털 잡음이 SQUID 센서 시스템으로 들어가는 것을 줄이 고 광케이블로 신호를 전송하여 컴퓨터 접지와 SQUID 시스템 접지 사이에 발생하는 잡음을 제거하였다.
특히 다채널 SQUID 시스템의 제어를 위해서, 비동기 직렬 신호 8 비트 데이타로 채널을 조정하며, 최대 256채널의 SQUID 시스템을 선택하고, 16 비트 데이타로 선택한 채널의 전압 4개와 스위치 4개를 제어하여 각 채널의 SQUID 센서 시스템을 최적의 상태로 만든다. 또한, SQUID 센서 시스템을 최적 조건으로 제어한 뒤 비동기 직렬 신호를 보내지 않고 미세 자장을 측정하여 디지털 신호에 의한 잡음 영향을 받지 않도록 한다.
이하에서는 도 4 내지 도 6을 참조하여 본 발명을 방법의 측면에서 설명하기로 한다.
도 4는 입력 클럭신호(CLK) 및 입력 데이타신호(DATA)를 1개의 비동기 신호로 합성하는 방법을 설명하기 위한 흐름도이다. 본 방법은 먼저 클럭신호와 데이타신호가 입력(410)되면, 입력 클럭신호(CLK)와 입력 데이타신호(DATA)를 비교하는 단계(420)를 거친다. 각각의 클럭이 입력될 때의 입력 데이타신호(DATA)의 상태가 하이값 또는 로우값을 갖는지 비교한다. 펄스폭이 상이한 2개의 펄스를 선택적으로 발생(430)하는 것은 이러한 비교결과에 기초하여 이루어지고, 입력 데이타신호(DATA)의 상태가 하이값일 때에는 3t 내지 4t의 긴 펄스폭을 갖는 펄스를 발생시키고, 로우값일 때에는 펄스폭 t인 짧은 펄스를 발생시킨다. 이러한 펄스의 발생은 입력 클럭신호(CLK)의 각각의 클럭마다 선택적으로 이루어지고 입력 데이타신호(DATA)의 파형 정보에 따라 펄스의 조합이 순차적으로 이루어져 비동기 직렬신호가 합성(440)된다.
도 5는 비동기 직렬신호 복원기에서 복원 클럭신호(CK)의 클럭수를 기준으로 로우값 및 하이값으로 형성되는 선택신호를 발생하는 방법에 관한 흐름도이다. 클럭신호가 입력(510)되면 카운터 스위치(270)에 의해 N 카운터 또는 M 카운터에게 선택적으로 클럭신호가 전달되어 하나의 카운터가 동작(520)한다. 이러한 선택 동작은 N 카운터의 출력에 기초하여 이루어지고, 입력된 클럭신호의 클럭수에 따라 N카운터의 출력이 제어(530)된다. N 카운터의 출력은 초기에 로우값으로 설정된 상태에서 N 개의 클럭이 입력된 후(네거티브 에지에서 동작) 하이값으로 변경된다. 변경된 하이값의 지속시간은 M 카운터에 의해 제어된다. M 카운터는 M 개의 클럭이 입력되면 단일펄스 발생기를 작동시키기위해 동작신호를 발생하고, 발생된 펄스에 의해 N 카운터 및 M 카운터의 설정값들이 초기상태로 재설정(540)된다. 이런 방식으로 N 개의 클럭에 해당하는 지속시간을 갖는 로우값 및 M 개의 클럭에 해당하는 지속시간을 갖는 하이값으로 구성된 선택신호가 발생(550)된다. 초기상태로 재설정되면 N 카운터의 출력은 다시 로우값으로 변경되고 상기 과정들이 계속 반복된다.
도 6은 비동기 직렬신호(S-DT)를 복원 데이타신호(DT), 복원 클럭신호(CK) 및 선택신호(CS)로 재구성하는 방법에 관한 흐름도이다. 비동기 직렬신호(S-DT)가 입력(610)되면 먼저 버퍼(220)를 거쳐 같은 형태의 복원 데이타신호(DT)가 출력(620)된다. 또한 복원 데이타신호(DT)는 입력된 신호의 포지티브 에지에서 동작하도록 되어있는 단일펄스 발생기(230)에서 일정한 시간간격의 펄스를 발생하게 함으로써 클럭신호를 발생(630)시킨다. 이렇게 발생된 클럭 신호는 복원 데이타신호 (DT)와 일정한 시간 간격을 갖도록 시간 지연기(240)를 통과함으로써 복원 클럭신호(CK)가 출력(640)된다. 마지막으로 입력된 복원 클럭신호(CK)의 클럭수를 기초로 하여 도 5와 관련하여 상기 설명한 방법에 의해 선택신호(650)를 발생시킨다. 이렇게 재구성된 복원 데이타신호(DT), 복원 클럭신호(CK) 및 선택신호(CS)는 3선 직렬신호에 의해 동작하는 정밀 장치 등을 제어하는 데 이용된다.
이상에서 설명한 바와 같이, 본 발명은 3개의 직렬신호를 비동기화된 1개의 직렬신호로 전환하는 방식 등을 채용함으로써 다음과 같은 특성 및 장점들을 갖는다.
먼저, 본 발명에 따른 장치의 제조 및 방법의 실시에 있어서, 컴퓨터에 장착된 디지털 입출력 포트 1개 또는 2개를 사용하여 비동기 직렬신호를 발생시킴으로써, 종래에 비하여 필요한 디지털 포트의 개수를 2개 또는 1개로 줄일 수 있을 뿐 만 아니라, 고주파 발진기를 필요로 하지 않는 등 장치 제작을 용이하게 하고 제작 비용을 감소시킨다. 그리고, 사용 포트의 수를 감소시킴으로써 신호의 송수신 및 장치의 제어를 위한 소프트웨어의 구성을 단순화할 수 있을 뿐만 아니라, 제어 동작 시간을 1/3 내지 2/3 로 줄일 수 있다.
또한, 광케이블을 이용하여 비동기 직렬 신호 발생기와 복원기의 연결을 용이하게 함으로써, 전송 거리를 충분히 연장할 수 있을 뿐만 아니라, 접지선 루프의 형성시 발생하는 잡음을 제거함으로써 안정된 시스템을 구축할 수 있다.
더욱이, 비동기 직렬 신호 발생기 또는 같은 목적의 컴퓨터와 직렬 신호 복 원기 사이의 3개 연결선을 1개로 줄임으로써 디지털 잡음을 감소시키고, 특히, 비동기 직렬 신호 발생기에서 신호를 보내지 않는 때에는 제어 장치에서 3선 신호가 발생되지 않으므로, 미세한 자기장 신호를 측정하는 SQUID 측정시스템과 같은 정밀 기기 또는 전자기 신호 측정 시스템의 성능을 향상시킬 수 있는 장점이 있다.
비록 본 발명이 상기 언급된 바람직한 실시예와 관련하여 설명되어졌으나, 이러한 실시예는 본 발명을 더욱 명확히 개시하기 위한 것이며, 본 명세서 및 도면에 기재된 사항의 범위에서 신규사항을 추가함이 없이 다양한 수정이나 변형을 하는 것이 가능하다 할 것이다. 따라서, 첨부된 특허청구범위는 본 명세서 및 도면에 기재된 사항 및 그 기재에 의하여 당업자가 일의적으로 추론할 수 있는 범위내에서 이러한 수정이나 변형을 포함하는 것으로 이해되어야 한다.

Claims (14)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 입력된 복원 클럭신호(CK)를 N 카운터(281)의 출력에 따라 N 카운터(281) 또는 M 카운터(282) 중 하나에게 선택적으로 출력하기 위한 카운터 스위치(270);
    상기 카운터 스위치(270)로부터 출력된 복원 클럭신호(CK)를 입력으로 하여, 초기에는 로우값을 출력하고, N 개의 클럭이 입력된 후 하이값을 출력하기 위한 N 카운터(281);
    상기 카운터 스위치(270)로부터 출력된 복원 클럭신호(CK)를 입력으로 하여, M 개의 클럭이 입력된 후 단일펄스 발생기(290)에게 동작신호를 출력하기 위한 M 카운터(282);
    상기 M 카운터(282)의 동작신호에 따라, 상기 N 카운터(281) 및 M 카운터(282)를 초기상태로 재설정하는 펄스를 출력하기 위한 단일펄스 발생기(290);및
    상기 N 카운터(281)의 출력인 하이값 및 로우값으로 형성된 선택신호(CS)의 출력포트(261);를 포함하는 것을 특징으로 하는 선택신호 발생기.
  5. 비동기 직렬신호(S-DT)를 입력으로 하여, 복원 데이타 신호(DT)를 출력하기 위한 버퍼(220);
    상기 비동기 직렬신호(S-DT)를 입력으로 하여 클럭신호를 발생시키기 위한 단일펄스 발생기(230);
    상기 클럭신호를 입력으로 하여 상기 복원 데이타 신호(DT)와 일정한 시간 간격을 갖는 복원 클럭신호(CK)를 출력하기 위한 시간 지연기(240);및
    상기 복원 클럭신호(CK)를 입력으로 하여 선택신호를 발생하기 위한 선택신호 발생기(260);를 포함하고,
    상기 선택신호 발생기(260)는:
    상기 복원 클럭신호(CK)를 N 카운터(281)의 출력에 따라 N 카운터(281) 또는 M 카운터(282) 중 하나에게 선택적으로 출력하기 위한 카운터 스위치(270);
    상기 카운터 스위치(270)로부터 출력된 복원 클럭신호(CK)를 입력으로 하여, 초기에는 로우값을 출력하고, N 개의 클럭이 입력된 후 하이값을 출력하기 위한 N 카운터(281);
    상기 카운터 스위치(270)로부터 출력된 복원 클럭신호(CK)를 입력으로 하여, M 개의 클럭이 입력된 후 단일펄스 발생기(290)에게 동작신호를 출력하기 위한 M 카운터(282);
    상기 M 카운터(282)의 동작신호에 따라, 상기 N 카운터(281) 및 M 카운터(282)를 초기상태로 재설정하는 펄스를 출력하기 위한 단일펄스 발생기(290);및
    상기 N 카운터(281)의 출력인 하이값 및 로우값으로 형성된 선택신호(CS)의 출력포트(261);를 포함하는 것을 특징으로 하는 비동기 직렬신호 복원기.
  6. 비동기 직렬신호 발생기(100) 및 비동기 직렬신호 복원기(200)를 포함하는 장치로서, 상기 비동기 직렬신호 발생기(100)는:
    입력 클럭 신호(CLK) 및 입력 데이타 신호(DATA)를 비교함으로써, 두 개의 단일펄스 발생기들 중 하나를 선택적으로 동작시키기 위한 발생기 스위치(120);
    상기 스위치로(120) 부터 수신된 동작 신호에 따라 상이한 펄스폭을 갖는 2종류의 펄스 중 하나를 선택적으로 각각 발생시키는 2개의 단일펄스 발생기들(130,140);및
    상기 선택적으로 발생된 상이한 펄스폭을 갖는 2종류의 펄스들의 조합으로 형성된 비동기 직렬 신호를 출력하는 출력 포트(150);를 포함하고,
    상기 비동기 직렬신호 복원기(200)는:
    비동기 직렬신호(S-DT)를 입력으로 하여, 복원 데이타 신호(DT)를 출력하기 위한 버퍼(220);
    상기 비동기 직렬신호(S-DT)를 입력으로 하여 클럭신호를 발생시키기 위한 단일펄스 발생기(230);
    상기 클럭신호를 입력으로 하여 상기 복원 데이타 신호(DT)와 일정한 시간 간격을 갖는 복원 클럭신호(CK)를 출력하기 위한 시간 지연기(240);및
    상기 복원 클럭신호(CK)를 입력으로 하여 선택신호를 발생하기 위한 선택신호 발생기(260);를 포함하는 것을 특징으로 하는 비동기 직렬신호 전송장치.
  7. 제 6항에 있어서,
    상기 비동기 직렬신호 발생기(100) 및 상기 비동기 직렬신호 복원기(200)는 광케이블(300)에 의해 연결된 것을 특징으로 하는 비동기 직렬신호 전송장치.
  8. 제 6항에 있어서,
    상기 비동기 직렬신호 복원기(200)의 출력으로 다른 장치를 제어하기 위하여, 상기 비동기 직렬신호(S-DT)는 8비트 데이타에 의해 상기 장치의 채널을 조정하고, 16비트 데이타에 의해 상기 장치의 채널 전압 및 스위치를 제어하는 것을 특징으로 하는 비동기 직렬신호 전송장치.
  9. 삭제
  10. 삭제
  11. 삭제
  12. N 카운터(281) 및 M 카운터(282)를 사용하여 클럭신호의 클럭수에 따라 로우값 및 하이값으로 형성된 선택신호를 발생하기 위한 방법으로서:
    상기 N 카운터(281)의 출력에 따라, N 카운터(281) 또는 M 카운터(282) 중 하나를 선택하여 동작시키는 단계(520);
    입력된 클럭수를 측정하여 상기 N 카운터(281)가 로우값 또는 하이값을 출력하도록 제어하는 단계(530);및
    상기 M 카운터(282)의 동작신호에 따라 상기 N 카운터(281) 및 M 카운터(282)를 초기상태로 재설정하기 위하여 단일펄스를 발생시키는 단계(540);를 포함하는 선택신호의 발생방법.
  13. 비동기 직렬신호(S-DT)를 데이타 신호, 클럭신호 및 선택신호로 복원하기 위한 방법으로서;
    비동기 직렬신호(S-DT)로부터 복원 데이타 신호(DT)를 출력하는 단계(620);
    상기 비동기 직렬신호(S-DT)로부터 클럭신호를 발생하는 단계(630);
    상기 클럭신호를 상기 복원 데이타 신호(S-DT)와 일정한 시간 간격을 갖도록 지연시켜 복원 클럭신호(CK)를 발생하는 단계(640);및
    상기 복원 클럭신호를 입력으로 하여 선택신호(CS)를 발생하는 단계(650);를 포함하고,
    상기 선택신호(CS)를 발생하는 단계(650)는:
    상기 N 카운터(281)의 출력에 따라, N 카운터(281) 또는 M 카운터(282) 중 하나를 선택하여 동작시키는 단계(520);
    입력된 클럭수를 측정하여 상기 N 카운터(281)가 로우값 또는 하이값을 출력하도록 제어하는 단계(530);및
    상기 M 카운터(282)의 동작신호에 따라 상기 N 카운터(281) 및 M 카운터(282)를 초기상태로 재설정하기 위하여 단일펄스를 발생시키는 단계(540);를 포함하는 것을 특징으로 하는 비동기 직렬신호의 복원 방법.
  14. 비동기 직렬신호 발생방법 및 비동기 직렬신호 복원방법을 포함하는 방법으로서,
    상기 비동기 직렬신호 발생방법은:
    클럭신호 및 데이타 신호를 비교하는 단계(420);
    상기 비교 결과에 따라 상이한 펄스폭을 갖는 2종류의 펄스 중 하나를 선택적으로 발생시키는 단계(430);및
    상기 선택적으로 발생된 펄스를 순차적으로 결합하여 직렬신호를 합성하는 단계(440);를 포함하고,
    상기 비동기 직렬신호 복원방법은:
    비동기 직렬신호(S-DT)로부터 복원 데이타 신호(DT)를 출력하는 단계(620);
    상기 비동기 직렬신호(S-DT)로부터 클럭신호를 발생하는 단계(630);
    상기 클럭신호를 상기 복원 데이타 신호(S-DT)와 일정한 시간 간격을 갖도록 지연시켜 복원 클럭신호(CK)를 발생하는 단계(640);및
    상기 복원 클럭신호를 입력으로 하여 선택신호(CS)를 발생하는 단계(650);를 포함하는 것을 특징으로 하는 비동기 직렬신호의 전송방법.
KR1020050021278A 2005-03-15 2005-03-15 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법 KR100642275B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050021278A KR100642275B1 (ko) 2005-03-15 2005-03-15 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050021278A KR100642275B1 (ko) 2005-03-15 2005-03-15 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법

Publications (2)

Publication Number Publication Date
KR20060099813A KR20060099813A (ko) 2006-09-20
KR100642275B1 true KR100642275B1 (ko) 2006-11-03

Family

ID=37630906

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050021278A KR100642275B1 (ko) 2005-03-15 2005-03-15 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법

Country Status (1)

Country Link
KR (1) KR100642275B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101485535B1 (ko) * 2013-07-19 2015-01-29 한국표준과학연구원 신호 처리 장치 및 그것의 초기화 방법

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08172358A (ja) * 1994-12-20 1996-07-02 Fuji Electric Co Ltd A/dコンバータ
KR19990068139A (ko) * 1998-01-27 1999-08-25 루센트 테크놀러지스 인크 직렬 데이터와 클록 신호를 합성하는 방법 및 장치
JP2000261510A (ja) 1999-03-09 2000-09-22 Sony Corp 送信装置、受信装置
US6198766B1 (en) 1998-03-17 2001-03-06 International Business Machines Corporation Method and apparatus for adaptive pre-demodulation pulse shaping

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08172358A (ja) * 1994-12-20 1996-07-02 Fuji Electric Co Ltd A/dコンバータ
KR19990068139A (ko) * 1998-01-27 1999-08-25 루센트 테크놀러지스 인크 직렬 데이터와 클록 신호를 합성하는 방법 및 장치
US6198766B1 (en) 1998-03-17 2001-03-06 International Business Machines Corporation Method and apparatus for adaptive pre-demodulation pulse shaping
JP2000261510A (ja) 1999-03-09 2000-09-22 Sony Corp 送信装置、受信装置

Also Published As

Publication number Publication date
KR20060099813A (ko) 2006-09-20

Similar Documents

Publication Publication Date Title
TWI410791B (zh) 用以傳送及接收複數個資料位元的裝置與方法
KR101418339B1 (ko) 다채널 초전도양자간섭장치를 조절하기 위한 디지털 신호 전송 장치
CN110749763A (zh) 一种基于i2s信号的触发方法及示波器
US7760796B2 (en) Transceiver for receiving and transmitting data over a network and method for testing the same
US6985546B2 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
KR100642275B1 (ko) 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법
JPH06510416A (ja) 高速の時間多重化されたデータ伝送システム
US6970527B2 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
EP0472098B1 (en) Time-division multiplexing apparatus
JPH05315966A (ja) Nrz/cmi(ii)符号変換装置
JP5410454B2 (ja) パルスパターン発生装置及び該装置を用いた誤り率測定システム並びにパルスパターン発生方法
JP3227700B2 (ja) 情報伝達方式
JP2004286511A (ja) 光サンプリング装置および光波形観測システム
JP2512004B2 (ja) 符号誤り率測定装置
JPH09270714A (ja) 被試験信号生成装置及びディジタルデータ信号出力装置
JP3341556B2 (ja) シリアル/パラレル変換回路
CN108628795B (zh) 三进制信号产生装置及三进制信号产生方法
CN117394852A (zh) 一种实现多路秒脉冲信号输出相位一致性的方法及装置
JP2001235521A (ja) タイミング発生器
KR100201400B1 (ko) 클럭 동기회로
JP3157663B2 (ja) ビデオ信号伝送方法及びビデオ信号伝送装置
RU2037193C1 (ru) Устройство для формирования случайных сигналов
JP2572734B2 (ja) シリアルデータの表示回路
JPS6085640A (ja) フレ−ム同期回路
JPH04238441A (ja) 試験用エラー発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121011

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130906

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140929

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151002

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170913

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180927

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190926

Year of fee payment: 14