KR100609559B1 - Method for forming recess gate of semiconductor device - Google Patents
Method for forming recess gate of semiconductor device Download PDFInfo
- Publication number
- KR100609559B1 KR100609559B1 KR1020040074270A KR20040074270A KR100609559B1 KR 100609559 B1 KR100609559 B1 KR 100609559B1 KR 1020040074270 A KR1020040074270 A KR 1020040074270A KR 20040074270 A KR20040074270 A KR 20040074270A KR 100609559 B1 KR100609559 B1 KR 100609559B1
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- gate
- recess gate
- recess
- semiconductor device
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 239000004065 semiconductor Substances 0.000 title claims abstract description 28
- 238000002955 isolation Methods 0.000 claims abstract description 24
- 238000005530 etching Methods 0.000 claims description 13
- 229920002120 photoresistant polymer Polymers 0.000 claims description 12
- 239000000758 substrate Substances 0.000 claims description 9
- 239000011248 coating agent Substances 0.000 claims description 2
- 238000000576 coating method Methods 0.000 claims description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 2
- 229910052721 tungsten Inorganic materials 0.000 claims description 2
- 239000010937 tungsten Substances 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 abstract description 3
- 238000011049 filling Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66613—Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
- H01L29/66621—Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76202—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
- H01L21/76205—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO in a region being recessed from the surface, e.g. in a recess, groove, tub or trench region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/495—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a simple metal, e.g. W, Mo
- H01L29/4958—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a simple metal, e.g. W, Mo with a multiple layer structure
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명에 따른 반도체 소자의 리세스 게이트 형성 방법은 활성 영역 형성시 리세스 게이트를 동시에 형성하여 오정렬을 방지하고, 리세스 게이트 형성 공정시 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소자 분리막을 식각하여 리세스 게이트를 형성함으로써 측벽 잔여물이 방지됨으로써 전기적 특성을 향상시키는 기술이다. In the method of forming a recess gate of a semiconductor device according to the present invention, a recess gate is simultaneously formed when an active region is formed to prevent misalignment, and an element isolation layer between the storage electrode contact region and the bit line contact region is etched during the recess gate formation process. By forming a recess gate, sidewall residues are prevented, thereby improving electrical characteristics.
Description
도 1a 및 도 1b는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법을 도시한 단면도 및 평면도. 1A and 1B are a cross-sectional view and a plan view showing a recess gate forming method of a semiconductor device according to the prior art.
도 2a 내지 도 2b는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법의 문제점을 도시한 단면도 및 평면도.2A and 2B are cross-sectional views and plan views illustrating a problem of a method of forming a recess gate of a semiconductor device according to the prior art;
도 3a 내지 도 3c는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법의 문제점을 도시한 단면도 및 평면도.3A to 3C are cross-sectional views and plan views illustrating a problem of a method of forming a recess gate of a semiconductor device according to the prior art;
도 4a 내지 도 4e는 본 발명의 제 1 실시예에 따른 반도체 소자의 리세스 게이트 형성 방법을 도시한 단면도 및 평면도들. 4A through 4E are cross-sectional views and plan views illustrating a method of forming a recess gate of a semiconductor device in accordance with a first embodiment of the present invention.
도 5 및 도 6은 본 발명의 제 2 및 제 3 실시예에 따른 반도체 소자의 리세스 게이트 형성 방법을 도시한 단면도 및 평면도. 5 and 6 are cross-sectional views and plan views illustrating a method of forming a recess gate of a semiconductor device in accordance with embodiments of the present invention.
< 도면의 주요 부분에 대한 부호 설명 ><Explanation of Signs of Major Parts of Drawings>
10, 100 : 반도체 기판 20, 130 : 활성 영역10, 100:
30, 170 : 게이트 산화막 40, 180 : 게이트 폴리30, 170:
50 : 소자 분리 산화막 60, 190 : 게이트 패턴50: device
110: 절연막 패턴 70, 120, 150 : 감광막 패턴
110:
160 : 리세스 160: recess
본 발명은 반도체 소자의 리세스 게이트 형성 방법에 관한 것으로, 본 발명에 따른 반도체 소자의 리세스 게이트 형성 방법은 활성 영역 형성시 리세스 게이트를 동시에 형성하여 오정렬을 방지하고, 리세스 게이트 형성 공정시 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소자 분리막을 식각하여 리세스 게이트를 형성함으로써 측벽 잔여물이 방지됨으로써 전기적 특성을 향상시키는 기술이다.The present invention relates to a method of forming a recess gate of a semiconductor device, and the method of forming a recess gate of a semiconductor device according to the present invention simultaneously forms a recess gate when forming an active region, thereby preventing misalignment, and in a process of forming a recess gate. By etching the device isolation layer between the storage electrode contact region and the bit line contact region to form a recess gate, sidewall residues are prevented, thereby improving electrical characteristics.
도 1a 및 도 1b는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법을 도시한 평면도 및 단면도이다.1A and 1B are plan and cross-sectional views illustrating a method of forming a recess gate of a semiconductor device according to the prior art.
도 1a 및 도 1b의 우측에는 평면도가 도시되어 있으며, 좌측에는 상기 평면도의 A-A' 절단면을 따라 도시한 단면도가 도시되어 있다. 1A and 1B show a plan view on the right side and a cross sectional view along the line AA ′ of the plan view on the left side.
도 1a를 참조하면, 반도체 기판(10)의 활성 영역(20)상에 소자 분리 영역을 정의하는 트렌치(미도시)를 형성한다. 다음에 상기 트렌치(미도시)를 소자 분리 산화막(미도시)으로 매립하고 평탄화 식각하여 소자 분리막(미도시)을 형성한다. 다음에는, 상기 소자 분리막을 소정 깊이 식각하여 리세스(미도시)를 형성한 후 상기 리세스(미도시)에 게이트 산화막(30) 및 게이트 폴리(40)를 매립하여 리세스 게이트를 형성한다. Referring to FIG. 1A, a trench (not shown) defining an isolation region is formed on the
도 1b를 참조하면, 리세스 게이트 상부에 게이트 패턴(60)을 형성한다.
Referring to FIG. 1B, the
도 2a 및 도 2b는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법 및 문제점을 도시한 평면도이다. 2A and 2B are plan views illustrating a method and a problem of forming a recess gate of a semiconductor device according to the related art.
도 2a를 참조하면, 소자 분리 영역(50) 및 활성 영역(20)을 형성한 후 리세스 게이트 영역을 정의하는 감광막 패턴(70)을 형성한다. Referring to FIG. 2A, after forming the
그러나, 실제로는 도 2b와 같이 리세스 게이트 마스크의 오정렬이 발생하면서 활성 영역(20) 일부에 감광막 패턴(70)이 형성되지 않아 "B"와 같이 활성 영역(20)이 드러나고 식각 공정 및 게이트 폴리 형성 과정에서 상기 "B" 부분에 게이트 폴리가 남아있게 되는 문제점을 나타낸다. However, in practice, as the misalignment of the recess gate mask occurs as shown in FIG. 2B, the
도 3a 및 도 3b는 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법의 문제점을 도시한 단면도 및 평면도이다.3A and 3B are cross-sectional views and plan views illustrating a problem of a method of forming a recess gate of a semiconductor device according to the prior art.
도 3a를 참조하면, 소자 분리 영역(40) 및 활성 영역(20)을 형성한 후 감광막 패턴(70)으로 반복적인 스페이스를 형성한다. 다음에 감광막 패턴(70)이 형성되지 않은 부분의 반도체 기판을 소정 깊이 식각하여 활성 영역(20) 상부에 사각형의 단차를 형성한다. Referring to FIG. 3A, after the
도 3b는 도 3a를 A-A' 절단면을 따라 도시한 단면도로서 도 3b를 참조하면, 활성 영역(40)이 일정한 기울기를 가지고 형성된다. 3B is a cross-sectional view of FIG. 3A taken along the line AA ′, and referring to FIG. 3B, the
도 3c를 참조하면, 활성 영역(40)을 식각하여 리세스 게이트를 형성하는 공정에서 "C"부분과 같이 측벽에 게이트 폴리가 남아있게 된다. Referring to FIG. 3C, in the process of etching the
상술한 종래 기술에 따른 반도체 소자의 리세스 게이트 형성 방법은 리세스 게이트 마스크 형성 공정의 오정렬으로 인해 발생하는 게이트 폴리의 잔여물이 제 거되지 않아 전기적 성능이 악화되는 문제점이 발생한다. 이 문제점을 개선하기 위해 활성 영역의 폭을 작게 형성하면 저장 전극 콘택 영역이 감소하여 콘택 저항이 증가되는 문제점이 발생한다. The above-described method of forming a recess gate of a semiconductor device according to the related art does not remove residues of gate poly generated due to misalignment of a recess gate mask forming process, thereby causing a problem in that electrical performance is deteriorated. In order to solve this problem, if the width of the active region is made small, the storage electrode contact region is reduced, resulting in an increase in contact resistance.
상기 문제점을 해결하기 위하여, 활성 영역 형성시 리세스 게이트 영역을 동시에 형성하여 오정렬을 방지하고, 리세스 게이트 형성 공정시 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소자 분리막을 식각하여 리세스 게이트를 형성함으로써 측벽 잔여물이 방지됨으로써 전기적 특성을 향상시키는 반도체 소자의 리세스 게이트 형성 방법을 제공하는 것을 목적으로 한다. In order to solve the above problem, the recess gate region is simultaneously formed to form the active region to prevent misalignment, and the recess gate is formed by etching the device isolation layer between the storage electrode contact region and the bit line contact region during the recess gate forming process. It is an object of the present invention to provide a method for forming a recess gate of a semiconductor device in which the sidewall residues are prevented by improving electrical characteristics.
본 발명에 따른 반도체 소자의 리세스 게이트 형성 방법은Recess gate forming method of a semiconductor device according to the present invention
반도체 기판 상부에 패드 절연막을 형성하는 단계와,Forming a pad insulating film on the semiconductor substrate;
상기 패드 절연막 상부에 비트 라인 콘택 영역 및 저장 전극 콘택 영역을 도포하고 게이트 영역 및 소자 분리 영역을 노출시키는 감광막 패턴을 형성하는 단계와,Coating a bit line contact region and a storage electrode contact region on the pad insulating layer and forming a photoresist pattern exposing a gate region and an isolation region;
상기 감광막 패턴을 마스크로 상기 반도체 기판을 소정 깊이 식각하여 트렌치를 형성하는 단계와,Etching the semiconductor substrate by a predetermined depth using the photoresist pattern as a mask to form a trench;
상기 트렌치를 매립하는 산화막을 형성하고 평탄화 식각하여 소자 분리막을 형성하는 단계와,Forming an isolation layer by forming an oxide layer filling the trench and planar etching to form an isolation layer;
상기 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소자 분리막을 소 정 깊이 식각하여 리세스를 형성하는 단계와,Etching a device isolation layer between the storage electrode contact region and the bit line contact region by a predetermined depth to form a recess;
상기 리세스를 매립하는 게이트 산화막 및 게이트 폴리를 형성하는 단계Forming a gate oxide and a gate poly to fill the recess
를 포함하는 것을 특징으로 한다. Characterized in that it comprises a.
이하에서는 본 발명의 실시예를 첨부한 도면을 참조하여 상세히 설명하기로 한다. Hereinafter, with reference to the accompanying drawings an embodiment of the present invention will be described in detail.
도 4a 내지 4e는 본 발명에 따른 반도체 소자의 리세스 게이트 형성 방법의 제 1 실시예를 도시한 평면도 및 단면도들이다. 4A to 4E are plan views and cross-sectional views showing a first embodiment of a method of forming a recess gate of a semiconductor device according to the present invention.
도 4a 내지 도 4e의 우측에는 평면도를 나타내고 있으며, 좌측에는 상기 평면도의 A-A'절단면을 따라 도시한 단면도를 나타낸다. 4A to 4E show a plan view on the right side, and on the left side, a cross-sectional view taken along the line AA ′ of the plan view.
도 4a를 참조하면, 반도체 기판(100) 상부에 패드 절연막(110)을 형성하고, 패드 절연막(110) 상부에 비트 라인 콘택 영역 및 저장 전극 콘택 영역은 도포하고 게이트 영역 및 소자 분리 영역을 노출시키는 감광막 패턴(120)을 형성한다. Referring to FIG. 4A, the
도 4b를 참조하면, 감광막 패턴(도 4a의 120)을 마스크로 반도체 기판(100)을 소정 깊이 식각하여 트렌치(미도시)를 형성하고, 상기 감광막 패턴을 제거한 다음 상기 트렌치(미도시)를 매립하는 소자 분리 산화막(미도시)을 형성하고 평탄화 식각하여 소자 분리막(140)을 형성한다. Referring to FIG. 4B, the
도 4c를 참조하면, 활성 영역(130)을 노출시키는 감광막 패턴(150)을 형성한다. 이때 감광막 패턴(150)이 형성되지 않은 부분이 활성 영역(130)의 범위를 벗어나지 않도록 형성하는 것이 바람직하다. Referring to FIG. 4C, a
도 4d를 참조하면, 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소 자 분리막을 소정 깊이 식각하여 리세스(160)를 형성한다. 이때, 소자 분리막(140)을 형성하고 있던 소자 분리 산화막(미도시)이 일부 제거되면서 "D"와 같은 단차를 형성하게 된다. Referring to FIG. 4D, the
도 4e를 참조하면, 리세스(160)를 매립하는 게이트 산화막(170) 및 게이트 폴리(180)를 형성하여 리세스 게이트를 형성한다. Referring to FIG. 4E, the
상기 리세스 게이트는 게이트 폴리, 텅스텐층 및 이들의 적층 구조로 형성하는 것이 바람직하다. The recess gate is preferably formed of a gate poly, a tungsten layer and a stacked structure thereof.
도 5 및 도 6는 본 발명의 제 2 및 제 3 실시예에 따른 반도체 소자의 리세스 게이트 형성 방법을 도시한 평면도들이다. 5 and 6 are plan views illustrating a method of forming a recess gate of a semiconductor device in accordance with example embodiments of the present invention.
먼저 도 4a 및 도 4b의 공정을 진행한다. First, the process of FIGS. 4A and 4B is performed.
도 5를 참조하면, 리세스 게이트 마스크(190)의 y방향이 활성 영역(130)을 벗어나지만 각각의 리세스 게이트 영역간에 연결되지 않는 감광막 패턴(150)을 형성하여 리세스 게이트를 형성한다. Referring to FIG. 5, a recess gate is formed by forming a
도 6을 참조하면, 리세스 게이트가 형성될 부분 양측의 활성 영역(130)의 선폭을 다른 부분의 활성 영역(130)의 선폭보다 크게 형성하여 리세스 게이트를 형성한다. 이때, 후속 공정시 리세스 게이트의 채널 길이를 보상할 수 있다. Referring to FIG. 6, the line width of the
본 발명에 따른 반도체 소자의 리세스 게이트 형성 방법은 활성 영역 형성 단계에서 리세스 게이트를 동시에 형성하여 오정렬을 방지하고, 리세스 게이트 형성 공정시 저장 전극 콘택 영역 및 비트 라인 콘택 영역 사이의 소자 분리막을 식 각하여 리세스 게이트를 형성함으로써 측벽 잔여물이 방지됨으로써 전기적 특성이 향상되는 효과가 있다.The method of forming a recess gate of a semiconductor device according to the present invention prevents misalignment by simultaneously forming a recess gate in an active region forming step, and a device isolation layer between a storage electrode contact region and a bit line contact region during a recess gate formation process. By forming the recess gate by etching, the sidewall residue is prevented, thereby improving the electrical characteristics.
아울러 본 발명의 바람직한 실시예는 예시의 목적을 위한 것으로, 당업자라면 첨부된 특허청구범위의 기술적 사상과 범위를 통해 다양한 수정, 변경, 대체 및 부가가 가능할 것이며, 이러한 수정 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다 In addition, a preferred embodiment of the present invention is for the purpose of illustration, those skilled in the art will be able to various modifications, changes, substitutions and additions through the spirit and scope of the appended claims, such modifications and changes are the following claims It should be seen as belonging to a range
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040074270A KR100609559B1 (en) | 2004-09-16 | 2004-09-16 | Method for forming recess gate of semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040074270A KR100609559B1 (en) | 2004-09-16 | 2004-09-16 | Method for forming recess gate of semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060025461A KR20060025461A (en) | 2006-03-21 |
KR100609559B1 true KR100609559B1 (en) | 2006-08-09 |
Family
ID=37130973
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040074270A KR100609559B1 (en) | 2004-09-16 | 2004-09-16 | Method for forming recess gate of semiconductor device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100609559B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100688543B1 (en) * | 2005-04-19 | 2007-03-02 | 삼성전자주식회사 | Recess gate-type semiconductor device and method of fabricating the same |
-
2004
- 2004-09-16 KR KR1020040074270A patent/KR100609559B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20060025461A (en) | 2006-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112750752B (en) | Forming method of deep trench isolation structure and forming method of semiconductor device | |
KR100827509B1 (en) | Method for forming semiconductor device | |
KR20060112853A (en) | Method for forming semiconductor device | |
KR100609559B1 (en) | Method for forming recess gate of semiconductor device | |
KR100945229B1 (en) | Method for manufacturing semiconductor device | |
KR101120185B1 (en) | Method for forming semiconductor device | |
KR100745882B1 (en) | Semiconductor device and method for fabricating the same | |
KR100733228B1 (en) | Semiconductor device and method for fabricating the same | |
KR20110077380A (en) | Method of manufacturing a semiconductor device | |
KR100958632B1 (en) | Fabricating Method of Flash Memory Device | |
KR100895376B1 (en) | The method for manufacturing semiconductor device | |
KR100506050B1 (en) | Contact formation method of semiconductor device | |
KR100910868B1 (en) | Method for fabrication of semiconductor device | |
KR20070017593A (en) | Method for manufacturing recess gate transitor | |
KR100367741B1 (en) | An improved structure of borderless contact and fabricating method thereof | |
KR100608375B1 (en) | Method for forming gate in semiconductor device | |
KR20090070965A (en) | Method for fabricating semiconductor device | |
KR20060131135A (en) | Method for forming semiconductor device | |
KR20070055880A (en) | Method for manufacturing semiconductor device | |
JP2007165550A (en) | Semiconductor device and its manufacturing method | |
KR20070003138A (en) | Method for manufacturing semiconductor device using recess gate process | |
KR20070016369A (en) | Method for forming semiconductor device | |
KR20040092808A (en) | Method for forming trench isolation in semiconductor device | |
KR20110106106A (en) | Method for manufacturing the semiconductor device | |
KR20030057880A (en) | Method of manufacturing a semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |