KR100603736B1 - 소스 드라이버, 소스 드라이버 어레이, 소스 드라이버어레이를 갖는 드라이버와, 이 드라이버를 갖는 표시장치 - Google Patents

소스 드라이버, 소스 드라이버 어레이, 소스 드라이버어레이를 갖는 드라이버와, 이 드라이버를 갖는 표시장치 Download PDF

Info

Publication number
KR100603736B1
KR100603736B1 KR1020040060730A KR20040060730A KR100603736B1 KR 100603736 B1 KR100603736 B1 KR 100603736B1 KR 1020040060730 A KR1020040060730 A KR 1020040060730A KR 20040060730 A KR20040060730 A KR 20040060730A KR 100603736 B1 KR100603736 B1 KR 100603736B1
Authority
KR
South Korea
Prior art keywords
signal
source driver
display
data
source
Prior art date
Application number
KR1020040060730A
Other languages
English (en)
Other versions
KR20050113109A (ko
Inventor
초춘이
탕알랙스
Original Assignee
노바텍 마이크로일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 노바텍 마이크로일렉트로닉스 코포레이션 filed Critical 노바텍 마이크로일렉트로닉스 코포레이션
Publication of KR20050113109A publication Critical patent/KR20050113109A/ko
Application granted granted Critical
Publication of KR100603736B1 publication Critical patent/KR100603736B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 소스 드라이버, 소스 드라이버 어레이, 및 소스 드라이버 어레이를 가지는 드라이버 회로와 상기 드라이버를 가지는 표시장치가 제공된다. 상기 장치들은 시작 펄스를 발생하는 시작 펄스 발생 회로를 통해 포지션 코드 신호를 수신하는 것에 의해 개선된다. 본 발명은 평면 표시장치의 최대 동작 주파수가 시작 펄스에 의하여 제한되는 문제점을 개선하고 또한 종래의 표시장치에 있어서의 동작 주파수를 증가시키기 위한 비용을 개선할 수 있다.

Description

소스 드라이버, 소스 드라이버 어레이, 소스 드라이버 어레이를 갖는 드라이버와, 이 드라이버를 갖는 표시장치 {SOURCE DRIVER, SOURCE DRIVER ARRAY, AND DRIVER WITH THE SOURCE DRIVER ARRAY AND DISPLAY WITH THE DRIVER}
도 1은 종래 기술의 능동 행렬 박막 트랜지스터(AMTFT: Active Matrix TFT) 액정 표시장치의 블록도이다.
도 2는 종래 기술의 AMTFT 액정 표시장치내의 타이밍 제어기와 소스 드라이버 어레이의 연결된 것을 나타낸 도면이다.
도 3은 AMTFT 액정 표시장치의 종래의 소스 드라이버 블록도이다.
도 4는 AMTFT 액정 표시장치의 종래의 소스 드라이버의 순차적 타이밍 챠트이다.
도 5는 본 발명의 실시예에 따른 AMTFT 액정 표시장치 내의 타이밍 제어기와 소스 드라이버 어레이의 연결관계를 나타낸 도면이다.
도 6은 본 발명의 실시예에 따른 타이밍 제어기, 소스 드라이버 어레이, 액정 표시장치 패널을 포함하는 AMTFT 액정 표시장치를 나타낸 도면이다.
도 7은 본 발명의 실시예에 따른 소스 드라이버의 시작 펄스 발생 회로도이다.
도 8은 도 7에 도시된 시작 펄스 발생 회로의 신호를 나타낸 타이밍 챠트이 다.
<도면의 주요부분에 대한 부호의 설명>
510 : 타이밍 제어기 520 : 소스 드라이버 어레이
530 : 액정 표시 장치패널 700 : 시작 펄스 발생 회로
본 발명은 표시장치와 상기 표시장치의 드라이버 회로에 관한 것으로, 특히, 소스 드라이버와 소스 드라이버 어레이, 드라이버 회로와, 상기 어레이를 갖는 표시장치에 관한 것이다.
액정 표시장치는 얇고, 가볍고, 적은 부피, 낮은 전자기파, 및 낮은 소비 전력의 특징을 가진다. 이러한 특징들은 사무실이나 가정에서의 사용 공간을 절약할 수 있게 하고, 또한 장시간 화면 시청에 의한 눈의 피로도 줄어 들게 한다. 그러므로 평면 표시장치에서, 액정 표시장치는 기존의 브라운관의 대체성을 가지고 있다. 그런데, 화상 해상도는 점점 더 높은 것이 요구되고 있는바, 이것은 화상의 각 프레임의 데이터 크기가 그에 따라 커지는 것을 의미한다. 따라서 평면 표시장치의 드라이버의 동작 주파수 또한 증가한다.
도 1은, 종래의 능동행렬 박막 트랜지스터(AMTFT: Active Matrix Thin Film Transistor) 액정 표시 장치(100)의 블록도를 개략적으로 나타 내고 있다. 도 1을 참조하면, 상기 액정 표시 장치(100)는 박막 트랜지스터 액정 패널(101), 복수의 소스 드라이버로 구성된 소스 드라이버 어레이(102), 다수의 게이트 드라이버로 구성된 게이트 드라이버(103), 전원(104), 및 타이밍 제어기(105)를 포함한다. 상기 타이밍 제어기(105)는 상기 소스 드라이버 어레이(102)의 상기 소스 드라이버와 상기 게이트 드라이버 어레이(103)의 상기 게이트 드라이버에 동작 클럭을 제공한다. 동시에 상기 타이밍 제어기(105)는 수직 동기 신호를 상기 게이트 드라이버 어레이(103)에 제공하고, 수평 동기 신호를 상기 소스 드라이버 어레이(102)와 게이트 드라이버 어레이(103)에 공급한다. 도 1에 도시된 바와 같이, 상기 소스 드라이버 어레이(102)와 상기 게이트 드라이버 어레이(103)의 제어신호는 설명으 편의상 각각 소스 제어 신호와 게이트 제어 신호로 칭한다. 상기 박막 트랜지스터 액정 표시장치 패널(101)상에 나타나는 디스플레이 데이터는 먼저 타이밍 제어기(105)로 들어가고, 그 후 상기 타이밍 제어기(105)를 거쳐 상기 소스 드라이버 어레이(102)로 보내진다. 상기 소스 드라이버 어레이(102)의 소스 드라이버는 디스플레이 데이터를 수신하게 되고, 그리고 상기 타이밍 제어기(105)에 의하여 공급된 수평 동기 신호에 따라 디지털에서 아날로그로 컨버터에 의해 변환된다. 그 후, 상기 소스 드라이버들은 화상을 표시하기 위하여 상기 박막 트랜지스터 액정 표시장치 패널(101)에 그레이 레벨(gray-level) 전압을 출력한다.
도 2를 참조하면, 기존의 AMTFT 액정 표시장치에서의 타이밍 제어기(210)과 소스 드라이버 어레이(220) 사이의 결합관계가 도시되어 있다. 상기 소스 드라이버 어레이(220)는 n개의 소스 드라이버(2201~220n)를 포함한다. 상기 타이밍 제어기 (210)는 상기 각각의 소스 드라이버(2201~220n)와 연결되고, 각각 시작 펄스 신호 DIO1, 동작 클럭 CLK, 디스플레이 데이터 신호 DATA와 수평 래치 신호 LD를 도 2에 도시된 바와 같이 소스 드라이버(2201~220n)들의 각각에 공급한다. 동작 클럭 CLK, 디스플레이 데이터 신호 DATA와 수평 래치 신호 LD는 동일 버스로 전송되며, 각 소스 드라이버(2201~220n)는 신호를 수신하기 위한 버스에 연결되어 있다. 상기 펄스 신호 DIO1은 점 대 점의 연결 방식으로 연결되어, 동작 클럭 CLK에 의하여 래치되는 것에 의해 순차적으로 분배될 데이터 신호 DATA의 제어 신호로서 동작한다. 라인 버퍼가 데이터 래치로 가득 차게 되면, 라인 버퍼는 사용 상태에 있는 다음 소스 드라이버에 공급한다. 시작 펄스 신호 DIO2를 발생하여 표시 화상의 확장은 이러한 연속된 시퀀스의 데이터 처리방법을 이용하여 이루어진다.
도 3은 종래의 AMTFT 액정 표시장치의 소스 드라이버의 블록도이다. 소스 드라이버(300)는 쉬프트 레지스터(310), 데이터 래치 유닛(330)에 연결된 샘플링 레지스터(320), 홀드 레지스터(340), 레벨 쉬프트(350), 디지털 아날로그 컨버터(360), 및 출력 버퍼(370)을 포함한다. 디지털 아날로그 컨버터(360)는 감마 전압 발생기(360)에 연결되어 있다.
상기 쉬프트 레지스터(310)는 외부에서 입력되는 시작 펄스 신호 DIO1을 수신한다. 상기 시작 펄스 신호 DIO1은 래치되어 데이터 순차적 분배를 위한 제어 신호로서 동작한다. 상기 디스플레이 데이터 신호 DATA는 상기 데이터 래치 유닛(330)과 상기 데이터 버스를 경유하여 상기 샘플 레지스터(320)로 전달된다. 또한 상기 홀드 레지스터는 수평 래치 신호 LD를 받는다. 그 후 상기 레벨 쉬프트 유닛 (350)은 상기 디스플레이 데이터 신호의 전압을 조정하고, 상기 신호는 상기 디지털 아날로그 컨버터(360)로 전달된다. 상기 감마 전압 발생기(380)는 외부로부터 감마 전압을 수신하고, 출력을 아날로그 신호를 조정하기 위한 기준신호로서 동작하도록 상기 디지털 아날로그 컨버터(360)에 제공한다. 상기 조정된 디스플레이 데이터 신호는 상기 출력 버퍼(370)를 경유하여 상기 TFT LCD 패널에 전달된다.
그러나 이러한 방법의 문제점은 수신 단(receiving terminal)에서의 상기 시작 펄스 신호 DIO1와 상기 동작 클럭 신호 CLK 사이의 경로 차이이다. 이러한 방법은 종종 상기 시작 펄스 신호의 래치 에러의 원인이 되고, 또한 최대 동작 주파수를 제한하게 한다. 현재의 방법은 약 100㎒까지 도달 가능하다.
도 4는 능동 박막 트랜지스터 액정 표시장치의 종래의 소스 드라이버의 타이밍 챠트이다. 도 4를 참조하면, 시간 T1에서 상기 소스 드라이버는 상기 수평 래치 신호를 수신한다. 시간 T2에서, 상기 소스 드라이버는 시작 펄스 신호 DIO1을 수신하고, 정보의 순차적 분배의 제어 신호를 공급하기 위하여, 상기 동작 클럭 CLK에 의하여 래치를 수행한다. 상기 라인 버퍼가 데이터 래치로 가득 차 있을 때, 예를 들어 시간 T3에서 다음 소스 드라이버에 의해 사용되기 위한 출력으로서 시작 펄스 신호 DIO2를 보낸다. 하나씩 순차적 동작방법에서는 수평 라인의 디스플레이 데이터가 완전히 끝날 때까지 계속 된다. 이때, 타이밍 제어기는 라인 버퍼 안의 데이터를 디지털로부터 아날로그로 변환하도록 수평 래치 신호 LD를 발생하고, 그레이 레벨의 전압은 TFT LCD 패널에 전달된다.
이에 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은, 시작 펄스 신호가 개선된, 소스 드라이버, 소스 드라이버 어레이, 상기 어레이를 갖는 드라이빙 회로, 및 상기 드라이빙 회로를 갖는 표시장치를 제공하는 것이다. 그 결과, 시작 펄스 신호로 인한 상기 패널 디스플레이 드라이버의 최대 동작 주파수의 제한에 관한 종래의 이슈가 개선될 수 있다. 또한 두 개의 버스 구조를 갖는 기존의 방식에서의 동작 주파수를 높이는 추가 비용이 절감될 수 있다.
상기 목적을 달성하기 위하여, 본 발명은 표시 장치의 표시 패널을 구동하기에 적합한 소스 드라이버를 제공한다. 상기 소스 드라이버는 타이밍 제어기로부터 제공된 디스플레이 타이밍 데이터를 수신한다. 상기 소스 드라이버는, 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 데이터 분배 제어 신호로서 동작하기 위하여, 포지션 코드 신호를 수신하고 상기 포지션 코드 신호에 따른 시작 펄스 신호를 발생하는데 사용되는 시작 펄스 발생 회로를 포함한다.
본 발명의 일 실시예에 따른 상기 소스 드라이버에 있어서, 상기 소스 드라이버에 의하여 수신된 상기 포지션 코드 신호가 상기 디스플레이 타이밍 정보 안에 디스플레이 데이터 신호의 데이터 분배 제어 신호로서 사용될 때, 소스 드라이버 엔코딩(encoding) 신호(POS)가 발생되어, 상기 디스플레이 타이밍 정보를 수신 시작하는 동안 디스플레이 데이터 신호의 기준신호로서 역할을 한다.
본 발명의 일 실시예에 따른 상기 소스 드라이버에 있어서, 상기 소스 드라이버 엔코딩 신호(POS)가 소스 드라이버 어레이에서 소스 드라이버에 관한 x번째 신호일 경우, 소스 드라이버 엔코딩 신호(POS)는 (x-1)* k의 값을 가진다. 그리고 계수치가 상기 소스 드라이버의 엔코딩 신호(POS)와 같아진 이후, 상기 소스 드라이버 엔코딩 신호는 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작한다. 그리고 k는 소스에 의하여 래치되는 데 필요한 데이터의 수로 정의된다. 소스 드라이버에 의하여 래치된 데이터의 수는 소스 드라이버의 출력 채널의 수이다.
본 발명의 일 실시예에 따른 상기 소스 드라이버에 있어서, 상기 디스플레이 타이밍 데이터에서 디스플레이 테이터 신호의 수평 라인의 데이터가 완전히 래치 된 이후, 상기 수평 라인의 정보를 디지털로부터 아날로그로 변환하고 상기 표시 장치의 패널에 상기 데이터를 전달하기 위하여, 타이밍 제어기는 수평 래치 신호를 발생한다.
본 발명의 일 실시예에 따른 상기 소스 드라이버에 있어서, 시작 펄스 발생 회로는 시작 코드 검출 회로, 동기화된 계수기, 디코딩 회로 및 디지털 비교기를 포함한다. 상기 시작 코드 검출 회로는 상기 타이밍 제어기로부터 전달된 디스플레이 타이밍 데이터를 수신하는데 사용되고, 상기 수평 래치 신호가 상기 디스플레이 타이밍 데이터 안에 나타나는지 여부를 검출한다. 상기 수평 래치 신호가 검출된 이후에, 또한 인에이블링(enabling) 신호를 발생하기 위하여, 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호 안에 시작 코드가 나타나는지의 여부를 검출한다. 상기 동기화 계수기는 상기 시작 코드 검출 회로와 연결되어 있고, 상기 인에블링 신호와 상기 수평 래치 신호, 및 상기 동작 클럭 신호를 수신하고, 상기 수평 래치 신호는 동기화 계수기가 0이 되도록 클린(clean)시키고, 상기 계수기는 인에블링 신호에 따라 계수하기 시작한다. 상기 디코딩 회로는 포지션 코드 신호를 수신하고, 그에 따라 소스 드라이버 엔코딩 신호(POS)를 발생시킨다. 상기 디지털 비교기는 상기 동기화 계수기와 상기 디코딩 회로에 연결되어 있고, 상기 소스 드라이버 엔코딩 신호(POS)의 값과 상기 동기화 계수기의 값을 비교한다. 산기 계수치가 같을 경우 디스플레이 타이밍 데이터의 디스플레이 데이터 신호를 수신한다.
본 발명은 표시 장치의 표시 패널에 사용하기 적합한 소스 드라이버 어레이를 제공한다. 상기 소스 드라이버 어레이는 다수의 소스 드라이버와 상기 각각의 소스 드라이버에 연결된 타이밍 제어기로 구성되어 있고, 디스플레이 타이밍 데이터를 수신하기 위해서, 상기 각각의 소스 드라이버들은 해당하는 하나의 포지션 코드 신호를 수신하고, 상기 각 소스 드라이버에 관한 해당 포지션 코드 신호는 상기 소스 드라이버 어레이에서의 소스 드라이버의 구동시퀀스에 따라 결정된다. 상기 포지션 코드 신호에 따라, 상기 신호는 상기 디스플레이 타이밍 데이터 안의 디스플레이 데이터 신호의 분배 제어 데이터로서 사용되는 신호는 상기 표시 패널에 전달된다.
본 발명은 표시장치의 표시 패널에 사용하기에 적합하며 타이밍 제어기와 소스 드라이버 어레이를 포함하는 드라이버 회로를 제공한다. 상기 소스 드라이버 어레이는 복수의 소스 드라이버들을 포함한다. 상기 타이밍 제어기는 상기 각각의 소스 드라이버와 연결되어 있고 상기 각 소스 드라이버의 디스플레이 타이밍 데이터를 제공한다. 상기 각 소스 드라이버들은 해당 포지션 코드 신호를 수신한다. 상기 포지션 코드 신호에 따라, 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호의 분배 제어 데이터로서 사용된 상기 신호는 상기 표시 패널에 전달된다.
상기 소스 드라이버 어레이, 상기 시작 펄스 발생 회로를 포함한 상기 각 소스 드라이버들은 상기 포지션 코드 신호를 수신하는 데 사용되고 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호의 분할 제어 신호로서 사용되도록 시작 펄스 신호를 발생한다.
본 발명은 표시 패널과 드라이버 회로를 갖는 표시장치를 제공한다. 상기 드라이버 회로는 타이밍 제어기와 소스 드라이버를 포함한다. 상기 소스 드라이버 어레이는 다수의 소스 드라이버를 포함한다. 상기 타이밍 제어기는 각각의 소스 드라이버들과 연결되어 있으며 상기 각 소스 드라이버에 디스플레이 타이밍 데이터를 제공한다. 상기 각각의 소스 드라이버들은 대응하는 포지션 코드 신호를 수신한다. 대응하는 상기 포지션 코드 신호들과 상기 각각의 소스 드라이버는 상기 소스 드라이버 어레이 안의 상기 소스 드라이버 구동 시퀀스에 따라 결정된다. 상기 포지션 코드 신호에 따라 상기 디스플레이 타이밍 데이터 안의 디스플레이 데이터 신호는 데이터처럼 상기 표시 패널에 전달된다.
전술한 표시 장치는 능동 구동 표시 장치이다. 구체적으로 표시 장치는 아몰퍼스(amorphous) 실리콘 TFT LCD 장치, 또는 저온 폴리실리콘 TFT LCD 장치, 또는 액정 실리콘(LcoS: liquid crystal on Silicon) 표시장치, 또는 유기 발광 다이오드(OLED: organic light-emitting diode) 표시장치일 수 있다.
본 발명은 시작 펄스 신호에 의한 패널 디스플레이 드라이버의 최대 동작 주파수의 한계에 관한 종래기술의 문제점을 개선하기 위해, 시작 펄스 신호를 위한 개선된 구조를 제공하는 것이다. 또한 종래 방식에서의 동작 주파수를 높이기 위한 종래 방식에서의 구조로 인한 비용이 절감될 수 있다.
쉽게 설명하기 위해, 상기 액정 표시장치의 예로서 AMTFT LCD를 선택하여 설명하고자 한다. 그러나, 당 기술분야에서 숙련된 자라면 본 발명이 상기 표시장치용 드라이버 회로이고 아폴퍼스 실리콘 TFT LCD 장치, 또는 저온 폴리실리콘 TFT LCD 장치, 또는 액정 실리콘(LcoS) 표시장치, 또는 유기 발광 다이오드(OLED)와 같은 다양한 표시장치에 사용하기에 적합하다는 것은 잘 알 고 있다.
이하, 첨부한 도면을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 5는, 본 발명의 일 실시예에 따른, AMTFT LCD 에서의 타이밍 제어기(510)와 소스 드라이버 어레이(520)사이의 연결관계를 개략적으로 예시한 도면이다. 상기 소스 드라이버 어레이(520)은 n개의 소스 드라이버(즉, 도면에서 5201~520n)들을 포함하고 있다. 상기 타이밍 제어기(510)은 상기 각각의 소스 드라이버(5201~520n)와 연결되어 있고, 각각 동작 클럭 신호 CLK와 (예를 들어 크기가 P 비트인) 디스플레이 데이터 신호 DATA와 수평 래치 신호 LD를 상기 각각의 소스 드라이버(5201~520n)에 제공한다. 상기 동작 클럭 신호 CLK, 상기 디스플레이 데이터 신호 DATA 및 상기 수평 래치 신호 LD들은 동일한 버스에 있으며, 그리고 상기 각각의 소스 드라이버(5201~520n)들은 상기 신호들을 수신하도록 상기 버스에 연결되어 있다. 본 발명의 일 실시예에서, 상기 동작 클럭 CLK, 상기 디스플레이 데이터 신호 DATA 및 상기 수평 래치 신호 LD는 서로 다른 전압 신호 또는 트랜지스터-트랜지스터 로직(TTL) 전압 신호일 수 있다. 상기 각각의 소스 드라이버(5201~520n)들은 상기 액정 표시장치 패널로 향하는 복수의 출력 채널 가지고 있다.
도 3에서의 종래 기술과 본 발명의 실시예와의 차이는 상기 타이밍 제어기(510)가 오직 상기 동작 클럭 신호 CLK와 상기 디스플레이 데이터 신호 DATA와 상기 수평 래치 신호 LD만을 상기 각각의 소스 드라이버(5201~520n)들에 제공하는 것이며, 상기 시작 펄스 신호 DIO1은 제공하지 않는다는 것이다. 상기 각각의 소스 드라이버(5201~520n)들도 상기 소스 드라이버의 다음 단계의 소스 드라이버에 사용하기 위하여 상기 시작 펄스 신호인 DIO2를 제공할 필요가 없다. 게다가, 도 3에서의 종래 기술과 본 발명의 실시예와의 차이는 예를 들어 m 비트의 포지션 코드 신호 P의 추가 입력을 포함하는 것이다.
상기 포지션 코드 신호 P의 비트 수는, 정의괼 필요가 있는, 상기 소스 드라이버(5201~520n)의 실제 수에 따라 결정된다. 본 발명의 실시예에서, 상기 소스 드라이버의 필요 개수가 n 인 경우, 상기 포지션 코드 신호 P의 비트 수는, 이진수 n으로 나타 낼 수 있는, 수보다 더 크거나 같아야 한다. 상기 각 소스 드라이버(5201~520n)에 의하여 수신된 상기 포지션 코드 신호 P는 상기 소스 드라이버 어레이 안의 소스 드라이버의 구성의 배치 시퀀스에 의하여 결정되고 m 비트로 나타 내어 진다. 상기 수신된 포지션 코드 신호 P는 도면에 도신된 바와 같이 소스 드라이버 5201에 대해 10진수 0이다. 상기 수신된 포지션 코드 신호 P는 소스 드라이버 5202에 대해 10진수 1이다. 상기 소스 드라이버의 배치 시퀀스에 따라, 유사하게 왼쪽에서 오른쪽으로 이루어 진다. 그 결과, 상기 수신된 포지션 코드 신호 P는 소스 드라이버 520n에 대해 10진수 n-1 의 값을 갖는다. 그러나, 상기 포지션 코드 신호 P는 단지 본 발명의 일 예에 불과하다.
다른 변경예에 있어서, 상기 포지션 코드 신호 P를 조절하기 위하여 상기 소스 드라이버 어레이(520)에서 구동되는 상기 소스 드라이버(5201~520n)들의 특정 배치 시퀀스에 근거로 될 수 있다. 이들 특징들은 소스 드라이버들을 하나씩 배치하는 종래 기술의 방식의 의해서는 달성될 수 없다. 그러나, 본 발명에 기술된 특정 배치 시퀀스, 예를 들어 소스 드라이버 어레이 내의 n 개의 소스 드라이버,는 홀수번째 소스 드라이버들을 먼저 구동시키고 짝수번째 소스 드라이버들을 나중에 구동시킨다. 이것은 본 발명의 실시예의 디자인에 따라 가능한 디자인이다.
도 6은 본 발명의 실시예에 따른 박막 트랜지스터(600), 타이밍 제어기(510), 소스 드라이버 어레이(520), 및 액정 표시 패널(530)를 포함하는 AMTFT LCD(600)을 개략적으로 예시한 도면이다. 상기 소스 드라이버 어레이(520)는 n개의 소스 드라이버(5201~520n)을 포함한다. 본 발명의 소스 드라이버의 실시예를 설명하기 위하여, 상기 소스 드라이버 어레이(520)내의 상기 하나의 소스 드라이버(5201)만이 나타내어 졌다. 나머지 다른 소스 드라이버(5202~520n)들도 비슷한다.
상기 소스 드라이버(5201)는 쉬프트 레지스터(610), 샘플링 레지스터(620)와 연결된 데이터 래치 유닛(630), 홀드 레지스터(640), 레벨 쉬프트(650), 디지털 아날로그 컨버터(660), 출력 버퍼(670), 및 시작 펄스 발생 회로(690)를 포함한다. 디지털 아날로그 컨버터(660)는 감마 전압 발생기(680)와 연결되어있다.
상기 쉬프트 레지스터(610)는 상기 시작 펄스 발생 회로(690)에서 만들어진 시작 펄스 신호 DIO를 수신하고, 데이터 시퀀스 분배의 제어 신호를 공급하고 시작 펄스 신호 DIO1을 래치한다. 상기 디스플레이 데이터 신호 DATA는 상기 샘플링 레지스터(620)에서 상기 데이터 래치 유닛(630)과 상기 데이터 버스를 거쳐 상기 홀드 레지스터(640)로 전달된다. 또한 상기 홀드 레지스터(640)도 상기 수평 래치 신호(LD)를 수신한다. 나중에 상기 디스플레이 데이터 신호의 전압 레벨이 상기 레벨 쉬프트 유닛(650)의하여 조정되고, 상기 신호는 상기 디지털 아날로그 컨버터(660)으로 전달된다. 상기 감마 전원 발생기(680)는 외부에서 감마 전압을 받아 상기 디지털 아날로그 컨버터(660)에 전달하고 아날로그 신호 보정을 위해 참조를 한다. 그 다음 조정된 상기 디스플레이 데이터 신호는 상기 출력 버퍼(670)를 지나 상기 액정 박막 트랜지스터 표시장치 패널(530) 전달된다.
도 7은 본 발명에 따른 소스 드라이버의 시작 펄스 발생 회로의 도면이다. 시작 펄스 발생 회로(700)는 시작 코드 검출기(710), 동기화 계수기(720), 디지털 비교기(730), 및 디코딩 회로(740)을 포함한다. 상기 시작 코드 검출 회로(710)는 상기 타이밍 제어기(510)로부터 상기 동작 클럭 신호 CLK, 상기 디스플레이 데이터 신호 DATA 와 상기 수평 래치 신호 LD를 수신하고, 인에블링 신호 EN은 상기 신호들에 의하여 발생하고, 연결된 상기 동기화 계수기(720)에게 전달된다. 또한 상기 동기화 계수기(720)는 상기 수평 래치 신호(LD)와 상기 동작 클럭 신호 CLK를 수신한다.
상기 시작 코드 검출 회로(710)와 상기 동기화 계수기(720)의 동작은 동시에 시작한다. 시작하는 동안, 상기 시작 코드 검출 회로(710)가 상기 수평 래치 신호 LD를 수신하고 난 후, 상기 디스플레이 데이터 신호 안에 시작 코드의 존재 여부를 검색을 시작하고, 또한 동시에 LD 신호도 상기 동기화 계수기를 0으로 하며 깨끗해진다. 상기 시작 코드 검출 회로(710)가 상기 디스플레이 데이터 신호 DATA 안에서 상기 시작 코드를 찾고 나면, 상기 시작 코드 검출 회로(710)는 상기 동기화 계수기(720)의 계수 시작을 위하여 상기 인에블링 신호 EN을 발생한다. 일반적으로 상기 동기화 계수기(720)는 상승 에지 의해 시작된다. 그러나 폴링 에지에 의해서도 가능하다는 것을 알아야 한다. 상기 동기화 계수기(720)의 계수 결과 CNT가 상기 디지털 비교기(730)에 전달된다.
상기 디코딩 회로(740)는 다수의 m 비트에서 포지션 코드를 수신하고, 상기 소스 드라이버 엔코딩 신호(POS)를 발생하고, 상기 디지털 비교기(730)에게 전달한다. 상기 소스 드라이버 어레이가 다수의 소스 드라이버를 포함하면서, 도 6에 도시된 바와 같이, 상기 소스 드라이버 어레이(520)같은 n개의 소스 드라이버(5201~520n), 상기 포지션 코드 신호 P는 상기 소스 드라이버 안의 상기 각각의 소스 드라이버의 위치에 의해서 결정된다. 예를 들어, 상기 소스 드라이버 어레이의 첫 번째 소스 드라이버의 포지션 코드 신호 P는 십진수 0으로 설정된다. 상기 소스 드라이버의 순차적 배열에 따라서 상기 포지션 코드 신호 P는 상기 각각의 소스 드라이버에 따라 정의된다. 정확히 말하자면, 포지션 코드 신호 P 값은 구체적인 배열에 따라 조정 가능하다.
첫 번째 소스 드라이버와 상기 포지션 코드 신호 P가 0으로 정의된 예에 따 라 설명하면, 상기 포시션 코드 신호 P가 0이라고 수신되었을 때, 상기 소스 드라이버 엔코딩 신호(POS)는 0을 상기 디지털 계수기(730)에게 전달한다. 그 후, 상기 동조화 계수기(720)의 계수 결과 CNT는 0이 되고, 상기 시작 펄스 신호 DIO는 상기 쉬프트 레지스터에 제공한다. 그리고 두 번째 소스 드라이버의 경우에 상기 포지션 코드 신호 P는 1으로 정의되고, 상기 동기화 계수기(720)의 계수 결과 CNT가 k 일 때, 상기 소스 드라이버 엔코딩 신호(POS)는 k가 되고, 상기 시작 펄스 신호 DIO는 상기 쉬프트 레지스터에 제공한다. 같은 원리로 x 번째 소스 드라이버와 상기 포지션 코드 신호 P는 x-1으로 정의되고, 그러면 상기 소스 드라이버 엔코딩 신호(POS)는 (x-1)의 k배가 되므로 (x-1)*k 가 된다. 상기 동기화 계수기(720)의 계수 결과 CNT가 (x-1)*k 될 때, 상기 시작 펄스 신호 DIO는 상기 쉬프트 레지스터에 제공한다. 여기서 k는 상기 소스 드라이버 안에 래치되어 있는 데이터의 개수로 정의되고, 또한 상기 각각의 소스 드라이버 안의 출력 채널의 개수이다. 수평라인의 데이터 래치가 완벽하게 끝난 후, 이 순간 상기 타이밍 제어기(510)는 상기 수평 래치 신호 LD를 발생한다. 예를 들어, 데이터 입력 후, 라인 버퍼는 디지털에서 아날로그로 변환하고, 그레이 레벨 전압은 액정 표시장치 패널에 전달된다.
도 8를 참조하면, 도 7의 시작 펄스 발생 회로의 신호를 개략적으로 예시한 타이밍 챠트이다. 상기 회로가 동작하기 시작할 때, 상기 시작 코드 검출 회로(710)는 상기 수평 래치 신호 LD를 시간 T0에서 수신하고, 그 후 상기 디스플레이 데이터 신호 DATA에 상기 시작 코드의 존재 여부를 검색하기 시작하고, 또한 상기 동기화 계수기가 0이 되었을 때와 유사하게 LD 신호는 깨끗해진다. 상기 시작 코드 (S_code)는 여러가지 표시장치의 타입에 따라 여러가지 셋팅으로 설계될 수 있고, 그리고 통상 상기 수평 래치 신호 LD가 수 클럭 사이클 동안 시작된 후에 발생된다.
도 8에 도시된 바와 같이, 시간 T1에서 상기 시작 코드 검출 회로(710)가 상기 디스플레이 데이터 신호 DATA의 시작 코드(S_code)를 검출했을 때, 그 후 상기 시작 코드 검출 회로(710)는 상기 동기화 계수가(720)가 계수를 시작하기 위하여 인에이블링 신호 EN을 발생시킨다. 예를 들어, 상기 동기화 계수기(720)가 상승 에지 타입이라고 하면, 어떤 점에서 상기 인에블링 신호 EN은 낮은 로직 단계에서 높은 로직 단계로 변할 때 발생한다. 그러나 만약 상기 동기화 계수기(720)가 폴링 에지에서 발생한다고 하면 상기 인에블링 신호 EN은 디스플레이 데이터 신호의 시작 코드가 발견되고 난 후, 상기 동기화 계수기(720) 로직 레벨이 높은 곳에서 낮은 곳으로 변하는 순간에 발생한다.
상기 동기화 계수기(720)의 계수 결과 CNT는 상기 디지털 비교기에게 전달된다. 상기 포지션 코드 신호가 0으로 설정된 것은 첫 번째 소스 드라이버는 설명을 위한 예제였다. 상기 포지션 코드 신호 P가 0일 때부터, 0을 가지는 소스 드라이버 엔코딩 신호(POS)는 상기 디지털 비교기(730)에게 전달된다. 그 다음, 상기 동기화 계수기(720)의 계수는 결국 CNT는 0이고, 상기 시작 펄스 신호 DIO(1)는 첫 번째 소스 드라이버의 쉬프트 레지스터에 제공한다. 두 번째 소스 드라이버를 위하여 상기 포지션 코드 신호 P가 1에 의해 정의되었다면, 상기 소스 드라이버 엔코딩 신호(POS)는 k가 된다. 상기 동조화 계수기(720)의 계수 결과 CNT가 k가 될 때는, 도 8 의 T2의 시간이다. 그러면 상기 시작 펄스 신호 DIO(2)는 두 번째 소스 드라이버의 상기 쉬프트 레지스터에 제공한다. T3의 시간에 상기 시작 펄스 신호 DIO(3)가 세 번째 소스 드라이버의 쉬프트 레지스터에 제공한다. 같은 원리로 x번 째 소스 드라이버와 상기 포지션 코드 신호 P는 x-1로 정의되어 지고, 그러면 (x-1)이 k번 반복되어 상기 소스 드라이버 엔코딩 신호(POS)는 (x-1)*k가 된다. 상기 동기화 계수기(720)의 계수 결과 CNT가 (x-1)*k가 되었을 때, 상기 시작 펄스 신호 DIO는 상기 쉬프트 레지스터에 제공한다. 여기서 k는 상기 소스 드라이버 내에 래치되어 있는 데이터의 개수만큼 정해지고, 이것은 또한 상기 각각의 소스 드라이버의 출력 채널의 개수이다. 수평 라인의 데이터가 완벽히 래치된 이후에, 이 순간 상기 타이밍 제어기(510)는 상기 수평 래치 신호 LD를 발생한다. 상기 데이터 입력 후, 상기 라인 버퍼는 디지털에서 아날로그로 변환하고, 그레이 레벨 전압은 액정 표시장치 패널에 전달된다.
본 발명의 패널 표시 장치의 드라이빙 회로는 기존 패널 표시 장치의 드라이빙 회로의 최대 동작 주파수가 시작 펄스 신호와 클럭 신호 사이의 다른 경로에 의하여 제한되었던 문제점이 해결 가능하다. 본 발명은 다음과 같은 이점을 포함한다. 첫째, 본 발명의 상기 패널 표시 장치의 드라이빙 회로는 기존 드라이빙 회로와 비교하여 높은 동작 주파수를 가진다. 또한 본 발명의 상기 드라이빙 회로는 상기 시작 펄스 신호 DIO1의 입력을 필요로 하지 않는다. 대신에 데이터 래칭 시퀀스에 따라서 상기 각각의 소스 드라이버들은 특정한 포지션 코드 신호 P에 의하여 할 당한다. 그러므로 개선된 구조와 상기 시작 펄스 신호는 상기 패널 표시 장치의 기존의 시작 펄스 신호에 의한 최대 동작 주파수 제한의 문제점을 효과적으로 풀 수 있다. 그리고 또한 기존의 방법에 동작 주파수를 올리는 것으로서 비용의 절약이 가능하다.
이상에서는 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (47)

  1. 타이밍 제어기; 및
    소스 드라이버 어레이로 구성되고,
    상기 소스 드라이버 어레이는 다수의 소스 드라이버로 구성되어 있고,
    상기 타이밍 제어기는 각 소스 드라이버들과 연결되어 있고, 각 소스 드라이버에 디스플레이 타이밍 데이터를 제공하며, 각 소스 드라이버들은 대응하여 포지션 코드 신호를 수신하고, 각 소스 드라이버에 대한 각 포지션 코드 신호는 소스 드라이버 어레이에서의 소스 드라이버들의 배치 시퀀스에 따라 결정되는 신호로서 외부에서 제공되며, 상기 포지션 코드 신호는 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 데이터 분배를 제어하는 제어 신호를 위한 기준신호로써 사용되어, 표시패널에 전달되는 것을 특징으로 하는 표시 장치의 표시 패널을 구동하기에 적합한 드라이버 회로.
  2. 제1항에 있어서, 상기 디스플레이 타이밍 데이터는 동작 클럭 신호, 수평 래치 신호 및 디스플레이 데이터 신호를 포함하는 것을 특징으로 하는 드라이버 회로.
  3. 제2항에 있어서, 상기 동작 클럭 신호, 상기 디스플레이 데이터 신호 및 상기 수평 래치 신호는 서로 다른 전압 신호인 것을 특징으로 하는 드라이버 회로.
  4. 제2항에 있어서, 상기 동작 클럭 신호, 상기 디스플레이 데이터 신호 및 상기 수평 래치 신호는 트랜지스터-트랜지스터 로직(TTL) 전압 신호인 것을 특징으로 하는 드라이버 회로.
  5. 제1항에 있어서, 상기 포지션 코드 신호가 복수의 비트를 가지며, 상기 포지션 코드의 비트들의 수가 상기 소스 드라이버들의 수에 의해 결정되는 것을 특징으로 하는 드라이버 회로.
  6. 제1항에 있어서, 상기 포지션 코드 신호의 비트들의 수가, 상기 소스 드라이버들의 수를 이진법으로 나타 낼 수 있는, 비트 수와 같거나 더 큰 것을 특징으로 하는 드라이버 회로.
  7. 제1항에 있어서, 상기 각각의 소스 드라이버들은 시작 펄스 발생 회로를 포함하고, 상기 시작 펄스 발생 회로는 포지션 코드 신호를 시작 펄스 신호를 발생하기 위한 기준신호로서 수신하여, 상기 시작 펄스 신호를 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호의 데이터 분배를 제어하는 상기 제어 신호로써 이용하는 것을 특징으로 하는 드라이버 회로.
  8. 제7항에 있어서, 상기 시작 펄스 발생 회로는 또한 상기 디스플레이 타이밍 데이터를 수신하여, 상기 시작 펄스 신호를 발생하는 것을 특징으로 하는 드라이버 회로.
  9. 제1항에 있어서, 상기 소스 드라이버 어레이 내의 소스 드라이버에 의하여 수신된 상기 포지션 코드 신호가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 데이터 분배 제어 신호로서 사용될 때, 소스 드라이버 엔코딩 신호(POS)가 발생되어, 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하는 기준신호로서 역할을 하도록 하는 것을 특징으로 하는 드라이버 회로.
  10. 제9항에 있어서, 상기 소스 드라이버 어레이 내의 소스 드라이버중 x번째 소스 드라이버에 대한 소스 드라이버 엔코딩 신호는, 소스 드라이버 엔코딩 신호(POS)의 값이 (x-1)*k이고 계수장치로부터의 제어에 의해 계수치 로서 계수되도록 하고,
    상기 계수치가 상기 소스 드라이버 엔코딩 신호(POS)의 값과 같아 진 후에, 상기 소스 드라이버 중 하나가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하고, k가 각 소스 드라이버에서 래치된 데이터의 수인 것을 특징으로 하는 드라이버 회로.
  11. 제9항에 있어서, 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 하나의 수평 라인의 데이터가 완전히 래치된 후, 상기 타이밍 제어기는 수평 래치 신호를 발생하여 수평 라인의 데이터로 하여금 디지털신호에서 아날로그신호로 변환하게 하도록 하고, 그리고 표시패널에 전달하는 것을 특징으로 하는 드라이버 회로.
  12. 다수의 소스 드라이버들로 구성하고,
    상기 각 소스 드라이버가 디스플레이 타이밍 데이터를 수신하기 위하여 타이밍 제어기와 연결되어 있고, 각 소스 드라이버가 외부로부터 해당 포지션 코드 신호를 수신하고, 각 소스 드라이버에 대한 각 포지션 코드 신호는 소스 드라이버 어레이에서의 소스 드라이버들의 배치 시퀀스에 따라 결정되는 신호이며, 상기 포지션 코드 신호는 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 데이터 분배를 제어하는 제어 신호를 위한 기준신호로서 사용되고, 표시패널에 전달되어지는 것을 특징으로 하는 디스플레이 장치의 디스플레이 패널을 구동하기에 적합한 소스 드라이버 어레이.
  13. 제12항에 있어서, 상기 디스플레이 타이밍 데이터가 동작 클럭 신호, 수평 래치 신호 및 디스플레이 데이터 신호를 포함하는 것을 특징으로 하는 소스 드라이 버 어레이.
  14. 제13항에 있어서, 상기 동작 클럭 신호, 상기 디스플레이 데이터 신호, 및 상기 수평 래치 신호는 서로 다른 전압 신호인 것을 특징으로 하는 소스 드라이버 어레이.
  15. 제13항에 있어서, 상기 동작 클럭 신호, 상기 디스플레이 데이터 신호, 및 상기 수평 래치 신호는 트랜지스터-트랜지스터 로직(TTL) 전압 신호인 것을 특징으로 하는 소스 드라이버 어레이.
  16. 제12항에 있어서, 상기 포지션 코드 신호가 복수의 비트를 가지며, 상기 포지션 코드의 비트들의 수가 상기 소스 드라이버들의 수에 의하여 결정되는 것을 특징으로 하는 소스 드라이버 어레이
  17. 제12항에 있어서, 상기 포지션 코드 신호의 비트들의 수가, 상기 소스 드라이버들의 수를 이진법으로 나타 낼 수 있는, 비트 수와 같거나 더 큰 것을 특징으로 하는 소스 드라이버 어레이.
  18. 제12항에 있어서, 상기 각각의 소스 드라이버들은 시작 펄스 발생 회로를 포함하고, 상기 시작 펄스 발생 회로는 포지션 코드 신호를 시작 펄스 신호를 발생하기 위한 기준신호로서 수신하여, 상기 시작 펄스 신호를 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호의 데이터 분배를 제어하는 상기 제어 신호로써 이용하는 것을 특징으로 하는 소스 드라이버 어레이.
  19. 제19항에 있어서, 상기 시작 펄스 발생 회로는 또한 상기 디스플레이 타이밍 데이터를 수신하여, 상기 시작 펄스 신호를 발생하는 것을 특징으로 하는 소스 드라이버 어레이.
  20. 제12항에 있어서, 상기 소스 드라이버 어레이 내의 소스 드라이버에 의하여 수신된 상기 포지션 코드 신호가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 데이터 분배 제어 신호로서 사용될 때, 소스 드라이버 엔코딩 신호(POS)가 발생되어 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하는 기준신호로서 역할을 하도록 하는 것을 특징으로 하는 소스 드라이버 어레이.
  21. 제20항에 있어서, 상기 소스 드라이버 어레이 내의 소스 드라이버중 x번째 소스 드라이버에 대한 소스 드라이버 엔코딩 신호는, 소스 드라이버 엔코딩 신호(POS)의 값이 (x-1)*k이고 계수장치로부터의 제어에 의해 계수치 로서 계수되도록 하고,
    상기 계수치가 상기 소스 드라이버 엔코딩 신호(POS)의 값과 같아 진 후에, 상기 소스 드라이버 중 하나가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하고, k가 각 소스 드라이버에서 래치된 데이터의 수인 것을 특징으로 하는 소스 드라이버 어레이.
  22. 제20항에 있어서, 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 하나의 수평 라인의 데이터가 완전히 래치된 후, 상기 타이밍 제어기는 수평 래치 신호를 발생하여 수평 라인의 데이터로 하여금 디지털신호에서 아날로그신호로 변환하게 하도록 하고, 그리고 표시패널에 전달하는 것을 특징으로 하는 소스 드라이버 어레이.
  23. 타이밍 제어기로부터 제공된 디스플레이 타이밍 데이터를 수신하는데 사용되고 시작 펄스 신호 발생기를 포함하며, 상기 시작 펄스 발생 회로는 외부로부터 포지션 코드 신호를 수신하고, 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 데이터 분배를 제어하는 제어 신호로서의 역할을 하도록 상기 포지션 코드 신호에 따라 시작 펄스 신호를 발생시키는 것을 특징으로 하는 디스플레이 장치의 표시 패널을 구동하기에 적합한 소스 드라이버.
  24. 제23항에 있어서, 소스 드라이버에 의하여 수신된 상기 포지션 코드 신호가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호의 데이터 분배 제어 신호로서 사용될 때, 소스 드라이버 엔코딩 신호(POS)가 발생되어 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호를 수신하기 시작하는 기준신호로서 역할을 하도록 하는 것을 특징으로 하는 소스 드라이버.
  25. 제24항에 있어서, 소스 드라이버중 x번째 소스 드라이버에 대한 소스 드라이버 엔코딩 신호는, 소스 드라이버 엔코딩 신호(POS)의 값이 (x-1)*k이고 계수장치로부터의 제어에 의해 계수치 로서 계수되도록 하고,
    상기 계수치가 상기 소스 드라이버 엔코딩 신호(POS)의 값과 같아 진 후에, 상기 소스 드라이버 중 하나가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하고, k가 각 소스 드라이버에서 래치된 데이터의 수인 것을 특징으로 하는 소스 드라이버.
  26. 제25항에 있어서, 상기 소스 드라이버에서 래치되는 데이터의 수가 상기 소스 드라이버 내의 출력 채널의 수와 같은 것을 특징으로 하는 소스 드라이버.
  27. 제23항에 있어서, 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 하나의 수평 라인의 데이터가 완전히 래치된 후, 상기 타이밍 제어기는 수평 래치 신호를 발생하여 수평 라인의 데이터로 하여금 디지털신호에서 아날로그신호로 변환하게 하도록 하고, 그리고 표시패널에 전달하는 것을 특징으로 하는 소스 드라이버
  28. 제23에 있어서, 상기 시작 펄스 발행 회로는:
    상기 타이밍 제어기로 부터 전달되는 상기 디스플레이 타이밍 데이터를 수신하고, 수평 래치 신호가 상기 디스플레이 타이밍 데이터에 나타나는 지의 여부를 검출하고, 상기 수평 래치 신호가 검출된 후에, 계속하여 시작 코드가 상기 디스플레이 타이밍 데이터의 디스플레이 데이터 신호 에 나타나는 지의 여부를 검출하여, 인에블링 신호를 발생시키도록 하는 데에 사용되는 시작 코드 검출 회로;
    상기 인에블링 신호와, 상기 수평 래치 신호와 상기 동작 클럭 신호를 수신하기 위해 상기 시작 코드 검출 회로와 연결되어 있고, 계수값이 0일 때 상기 수평 래치 신호를 초기화하며 상기 인에이블링 신호에 따라 계수를 시작하는 동기화 계수기;
    상기 포지션 코드 신호를 수신하여, 그에 따라 소스 드라이버 엔코딩 신호(POS)를 발생하기 위한 디코딩 회로; 및
    상기 동기화 계수기와 상기 디코딩 회로에 연결되어 있고, 상기 소스 드라이버 엔코딩 신호(POS)를 상기 동기화 계수기의 계수치와 비교하기 위한 것으로서, 두 값의 비교치가 같을 경우 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호가 수신되기 시작하는 디지털 비교기를 포함하는 것을 특징으로 하는 소스 드라이버.
  29. 제28항에 있어서, 상기 디지털 비교기가 상기 소스 드라이버 엔코딩 신호(POS)와 상기 동기화 계수기의 계수치를 비교하고 난 후, 두 값의 비교치가 같을 경우, 시작 펄스 신호가 출력되어 상기 소스 드라이버로 하여금 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호를 수신을 시작하도록 하는 것을 특징으로 하는 소스 드라이버.
  30. 제28항에 있어서, 상기 동기화 계수기가 상승 에지 트리거 계수기이고, 상기 계수기는 상기 인에블링 신호가 로우(low) 논리 전압레벨에서 하이(high) 논리 전압레벨로 변할 때 계수하기 시작하는 것을 특징으로 하는 소스 드라이버.
  31. 제28항에 있어서, 상기 동기화 계수기가 하강 에지 트리거 계수기이고, 상기 계수기는 상기 인에블링 신호가 하이 논리 전압레벨에서 로우 논리 전압레벨로 변할 때 계수하기 시작하는 것을 특징으로 하는 소스 드라이버.
  32. 표시패널과 구동회로를 포함하고 있고, 상기 구동회로는 타이밍 제어기와 소스 드라이버 어레이로 구성하고, 상기 소스 드라이버 어레이는 복수의 소스 드라이버들로 구성되어 있고, 상기 타이밍 제어기는 상기 각 소스 드라이버들과 연결되어 상기 각 소스 드라이버들에 디스플레이 타이밍 데이터를 제공하고, 상기 각 소스 드라이버들은 외부로부터 해당 포지션 코드 신호를 수신하고, 소스 드라이버들 각각에 대한 각 포지션 코드 신호는 상기 소스 드라이버 어레이에서의 소스 드라이버들의 배치 시퀀스에 따라 결정되는 신호이며, 상기 포지션 코드 신호는 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 데이터 분배를 제어하는 제어 신호에 대한 기준신호로서 사용되고, 표시패널에 전달되는 것을 특징으로 하는 표시장치.
  33. 제32항에 있어서, 상기 디스플레이 타이밍 데이터는 동작 클럭 신호와, 수평 래치 신호와, 디스플레이 데이터 신호를 포함하는 것을 특징으로 하는 표시장치.
  34. 제33항에 있어서, 상기 동작 클럭 신호와, 상기 디스플레이 데이터 신호와, 상기 수평 래치 신호는 다른 전압 신호인 것을 특징으로 하는 표시장치.
  35. 제33항에 있어서, 상기 동작 클럭 신호와, 상기 디스플레이 데이터 신호와 상기 수평 래치 신호는 트랜지스터-트랜지스터 로직(TTL) 전압 신호인 것을 특징으로 하는 표시장치.
  36. 제33항에 있어서, 상기 포지션 코드 신호는 복수의 비트를 가지며, 상기 포지션 코드 신호의 비트 수는 상기 소스 드라이버의 수에 따라 결정되는 것을 특징으로 하는 표시장치.
  37. 제33항에 있어서, 상기 포지션 코드 신호의 비트 수는 상기 비트 수와 같거나 더 크며, 소스 드라이버의 수를 이진법으로 나타 낼 수 있는 것을 특징으로 하는 표시장치.
  38. 제33항에 있어서, 상기 각각의 소스 드라이버들은 기준신호로서 포지션 코드 신호를 수신하는 데 사용되는 시작 펄스 발생 회로를 포함하고, 상기 시작 펄스 발생 회로는 상기 디스플레이 타이밍 데이터에서의 상기 디스플레이 데이터 신호의 데이터 분배를 제어하는 상기 제어 신호로서 동작하는 시작 펄스 신호를 발하는 것을 특징으로 하는 표시장치.
  39. 제38항에 있어서, 상기 시작 펄스 발생 회로는 상기 시작 펄스 신호를 발생하기 위해서 상기 디스플레이 타이밍 데이터를 받는 것을 특징으로 하는 표시장치.
  40. 제33항에 있어서, 상기 소스 드라이버 어레이에서의 상기 소스 드라이버에 의해 수신된 상기 포지션 코드 신호가 상기 디스플레이 타이밍 데이터에서의 상기디스플레이 데이터 신호의 데이터 분배 제어 신호로서 사용될 때, 소스 드라이버 엔코딩 신호(POS)는 상기 디스플레이 타이밍 데이터에서의 상기 디스플레이 데이터 신호를 수신하기 시작하는 기준신호로서 동작하도록 발생되는 것을 특징으로 하는 표시장치.
  41. 제40항에 있어서, 상기 소스 드라이버 어레이 내의 소스 드라이버중 x번째 소스 드라이버에 대한 소스 드라이버 엔코딩 신호(POS)에 있어서, 상기 소스 드라이버 엔코딩 신호(POS)의 값이 (x-1)*k이고 계수장치로부터의 제어에 의해 계수치 로서 계수되도록 하고,
    상기 계수치가 상기 소스 드라이버 엔코딩 신호(POS)의 값과 같아 진 후에, 상기 소스 드라이버 중 하나가 상기 디스플레이 타이밍 데이터에서 디스플레이 데이터 신호를 수신하기 시작하고, k가 각 소스 드라이버에서 래치된 데이터의 수인 것을 특징으로 하는 표시장치.
  42. 제40항에 있어서, 상기 디스플레이 타이밍 데이터에서의 디스플레이 데이터 신호의 하나의 수평 라인의 데이터가 완전히 래치된 후, 상기 타이밍 제어기는 수평 래치 신호를 발생하여 수평 라인의 데이터로 하여금 디지털신호에서 아날로그신호로 변환하게 하도록 하고, 그리고 표시패널에 전달하는 것을 특징으로 하는 표시 장치.
  43. 제33항에 있어서, 상기 표시장치는 능동 구동하는 능동 구동 표시 장치인 것을 특징으로 하는 표시 장치.
  44. 제33항에 있어서, 상기 표시장치는 아몰퍼스(amorphous)-실리콘 박막 트랜지스터 액정 표시 장치인 것을 특징으로 하는 표시 장치.
  45. 제33항에 있어서, 상기 표시장치는 저온 폴리실리콘 박막 트랜지스터(TFT) 액정 표시 장치인 것을 특징으로 하는 표시 장치.
  46. 제33항에 있어서, 상기 표시장치는 액정 실리콘(LcoS: liquid crystal on Silicon) 표시장치인 것을 특징으로 하는 표시 장치.
  47. 제33항에 있어서, 상기 표시장치는 유기발광 다이오드(OLED: organic light-emitting diode) 표시 장치인 것을 특징으로 하는 표시 장치.
KR1020040060730A 2004-05-27 2004-07-31 소스 드라이버, 소스 드라이버 어레이, 소스 드라이버어레이를 갖는 드라이버와, 이 드라이버를 갖는 표시장치 KR100603736B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW93115037 2004-05-27
TW093115037A TWI259432B (en) 2004-05-27 2004-05-27 Source driver, source driver array, and driver with the source driver array and display with the driver

Publications (2)

Publication Number Publication Date
KR20050113109A KR20050113109A (ko) 2005-12-01
KR100603736B1 true KR100603736B1 (ko) 2006-07-24

Family

ID=35424668

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040060730A KR100603736B1 (ko) 2004-05-27 2004-07-31 소스 드라이버, 소스 드라이버 어레이, 소스 드라이버어레이를 갖는 드라이버와, 이 드라이버를 갖는 표시장치

Country Status (4)

Country Link
US (1) US7538752B2 (ko)
JP (1) JP4213127B2 (ko)
KR (1) KR100603736B1 (ko)
TW (1) TWI259432B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100712118B1 (ko) * 2005-02-23 2007-04-27 삼성에스디아이 주식회사 도트 반전을 수행하는 액정 표시 장치 및 액정 표시 장치의구동 방법
TW200734743A (en) * 2006-03-15 2007-09-16 Novatek Microelectronics Corp Method of transmitting data signals and control signals using a signal data bus and related apparatus
US7773104B2 (en) * 2006-09-13 2010-08-10 Himax Technologies Limited Apparatus for driving a display and gamma voltage generation circuit thereof
US20080180415A1 (en) * 2007-01-30 2008-07-31 Himax Technologies Limited Driving system of a display panel
US7965271B2 (en) * 2007-05-23 2011-06-21 Himax Technologies Limited Liquid crystal display driving circuit and method thereof
JP2009031751A (ja) * 2007-06-29 2009-02-12 Sony Corp 表示装置およびその駆動方法、並びに電子機器
TWI355639B (en) * 2007-12-24 2012-01-01 Au Optronics Corp Display, data conrol circuit and driving method th
US8421779B2 (en) * 2008-05-29 2013-04-16 Himax Technologies Limited Display and method thereof for signal transmission
TWI413071B (zh) * 2008-06-11 2013-10-21 Novatek Microelectronics Corp 用於液晶顯示器降低消耗功率之驅動方法及相關裝置
US20100182295A1 (en) * 2009-01-20 2010-07-22 Chen Ping-Po Lcd driving circuit and driving method thereof
KR101032903B1 (ko) * 2009-08-11 2011-05-06 주식회사 티엘아이 외부에서 공급되는 신호의 수를 저감시키는 액정표시장치 및 이에 포함되는 클락 중단 감지 신호 발생기
TWI406252B (zh) * 2009-10-05 2013-08-21 Ili Technology Corp 驅動電路
WO2017126600A1 (ja) * 2016-01-19 2017-07-27 株式会社オルタステクノロジー 表示装置
TWI687914B (zh) * 2018-09-26 2020-03-11 大陸商北京集創北方科技股份有限公司 脈衝信號控制模組,同步脈衝信號產生方法,源極驅動器及顯示裝置
CN109166543B (zh) * 2018-09-26 2023-10-24 北京集创北方科技股份有限公司 数据同步方法、驱动装置以及显示装置
JP7379194B2 (ja) * 2020-02-05 2023-11-14 ラピスセミコンダクタ株式会社 表示装置及びソースドライバ
CN111833825B (zh) 2020-07-21 2023-06-02 北京集创北方科技股份有限公司 驱动电路,驱动方法及显示装置
TWI741738B (zh) * 2020-08-17 2021-10-01 大陸商北京集創北方科技股份有限公司 行驅動晶片、行驅動電路及led顯示裝置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059222A (ko) * 2000-11-10 2002-07-12 가네코 히사시 패널 표시 장치의 데이터선 구동 회로
JP2003280613A (ja) 2002-03-26 2003-10-02 Sharp Corp 表示装置、駆動回路、および表示方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3691318B2 (ja) * 1999-09-30 2005-09-07 シャープ株式会社 表示用駆動装置の駆動用半導体素子、表示用駆動装置及びそれを用いた液晶モジュール
US7098901B2 (en) * 2000-07-24 2006-08-29 Sharp Kabushiki Kaisha Display device and driver
US6856373B2 (en) * 2000-08-29 2005-02-15 Fujitsu Display Technologies Corporation Liquid crystal display apparatus and reduction of electromagnetic interference
JP2003015613A (ja) * 2001-06-29 2003-01-17 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法
JP4353676B2 (ja) * 2002-05-24 2009-10-28 富士通マイクロエレクトロニクス株式会社 集積半導体回路、表示装置および信号伝送システム
JP3679784B2 (ja) * 2002-06-13 2005-08-03 キヤノン株式会社 画像表示素子の変調装置および画像表示装置
JP2004191581A (ja) * 2002-12-10 2004-07-08 Sharp Corp 液晶表示装置およびその駆動方法
JP3802492B2 (ja) * 2003-01-29 2006-07-26 Necエレクトロニクス株式会社 表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059222A (ko) * 2000-11-10 2002-07-12 가네코 히사시 패널 표시 장치의 데이터선 구동 회로
JP2003280613A (ja) 2002-03-26 2003-10-02 Sharp Corp 表示装置、駆動回路、および表示方法

Also Published As

Publication number Publication date
JP2005338765A (ja) 2005-12-08
TWI259432B (en) 2006-08-01
US20050264546A1 (en) 2005-12-01
JP4213127B2 (ja) 2009-01-21
US7538752B2 (en) 2009-05-26
KR20050113109A (ko) 2005-12-01
TW200539097A (en) 2005-12-01

Similar Documents

Publication Publication Date Title
JP4213127B2 (ja) ソースドライバ、ソースドライバアレー、ソースドライバアレーを備えたドライバ、およびドライバを備えた表示装置
US7133035B2 (en) Method and apparatus for driving liquid crystal display device
JP5307527B2 (ja) 表示装置、表示パネルドライバ、及びバックライト駆動方法
KR100453866B1 (ko) 이미지 디스플레이 장치 및 이를 구동하는 방법
US8035581B2 (en) Scan driver, organic light emitting display using the same, and method of driving the organic light emitting display
KR101325982B1 (ko) 액정표시장치 및 이의 구동방법
US9311844B2 (en) Source driver and method to reduce peak current therein
KR101590342B1 (ko) 데이터 구동 장치 및 이를 이용한 표시 장치
US7911462B2 (en) Soft-start high driving method and source driver device
KR101337897B1 (ko) 표시장치의 구동 제어회로
CN100373443C (zh) 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器
US20110157104A1 (en) Data transmitting device and flat plate display using the same
US20060017715A1 (en) Display device, display driver, and data transfer method
US8154479B2 (en) Electro-luminescence pixel, panel with the pixel, and device and method for driving the panel
US9087493B2 (en) Liquid crystal display device and driving method thereof
KR20160038154A (ko) 소스 드라이버 및 그것의 동작 방법
KR102174918B1 (ko) 표시장치의 구동회로 및 구동방법
JP2005181743A (ja) 表示コントローラ、表示システム及び表示制御方法
US10803811B2 (en) Display apparatus, driver for driving display panel and source driving signal generation method
US20080100595A1 (en) Method for eliminating power-off residual image in a system for displaying images
TW202303564A (zh) 顯示裝置和用於向顯示裝置供電的電力管理裝置
KR100908343B1 (ko) 디스플레이 장치 및 방법
KR101213924B1 (ko) 액정표시장치 및 그의 구동방법
KR100910999B1 (ko) 데이터 구동 회로 및 디스플레이 장치
KR102577045B1 (ko) 신호복원장치와 이를 포함하는 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120626

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee