KR100595169B1 - 멀티 인터페이스 장치 - Google Patents

멀티 인터페이스 장치 Download PDF

Info

Publication number
KR100595169B1
KR100595169B1 KR1019990008857A KR19990008857A KR100595169B1 KR 100595169 B1 KR100595169 B1 KR 100595169B1 KR 1019990008857 A KR1019990008857 A KR 1019990008857A KR 19990008857 A KR19990008857 A KR 19990008857A KR 100595169 B1 KR100595169 B1 KR 100595169B1
Authority
KR
South Korea
Prior art keywords
data
output
reproduction signal
interface
input
Prior art date
Application number
KR1019990008857A
Other languages
English (en)
Other versions
KR20000060517A (ko
Inventor
강호탁
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019990008857A priority Critical patent/KR100595169B1/ko
Publication of KR20000060517A publication Critical patent/KR20000060517A/ko
Application granted granted Critical
Publication of KR100595169B1 publication Critical patent/KR100595169B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Abstract

디지털 티브이(TV)의 방송에 필요한 여러 종류의 비트 스트림 재생기와 변조기 상호간의 인터페이스를 통합한 멀티 인터페이스 장치에 관한 것으로서, 특히 인터페이스가 필요한 두 기기간의 입/출력 데이터를 제어하는 재생신호 입/출력부와, 상기 재생 신호 출력부에서 출력되는 데이터를 저장하는 버퍼와, 기준 클럭을 입력받아 위상 동기 루프(PLL)을 수행하는 제어 신호 발생부와, 상기 제어 신호 발생부에서 PLL 록킹된 클럭에 동기시켜 상기 버퍼에 저장된 데이터를 리드하여 시리얼 데이터로 변환하는 신호 변환부로 구성되어, 여러 형태의 디지털 비트 스트림 재생기와 변조기들의 인터페이스들을 통합함으로써, 인터페이스를 단순화시킬 수 있다.
인터페이스

Description

멀티 인터페이스 장치{Apparatus for multi interfacing}
도 1은 종래의 D3VTR과 MTS의 입/출력 신호에 대한 인터페이스 흐름을 보인 구성 블록도
도 2는 시리얼 입/출력 방식인 변조기와 패러럴 방식의 비트 스트림 재생기 간의 인터페이스 흐름을 보인 종래의 구성 블록도
도 3은 본 발명에 따른 멀티 인터페이스 장치의 구성 블록도
도 4는 도 3의 재생 신호 입력부, FIFO 버스, 및 재생 신호 출력부의 입/출력 신호들을 상세하게 나타낸 구성 블록도
도 5는 도 3의 8비트 버퍼, FIFO 버스, 제 1 제니스 인터페이스, 신호 변환부의 입/출력 신호들을 상세하게 나타낸 구성 블록도
도 6a는 도 3의 상기 모드 선택 스위치의 딥 스위치의 온/오프에 따른 모드의 종류를 표로 도시한 도면
도 6b, 도 6c는 딥 스위치의 모드 셋팅 예를 도시한 도면
도 7은 MTS에서 데이터 관리자 프로그램의 발생 모드로 멀티 인터페이스를 사용했을 때의 본 발명에 따른 환경설정 상태 표시 창을 보인 도면
도 8은 MTS에서 데이터 관리자 프로그램의 획득 모드로 멀티 인터페이스를 사용했을 때의 환경설정 상태 표시 창을 보인 도면
도면의 주요부분에 대한 부호의 설명
301 : 재생신호 입력부 302 : 모드 선택 스위치
303,306 : FIFO 버퍼 304 : 재생신호 출력부
305 : 버퍼 307 : 제어신호 발생부
308 : 신호 변환부 309 : 램프패턴 신호 스위치
310 : 시리얼 버퍼
본 발명은 디지털 티브이(TV)의 방송에 필요한 여러 종류의 비트 스트림 재생기와 변조기 상호간의 인터페이스를 통합한 멀티 인터페이스 장치에 관한 것이다.
최근 디지털 TV등의 개발에 많이 사용되고 있는 비트 스트림 재생기(예, Tektronix사의 MTS(MPEG Test stream))와 디지털 브이씨알(예, Panasonic사의 D3VTR) 그리고, 이들에서 출력되는 신호를 전송하기 위해 변조하는 변조기들의 종류가 다양하고 이들의 입/출력(I/O) 방식에 따라 인터페이스 회로가 필요하다.
도 1은 디지털 TV 개발에 주로 이용되는 비트 스트림 재생기인 MTS와 D3VTR의 입/출력 신호를 나타낸 것으로서, D3VTR(101)과 변조기(105) 간의 동기를 맞추기 위한 D3 인터페이스(102), MTS(103)와 변조기(105) 간의 동기를 맞추기 위한 MTS 인터페이스(104)가 각각 필요하다.
만일 상기 변조기(105)가 시리얼로 데이터를 받는 변조기라면 상기와 같은 구조에서는 호환이 안된다. 즉, 변조기(105)는 D3VTR(101) 또는, MTS(103)에서 출력되는 데이터를 처리할 수 없으므로 D3VTR(101)에서 재생된 비트스트림을 MTS(103)에 저장할 수 없으며 그 반대도 마찬가지이다. 이때는 각 인터페이스(102,104)와 변조기(105)에 다시 각각 패러럴 데이터를 시리얼로 변환하는 장치가 필요하다.
상기된 도 1과 같은 비트 스트림 재생기와 변조기에서는 인터페이스 회로들이 각 비트 스트림 재생기마다 다르게 구성된다. 즉, 각 전송 장비에 대한 여러 종류의 인터페이스 회로가 요구된다.
도 2는 패러럴 데이터 입력 방식의 비트 스트림 재생기(예, MTS, D3VTR)와 시리얼 데이터 입력 방식의 VSB 변조기(제니스 8VSB 지상파용 변조기)를 나타내고 있다. 도 2에서 보면, MTS 시스템(201)과 시리얼 입력 방식의 VSB 변조기(205) 사이에 인터페이스가 없으므로 두 시스템간에는 호환이 안된다.
또한, D3VTR(202)과 VSB 변조기(205) 사이에는 데이터 전송을 위해서 D3 인터페이스(203)뿐만 아니라 패러럴 데이터를 시리얼로 변환하는 인터페이스(204)가 더 필요함을 알 수 있다.
즉, 도 2와 같이 D3VTR과 MTS간의 인터페이스 구성에 문제가 발생하면 MTS에 D3VTR의 비트 스트림 데이터를 저장할 수 없으며, 또한 비트 스트림 데이터를 저장하기 위해서는 많은 수의 인터페이스 회로가 필요하게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 여러 종류의 비트 스트림 재생기와 변조기 상호간의 인터페이스들을 통합한 멀티 인터페이스 장치를 제공함에 있다.
본 발명의 다른 목적은 상기된 멀티 인터페이스를 적용하여 D3VTR에서 재생되는 비트 스트림 소스를 MTS에 저장하는 멀티 인터페이스 장치를 제공함에 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 멀티 인터페이스 장치는, 인터페이스가 필요한 두 기기간의 입/출력 데이터를 제어하는 재생신호 처리부와, 상기 재생신호 처리부에서 출력되는 패러럴 데이터를 시리얼 데이터로 변환하는 제어부를 포함하여 구성되는 것을 특징으로 한다.
상기 재생 신호 처리부는 기 설정된 비트 스트림 재생기로부터 입력되는 데이터 또는 테스트 데이터의 출력을 제어하는 재생 신호 입력부와, 요청 제어 신호에 따라 상기 재생 신호 입력부에서 출력되는 데이터를 클럭에 동기시켜 입력받아 출력하는 재생 신호 출력부로 구성되는 것을 특징으로 한다.
상기 제어부는 상기 재생 신호 출력부에서 출력되는 데이터를 저장하는 버퍼와, 기준 클럭을 입력받아 위상 동기 루프(PLL)을 수행하는 제어 신호 발생부와, 상기 제어 신호 발생부에서 PLL 록킹된 클럭에 동기시켜 상기 버퍼에 저장된 데이터를 리드하여 시리얼 데이터로 변환하는 신호 변환부로 구성되는 것을 특징으로 한다.
본 발명의 다른 목적, 특징 및 잇점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.
도 3은 본 발명에 따른 멀티 인터페이스 장치의 구성 블록도이다.
도 4는 도 3의 재생 신호 입력부(301), FIFO 버스(303), 및 재생 신호 출력부(304)의 입/출력 신호들을 상세하게 나타낸 것이고, 도 5는 도 3의 8비트 버퍼(305), FIFO 버스(306), 제어 신호 발생부(307), 신호 변환부(308)의 입/출력 신호들을 상세하게 나타낸 것이다.
즉, 본 발명에 따른 멀티 인터페이스 장치는, 비트 스트림 재생기로부터 입력되는 데이터 또는 테스트 데이터의 출력을 제어하는 재생 신호 입력부(301), 각 변조기와 비트 스트림 재생기등을 선택하는 모드 선택 스위치(302), 입/출력되는 데이터를 클럭에 동기시키는 선입선출(First In First Output ; FIFO) 버스(303), 상기 FIFO 버스(303)의 리드 인에이블과 리드 클럭 신호를 제어하는 재생 신호 출력부(304), 상기 재생 신호 출력부(304)에서 출력되는 데이터를 저장하는 8비트 버퍼(305), 상기 버퍼(305)에서 출력되는 데이터를 클럭에 동기시키는 FIFO 버스(306), 기준 클럭을 입력받아 상기 FIFO 버스(306)에서 사용되는 클럭으로 록킹시키는 제어 신호 발생부(307), 상기 버퍼(305)에 저장된 데이터를 시리얼로 변환한 후 스위치 신호에 따라 상기 시리얼 데이터 또는 테스트 신호를 선택 출력하는 신호 변환부(308), 테스트 신호 출력 유무를 선택하는 테스트 패턴 신호 스위치(309), 및 상기 신호 변환부(308)를 통해 출력되는 데이터를 일시 저장한 후 시리얼 입력의 변조기로 출력하는 시리얼 버퍼(310)로 구성된다.
이때, 상기 멀티 인터페이스의 입/출력 단자와 각 전송 장비(예, 비트 스트림 재생기, 변조기등) 사이에는 에미터 결합 논리(Emitter-Coupled Logic ; ECL)형 데이터를 트랜지스터-트랜지스터 논리(Transistor-Transistor Logic ; TTL)형 데이터로 변환하여 멀티 인터페이스로 출력하는 컨버터(도시되지 않음), 또는 TTL형 데이터를 ECL형으로 변환하여 각 전송 장비로 출력하는 컨버터(도시되지 않음)가 배치된다. 이는 TTL형 데이터는 근거리용이고, ECL형 데이터는 원거리용이므로, 멀티 인터페이스 내에서는 TTL형 데이터를 이용하고, 각 전송 장비로 데이터를 송출할 때는 ECL형 데이터를 이용하기 위해서이다.
그리고, 상기 제어 신호 발생부(307)와 신호 변환부(308)는 제니스 인터페이스를 사용할 수도 있다.
이와 같이 구성된 본 발명에서 재생 신호 입력부(301)는 D3VTR 또는 MTS 시스템과 같은 비트 스트림 재생기로부터 수신되는 데이터를 FIFO 버스(303)에 라이트할 수 있도록 신호를 발생한다. 이때, 모드 선택 스위치(302)의 선택 신호에 따라 상기 비트 스트림 재생기로부터 입력되는 정상적인 데이터 또는 내부에서 발생시킨 테스트 패턴을 선택 출력한다. 또한, 각 전송 장비에 대한 모드 셋팅을 할 수 있게 먹싱한다.
상기 모드 선택 스위치(302)는 딥 스위치로 되어 있으며, 이것은 각 변조기와 비트 스트림 재생기를 선택할 수 있고 또한, 테스트 신호인 램프 데이터와 상기 정상적인 데이터를 선택할 수 있다.
그리고, 램프 패턴 신호 스위치(309)는 테스트 패턴인 램프 데이터 또는 비 트 스트림 재생기에서 출력된 정상 데이터를 시리얼 입력의 변조기로 출력하기 위한 로터리 스위치로서, '0'이면 비트 스트림 재생기에서 출력된 데이터를, '1'이면 램프 데이터를 의미한다. 여기서, 상기 램프 패턴 신호 스위치(309)는 제니스 8VSB 변조기에서 사용할 수 있다.
도 6a는 상기 모드 선택 스위치(302)의 딥 스위치의 온/오프에 따라 셋트되는 모드의 종류를 표로 도시한 것이고, 도 6b, 도 6c는 딥 스위치의 모드 셋팅 예를 보이고 있다. 예를 들어, 도 6b와 같이 SW1,SW2,SW3,SW4가 순차적으로 1011로 셋트되어 있다면 사용 모드는 D3VTR ∼ 제니스 8VSB 모드임을 도 6a를 통해 알 수 있다. 또한, SW1이 0으로 설정되어 있다면 다른 스위치의 온/오프에 상관없이 재생 신호 입력부(301)에서는 테스트 패턴이 출력됨을 알 수 있다.
그리고, 상기 재생 신호 입력부(301)는 시스템등이 다운되었을 때 8비트 데이터에 동기를 삽입하는 모듈, 데이터 요청을 발생하며, FIFO 버스(303)를 제어하기 위한 FIFO 리셋 신호를 발생한다.
한편, 재생신호 출력부(304)는 FIFO 버스(303)의 리드 인에이블(RENA)과 리드 클럭 신호(RCLK)를 제어하고 시스템 리셋을 구현하며, 4VSB와 8VSB의 요청 데이터를 발생한다. 여기서, 요청 클럭(REQ_CLK)은 약 8.07MHz의 클럭이 발진되며, 이 클럭에 의해 데이터 요청(REQ_DATA)이 동작한다. 이것은 송신측으로부터 데이터와 제어 신호등을 받을 수 있음을 의미하는 준비(ready) 신호로도 볼 수 있다. 즉, 상기 재생 신호 출력부(304)는 변조기(예, 제니스 8T VSB 변조기, 제니스 4VSB 변조기, LG 4VSB 변조기)나 비트 스트림 재생기(예, MTS)로부터 요청 클럭과 요청 데이 터가 입력되어야 상기 FIFO 버스(303)를 통해 입력되는 데이터를 상기 변조기 또는 비트 스트림 재생기로 출력한다.
이때, 본 발명은 하나의 멀티 인터페이스 장치에서 최대 3개의 변조기(예, 제니스 8T VSB 변조기, 제니스 4VSB 변조기, LG 4VSB 변조기)를 사용할 수 있는 스플리터(spitter) 기능을 가지고 있어서 기존 RF 스플리터를 따로 사용하지 않아도 된다.
그리고, FIFO 버스(303)는 주로 입력되는 데이터와 출력되는 데이터를 주변 로직의 리드/라이트 클럭(RENA,WENA)과 인에이블 신호(RCLK,WCLK)에 의해 제어한다. 이때, 재생 신호 입력부(301)에서 출력된 데이터와 클럭을 라이트 인에이블된 신호에 동기를 맞추어서 라이트한다음 재생 신호 출력부(304)가 리드할 수 있도록 제어한다.
한편, 제어 신호 발생부(307)는 64MHz 위상 동기 루프(Phase Locked Loop ; PLL) VCXO 클럭을 받아서 PLL의 업/다운/록을 선택하며, PLL 신호가 록킹되면 재생신호 출력부(304)로 요청 클럭(REQ_CLK)과 요청 데이터(REQ_DATA)를 보낸다. 이때, 상기 PLL 록킹 주파수는 VSB 모드에 따라 달라지며, PLL 록킹이 이루어져야 FIFO 버스(306)가 동작하여 버퍼(305)에 저장된 데이터를 리드한다. 즉, FIFO 버스(306)에 라이트 인에이블 신호(WENA)와 라이트 클럭 신호(WCLK)를 보내어 8비트 버퍼(305)를 거친 데이터들의 동기를 맞추어 FIFO 버스(306)에 입력시킨다.
그리고, 신호 변환부(308)는 FIFO 버스(306)에서 출력된 데이터들을 입력받기 위해 리드 인에이블 신호(RENA)와 리드 클럭 신호(RCLK)를 상기 FIFO 버스(306) 로 보내며, 기준 클럭(77.576034MHz PLL)을 인가시켜서 패러럴 데이터를 시리얼 데이터로 변환시킨 후 시리얼 버퍼(310)를 통해 시리얼 입력 변조기로 출력한다. 또한, 상기 신호 변환부(308)에는 램프 발생 블록이 있으며, 상기 램프 패턴 신호 스위치(309)의 스위칭에 따라 상기 FIFO 버스(306)를 통해 전송되는 데이터 또는 램프 발생 블록에서 생성한 테스트 패턴 데이터를 상기 시리얼 버퍼(310)로 출력한다. 그리고, 동기 디코딩, 타이밍, 시리얼 수신 타이밍 블록이 있어서 시리얼 데이터들의 동기를 맞추어 시리얼 입력의 VSB 변조기로 데이터들을 전송한다.
도 7과 도 8은 본 발명에 따른 멀티 인터페이스를 사용한 MTS 운영 방법의 실시예들을 나타낸 것이다.
도 7은 MTS에서 데이터 관리자 프로그램의 발생 모드로 멀티 인터페이스를 사용했을 때 즉, 멀티 인터페이스를 사용한 전송 시스템으로 MTS를 운영할 경우의 환경설정 상태 표시 창으로서, 프로토콜은 슬레이브(slave)로 되어 있다. 이는, 요청 클럭을 보내는 쪽이 마스터이고, 요청 클럭을 받아서 데이터를 전송하는 쪽이 슬레이브가 되기 때문이다. 또한, 패러럴 케이블은 ECL 제어 포트와 ECL 패러럴 포트에 동시에 물려야 한다.
또한, 도 8은 MTS에서 데이터 관리자 프로그램의 획득(acquisition) 모드로 멀티 인터페이스를 사용했을 때 즉, D3VTR에 있는 각종 소스들을 MTS에 기록할 때의 환경설정 상태 표시 창으로서, 이때의 프로토콜은 마스터이다. 이는 데이터를 기록할 때는 요청 클럭이 필요없기 때문이다. 또한, ECL 패러럴 포트만 사용하면 된다. 이때, 저장하는 사이즈를 지정하여 자동으로 녹화할 수도 있고 유저가 직접 결정할 수도 있다.
한편, 본 발명은 디지털 TV의 칩 셋트, D-VHS, 디지털 TV의 PC 수신 카드등의 응용 및 개발을 위한 용도로 사용되고 또한, XGA급 이상의 PDP, LCD, CRT 프로젝션등의 디스플레이 제품 개발에 이용할 수 있다. 또한, 차후에 디지털 방송에 대한 필드 테스트(디지탈 TV 전송 시스템)에도 사용할 수 있다. 즉, 본 발명은 디지털 TV 전송 분야에 관련된 거의 모든 부분에서 사용이 가능하다.
이상에서와 같이 본 발명에 따른 멀티 인터페이스 장치에 의하면, 디지털 A/V 제품의 개발에 필수적인 장비들인 여러 형태의 디지털 비트 스트림 재생기와 변조기들의 인터페이스들을 통합함으로써, 인터페이스를 단순화시키는 효과가 있다. 또한, D3VTR에서만 사용하는 비트스트림(자기 테이프로 되어 있음)들을 MTS 데이터 관리 프로그램에서 기록할 수 있다. 그리고, 하나의 멀티 인터페이스 장치로 다수개(예, 3개)의 변조기를 사용할 수 있는 스플리터(spitter) 기능을 가지고 있어서 RF 스플리터를 따로 사용하지 않아도 된다.

Claims (8)

  1. 기 설정된 비트 스트림 재생기로부터 입력되는 데이터 또는 테스트 데이터의 출력을 제어하는 재생 신호 입력부와,
    요청 제어 신호에 따라 상기 재생 신호 입력부에서 출력되는 데이터를 클럭에 동기시켜 입력받아 출력하는 재생 신호 출력부와,
    상기 재생 신호 출력부에서 출력되는 데이터를 저장하는 버퍼와,
    기준 클럭을 입력받아 위상 동기 루프(PLL)을 수행하는 제어 신호 발생부와,
    상기 제어 신호 발생부에서 PLL 록킹된 클럭에 동기시켜 상기 버퍼에 저장된 데이터를 리드하여 시리얼 데이터로 변환한 후 시리얼 입력 변조기로 출력하는 신호 변환부를 포함하여 구성되는 것을 특징으로 하는 멀티 인터페이스 장치.
  2. 제 1 항에 있어서, 상기 재생 신호 입력부는
    인터페이스가 필요한 사용 기기의 선택 및 정상 데이터와 테스트 데이터의 선택을 위한 모드 선택 스위치가 더 구비되며, 상기 모드 선택 스위치의 선택 모드에 따라 선택된 기기에서 전송되는 데이터 또는 내부에서 발생된 테스트 데이터를 출력하는 것을 특징으로 하는 멀티 인터페이스 장치.
  3. 제 1 항에 있어서, 상기 신호 변환부는
    램프 패턴 신호 스위치가 더 구비되어 상기 스위치의 온/오프 상태에 따라 상기된 시리얼 데이터 또는 내부에서 발생된 테스트 데이터를 선택 출력하는 것을 특징으로 하는 멀티 인터페이스 장치.
  4. 삭제
  5. 입/출력 데이터를 제어하는 재생신호 처리부와 패러럴 데이터를 시리얼 데이터로 변환하는 제어부를 포함하여 구성되는 멀티 인터페이스 장치에 있어서, 상기 재생 신호 처리부는
    기 설정된 기기로부터 입력되는 데이터 또는 테스트 데이터의 입/출력을 제어하는 재생 신호 입력부와,
    요청 제어 신호에 따라 상기 재생 신호 입력부에서 출력되는 데이터를 클럭에 동기시켜 입력받아 출력하는 재생 신호 출력부로 구성되는 것을 특징으로 하는 멀티 인터페이스 장치.
  6. 제 5 항에 있어서, 상기 재생 신호 입력부는
    인터페이스가 필요한 사용 기기의 선택 및 정상 데이터와 테스트 데이터의 선택을 위한 모드 선택 스위치가 더 구비되며, 상기 모드 선택 스위치의 선택 모드에 따라 선택된 기기에서 전송되는 데이터 또는 내부에서 발생된 테스트 데이터를 출력하는 것을 특징으로 하는 멀티 인터페이스 장치.
  7. 입/출력 데이터를 제어하는 재생신호 처리부와 패러럴 데이터를 시리얼 데이터로 변환하는 제어부를 포함하여 구성되는 멀티 인터페이스 장치에 있어서, 상기 제어부는
    상기 재생 신호 출력부에서 출력되는 데이터를 저장하는 버퍼와,
    기준 클럭을 입력받아 위상 동기 루프(PLL)을 수행하는 제어 신호 발생부와,
    상기 제어 신호 발생부에서 PLL 록킹된 클럭에 동기시켜 상기 버퍼에 저장된 데이터를 리드하여 시리얼 데이터로 변환한 후 시리얼 입력 변조기로 출력하는 신호 변환부로 구성되는 것을 특징으로 하는 멀티 인터페이스 장치.
  8. 제 7 항에 있어서, 상기 신호 변환부는
    램프 패턴 신호 스위치가 더 구비되어 상기 스위치의 온/오프 상태에 따라 상기된 시리얼 데이터 또는 내부에서 발생된 테스트 데이터를 선택 출력하는 것을 특징으로 하는 멀티 인터페이스 장치.
KR1019990008857A 1999-03-16 1999-03-16 멀티 인터페이스 장치 KR100595169B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990008857A KR100595169B1 (ko) 1999-03-16 1999-03-16 멀티 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990008857A KR100595169B1 (ko) 1999-03-16 1999-03-16 멀티 인터페이스 장치

Publications (2)

Publication Number Publication Date
KR20000060517A KR20000060517A (ko) 2000-10-16
KR100595169B1 true KR100595169B1 (ko) 2006-07-03

Family

ID=19576746

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990008857A KR100595169B1 (ko) 1999-03-16 1999-03-16 멀티 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR100595169B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07226082A (ja) * 1994-02-09 1995-08-22 Toshiba Corp パラレル・シリアル変換装置及びこれを用いた線形変換装置
US5592488A (en) * 1995-06-07 1997-01-07 Micron Technology, Inc. Method and apparatus for pipelined multiplexing employing analog delays for a multiport interface
KR970059887A (ko) * 1996-01-05 1997-08-12 구자홍 시리얼 인터페이스 시스템
KR0160356B1 (ko) * 1995-05-03 1998-12-15 김영욱 범용측정기와 처리 시스템간 인터페이스 장치
KR19990016716A (ko) * 1997-08-19 1999-03-15 윤종용 사용자 데이터 인터페이스 장치
KR0184043B1 (ko) * 1995-08-01 1999-05-01 구자홍 브이오디용 멀티인터페이스 시스템

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07226082A (ja) * 1994-02-09 1995-08-22 Toshiba Corp パラレル・シリアル変換装置及びこれを用いた線形変換装置
KR0160356B1 (ko) * 1995-05-03 1998-12-15 김영욱 범용측정기와 처리 시스템간 인터페이스 장치
US5592488A (en) * 1995-06-07 1997-01-07 Micron Technology, Inc. Method and apparatus for pipelined multiplexing employing analog delays for a multiport interface
KR0184043B1 (ko) * 1995-08-01 1999-05-01 구자홍 브이오디용 멀티인터페이스 시스템
KR970059887A (ko) * 1996-01-05 1997-08-12 구자홍 시리얼 인터페이스 시스템
KR19990016716A (ko) * 1997-08-19 1999-03-15 윤종용 사용자 데이터 인터페이스 장치

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1001603560000 *

Also Published As

Publication number Publication date
KR20000060517A (ko) 2000-10-16

Similar Documents

Publication Publication Date Title
CA2592734C (en) Methods and apparatus for optical wireless communication
US4949169A (en) Audio-video data interface for a high speed communication link in a video-graphics display window environment
JP4947605B2 (ja) オーディオ/ビデオ/データをシステム・バスを介して転送する方法
US6834091B2 (en) Time synchronization for data over a powerline modem network
JP5516905B2 (ja) 映像音声用双方向デジタル・インタフェース(DiiVA)
US8810732B1 (en) Auto-select algorithm for a high-definition multimedia interface switch
CA2416052A1 (en) Methods and systems for sending side-channel data during data inactive period
KR19980042154A (ko) 1394 직렬 데이터 버스를 통해 에이티엠 셀을 전송하는 방법 및 장치
JP2001211228A (ja) 電話端末装置
KR20040111426A (ko) 외부 제어를 허용하는 수신 디바이스 내부의 다수의소스들로부터 다수의 오디오/비디오 데이터의 스트림을 혼합
USRE32776E (en) Piggy back row grabbing system
KR100595169B1 (ko) 멀티 인터페이스 장치
EP1223755A2 (en) Disc playback system and display unit
KR20010024498A (ko) 집적형 텔레비전 프로세서
US7203557B1 (en) Audio signal delay apparatus and method
KR20000057102A (ko) 데이터 송수신 방법, 전자 기기, 및 데이터 송수신프로그램 공급 매체
JPH10313448A (ja) 動画像送信装置および受信装置
US20010046367A1 (en) Image processing apparatus and image processing method
JPH09205426A (ja) 伝送速度調整装置
KR100267371B1 (ko) 엠펙-2 역다중화기와 오디오 디코더 정합장치
KR920008283B1 (ko) 컴퓨터 시스템간 데이타 전송을 위한 장치
JP2002185929A (ja) 同期管理システム
JPS62220084A (ja) 画像表示システム
JPH06338865A (ja) デジタル信号伝送方式
JP2001156757A (ja) 復号装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee