KR100562505B1 - 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드 - Google Patents

중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드 Download PDF

Info

Publication number
KR100562505B1
KR100562505B1 KR1020030070309A KR20030070309A KR100562505B1 KR 100562505 B1 KR100562505 B1 KR 100562505B1 KR 1020030070309 A KR1020030070309 A KR 1020030070309A KR 20030070309 A KR20030070309 A KR 20030070309A KR 100562505 B1 KR100562505 B1 KR 100562505B1
Authority
KR
South Korea
Prior art keywords
input
time
processing unit
output
central processing
Prior art date
Application number
KR1020030070309A
Other languages
English (en)
Other versions
KR20050034400A (ko
Inventor
서경덕
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030070309A priority Critical patent/KR100562505B1/ko
Priority to US10/915,918 priority patent/US7172129B2/en
Priority to DE102004050039A priority patent/DE102004050039B4/de
Priority to FR0410581A priority patent/FR2860891B1/fr
Publication of KR20050034400A publication Critical patent/KR20050034400A/ko
Application granted granted Critical
Publication of KR100562505B1 publication Critical patent/KR100562505B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0833Card having specific functional components
    • G07F7/084Additional components relating to data transfer and storing, e.g. error detection, self-diagnosis

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Business, Economics & Management (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Accounting & Taxation (AREA)
  • Strategic Management (AREA)
  • General Business, Economics & Management (AREA)
  • Computer Hardware Design (AREA)
  • Credit Cards Or The Like (AREA)
  • Information Transfer Systems (AREA)

Abstract

여기에 개시되는 집적 회로 카드는 외부로부터의 명령 데이터를 입력받는 입출력 블록을 포함한다. 중앙 처리 장치는 입력된 명령 데이터에 대응하는 작업을 수행하고, 제어 블록은 명령 데이터의 수신이 완료된 후 중앙 처리 장치의 작업 시간이 기준 시간 (예를 들면, 작업 대기 시간 또는 그 보다 짧은 시간)에 도달하였는지의 여부를 판별한다. 특히, 중앙 처리 장치의 작업 시간이 기준 시간에 도달할 때마다 제어 블록은 중앙 처리 장치의 개입없이 입출력 블록을 통해 처리 데이터가 출력되게 한다.

Description

중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로 전송할 수 있는 집적회로 카드{INTEGRATED CIRCUIT CARD CAPABLE OF AUTOMATICALLY TRANSMITTING NULL BYTE INFORMATION WITHOUT INTERVENTION BY CPU}
도 1은 본 발명에 따른 집적 회로 카드를 개략적으로 보여주는 블록도;
도 2는 본 발명의 바람직한 실시예에 따른 도 1에 도시된 제어 블록을 보여주는 블록도; 그리고
도 3은 본 발명에 따른 집적 회로 카드의 동작을 설명하기 위한 흐름도이다.
* 도면의 주요 부분에 대한 부호 설명 *
100 : 집적 회로 카드 110 : CPU
120 : 메모리 130 : 제어 레지스터
140 : 입출력 블록 150 : 레지스터
160 : 제어 블록 170 : DMA 제어기
200 : 인터페이스 장치 201 : 타이머
202 : 프로세서
본 발명은 집적회로 카드에 관한 것으로 좀 더 구체적으로 작업 대기 시간 (work waiting time) 내에 널 바이트 정보 (NULL byte information)를 자동적으로 송신하는 장치에 관한 것이다.
잘 알려진 바와 같이, 자기 티 (magnetic strip)을 갖는 마그네틱 카드라 불리는 일반적인 플라스틱 카드는 많은 양의 데이터를 저장할 수 없을 뿐만 아니라 보안성이 없다. 반도체 기술의 상당한 진보와 더불어, 집적 회로의 크기는 점차적으로 작아지고 있다. 이러한 이유로, 플라스틱 카드와 집적 회로의 결합에 의해서 집적 회로 카드가 개발되어 오고 있고, 일반적인 마그네틱 카드를 완전히 대체하는 데 사용되고 있다. 집적 회로 카드가 더 많은 데이터를 저장할 수 있기 때문에, 보안성이 향상되고 쉽게 손상되지 않는다면, 집적 회로 카드는 은행 카드 뿐만 아니라 인증 및 보험 카드로서 기능한다. 그러므로, 집적 회로 카드 (또는 스마트 카드)가 일상 생활에서 넓게 사용되고 있다.
집적 회로 카드는 ISO 표준 7816에 규정된 인터페이스 방식에 따라 데이터를 송수신하는 카드이다. 특히, 집적 회로 카드의 전기 신호 (electronic signals) 및 전송 프로토콜 (transmission protocols)이 ISO 표준 7816-3에 정의되어 있다. ISO 표준 7816-3에 규정된 비동기 반이중 문자 전송 프로토콜 (asynchronous half duplex character transmission protocol) (이하, "T=0 전송 프로토콜"이라 칭함)에 따르면, 인터페이스 장치가 집적 회로 카드로 명령을 전송하면, 집적 회로 카드는 정해진 시간 (이는 작업 대기 시간 (work waiting time)이라 불림) 내에 처리 바이트 (procedure byte)를 인터페이스 장치로 전송하여야 한다. 집적 회로 카드에 의해서 보내지는 처리 바이트들은 ACK, NULL 및 SW1 바이트들을 포함한다. 특히, NULL 바이트는 입력된 명령을 처리하는 데 필요한 시간이 작업 대기 시간을 초과할 때 추가적인 작업 시간 (working time)을 확보하기 위해서 집적 회로 카드에서 인터페이스 장치로 전송된다. 인터페이스 장치는 집적 회로 카드로부터 NULL 바이트가 전송될 때 작업 대기 시간을 측정하기 위한 타이머를 초기화하며, 그 결과 작업 대기 시간이 초기화된다.
앞서 언급된 T=0 전송 프로토콜의 경우, 집적 회로 카드는 입력된 명령을 처리하는 데 걸리는 시간이 작업 대기 시간을 초과하기 이전에 NULL 바이트를 인터페이스 장치로 전송하여야 한다. 이는 집적 회로 카드의 중앙 처리 장치가 현재 입력된 명령을 수행하는 것을 중지하고 NULL 바이트를 전송하기 위한 절차를 수행하여야 함을 의미한다. 잘 알려진 바와 같이, 집적 회로 카드는 응용 프로그램에 의거하여 명령을 처리한다. 그러한 이유로 NULL 바이트를 전송하는 과정을 미리 코딩해야 하며 이는 프로그램 오버헤드 (program overhead)의 원인이 되고 있다. 만약 현재 입력된 명령을 수행하는 동작을 중지할 수 없는 경우, 인터페이스 카드는 작업 대기 시간 내에 집적 회로 카드로부터 어떠한 응답도 받지 못하기 때문에 현재의 통신 상태를 통신 에러로 처리하며, 그 결과 정상적인 통신이 이루어지지 않는다.
본 발명은 프로세서의 개입없이 널 바이트 정보를 자동적으로 송신할 수 있는 집적 회로 카드를 제공하는 것이다.
상술한 제반 목적을 달성하기 위한 본 발명의 특징에 따르면, 집적 회로 카드는 외부로부터의 명령 데이터를 입력받는 입출력 블록; 상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치; 및 명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 판별하며, 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때마다 상기 중앙 처리 장치의 개입 없이 상기 입출력 블록을 통해 처리 데이터가 출력되도록 하는 제어 블록을 포함한다.
이 실시예에 있어서, 상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정한다.
이 실시예에 있어서, 상기 제어 블록은 상기 처리 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정한다.
이 실시예에 있어서, 상기 처리 데이터는 널 (NULL) 바이트를 포함한다.
이 실시예에 있어서, 상기 제어 블록은 클록 신호를 발생하도록 구성되는 발진 회로와; 상기 기준 시간을 저장하도록 구성되는 레지스터와; 상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터와; 그리고 상기 카운터의 카운트 시간이 상기 기준 시간에 도달하였는 지의 여부를 판별하는 비교기를 포함한다.
이 실시예에 있어서, 상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교 기의 출력에 의해서 초기화된다.
이 실시예에 있어서, 상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함한다.
이 실시예에 있어서, 상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지한다.
이 실시예에 있어서, 상기 기준 시간은 ISO 표준 7816에 규정된 작업 대기 시간 또는 그 보다 짧은 시간이다.
본 발명의 다른 특징에 따르면, 집적 회로 카드는 널 바이트 데이터를 저장하도록 구성된 레지스터; 외부로부터의 명령 데이터를 입력받는 입출력 블록; 상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치; 명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 나타내는 플래그 신호를 출력하는 제어 블록; 및 상기 플래그 신호에 응답하여 상기 중앙 처리 장치에 버스 점유를 요청함과 아울러 상기 레지스터로부터 널 바이트 데이터를 가져오며, 상기 중앙 처리 장치에 의해서 버스 점유가 승인될 때 상기 중앙 처리 장치의 개입 없이 상기 입출력 블록을 통해 상기 널 바이트 데이터가 출력되게 하는 디엠에이 제어기를 포함한다.
이 실시예에 있어서, 상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정한다.
이 실시예에 있어서, 상기 제어 블록은 상기 널 바이트 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정한다.
이 실시예에 있어서, 상기 제어 블록은 클록 신호를 발생하도록 구성되는 발진 회로와; 상기 기준 시간을 저장하도록 구성되는 레지스터와; 상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터와; 그리고 상기 카운터의 카운트 시간과 상기 기준 시간을 비교하여 상기 플래그 신호를 출력하는 비교기를 포함한다.
이 실시예에 있어서, 상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교기의 출력에 의해서 초기화된다.
이 실시예에 있어서, 상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함한다.
이 실시예에 있어서, 상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지한다.
이 실시예에 있어서, 상기 제어 블록은 상기 플래그 신호에 응답하여 상기 입출력 블록을 송신 모드로 설정하고 상기 널 바이트 데이터의 송신이 완료될 때 상기 입출력 블록을 수신 모드로 설정하는 입출력 모드 제어기를 더 포함한다.
본 발명의 또 다른 특징에 따르면, 집적 회로 장치의 동작 방법은 인터페이스 장치로부터의 명령의 수신이 완료되었는 지의 여부를 판별하는 단계와; 명령 수신이 완료될 때, 중앙 처리 장치가 작업을 수행하는 동안 상기 중앙 처리 장치의 작업 시간을 측정하는 단계와; 상기 측정된 시간이 기준 시간에 도달하였는 지의 여부를 판별하는 단계와; 그리고 상기 측정된 시간이 상기 기준 시간에 도달하였을 때, 상기 중앙 처리 장치의 개입없이 널 바이트 정보를 상기 인터페이스 장치로 전송하는 단계를 포함한다.
이 실시예에 있어서, 상기 인터페이스 장치는 상기 집적 회로 카드로부터의 널 바이트 정보에 응답하여 작업 대기 시간을 초기화시킨다.
본 발명의 또 다른 특징에 따르면, 카드 시스템은 작업 대기 시간을 측정하기 위한 타이머를 구비한 인터페이스 장치와; 그리고 상기 인터페이스 장치로부터 명령을 입력받고 입력된 명령에 응답하는 집적 회로 카드를 포함한다. 집적 회로 카드는 널 바이트 데이터를 저장하도록 구성된 레지스터; 외부로부터의 명령 데이터를 입력받는 입출력 블록; 상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치; 명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 나타내는 플래그 신호를 출력하는 제어 블록; 및 상기 플래그 신호에 응답하여 상기 중앙 처리 장치에 버스 점유를 요청함과 아울러 상기 레지스터로부터 널 바이트 데이터를 가져오며, 상기 중앙 처리 장치에 의해서 버스 점유가 승인될 때 상기 중앙 처리 장치의 개입 없이 상기 입출력 블록을 통해 상기 널 바이트 데이터가 출력되게 하는 디엠에이 제어기를 포함한다.
이 실시예에 있어서, 상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정하고, 상기 제어 블록은 상기 널 바이트 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정한다.
이 실시예에 있어서, 상기 제어 블록은 클록 신호를 발생하도록 구성되는 발진 회로와; 상기 기준 시간을 저장하도록 구성되는 레지스터와; 상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터와; 그리고 상기 카운터의 카운트 시간과 상기 기준 시간을 비교하여 상기 플래그 신호를 출력하는 비교기를 포함한다.
이 실시예에 있어서, 상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교기의 출력에 의해서 초기화된다.
이 실시예에 있어서, 상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함하며, 상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지한다.
이 실시예에 있어서, 상기 제어 블록은 상기 플래그 신호에 응답하여 상기 입출력 블록을 송신 모드로 설정하고 상기 널 바이트 데이터의 송신이 완료될 때 상기 입출력 블록을 수신 모드로 설정하는 입출력 모드 제어기를 더 포함한다.
본 발명의 바람직한 실시예들이 참조 도면들에 의거하여 이하 상세히 설명될 것이다.
도 1은 본 발명에 따른 집적 회로 카드를 개략적으로 보여주는 블록도이다.
본 발명에 따른 집적 회로 카드 (100)는 T=0 전송 프로토콜에 따라 인터페이스 장치 (200)와 통신하며, 인터페이스 장치 (200)로부터의 명령을 처리하는 데 필요한 시간이 작업 대기 시간을 초과하기 이전에 중앙 처리 장치의 개입없이 자동적으로 NULL 바이트를 인터페이스 장치 (200)로 전송한다. 인터페이스 장치 (200)는 집적 회로 카드 (100)로 명령을 전송함과 동시에 타이머 (201)를 이용하여 작업 대기 시간을 측정한다. 작업 대기 시간 내에 NULL 바이트가 수신되면, 인터페이스 장치 (200)의 프로세서 (202)는 타이머 (201)를 초기화시켜 다시 작업 대기 시간을 측정하기 시작한다.
본 발명에 따른 집적 회로 카드 (100)는, 도 1에 도시된 바와 같이, 중앙 처리 장치 (110), 중앙 처리 장치 (110)에 의해서 수행될 응용 프로그램을 저장하기 위한 메모리 (120), 제어 레지스터 (130), 그리고 데이터를 입출력하기 위한 입출력 블록 (140)을 포함하며, 이는 이 분야의 통상적인 지식을 습득한 자들에게 잘 알려진 것으로, 그것에 대한 설명은 그러므로 생략된다.
계속해서 도 1을 참조하면, 본 발명에 따른 집적 회로 카드 (100)는 레지스터 (150), 제어 블록 (160), 그리고 DMA 제어기 (170)를 더 포함한다. 레지스터 (150)는 NULL 바이트를 저장하도록 구성된다. 또한, 레지스터 (150)는 NULL 바이트 대신에 다른 처리 바이트를 저장하도록 구성될 수 있다. 제어 블록 (160)은 인터페이스 장치 (200)로부터 전송되는 명령의 수신이 완료될 때 입력된 명령을 처리하는 데 걸리는 시간이 기준 시간 (즉, 작업 대기 시간 또는 그 보다 짧은 시간)에 도달하였는 지의 여부를 판별한다. 만약 입력된 명령을 처리하는 데 걸리는 시간이 기 준 시간 (즉, 작업 대기 시간 또는 그 보다 짧은 시간)에 도달하면, 제어 블록 (160)은 중앙 처리 장치 (110)의 작업 시간이 기준 시간에 도달하였음을 알리는 신호를 DMA 제어기 (170)에 출력한다. 이와 동시에 제어 블록 (160)은 입출력 블록 (140)을 송신 모드로 설정한다. DMA 제어기 (170)는 제어 블록 (160)으로부터 신호에 따라 중앙 처리 장치 (110)에 버스 점유를 요청하며, 버스 점유가 승인될 때 레지스터 (150)에 저장된 NULL 바이트를 입출력 블록 (140)을 통해 인터페이스 장치 (200)로 출력한다.
따라서, 본 발명에 따른 집적 회로 장치 (100)는 입력된 명령을 처리하는 데 필요한 시간이 작업 대기 시간을 초과하기 이전에 중앙 처리 장치 (110)의 개입없이 자동적으로 NULL 바이트를 인터페이스 장치 (200)로 전송한다.
도 2는 본 발명의 바람직한 실시예에 따른 도 1에 도시된 제어 블록을 보여주는 블록도이다.
본 발명에 따른 제어 블록 (160)은 발진기 (161), 스위치 (162), N-비트 레지스터 (163), N-비트 업-카운터 (164), N-비트 비교기 (165), 그리고 입출력 모드 제어기 (166)를 포함한다. 발진기 (161)는 소정 주기를 갖는 클록 신호를 생성하며, 클록 신호의 주기 (또는 주파수: 100MHz)는 응용처에 따라 다양하게 변경될 수 있다. 스위치 (162)는 제어 신호 (START)에 응답하여 발진기 (161)로부터 생성된 클록 신호를 N-비트 업-카운터 (164)로 전달한다. 제어 신호 (START)는 인터페이스 장치 (200)로부터 전달된 명령의 수신이 완료될 때 활성화되며, 입력된 명령에 대한 처리 바이트의 송신이 완료될 때 비활성화된다. 제어 신호 (START)는 도 1의 제 어 레지스터 (130)의 특정 비트를 이용하여 생성될 수 있다. 예를 들면, 중앙 처리 장치 (110)는 명령 수신이 완료될 때 제어 신호 (START)가 활성화되도록 제어 레지스터 (130)의 특정 비트를 변경한다.
계속해서 N-비트 레지스터 (163)는 기준 시간 (예를 들면, 작업 대기 시간 또는 그 보다 짧은 시간)을 나타내는 데이터를 저장하도록 구성된다. N-비트 업-카운터 (164)는 제어 신호 (START)에 의해서 초기화되며, 스위치 (162)를 통해 전달되는 클록 신호에 동기되어 카운트 동작을 수행한다. 즉, N-비트 업-카운터 (164)는 집적 회로 카드 (100)에 명령이 입력되는 시점부터 카운트 동작을 수행한다. N-비트 비교기 (165)는 N-비트 업-카운터 (164)의 카운트 시간이 N-비트 레지스터 (163)에 저장된 기준 시간에 도달하였는 지의 여부를 검출한다. N-비트 업-카운터 (164)의 카운트 시간이 N-비트 레지스터 (163)에 저장된 기준 시간에 도달하였을 때, N-비트 업-카운터 (164)는 N-비트 비교기 (165)의 출력에 의해서 초기화된다. 입출력 모드 제어기 (166)는 N-비트 비교기 (165)의 출력에 응답하여 입출력 블록 (140)의 송신/수신 모드를 제어한다.
도 3은 본 발명에 따른 집적 회로 카드의 동작을 설명하기 위한 흐름도이다. 이하 본 발명에 따른 집적 회로 카드의 동작이 참조 도면들에 의거하여 상세히 설명될 것이다. ISO 표준 7816의 규정에 의하면, 인터페이스 장치 (200)가 명령을 전송할 때, 집적 회로 카드 (100)는 입력된 명령의 작업을 수행하고 정해진 시간 (즉, 작업 대기 시간) 내에 응답하여야 한다. 작업 대기 시간 내에 작업이 완료되지 않을 때, 본 발명에 따른 집적 회로 장치 (100)는 중앙 처리 장치 (110)의 개입없 이 작업 대기 시간을 유예하기 위해서 인터페이스 장치 (200)로 처리 바이트로서 NULL 바이트를 전송한다. 좀 더 구체적인 설명은 다음과 같다.
인터페이스 장치 (200)로부터 소정 명령이 입출력 블록 (140)을 통해 입력될 때 (S100), 집적 회로 장치 (100)의 중앙 처리 장치 (110)는 메모리 (120)에 저장된 응용 프로그램에 의거하여 명령 수신이 완료되었는 지의 여부를 판별한다 (S110). 명령 수신이 완료되면, 중앙 처리 장치 (110)는 입력된 명령에 따라 작업을 수행함과 동시에 중앙 처리 장치 (110)의 작업 시간이 측정된다 (S120). 구체적으로 설명하면, 명령 수신이 완료될 때, 제어 레지스터 (130)의 특징 비트가 중앙 처리 장치 (110)에 의해서 소정 값 (예를 들면, 1)으로 설정되며, 이는 제어 신호 (START)가 활성화되게 한다. 제어 신호 (START)가 활성화됨에 따라, N-비트 업-카운터 (164)는 제어 신호 (START)에 의해서 초기화되고, 스위치 (162)는 발진기 (161)에 의해서 생성된 클록 신호를 N-비트 업-카운터 (164)로 전달한다. N-비트 업-카운터 (164)는 발진기 (161)로부터의 클록 신호에 동기되어 카운트 동작을 수행한다.
그 다음에, N-비트 비교기 (165)는 업-카운터 (164)의 카운트 시간 (또는 카운트 값)을 N-비트 레지스터 (163)에 저장된 기준 시간 (또는 기준 시간 값)과 비교한다 (S130). 즉, N-비트 비교기 (165)는 업-카운터 (164)의 카운트 시간 (또는 카운트 값)이 N-비트 레지스터 (163)에 저장된 기준 시간 (또는 기준 시간 값)에 도달하였는 지의 여부를 판별한다. 만약 업-카운터 (164)의 카운트 시간 (또는 카운트 값)이 N-비트 레지스터 (163)에 저장된 기준 시간 (또는 기준 시간 값)에 도 달하면, DMA 제어기 (170)는 레지스터 (150)에 저장된 NULL 바이트를 입출력 블록 (140)을 통해 인터페이스 장치 (200)로 전송한다 (S140).
구체적으로, 업-카운터 (164)의 카운트 시간 (또는 카운트 값)이 N-비트 레지스터 (163)에 저장된 기준 시간 (또는 기준 시간 값)에 도달할 때, 입출력 모드 제어기 (166)는 비교기 (165)의 출력에 응답하여 입출력 블록 (140)을 송신 모드로 설정하고, DMA 제어기 (170)는 중앙 처리 장치 (110)에 버스 점유를 요청한다. 중앙 처리 장치 (100)가 버스 점유를 승인하면, DMA 제어기 (170)는 레지스터 (150)로부터 NULL 바이트를 가져와 입출력 블록 (140)을 통해 인터페이스 장치 (200)로 전송한다. 인터페이스 장치 (200)의 타이머 (201)는 집적 회로 장치 (100)로부터 NULL 바이트가 수신될 때 프로세서 (202)에 의해서 초기화된다. 처리 바이트의 일종으로서, 인터페이스 장치 (200)로의 NULL 바이트의 전송이 완료되면, 입출력 블록 (140)은 입출력 모드 제어기 (166)에 의해서 수신 모드로 설정된다.
이후, 중앙 처리 장치 (110)에 의해서 수행되는 작업이 완료되었는 지의 여부가 판별된다 (S150). 만약 중앙 처리 장치 (110)에 의해서 수행되는 작업이 재설정된 작업 대기 시간 내에 완료되지 않으면, 앞서 설명된 절차들 (S130, S140, S150)은 작업 대기 시간을 유예하기 위해서 반복적으로 수행될 것이다. 만약 중앙 처리 장치 (110)에 의해서 수행되는 작업이 재설정된 작업 대기 시간 내에 완료되면, 집적 회로 장치 (100)는 입력 명령에 대한 처리 바이트를 인터페이스 장치 (200)로 전송한다 (S160).
본 발명에 따른 집적 회로 카드는 명령이 수신될 때마다 NULL 바이트를 전송 하기 위한 동작을 자동적으로 수행한다. 하지만, 본 발명에 따른 집적 회로 카드는 명령에 대한 처리 시간을 고려하여 NULL 바이트를 전송하기 위한 동작을 선택적으로 수행할 수 있다. 예를 들면, 작업 대기 시간보다 더 짧은 시간 내에 작업을 수행할 수 있는 경우, 중앙 처리 장치는 NULL 바이트를 전송하기 위한 동작이 수행되지 않도록 제어 레지스터의 특정 비트를 설정할 수 있다. 작업 대기 시간보다 긴 시간 동안 작업을 수행해야 하는 경우, 앞서 설명된 바와 같이, 중앙 처리 장치는 NULL 바이트를 전송하기 위한 동작이 자동적으로 수행되도록 제어 레지스터의 특정 비트를 설정할 수 있다.
이상에서, 본 발명에 따른 회로의 구성 및 동작을 상기한 설명 및 도면에 따라 도시하였지만, 이는 예를 들어 설명한 것에 불과하며 본 발명의 기술적 사상 및 범위를 벗어나지 않는 범위 내에서 다양한 변화 및 변경이 가능함은 물론이다.
상술한 바와 같이, 인터페이스 장치로부터의 명령을 처리하는 데 필요한 시간이 작업 대기 시간을 초과하기 이전에 중앙 처리 장치의 개입없이 자동적으로 NULL 바이트를 전송하는 것이 가능하다.

Claims (29)

  1. 외부로부터의 명령 데이터를 입력받는 입출력 블록;
    상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치; 및
    명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 판별하며, 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때마다 상기 중앙 처리 장치의 개입 없이 상기 입출력 블록을 통해 처리 데이터가 출력되도록 하는 제어 블록을 포함하는 집적 회로 카드.
  2. 제 1 항에 있어서,
    상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정하는 것을 특징으로 하는 집적 회로 카드.
  3. 제 1 항에 있어서,
    상기 제어 블록은 상기 처리 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정하는 것을 특징으로 하는 집적 회로 카드.
  4. 제 1 항에 있어서,
    상기 처리 데이터는 널 (NULL) 바이트를 포함하는 집적 회로 카드.
  5. 제 1 항에 있어서,
    상기 제어 블록은,
    클록 신호를 발생하도록 구성되는 발진 회로;
    상기 기준 시간을 저장하도록 구성되는 레지스터;
    상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터; 및
    상기 카운터의 카운트 시간이 상기 기준 시간에 도달하였는 지의 여부를 판별하는 비교기를 포함하는 집적 회로 카드.
  6. 제 5 항에 있어서,
    상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교기의 출력에 의해서 초기화되는 집적 회로 카드.
  7. 제 5 항에 있어서,
    상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함하는 집적 회로 카드.
  8. 제 7 항에 있어서,
    상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지하는 집적 회로 카드.
  9. 제 1 항에 있어서,
    상기 기준 시간은 ISO 표준 7816에 규정된 작업 대기 시간 (work waiting time) 또는 그 보다 짧은 시간인 집적 회로 카드.
  10. 널 바이트 데이터를 저장하도록 구성된 레지스터;
    외부로부터의 명령 데이터를 입력받는 입출력 블록;
    상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치;
    명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 나타내는 플래그 신호를 출력하는 제어 블록; 및
    상기 플래그 신호에 응답하여 상기 중앙 처리 장치에 버스 점유를 요청함과 아울러 상기 레지스터로부터 널 바이트 데이터를 가져오며, 상기 중앙 처리 장치에 의해서 버스 점유가 승인될 때 상기 중앙 처리 장치의 개입 없이 상기 입출력 블록을 통해 상기 널 바이트 데이터가 출력되게 하는 디엠에이 제어기를 포함하는 집적 회로 카드.
  11. 제 10 항에 있어서,
    상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정하는 집적 회로 카드.
  12. 제 10 항에 있어서,
    상기 제어 블록은 상기 널 바이트 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정하는 집적 회로 카드.
  13. 제 10 항에 있어서,
    상기 제어 블록은,
    클록 신호를 발생하도록 구성되는 발진 회로;
    상기 기준 시간을 저장하도록 구성되는 레지스터;
    상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터; 및
    상기 카운터의 카운트 시간과 상기 기준 시간을 비교하여 상기 플래그 신호를 출력하는 비교기를 포함하는 집적 회로 카드.
  14. 제 13 항에 있어서,
    상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카 운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교기의 출력에 의해서 초기화되는 집적 회로 카드.
  15. 제 13 항에 있어서,
    상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함하는 집적 회로 카드.
  16. 제 15 항에 있어서,
    상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지하는 집적 회로 카드.
  17. 제 15 항에 있어서,
    상기 제어 블록은 상기 플래그 신호에 응답하여 상기 입출력 블록을 송신 모드로 설정하고 상기 널 바이트 데이터의 송신이 완료될 때 상기 입출력 블록을 수신 모드로 설정하는 입출력 모드 제어기를 더 포함하는 집적 회로 카드.
  18. 제 10 항에 있어서,
    상기 기준 시간은 ISO 표준 7816에 규정된 작업 대기 시간 또는 그 보다 짧은 시간인 집적 회로 카드.
  19. 집적 회로 장치의 동작 방법에 있어서:
    인터페이스 장치로부터의 명령의 수신이 완료되었는지의 여부를 판별하는 단계;
    명령 수신이 완료될 때, 중앙 처리 장치가 작업을 수행하는 동안 상기 중앙 처리 장치의 작업 시간을 측정하는 단계;
    상기 측정된 시간이 기준 시간에 도달하였는지의 여부를 판별하는 단계; 및
    상기 측정된 시간이 상기 기준 시간에 도달하였을 때, 상기 중앙 처리 장치의 개입없이 널 바이트 정보를 상기 인터페이스 장치로 전송하는 단계를 포함하는 것을 특징으로 하는 동작 방법.
  20. 제 19 항에 있어서,
    상기 인터페이스 장치는 상기 집적 회로 카드로부터의 널 바이트 정보에 응답하여 작업 대기 시간을 초기화시키는 것을 특징으로 하는 동작 방법.
  21. 작업 대기 시간을 측정하기 위한 타이머를 구비한 인터페이스 장치; 및
    상기 인터페이스 장치로부터 명령을 입력받고 입력된 명령에 응답하는 집적 회로 카드를 포함하며,
    상기 집적 회로 카드는
    널 바이트 데이터를 저장하도록 구성된 레지스터;
    상기 인터페이스 장치로부터의 명령 데이터를 입력받는 입출력 블록;
    상기 입력된 명령 데이터에 대응하는 작업을 수행하는 중앙 처리 장치;
    명령 데이터의 수신이 완료된 후 상기 중앙 처리 장치의 작업 시간이 기준 시간에 도달하였는지의 여부를 나타내는 플래그 신호를 출력하는 제어 블록; 및
    상기 플래그 신호에 응답하여 상기 중앙 처리 장치에 버스 점유를 요청함과 아울러 상기 레지스터로부터 널 바이트 데이터를 가져오며, 상기 중앙 처리 장치에 의해서 버스 점유가 승인될 때 상기 중앙 처리 장치의 개입 없이 상기 널 바이트 데이터가 상기 입출력 블록을 통해 상기 인터페이스 장치로 출력되게 하는 디엠에이 제어기를 포함하는 것을 특징으로 하는 카드 시스템.
  22. 제 21 항에 있어서,
    상기 제어 블록은 상기 중앙 처리 장치의 작업 시간이 상기 기준 시간에 도달할 때 상기 입출력 블록을 송신 모드로 설정하는 카드 시스템.
  23. 제 21 항에 있어서,
    상기 제어 블록은 상기 널 바이트 데이터의 송신이 종료될 때 상기 입출력 블록을 수신 모드로 설정하는 카드 시스템.
  24. 제 21 항에 있어서,
    상기 제어 블록은
    클록 신호를 발생하도록 구성되는 발진 회로;
    상기 기준 시간을 저장하도록 구성되는 레지스터;
    상기 명령 데이터의 수신이 완료될 때, 상기 클록 신호에 동기되어 카운트 동작을 수행하도록 구성되는 카운터; 및
    상기 카운터의 카운트 시간과 상기 기준 시간을 비교하여 상기 플래그 신호를 출력하는 비교기를 포함하는 카드 시스템.
  25. 제 24 항에 있어서,
    상기 카운터는 상기 명령 데이터의 수신이 완료될 때 초기화되거나 상기 카운터의 카운트 시간이 상기 기준 시간에 도달할 때 상기 비교기의 출력에 의해서 초기화되는 카드 시스템.
  26. 제 24 항에 있어서,
    상기 제어 블록은 상기 명령 데이터의 수신이 완료될 때 상기 클록 신호를 상기 카운터로 전달하는 스위치 회로를 더 포함하는 카드 시스템.
  27. 제 26 항에 있어서,
    상기 스위치 회로는 상기 명령 데이터에 대응하는 응답이 출력될 때 상기 클록 신호를 상기 카운터로 전달하는 동작을 중지하는 카드 시스템.
  28. 제 24 항에 있어서,
    상기 제어 블록은 상기 플래그 신호에 응답하여 상기 입출력 블록을 송신 모드로 설정하고 상기 널 바이트 데이터의 송신이 완료될 때 상기 입출력 블록을 수신 모드로 설정하는 입출력 모드 제어기를 더 포함하는 카드 시스템.
  29. 제 21 항에 있어서,
    상기 기준 시간은 ISO 표준 7816에 규정된 작업 대기 시간 또는 그 보다 짧은 시간인 카드 시스템.
KR1020030070309A 2003-10-09 2003-10-09 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드 KR100562505B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020030070309A KR100562505B1 (ko) 2003-10-09 2003-10-09 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드
US10/915,918 US7172129B2 (en) 2003-10-09 2004-08-11 Integrated circuit card capable of automatically transmitting NULL byte information without intervention by CPU
DE102004050039A DE102004050039B4 (de) 2003-10-09 2004-10-07 Karte mit integrierter Schaltung, Betriebsverfahren und Kartensystem
FR0410581A FR2860891B1 (fr) 2003-10-09 2004-10-07 Carte a circuit integre apte a transmettre automatiquement une information d'octet nul sans intervention de l'unite centrale

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030070309A KR100562505B1 (ko) 2003-10-09 2003-10-09 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드

Publications (2)

Publication Number Publication Date
KR20050034400A KR20050034400A (ko) 2005-04-14
KR100562505B1 true KR100562505B1 (ko) 2006-03-21

Family

ID=34374257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030070309A KR100562505B1 (ko) 2003-10-09 2003-10-09 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드

Country Status (4)

Country Link
US (1) US7172129B2 (ko)
KR (1) KR100562505B1 (ko)
DE (1) DE102004050039B4 (ko)
FR (1) FR2860891B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100736405B1 (ko) 2005-09-28 2007-07-09 삼성전자주식회사 Fifo없이 dma를 수행할 수 있는 반도체 장치와 상기반도체 장치의 데이터 처리방법
DE102007050463A1 (de) 2006-11-16 2008-05-21 Giesecke & Devrient Gmbh Verfahren zum Zugriff auf einen tragbaren Speicherdatenträger mit Zusatzmodul und tragbarer Speicherdatenträger
EP2255323B1 (en) * 2008-03-11 2015-04-08 Nxp B.V. Integrated circuit card
WO2014188421A1 (en) * 2013-05-22 2014-11-27 Simgo Ltd. Remote update of a portable storage device
US10664669B2 (en) 2018-01-30 2020-05-26 Idex Biometrics Asa Device architecture
US10679020B2 (en) 2018-01-30 2020-06-09 Idex Biometrics Asa Voltage regulation
JP7247125B2 (ja) * 2020-01-22 2023-03-28 株式会社東芝 マイクロコントローラ

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4575621A (en) * 1984-03-07 1986-03-11 Corpra Research, Inc. Portable electronic transaction device and system therefor
US5741184A (en) * 1993-02-17 1998-04-21 Kabushiki Kaisha Ace Denken Game hall system utilizing storage media
GB9306805D0 (en) 1993-04-01 1993-05-26 Jonhig Ltd Smart card reader
JP3578220B2 (ja) * 1994-06-15 2004-10-20 トムソン コンシユーマ エレクトロニクス インコーポレイテツド マイクロプロセッサの介入のないスマートカードメッセージ転送
FR2740240B1 (fr) * 1995-10-20 1997-11-21 Gemplus Card Int Lecteur de carte a puce
US6247644B1 (en) * 1998-04-28 2001-06-19 Axis Ab Self actuating network smart card device
ATE255304T1 (de) * 1998-06-26 2003-12-15 Sagem Denmark As Vorrichtung und verfahren zur sicheren informationsverarbeitung
FR2804816B1 (fr) * 2000-02-03 2003-10-31 Gemplus Card Int Transport d'unites de protocole d'objet electronique portable par protocole pour peripheriques de micro- ordinateur
FR2806505A1 (fr) * 2000-03-15 2001-09-21 Schlumberger Systems & Service Procede de communication entre une carte a puce et une station hote
JP4517502B2 (ja) * 2000-12-12 2010-08-04 ソニー株式会社 Icカード、icカードシステムおよびデータ処理装置
EP1358639A1 (en) * 2001-02-08 2003-11-05 Nokia Corporation Smart card reader
KR20020085273A (ko) 2001-05-07 2002-11-16 크로스반도체기술 주식회사 스마트 카드 인터페이스 장치 및 방법
KR100960859B1 (ko) 2001-10-10 2010-06-08 제말토 에스에이 스마트 카드에서의 바이트 전송 관리
JP2004038287A (ja) * 2002-06-28 2004-02-05 Toshiba Corp 携帯可能電子媒体の発行システム及び発行方法と携帯可能電子媒体

Also Published As

Publication number Publication date
FR2860891B1 (fr) 2007-06-29
DE102004050039A1 (de) 2005-05-12
US7172129B2 (en) 2007-02-06
DE102004050039B4 (de) 2010-08-05
FR2860891A1 (fr) 2005-04-15
KR20050034400A (ko) 2005-04-14
US20050077363A1 (en) 2005-04-14

Similar Documents

Publication Publication Date Title
EP1533914B1 (en) Wireless communication apparatus and response data processing method therefor
JP3522882B2 (ja) プロトコル切換方法
KR101210000B1 (ko) 마이크로프로세서 카드
JP3889158B2 (ja) Ic搭載カード及びカードシステム
KR101825326B1 (ko) 휴대 가능 전자 장치
KR100562505B1 (ko) 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드
EP1563445B1 (en) Contactless ic card
US10085268B2 (en) Communications device and communications system
EP2255323B1 (en) Integrated circuit card
JP2003281477A (ja) 電子機器、電子カード、及びカード識別方法
JP4426820B2 (ja) 非接触icカード
JP2003044801A (ja) 複数の情報伝達手段を備えた可搬情報処理装置
TW456123B (en) Packet transfer apparatus which generates access reject command during a DMA transfer
JP4904966B2 (ja) モード変更機能を備えたicカード、および、icカードプログラム
TW514790B (en) UART clock wake-up sequence
JP4840012B2 (ja) モード変更機能を備えたicカード、および、icカードプログラム
JP2002222402A (ja) Icカード
KR101074423B1 (ko) 메모리 카드의 처리 상황을 판별할 수 있는 메모리 카드시스템 및 그것의 판별 방법
JPH11298450A (ja) シリアルデータ転送コントローラ
US6574697B2 (en) Data transfer equipment that provides high speed data transmission between data terminal equipment and data circuit terminating equipment
KR20060054566A (ko) 직접 메모리 접근을 이용하여 상태 정보를 출력하는 집적회로 카드
JPH06111085A (ja) 非接触記憶媒体
JP2002170090A (ja) 携帯可能電子装置及び携帯可能電子装置の通信方法
JP2000047965A (ja) 情報処理装置
JP2002334051A (ja) データ転送装置およびデータ転送方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100216

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee